JPS59185797U - デ−タカ−ド - Google Patents
デ−タカ−ドInfo
- Publication number
- JPS59185797U JPS59185797U JP7939383U JP7939383U JPS59185797U JP S59185797 U JPS59185797 U JP S59185797U JP 7939383 U JP7939383 U JP 7939383U JP 7939383 U JP7939383 U JP 7939383U JP S59185797 U JPS59185797 U JP S59185797U
- Authority
- JP
- Japan
- Prior art keywords
- data
- data card
- semiconductor memory
- data storage
- card
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Credit Cards Or The Like (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は本考案によるデータカードの一実施例を示す平
面図、第2図は第1図のデータカードの一部の拡大横断
面図、第3図は第1図のカードに封入された回路の要部
を示す回路図、第4図はカード再生装置の一例の回路の
要部を示す回路図、第5図はカード再生装置の一例の外
観を示す斜視図、第6図はカード再生装置の他の例を示
す斜視図である。 1はカード、2はデータ記憶用半導体メモリを含む回路
、20はデータ記憶用半導体メモリ、T□□〜T17は
複数の外部接続子で、そのうちT1□はイネーブル制御
外部接続端子、30はカード再生装置である。
面図、第2図は第1図のデータカードの一部の拡大横断
面図、第3図は第1図のカードに封入された回路の要部
を示す回路図、第4図はカード再生装置の一例の回路の
要部を示す回路図、第5図はカード再生装置の一例の外
観を示す斜視図、第6図はカード再生装置の他の例を示
す斜視図である。 1はカード、2はデータ記憶用半導体メモリを含む回路
、20はデータ記憶用半導体メモリ、T□□〜T17は
複数の外部接続子で、そのうちT1□はイネーブル制御
外部接続端子、30はカード再生装置である。
Claims (1)
- データ記憶用半導体メモリが封入されると共に、該デー
タ記憶用半導体メモリより導出された複数の外部接続端
子を有するデータカードに於いて、上記データ記憶用半
導体メモリよりのデータの読出しを制御するためのイネ
ーブル制御外部接続端子を設けて成るデータカード。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7939383U JPS59185797U (ja) | 1983-05-26 | 1983-05-26 | デ−タカ−ド |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7939383U JPS59185797U (ja) | 1983-05-26 | 1983-05-26 | デ−タカ−ド |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59185797U true JPS59185797U (ja) | 1984-12-10 |
Family
ID=30209399
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7939383U Pending JPS59185797U (ja) | 1983-05-26 | 1983-05-26 | デ−タカ−ド |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59185797U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6015886A (ja) * | 1983-07-06 | 1985-01-26 | Tokyo Tatsuno Co Ltd | 情報処理装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5250133A (en) * | 1975-10-21 | 1977-04-21 | Toshiba Corp | Driving system of ic memory unit |
JPS5839643B2 (ja) * | 1977-11-18 | 1983-08-31 | 株式会社マキシム | 誕生記念手型足型メダル製造法 |
-
1983
- 1983-05-26 JP JP7939383U patent/JPS59185797U/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5250133A (en) * | 1975-10-21 | 1977-04-21 | Toshiba Corp | Driving system of ic memory unit |
JPS5839643B2 (ja) * | 1977-11-18 | 1983-08-31 | 株式会社マキシム | 誕生記念手型足型メダル製造法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6015886A (ja) * | 1983-07-06 | 1985-01-26 | Tokyo Tatsuno Co Ltd | 情報処理装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59185797U (ja) | デ−タカ−ド | |
JPS58196867U (ja) | 印刷配線基板 | |
JPS58151999U (ja) | カ−ド | |
JPS5999299U (ja) | 混成集積回路 | |
JPS58150161U (ja) | カ−ド式デ−タ処理装置 | |
JPS6039163U (ja) | 外部入出力装置 | |
JPS60169844U (ja) | カセツト式不揮発性メモリic | |
JPS5925700U (ja) | 磁気バブルメモリモジユ−ル | |
JPS60113953U (ja) | Icパツケ−ジ形電池 | |
JPS6121980U (ja) | 端子レベル記録再生検出装置 | |
JPS6137558U (ja) | 照合カ−ド | |
JPS6083292U (ja) | 半導体回路装置 | |
JPS60187543U (ja) | 半導体集積回路素子の高密度実装方式 | |
JPS58151894U (ja) | 世界時計装置 | |
JPS59164177U (ja) | コネクタ | |
JPS6044268U (ja) | 磁気カ−ドリ−ダ | |
JPS59171347U (ja) | リ−ドフレ−ム | |
JPS6052884U (ja) | ゲ−ム装置 | |
JPS5923863U (ja) | カ−ド収納ケ−ス | |
JPS60104960U (ja) | メモリカ−ド | |
JPS59152746U (ja) | パワ−トランジスタの素子構造 | |
JPS59138051U (ja) | デイスクドライブ装置 | |
JPS5928748U (ja) | デ−タカ−ド | |
JPS59149697U (ja) | スイツチング回路部品 | |
JPS59121797U (ja) | デ−タレコ−ダ |