JPS58109339U - ゲ−トパルス発生回路 - Google Patents
ゲ−トパルス発生回路Info
- Publication number
- JPS58109339U JPS58109339U JP16333582U JP16333582U JPS58109339U JP S58109339 U JPS58109339 U JP S58109339U JP 16333582 U JP16333582 U JP 16333582U JP 16333582 U JP16333582 U JP 16333582U JP S58109339 U JPS58109339 U JP S58109339U
- Authority
- JP
- Japan
- Prior art keywords
- gate
- gate pulse
- generation circuit
- pulse generation
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Electronic Switches (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来装置の回路図、第2図は本考案の具体的実
施例の回路図、第3図はタイムチャートである。 B:2進カウンタ、FF:J−にフリップフロップ回L
G:ゲート回路、S:シフトレジスタ、T:遅延回路
。
施例の回路図、第3図はタイムチャートである。 B:2進カウンタ、FF:J−にフリップフロップ回L
G:ゲート回路、S:シフトレジスタ、T:遅延回路
。
Claims (1)
- 時間的に直拘なゲート信号を発生するゲートパルス発生
回路において、複数個のゲート回路と、該ゲート回路の
出力ゲートパルスの時間幅に相当するステップ信号を前
記ゲート回路に供給するシフトレジスタと、前記ステッ
プ信号の時間幅に相当する出力のQのみを前記ゲート回
路の各々に供給する2進カウンタとから成り、前記シフ
トレジスタは前記出力ゲートパルスをCLK入力とじて
受は前記ステップ信号を更新することを特徴とするゲー
トパルス発生回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16333582U JPS58109339U (ja) | 1982-10-28 | 1982-10-28 | ゲ−トパルス発生回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16333582U JPS58109339U (ja) | 1982-10-28 | 1982-10-28 | ゲ−トパルス発生回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58109339U true JPS58109339U (ja) | 1983-07-26 |
Family
ID=30102018
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16333582U Pending JPS58109339U (ja) | 1982-10-28 | 1982-10-28 | ゲ−トパルス発生回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58109339U (ja) |
-
1982
- 1982-10-28 JP JP16333582U patent/JPS58109339U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS58109339U (ja) | ゲ−トパルス発生回路 | |
JPS5936627U (ja) | クロツクパルス抽出回路 | |
JPS60129748U (ja) | パルス幅変調回路 | |
JPS60129746U (ja) | アツプダウンカウンタ | |
JPS58107633U (ja) | 出力回路 | |
JPS5999298U (ja) | ダイナミツクメモリのアクセスタイミング回路 | |
JPS60169947U (ja) | パラレル/シリアル変換回路 | |
JPS586435U (ja) | 多重位相発生回路 | |
JPS60180139U (ja) | 計数回路 | |
JPS5952732U (ja) | パルス幅制御装置 | |
JPS5861540U (ja) | シリアル−パラレル変換回路 | |
JPS60636U (ja) | 乗算回路 | |
JPS59147197U (ja) | 残響効果装置 | |
JPS585084U (ja) | 表示装置 | |
JPS593632U (ja) | 時間遅れ回路 | |
JPH01147441U (ja) | ||
JPS58101232U (ja) | マイクロコンピユ−タ | |
JPH03111035U (ja) | ||
JPS599638U (ja) | 簡易形d/a変換器 | |
JPS6181230U (ja) | ||
JPS5816933U (ja) | 二相パルス発生装置 | |
JPS5939499U (ja) | 主記憶装置のエラ−ビツト表示回路 | |
JPS58161335U (ja) | 単安定マルチバイブレ−タ | |
JPS58103584U (ja) | ゲ−トタ−ンオフサイリスタのゲ−ト制御回路 | |
JPS59189336U (ja) | 入力回路 |