JPH11346477A - Inverter - Google Patents
InverterInfo
- Publication number
- JPH11346477A JPH11346477A JP10154270A JP15427098A JPH11346477A JP H11346477 A JPH11346477 A JP H11346477A JP 10154270 A JP10154270 A JP 10154270A JP 15427098 A JP15427098 A JP 15427098A JP H11346477 A JPH11346477 A JP H11346477A
- Authority
- JP
- Japan
- Prior art keywords
- filter capacitor
- circuit board
- printed circuit
- rectifier circuit
- land
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 57
- 238000009499 grossing Methods 0.000 claims description 11
- 230000000694 effects Effects 0.000 abstract description 4
- 230000002411 adverse Effects 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 8
- 230000036039 immunity Effects 0.000 description 4
- 230000007257 malfunction Effects 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
Landscapes
- Rectifiers (AREA)
- Power Conversion In General (AREA)
- Inverter Devices (AREA)
Abstract
Description
【0001】[0001]
【発明の属する技術分野】本発明は電源ラインに重畳さ
れるコモンモードのノイズ及びノーマルモードノイズを
低減させ、ノイズ耐量を向上させるインバータ装置に関
する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an inverter device for reducing common mode noise and normal mode noise superimposed on a power supply line and improving noise immunity.
【0002】[0002]
【従来の技術】従来の技術を図において説明する。図5
はフィルタコンデンサのパターン図、図6はインバータ
装置の回路図である。1は整流回路、2はインバータ回
路、3はヒートシンク、5、6、7、8はフィルタコン
デンサ、9は平滑用コンデンサである。11は交流電
源、12はモータ、15はパターン、16は電源ライン
である。図5に示すように、電源ライン16に重畳され
るコモンモードノイズ及びノーマルモードノイズを、電
源入力端子台(またはコネクタ)13とフレームグラウ
ンドFG間に設けるフィルタコンデンサ5、6、および
整流回路1の出力とフレームグラウンドFG間に設ける
フィルタコンデンサ7、8とにより、それぞれ、フレー
ムグラウンドFGにバイパスさせていた。図6におい
て、ヒートシンク3がフレームグラウンドFGを兼用し
ている。2. Description of the Related Art A conventional technique will be described with reference to the drawings. FIG.
Is a pattern diagram of a filter capacitor, and FIG. 6 is a circuit diagram of an inverter device. 1 is a rectifier circuit, 2 is an inverter circuit, 3 is a heat sink, 5, 6, 7, and 8 are filter capacitors, and 9 is a smoothing capacitor. 11 is an AC power supply, 12 is a motor, 15 is a pattern, and 16 is a power supply line. As shown in FIG. 5, common mode noise and normal mode noise superimposed on the power supply line 16 are supplied between the power supply input terminal block (or connector) 13 and the frame ground FG, and the filter capacitors 5 and 6 and the rectifier circuit 1 The filter capacitors 7 and 8 provided between the output and the frame ground FG respectively bypass the frame ground FG. In FIG. 6, the heat sink 3 also serves as the frame ground FG.
【0003】[0003]
【発明が解決しようとする課題】ところが、従来技術で
は、フィルタコンデンサの一方の端子はプリント基板の
パターンで整流素子の出力に接続され、もう一方の端子
もパターン15に接続され、そのパターン15はフレー
ムグラウンドFGに接続される。パターン15が長い場
合は、フィルタコンデンサに接続するパターン15のイ
ンダクタンスが大きくなり、(フィルタコンデンサ+パ
ターン)(すなわち、電源入力端子台13とフレーム
グラウンドFG間に設けるフィルタコンデンサ+フィル
タコンデンサの一方の端子から電源入力端子台13に接
続されるパターン+フィルタコンデンサの他方の端子か
らフレームグラウンドに接続されるパターン、または
整流回路1の出力とフレームグラウンドFG間に設ける
フィルタコンデンサ+フィルタコンデンサの一方の端子
から整流回路1の出力に接続されるパターン+フィルタ
コンデンサの他方の端子からフレームグラウンドFGに
接続されるパターン)のインピーダンス周波数特性が悪
くなる。また、パターンにノイズ電流が流れると、輻射
ノイズが発生するが、パターンが長いとフィルタコンデ
ンサと接続するパターンに対面する制御基板に悪影響を
及ぼす。すなわち、制御基板上のICの誤動作を引き起
こし、また、同一プリント基板上の信号線と接近してい
る場合は、干渉によって信号線と接続するICの誤動作
を引き起こす。パターンの引き回しが悪い場合も同様で
ある。このようにフィルタコンデンサの実装位置によっ
て、フィルタコンデンサの効果がなく、ノイズ耐量が向
上しないという問題があった。そこで、本発明は(フィ
ルタコンデンサ+パターン)のインピーダンス周波数特
性をよくし、また、パターンによる悪影響をなくして、
ノイズ耐量を向上させることを目的とする。However, according to the prior art, one terminal of the filter capacitor is connected to the output of the rectifying element in a pattern of a printed circuit board, and the other terminal is also connected to the pattern 15. Connected to frame ground FG. When the pattern 15 is long, the inductance of the pattern 15 connected to the filter capacitor becomes large, and (filter capacitor + pattern) (that is, the filter capacitor provided between the power input terminal block 13 and the frame ground FG + one terminal of the filter capacitor) From the pattern connected to the power input terminal block 13 + the pattern connected from the other terminal of the filter capacitor to the frame ground, or from the output of the rectifier circuit 1 and the filter capacitor provided between the frame ground FG and one terminal of the filter capacitor The impedance frequency characteristic of the pattern connected to the output of the rectifier circuit 1 + the pattern connected from the other terminal of the filter capacitor to the frame ground FG) is deteriorated. When a noise current flows through the pattern, radiation noise is generated. However, when the pattern is long, the control board facing the pattern connected to the filter capacitor is adversely affected. That is, malfunction of the IC on the control board is caused, and when approaching the signal line on the same printed board, malfunction of the IC connected to the signal line is caused by interference. The same applies to the case where the pattern routing is poor. As described above, depending on the mounting position of the filter capacitor, there is a problem that the effect of the filter capacitor is not obtained and the noise immunity is not improved. Therefore, the present invention improves the impedance frequency characteristic of (filter capacitor + pattern) and eliminates the adverse effect of the pattern.
An object is to improve noise immunity.
【0004】[0004]
【課題を解決するための手段】上記問題を解決するた
め、本発明は、交流電源電圧を直流電圧に変換する整流
回路と、整流された脈動電圧を平滑する平滑コンデンサ
と、直流電圧を交流電圧に変換するインバータ回路と、
前記整流回路、平滑コンデンサおよびインバータ回路が
実装されたプリント基板と、このプリント基板と対向し
て設置され、前記整流回路および前記インバータ回路の
パワー素子を冷却するヒートシンクと、このヒートシン
クに接地用フレームグラウンドを備えたインバータ装置
において、前記整流回路の出力端子と前記フレームグラ
ウンド間に設けたフィルタコンデンサを、前記整流回路
の出力端子近傍に実装し、前記フィルタコンデンサの一
方の端子を前記プリント基板のパターンで前記整流回路
の出力に最短配線し、前記フィルタコンデンサの他方の
端子は前記整流回路の出力端子の近傍に設けた前記プリ
ント基板上のランドに最短配線し、前記ランドと前記ヒ
ートシンクの間に導電性のスタッドを設け、このスタッ
ドは前記ヒートシンクおよび前記プリント基板上のラン
ドにネジ止めされたことを特徴とし、また、前記整流回
路の入力端子と前記フレームグラウンド間に設けたフィ
ルタコンデンサを、電源入力端子近傍に実装し、前記フ
ィルタコンデンサの一方の端子をプリント基板のパター
ンで前記電源入力端子に最短配線し、前記フィルタコン
デンサの他方の端子はその近傍に設けた前記プリント基
板上のランドに最短配線し、このランドと前記ヒートシ
ンクの間に導電性のスタッドを設け、このスタッドは前
記ヒートシンクおよび前記プリント基板上のランドにネ
ジ止めされたことを特徴とする。SUMMARY OF THE INVENTION In order to solve the above problems, the present invention provides a rectifier circuit for converting an AC power supply voltage to a DC voltage, a smoothing capacitor for smoothing the rectified pulsating voltage, and a DC voltage converter for converting the DC voltage to an AC voltage. An inverter circuit for converting the
A printed circuit board on which the rectifier circuit, the smoothing capacitor, and the inverter circuit are mounted, a heat sink that is installed to face the printed circuit board and cools the power elements of the rectifier circuit and the inverter circuit, and a frame ground for grounding the heat sink. In the inverter device, a filter capacitor provided between the output terminal of the rectifier circuit and the frame ground is mounted near the output terminal of the rectifier circuit, and one terminal of the filter capacitor is formed by a pattern on the printed circuit board. The other end of the filter capacitor is shortest-wired to a land on the printed circuit board provided near the output terminal of the rectifier circuit, and a conductive wire is provided between the land and the heat sink. Studs, and the studs are And a filter capacitor provided between the input terminal of the rectifier circuit and the frame ground is mounted near a power supply input terminal, and One terminal is shortest-wired to the power input terminal in a pattern of a printed circuit board, and the other terminal of the filter capacitor is shortest-wired to a land on the printed circuit board provided in the vicinity thereof, between the land and the heat sink. A conductive stud is provided, and the stud is screwed to a land on the heat sink and the printed circuit board.
【0005】[0005]
【発明の実施の形態】以下、本発明の第1の実施例を図
に基づいて説明する。図1は整流回路の出力とフレーム
グラウンド間に設けるフィルタコンデンサの実装状態を
示す側断面図、図2は整流回路の出力とフレームグラウ
ンド間に設けるフィルタコンデンサの実装状態を示すパ
ターン図である。従来の装置を説明する図5、6と同一
の符号は説明を省略する。4はプリント基板、10はス
タッド、14はランドである。フィルタコンデンサ7、
8を、プリント基板4に実装された整流回路1の近傍に
実装し、フィルタコンデンサ7、8の一方の端子をプリ
ント基板4のパターンで整流回路1の出力端子に最短配
線し、また、フィルタコンデンサ7、8の他方の端子は
整流回路1の出力端子の近傍で、かつプリント基板4上
にあるランド14に最短配線する。最短配線する(端子
間を直線で結ぶ)ことで配線インダクタンスが小さくな
り、フィルタコンデンサ7、8の特性がよくなる。ま
た、ランド14とヒートシンク3の間に導電性のスタッ
ド10を設け、スタッド10はヒートシンク3およびプ
リント基板4のランド14にネジ止め(図示せず)す
る。ランド14を設け、ネジでスタッド10にネジ止め
することでプリント基板との取付けが簡単になる。ま
た、ランド14はネジと面接触するので、接触面でのイ
ンピーダンスが下がる作用があり、ノイズ電流がスタッ
ド10に環流され易くなる。以下、本発明の第2の実施
例を図に基づいて説明する。図3は電源入力端子台とフ
レームグラウンド間に設けたフィルタコンデンサの実装
状態を示す側断面図、図4は電源入力端子台とフレーム
グラウンド間に設けたフィルタコンデンサの実装状態を
示すパターン図である。図3、4において、フィルタコ
ンデンサ5、6を、プリント基板4に実装された電源入
力端子台13の近傍に実装し、フィルタコンデンサ5、
6の一方の端子をプリント基板4のパターンで電源入力
端子台13の電源入力端子R、Sに最短配線し、また、
フィルタコンデンサ5、6の他方の端子は電源入力端子
台13の近傍で、かつプリント基板4上にあるランド1
4に最短配線する。最短配線することで配線インダクタ
ンスが小さくなり、フィルタコンデンサ5、6の特性が
よくなる。また、ランド14、スタッド10の効果は本
発明の第1の実施例と同じである。DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A first embodiment of the present invention will be described below with reference to the drawings. FIG. 1 is a side sectional view showing a mounting state of a filter capacitor provided between an output of a rectifier circuit and a frame ground, and FIG. 2 is a pattern diagram showing a mounting state of a filter capacitor provided between an output of the rectifier circuit and a frame ground. The description of the same reference numerals as in FIGS. 5 and 6 for describing the conventional apparatus is omitted. 4 is a printed circuit board, 10 is a stud, and 14 is a land. Filter capacitor 7,
8 is mounted near the rectifier circuit 1 mounted on the printed circuit board 4, one of the terminals of the filter capacitors 7 and 8 is shortest-wired to the output terminal of the rectifier circuit 1 in the pattern of the printed circuit board 4, and The other terminals 7 and 8 are connected to the lands 14 on the printed circuit board 4 in the shortest route in the vicinity of the output terminal of the rectifier circuit 1. By performing the shortest wiring (connecting the terminals with a straight line), the wiring inductance is reduced, and the characteristics of the filter capacitors 7 and 8 are improved. A conductive stud 10 is provided between the land 14 and the heat sink 3, and the stud 10 is screwed (not shown) to the heat sink 3 and the land 14 of the printed circuit board 4. By providing the land 14 and screwing it to the stud 10 with a screw, attachment to the printed circuit board is simplified. In addition, since the land 14 is in surface contact with the screw, the impedance at the contact surface is reduced, and the noise current is easily circulated to the stud 10. Hereinafter, a second embodiment of the present invention will be described with reference to the drawings. FIG. 3 is a side sectional view showing a mounting state of a filter capacitor provided between the power input terminal block and the frame ground, and FIG. 4 is a pattern diagram showing a mounting state of a filter capacitor provided between the power input terminal block and the frame ground. . 3 and 4, the filter capacitors 5 and 6 are mounted near the power input terminal block 13 mounted on the printed circuit board 4, and the filter capacitors 5 and 6 are mounted.
6 is shortest-wired to the power input terminals R and S of the power input terminal block 13 in the pattern of the printed circuit board 4;
The other terminals of the filter capacitors 5 and 6 are located near the power input terminal block 13 and on the land 1 on the printed circuit board 4.
4 shortest wiring. The shortest wiring reduces the wiring inductance and improves the characteristics of the filter capacitors 5 and 6. The effects of the lands 14 and the studs 10 are the same as those of the first embodiment of the present invention.
【0006】[0006]
【発明の効果】以上述べたように、本発明によればノイ
ズを効果的にバイパスし、ノイズ耐量が向上するととも
に、信頼性も向上するインバータ装置を提供できるとい
う効果がある。As described above, according to the present invention, it is possible to provide an inverter device capable of effectively bypassing noise, improving noise immunity, and improving reliability.
【図1】 整流回路の出力とフレームグラウンド間に設
けるフィルタコンデンサの実装状態を示す側断面図FIG. 1 is a side sectional view showing a mounted state of a filter capacitor provided between an output of a rectifier circuit and a frame ground.
【図2】 整流回路の出力とフレームグラウンド間に設
けるフィルタコンデンサの実装状態を示すパターン図FIG. 2 is a pattern diagram showing a mounting state of a filter capacitor provided between an output of a rectifier circuit and a frame ground.
【図3】 電源入力端子台とフレームグラウンド間に設
けたフィルタコンデンサの実装状態を示す側断面図FIG. 3 is a side sectional view showing a mounted state of a filter capacitor provided between a power input terminal block and a frame ground.
【図4】 電源入力端子台とフレームグラウンド間に設
けたフィルタコンデンサの実装状態を示すパターン図FIG. 4 is a pattern diagram showing a mounting state of a filter capacitor provided between a power input terminal block and a frame ground.
【図5】 フィルタコンデンサのパターン図FIG. 5 is a pattern diagram of a filter capacitor.
【図6】 インバータ装置の回路図FIG. 6 is a circuit diagram of an inverter device.
1 整流回路 2 インバータ回路 3 ヒートシンク 4 プリント基板 5、6 電源入力端子台とフレームグラウンド間に設け
るフィルタコンデンサ 7、8 整流回路の出力とフレームグラウンド間に設け
るフィルタコンデンサ 9 平滑用コンデンサ 10 スタッド 11 交流電源 12 モータ 13 電源入力端子台 14 ランド 15 パターン 16 電源ラインREFERENCE SIGNS LIST 1 rectifier circuit 2 inverter circuit 3 heat sink 4 printed circuit board 5, 6 filter capacitor provided between power input terminal block and frame ground 7, 8 filter capacitor provided between rectifier circuit output and frame ground 9 smoothing capacitor 10 stud 11 AC power supply 12 Motor 13 Power input terminal block 14 Land 15 Pattern 16 Power line
Claims (2)
回路と、整流された脈動電圧を平滑する平滑コンデンサ
と、直流電圧を交流電圧に変換するインバータ回路と、
前記整流回路、平滑コンデンサおよびインバータ回路が
実装されたプリント基板と、このプリント基板と対向し
て設置され、前記整流回路および前記インバータ回路の
パワー素子を冷却するヒートシンクと、このヒートシン
クに接地用フレームグラウンドを備えたインバータ装置
において、前記整流回路の出力端子と前記フレームグラ
ウンド間に設けたフィルタコンデンサを、前記整流回路
の出力端子近傍に実装し、前記フィルタコンデンサの一
方の端子を前記プリント基板のパターンで前記整流回路
の出力に最短配線し、前記フィルタコンデンサの他方の
端子は前記整流回路の出力端子の近傍に設けた前記プリ
ント基板上のランドに最短配線し、前記ランドと前記ヒ
ートシンクの間に導電性のスタッドを設け、このスタッ
ドは前記ヒートシンクおよび前記プリント基板上のラン
ドにネジ止めされたことを特徴とするインバータ装置。A rectifier circuit for converting an AC power supply voltage to a DC voltage; a smoothing capacitor for smoothing the rectified pulsating voltage; an inverter circuit for converting the DC voltage to an AC voltage;
A printed circuit board on which the rectifier circuit, the smoothing capacitor, and the inverter circuit are mounted, a heat sink that is installed to face the printed circuit board and cools the power elements of the rectifier circuit and the inverter circuit, and a frame ground for grounding the heat sink. In the inverter device, a filter capacitor provided between the output terminal of the rectifier circuit and the frame ground is mounted near the output terminal of the rectifier circuit, and one terminal of the filter capacitor is formed by a pattern on the printed circuit board. The other end of the filter capacitor is shortest-wired to a land on the printed circuit board provided near the output terminal of the rectifier circuit, and a conductive wire is provided between the land and the heat sink. Studs, and the studs are Inverter apparatus characterized by being screwed to click and lands on the printed circuit board.
回路と、整流された脈動電圧を平滑する平滑コンデンサ
と、直流電圧を交流電圧に変換するインバータ回路と、
前記整流回路、平滑コンデンサおよびインバータ回路が
実装されたプリント基板と、このプリント基板と対向し
て設置され、前記整流回路および前記インバータ回路の
パワー素子を冷却するヒートシンクと、このヒートシン
クに接地用フレームグラウンドを備えたインバータ装置
において、前記整流回路の入力端子と前記フレームグラ
ウンド間に設けたフィルタコンデンサを、電源入力端子
近傍に実装し、前記フィルタコンデンサの一方の端子を
プリント基板のパターンで前記電源入力端子に最短配線
し、前記フィルタコンデンサの他方の端子はその近傍に
設けた前記プリント基板上のランドに最短配線し、この
ランドと前記ヒートシンクの間に導電性のスタッドを設
け、このスタッドは前記ヒートシンクおよび前記プリン
ト基板上のランドにネジ止めされたことを特徴とするイ
ンバータ装置。2. A rectifier circuit for converting an AC power supply voltage to a DC voltage, a smoothing capacitor for smoothing the rectified pulsating voltage, an inverter circuit for converting the DC voltage to an AC voltage,
A printed circuit board on which the rectifier circuit, the smoothing capacitor, and the inverter circuit are mounted, a heat sink that is installed to face the printed circuit board and cools the power elements of the rectifier circuit and the inverter circuit, and a frame ground for grounding the heat sink. In the inverter device, a filter capacitor provided between the input terminal of the rectifier circuit and the frame ground is mounted near a power input terminal, and one terminal of the filter capacitor is connected to the power input terminal in a printed circuit board pattern. The other terminal of the filter capacitor is shortest wired to a land on the printed circuit board provided in the vicinity thereof, and a conductive stud is provided between the land and the heat sink. Land on the printed circuit board Inverter apparatus characterized by being screwed.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10154270A JPH11346477A (en) | 1998-06-03 | 1998-06-03 | Inverter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10154270A JPH11346477A (en) | 1998-06-03 | 1998-06-03 | Inverter |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH11346477A true JPH11346477A (en) | 1999-12-14 |
Family
ID=15580505
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10154270A Pending JPH11346477A (en) | 1998-06-03 | 1998-06-03 | Inverter |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH11346477A (en) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008515371A (en) * | 2004-09-23 | 2008-05-08 | ハミルトン・サンドストランド・コーポレイション | Combination IGBT mounting method |
US7733650B2 (en) | 2004-06-24 | 2010-06-08 | Kabushiki Kaisha Yaskawa Denki | Motor controller |
JP2014050260A (en) * | 2012-08-31 | 2014-03-17 | Fuji Electric Co Ltd | Power conversion device |
JP2014054114A (en) * | 2012-09-07 | 2014-03-20 | Sanyo Electric Co Ltd | Power conversion device |
WO2021230137A1 (en) * | 2020-05-15 | 2021-11-18 | 株式会社村田製作所 | Power conversion device |
-
1998
- 1998-06-03 JP JP10154270A patent/JPH11346477A/en active Pending
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7733650B2 (en) | 2004-06-24 | 2010-06-08 | Kabushiki Kaisha Yaskawa Denki | Motor controller |
JP2008515371A (en) * | 2004-09-23 | 2008-05-08 | ハミルトン・サンドストランド・コーポレイション | Combination IGBT mounting method |
JP4804472B2 (en) * | 2004-09-23 | 2011-11-02 | ハミルトン・サンドストランド・コーポレイション | Combination IGBT mounting method |
JP2014050260A (en) * | 2012-08-31 | 2014-03-17 | Fuji Electric Co Ltd | Power conversion device |
JP2014054114A (en) * | 2012-09-07 | 2014-03-20 | Sanyo Electric Co Ltd | Power conversion device |
WO2021230137A1 (en) * | 2020-05-15 | 2021-11-18 | 株式会社村田製作所 | Power conversion device |
JPWO2021230137A1 (en) * | 2020-05-15 | 2021-11-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7567446B2 (en) | Power conversion apparatus including a rectifier circuit and an inverter circuit | |
JPH11346477A (en) | Inverter | |
JPH07170723A (en) | Semiconductor stack | |
JP2856962B2 (en) | Power wiring board | |
JP2002127920A (en) | Control unit for electric power steering device | |
JP2810452B2 (en) | Switching power supply | |
JPH0221159B2 (en) | ||
JP3149648B2 (en) | Semiconductor converter | |
EP3376658B1 (en) | Power conversion device and power supply apparatus | |
JPH08163876A (en) | Inverter for air-conditioner | |
JP4385393B2 (en) | Connection structure between printed circuit board and heat sink | |
JPH0739348Y2 (en) | Switching power supply circuit | |
JP2902993B2 (en) | Hybrid integrated circuit | |
JP3239082B2 (en) | Hybrid integrated circuit device | |
JP2000196214A (en) | Power electronic circuit device | |
JP2000040637A (en) | Capacitor mounting structure for wiring board for power circuit | |
JP2693016B2 (en) | Hybrid integrated circuit device | |
JP7357710B2 (en) | power converter | |
JPH0643745Y2 (en) | Electronic device | |
JP2003023773A (en) | Power supply unit | |
JP2693017B2 (en) | Hybrid integrated circuit device | |
CN212660104U (en) | Electromagnetic interference suppression device of driver and driver | |
JPH09215343A (en) | Inverter device | |
JP2693018B2 (en) | Hybrid integrated circuit device | |
JP2804753B2 (en) | Hybrid integrated circuit device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050527 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080201 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080208 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080314 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20080522 |