JPH05119706A - Led表示装置の製造方法 - Google Patents
Led表示装置の製造方法Info
- Publication number
- JPH05119706A JPH05119706A JP3308492A JP30849291A JPH05119706A JP H05119706 A JPH05119706 A JP H05119706A JP 3308492 A JP3308492 A JP 3308492A JP 30849291 A JP30849291 A JP 30849291A JP H05119706 A JPH05119706 A JP H05119706A
- Authority
- JP
- Japan
- Prior art keywords
- film
- wire
- led chip
- display device
- led
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 8
- 238000000034 method Methods 0.000 claims abstract description 16
- 239000000758 substrate Substances 0.000 claims abstract description 13
- 239000011521 glass Substances 0.000 claims abstract description 9
- 239000000853 adhesive Substances 0.000 claims abstract description 4
- 230000001070 adhesive effect Effects 0.000 claims abstract description 4
- 238000000206 photolithography Methods 0.000 claims abstract description 4
- 238000000059 patterning Methods 0.000 claims abstract description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- CDBYLPFSWZWCQE-UHFFFAOYSA-L Sodium Carbonate Chemical compound [Na+].[Na+].[O-]C([O-])=O CDBYLPFSWZWCQE-UHFFFAOYSA-L 0.000 description 1
- 239000003513 alkali Substances 0.000 description 1
- 229910052681 coesite Inorganic materials 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 229910052906 cristobalite Inorganic materials 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000001556 precipitation Methods 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 229910052682 stishovite Inorganic materials 0.000 description 1
- 229910052905 tridymite Inorganic materials 0.000 description 1
- 238000007738 vacuum evaporation Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/485—Material
- H01L2224/48505—Material at the bonding interface
- H01L2224/48599—Principal constituent of the connecting portion of the wire connector being Gold (Au)
- H01L2224/486—Principal constituent of the connecting portion of the wire connector being Gold (Au) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/48638—Principal constituent of the connecting portion of the wire connector being Gold (Au) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/48644—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8338—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/83399—Material
- H01L2224/834—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/83438—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/83444—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8538—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/85399—Material
- H01L2224/854—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/85438—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/85444—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92242—Sequential connecting processes the first connecting process involving a layer connector
- H01L2224/92247—Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12041—LED
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Led Device Packages (AREA)
Abstract
(57)【要約】
【目的】この発明は、表示品位を向上させ、かつ耐消費
電力を軽減可能なLED表示装置の製造方法を目的にし
ている。 【構成】ガラス基板2上にITO膜1を所定手段で成膜
する第1工程と、ITO膜1をフォトリソ工程で所定パ
ターンにパターン化する第2の工程と、印刷法を用い
て、ダイボンドエリア及びワイヤーボンディングパッド
部分にのみAuペースト3を塗布後焼成してAu膜31
を成膜する第3の工程と、メタライズ基板の所定位置に
LEDチップ4を導電性接着剤で固定する第4の工程
と、LEDチップ4のボンディングパッド6とAu膜3
1上とをAuワイヤー5でワイヤーボンディングする第
5の工程とから成るものである。
電力を軽減可能なLED表示装置の製造方法を目的にし
ている。 【構成】ガラス基板2上にITO膜1を所定手段で成膜
する第1工程と、ITO膜1をフォトリソ工程で所定パ
ターンにパターン化する第2の工程と、印刷法を用い
て、ダイボンドエリア及びワイヤーボンディングパッド
部分にのみAuペースト3を塗布後焼成してAu膜31
を成膜する第3の工程と、メタライズ基板の所定位置に
LEDチップ4を導電性接着剤で固定する第4の工程
と、LEDチップ4のボンディングパッド6とAu膜3
1上とをAuワイヤー5でワイヤーボンディングする第
5の工程とから成るものである。
Description
【0001】
【産業上の利用分野】この発明は、ガラスを用いたLE
D表示装置全般に利用されるLED表示装置の製造方法
に関するものである。
D表示装置全般に利用されるLED表示装置の製造方法
に関するものである。
【0002】
【従来の技術】従来この種LED表示装置の製造方法
は、刊行物に記載された公知例がない。
は、刊行物に記載された公知例がない。
【0003】
【発明が解決しようとする課題】しかし、従来の技術で
は、A.不透明なメタライズ配線が気になり、表示品位
を低下させるという問題点がある。
は、A.不透明なメタライズ配線が気になり、表示品位
を低下させるという問題点がある。
【0004】B.従来のLEDの電流制限抵抗の耐消費
電力を軽減できないという問題点がある。
電力を軽減できないという問題点がある。
【0005】そこで、本発明は上記従来の技術の問題点
に鑑み案出されたもので、表示品位を向上させ、かつ耐
消費電力を軽減可能なLED表示装置の製造方法の提供
を目的としている。
に鑑み案出されたもので、表示品位を向上させ、かつ耐
消費電力を軽減可能なLED表示装置の製造方法の提供
を目的としている。
【0006】
【課題を解決するための手段】上記目的を達成するため
に、本発明におけるLED表示装置の製造方法において
は、ガラス基板上にITO膜を所定手段で成膜する第1
工程と、ITO膜をフォトリソ工程で所定パターンにパ
ターン化する第2の工程と、印刷法を用いて、ダイボン
ドエリア及びワイヤーボンディングパッド部分にのみA
uペーストを塗布後焼成してAu膜を成膜する第3の工
程と、メタライズ基板の所定位置にLEDチップを導電
性接着剤で固定する第4の工程と、LEDチップのボン
ディングパッドとAu膜上とをAuワイヤーでワイヤー
ボンディングする第5の工程とから成るものである。
に、本発明におけるLED表示装置の製造方法において
は、ガラス基板上にITO膜を所定手段で成膜する第1
工程と、ITO膜をフォトリソ工程で所定パターンにパ
ターン化する第2の工程と、印刷法を用いて、ダイボン
ドエリア及びワイヤーボンディングパッド部分にのみA
uペーストを塗布後焼成してAu膜を成膜する第3の工
程と、メタライズ基板の所定位置にLEDチップを導電
性接着剤で固定する第4の工程と、LEDチップのボン
ディングパッドとAu膜上とをAuワイヤーでワイヤー
ボンディングする第5の工程とから成るものである。
【0007】
【作用】透明導電膜としてITOを用いることにより、
LEDチップ実装部と基板側のメタライズ部以外は透明
に保つことができることになる。
LEDチップ実装部と基板側のメタライズ部以外は透明
に保つことができることになる。
【0008】また、ITO自体が抵抗を持っているの
で、従来のLEDの電流制限抵抗の耐消費電力を軽減す
る働きをする。
で、従来のLEDの電流制限抵抗の耐消費電力を軽減す
る働きをする。
【0009】
【実施例】実施例について図1を参照して説明すると、
第1の工程Aは、所望のガラス基板2上に、例えば、1
0Ω/□〜100Ω/□程度の透明導電膜のITO膜1
がスパッタ蒸着又は真空蒸着により成膜されている。
第1の工程Aは、所望のガラス基板2上に、例えば、1
0Ω/□〜100Ω/□程度の透明導電膜のITO膜1
がスパッタ蒸着又は真空蒸着により成膜されている。
【0010】前記ガラス基板2は、特に材質は問わない
が、アルカリイオンを含むソーダーガラス等の場合は、
その析出を防ぐためにガラス基板2とITO膜1との間
にSiO2 膜を成膜される。
が、アルカリイオンを含むソーダーガラス等の場合は、
その析出を防ぐためにガラス基板2とITO膜1との間
にSiO2 膜を成膜される。
【0011】このITO膜1は、LEDの電流制限抵抗
の全部又は一部の役割もはたすものである。
の全部又は一部の役割もはたすものである。
【0012】第2の工程Bは、ITO膜1を通常のフォ
トリソ工程で、所定のパターンにパターン化されてい
る。
トリソ工程で、所定のパターンにパターン化されてい
る。
【0013】第3の工程Cは、印刷法を用いて、次工程
のLEDチップ4をダイボンドするエリア及びワイヤー
ボンディングパッド6部分にのみAuペースト3を塗布
し、その後、Auペースト3を約500°C〜600°
Cで焼成し、密着の良い例えば、0.3μm〜3μm程
度のAu膜31に成膜されている。
のLEDチップ4をダイボンドするエリア及びワイヤー
ボンディングパッド6部分にのみAuペースト3を塗布
し、その後、Auペースト3を約500°C〜600°
Cで焼成し、密着の良い例えば、0.3μm〜3μm程
度のAu膜31に成膜されている。
【0014】第4の工程Dは、上記第1〜3の工程で成
膜されたメタライズ基板の所定の位置にLEDチップ4
をAgペースト等の導電性接着剤(図示省略)を用いて
固定されている。
膜されたメタライズ基板の所定の位置にLEDチップ4
をAgペースト等の導電性接着剤(図示省略)を用いて
固定されている。
【0015】第5の工程Eは、LEDチップ4のボンデ
ィングパッド6とメタライズされたAu膜31上とをA
uワイヤー5を用いてワイヤーボンディングされてい
る。
ィングパッド6とメタライズされたAu膜31上とをA
uワイヤー5を用いてワイヤーボンディングされてい
る。
【0016】
【発明の効果】本発明は上述の通り構成されているの
で、次に記載する効果を奏する。 A.従来は不透明なメタライズ配線が気になり、表示品
位を低下させていたが、透明誘電膜に10Ω/□〜10
0Ω/□のITOを用いることにより、LEDチップ実
装部と基板側のメタライズ部以外は透明に保つことがで
き、かつ表示品位を向上させることができる。
で、次に記載する効果を奏する。 A.従来は不透明なメタライズ配線が気になり、表示品
位を低下させていたが、透明誘電膜に10Ω/□〜10
0Ω/□のITOを用いることにより、LEDチップ実
装部と基板側のメタライズ部以外は透明に保つことがで
き、かつ表示品位を向上させることができる。
【0017】B.ITO自体は抵抗を持っているので、
LEDの電流制限抵抗の耐消費電力を軽減できる。
LEDの電流制限抵抗の耐消費電力を軽減できる。
【図1】本発明のLED表示装置の製造工程図である。
1 透明導電膜 2 ガラス基板 3 Auペースト 31 Au膜 4 LEDチップ 5 Auワイヤー 6 ボンディングパッド A 第1工程 B 第2工程 C 第3工程 D 第4工程 E 第5工程
Claims (1)
- 【請求項1】ガラス基板上にITO膜を所定手段で成膜
する第1工程と、 ITO膜をフォトリソ工程で所定パターンにパターン化
する第2の工程と、 印刷法を用いて、ダイボンドエリア及びワイヤーボンデ
ィングパッド部分にのみAuペーストを塗布後焼成して
Au膜を成膜する第3の工程と、 メタライズ基板の所定位置にLEDチップを導電性接着
剤で固定する第4の工程と、 LEDチップのボンディングパッドとAu膜上とをAu
ワイヤーでワイヤーボンディングする第5の工程とから
成るLED表示装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3308492A JPH05119706A (ja) | 1991-10-28 | 1991-10-28 | Led表示装置の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3308492A JPH05119706A (ja) | 1991-10-28 | 1991-10-28 | Led表示装置の製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH05119706A true JPH05119706A (ja) | 1993-05-18 |
Family
ID=17981665
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3308492A Pending JPH05119706A (ja) | 1991-10-28 | 1991-10-28 | Led表示装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH05119706A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1437215A1 (fr) * | 2003-01-10 | 2004-07-14 | Glaverbel | Vitrage comportant un élément lumineux |
WO2005104625A1 (de) | 2004-04-21 | 2005-11-03 | Schott Ag | Beleuchtungsschichtsystem und verfahren zur herstellung desselben |
EP1799019A1 (de) | 2005-12-15 | 2007-06-20 | Döppner Bauelemente GmbH & Co. KG | Elektrischer Anschluss für einen Sockel |
CN105129259A (zh) * | 2015-05-15 | 2015-12-09 | 友达光电股份有限公司 | 微组件的传送方法以及显示面板的制作方法 |
-
1991
- 1991-10-28 JP JP3308492A patent/JPH05119706A/ja active Pending
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1437215A1 (fr) * | 2003-01-10 | 2004-07-14 | Glaverbel | Vitrage comportant un élément lumineux |
WO2005104625A1 (de) | 2004-04-21 | 2005-11-03 | Schott Ag | Beleuchtungsschichtsystem und verfahren zur herstellung desselben |
EP1799019A1 (de) | 2005-12-15 | 2007-06-20 | Döppner Bauelemente GmbH & Co. KG | Elektrischer Anschluss für einen Sockel |
US7513777B2 (en) | 2005-12-15 | 2009-04-07 | Doeppner Bauelemente Gmbh & Co. Kg | Electrical base connection with transparent conductive layer |
CN105129259A (zh) * | 2015-05-15 | 2015-12-09 | 友达光电股份有限公司 | 微组件的传送方法以及显示面板的制作方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH05119706A (ja) | Led表示装置の製造方法 | |
US4959510A (en) | Printed circuit board | |
JPH04120765A (ja) | 半導体装置とその製造方法 | |
JP2542473B2 (ja) | 薄膜el素子 | |
JP3068176B2 (ja) | Led表示装置の製造方法 | |
JPH0541542A (ja) | 半導体デバイス基板の製造方法 | |
JPH03101233A (ja) | 電極構造及びその製造方法 | |
JPH0443049A (ja) | サーマルヘッドと厚膜金電極へのメッキ方法 | |
JP2827350B2 (ja) | 蛍光表示パネル | |
JPH03198368A (ja) | 半導体装置 | |
JPS63147339A (ja) | 半導体装置 | |
JP2544940B2 (ja) | 螢光表示管 | |
KR940007874B1 (ko) | 형광 표시관 | |
JPH0331076Y2 (ja) | ||
JPH06111738A (ja) | チップイングラス蛍光表示パネル | |
JPH02153543A (ja) | フレキシブルプリント基板 | |
JPH03133193A (ja) | 反り防止材を有する電子部品搭載基板 | |
JPH0434861B2 (ja) | ||
JPS62218939A (ja) | 液晶表示装置の製造方法 | |
KR940027102A (ko) | 칩 온 그래스(cog) 패널 층 구조 | |
JPH0339260A (ja) | サーマルヘッド及びその製造方法 | |
JPH03276129A (ja) | 液晶表示装置 | |
JPH05266836A (ja) | チップイングラス蛍光表示パネル | |
JPH0624237B2 (ja) | アモルフアスシリコン密着型イメ−ジセンサの製造方法 | |
JPH03237795A (ja) | 厚膜印刷配線基板 |