JPH0448367B2 - - Google Patents
Info
- Publication number
- JPH0448367B2 JPH0448367B2 JP60274328A JP27432885A JPH0448367B2 JP H0448367 B2 JPH0448367 B2 JP H0448367B2 JP 60274328 A JP60274328 A JP 60274328A JP 27432885 A JP27432885 A JP 27432885A JP H0448367 B2 JPH0448367 B2 JP H0448367B2
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- state
- voltage
- information signal
- scanning
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
【発明の詳細な説明】
本発明は液晶装置に関し、特に、強誘電性液晶
を使用し、駆動回路に改良を加えた液晶装置に関
するものである。DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a liquid crystal device, and more particularly to a liquid crystal device using ferroelectric liquid crystal and having an improved driving circuit.
[開示の概要]
本明細書及び図面は、強誘電性液晶を使用した
液晶装置において、液晶駆動回路とその周辺回路
との回路構成を走査信号側と情報信号側とで同一
にし、液晶駆動回路から全画素へ同時にパラ配向
用交流電圧を印加することにより、コントラスト
が高く、ちらつきが少ない良好な特性を有し、か
つ横書き・縦書き変換の容易な液晶装置を、簡単
かつ低コストで構成できるようにしたものであ
る。[Summary of the Disclosure] This specification and drawings disclose that in a liquid crystal device using a ferroelectric liquid crystal, the circuit configurations of a liquid crystal drive circuit and its peripheral circuits are the same on the scanning signal side and the information signal side, and the liquid crystal drive circuit is By applying an AC voltage for para-alignment to all pixels at the same time, it is possible to easily and inexpensively construct a liquid crystal device that has high contrast, good characteristics with little flicker, and can easily convert between horizontal and vertical writing. This is how it was done.
[従来の技術]
従来より多用されて来たネマチツク液晶に代つ
て、近年強誘電性液晶素子の開発が重視されつつ
ある。強誘電性液晶素子は、セルの構成方法によ
つて双安定性をもたせることができるので、高時
分割の液晶表示素子の実現が期待できる。[Prior Art] In recent years, emphasis has been placed on the development of ferroelectric liquid crystal elements in place of nematic liquid crystals, which have been widely used in the past. Ferroelectric liquid crystal elements can be made to have bistability by changing the cell construction method, so it is expected that high time division liquid crystal display elements will be realized.
第5図は、強誘電性液晶セルの例を模式的に描
いたものである。21と21′は、In2O3,SnO2
やITO(Indium−Tin−Oxide)等の透明電極が
コートされた基板(ガラス板)であり、その間に
液晶分子層22がガラス面と垂直になるように配
向したSmC*相の液晶が封入されている。太線で
示された線23が液晶分子を表わしていて、この
液晶分子23は、その分子に直交する方向に双極
子モーメント(P⊥)24を有している。基板2
1と21′上の定極間に一定の閾値以上の電圧を
印加すると、液晶分子23のらせん構造がほど
け、双極子モーメント(P⊥)24はすべて電界
方向へ向くように、結晶分子23の配向方向を変
えることができる。液晶分子23は細長い形状
で、その長軸方向と短軸方向とで屈折率異方性を
示し、従つて、例えばガラス面の上下に互いにク
ロスニコルの位置関係に配置した偏光子を置け
ば、電圧印加極性によつて光学特性が変わる液晶
光学変調素子となることは、容易に理解される。
さらに液晶セルの厚さを充分に薄くした場合(例
えば1μ)には、第6図に示すように、電界を印
加していない状態でも、液晶分子のらせん構造は
ほどけ(非らせん構造)、その双極子モーメント
P又はP′は上向き24a又は下向き24bのどち
らかの状態をとる。 FIG. 5 schematically depicts an example of a ferroelectric liquid crystal cell. 21 and 21' are In 2 O 3 , SnO 2
It is a substrate (glass plate) coated with transparent electrodes such as ITO (Indium-Tin-Oxide), etc., and an SmC * phase liquid crystal with liquid crystal molecules 22 oriented perpendicular to the glass surface is sealed between them. ing. A thick line 23 represents a liquid crystal molecule, and this liquid crystal molecule 23 has a dipole moment (P⊥) 24 in a direction perpendicular to the molecule. Board 2
When a voltage higher than a certain threshold is applied between the constant electrodes 1 and 21', the helical structure of the liquid crystal molecules 23 is unraveled, and the crystal molecules 23 are turned so that all dipole moments (P⊥) 24 are directed in the direction of the electric field. The orientation direction can be changed. The liquid crystal molecules 23 have an elongated shape and exhibit refractive index anisotropy in the long axis direction and the short axis direction. Therefore, for example, if polarizers are placed above and below the glass surface in a crossed nicol positional relationship, It is easily understood that this results in a liquid crystal optical modulation element whose optical characteristics change depending on the polarity of applied voltage.
Furthermore, when the thickness of the liquid crystal cell is made sufficiently thin (for example, 1μ), the helical structure of the liquid crystal molecules unravels (non-helical structure) even when no electric field is applied, as shown in Figure 6. The dipole moment P or P' takes either an upward direction 24a or a downward direction 24b.
このように界面効果により、液晶分子のらせん
構造をほどいた液晶セルを表面安定型セル
(SSFLCセル)と呼ぶ。SSFLCセルに第6図に
示す如く一定の閾値以上の極性の異なる電界E又
はE′を所定時間付与すると、双極子モーメントは
電界E又はE′の電界ベクトルに対応して上向き2
4a又は下向き24bと向きを変え、それに応じ
て液晶分子は第1の配向状態25もしくは第2の
配向状態25′のいずれか一方に配向する。 A liquid crystal cell in which the helical structure of liquid crystal molecules is unwound due to the interfacial effect is called a surface-stabilized cell (SSFLC cell). When an electric field E or E' with a different polarity above a certain threshold value is applied to the SSFLC cell for a predetermined time as shown in FIG.
4a or downward 24b, and accordingly the liquid crystal molecules are aligned in either the first alignment state 25 or the second alignment state 25'.
このような強誘電性液晶を光学変調素子として
用いることの利点は、応答速度が極めて速いこと
と、液晶分子の配向が双安定状態を有することで
あつて、例えば、第6図において、電界Eを印加
すると液晶分子は第1の配向状態25に配向する
が、この状態は電界を切つても安定である。ま
た、逆向きの電界E′を印加すると液晶分子は第2
の配向状態25′に配向して、その分子の向きを
変えるが、やはり電界を切つてもこの状態に留ま
る。また、与える電界Eが一定の閾値を越えない
限り、それぞれの配向状態はやはり維持されてい
る。このような応答速度の速さと、双安定性が有
効に実現されるには、セルとしては出来るだけ薄
い方が好ましく、一般的には、0.5μ〜20μ、特に
1μ〜5μが適している。この種の強誘電性液晶を
用いたマトリクス電極構造を有する液晶−電気光
学装置は、例えばクラーク(Clark)とラガバル
(Lagerwall)により、米国特許第4367924号明細
書で提案されている。 The advantage of using such a ferroelectric liquid crystal as an optical modulation element is that the response speed is extremely fast and the alignment of liquid crystal molecules has a bistable state. When the voltage is applied, the liquid crystal molecules are aligned in the first alignment state 25, but this state is stable even when the electric field is turned off. Furthermore, when applying an electric field E′ in the opposite direction, the liquid crystal molecules
The molecules are oriented to the orientation state 25' and change their orientation, but they remain in this state even when the electric field is turned off. Further, as long as the applied electric field E does not exceed a certain threshold value, each orientation state is still maintained. In order to effectively realize such fast response speed and bistability, it is preferable for the cell to be as thin as possible, generally 0.5μ to 20μ, especially
1μ to 5μ is suitable. A liquid crystal-electro-optical device having a matrix electrode structure using ferroelectric liquid crystals of this type has been proposed, for example, by Clark and Lagerwall in US Pat. No. 4,367,924.
[発明が解決しようとする問題点]
しかしながら、SSFLCセルにおいては第6図
のように液晶分子層内で液晶分子が平行に配列し
た状態(パラ状態と呼ぶ)よりも、分子層内で上
基板から下基板に向つて液晶分子がツイストした
状態(ツイスト状態と呼ぶ)が実現されやすい。
このように液晶分子がツイストしていると、第1
の配向状態と第2の配向状態にあるときの液晶分
子軸のなす角度(チルト角)が見かけ上小さくな
り、コントラストや透過光量の低下を招くととも
に、配向状態のスイツチング時における液晶分子
の応答にオーバーシユートが表われることによつ
て、透過光量のふらつきが観測されるなど、表示
素子として種々の不都合な欠点を含んでいる。そ
のため表示素子としては、液晶分子がパラ状態で
あることが望まれる。[Problems to be solved by the invention] However, in the SSFLC cell, rather than the state in which the liquid crystal molecules are arranged in parallel within the liquid crystal molecular layer (called a para state) as shown in Figure 6, the upper substrate is A state in which the liquid crystal molecules are twisted toward the lower substrate (referred to as a "twisted state") is likely to be realized.
When the liquid crystal molecules are twisted in this way, the first
The angle (tilt angle) between the liquid crystal molecule axes in the first alignment state and the second alignment state appears to be smaller, leading to a decrease in contrast and amount of transmitted light, and also to the response of the liquid crystal molecules when switching the alignment state. As a display element, it has various disadvantages, such as fluctuations in the amount of transmitted light due to the appearance of overshoot. Therefore, for display elements, it is desirable that liquid crystal molecules be in a para state.
本発明は、上記の欠点を解決するためになされ
たもので、液晶分子のパラ状態を安定化し、表示
特性を向上させた液晶装置を提供することを目的
とする。 The present invention was made to solve the above-mentioned drawbacks, and an object of the present invention is to provide a liquid crystal device that stabilizes the para-state of liquid crystal molecules and improves display characteristics.
[問題点を解決するための手段]
本発明者らは、上述のツイスト状態が、液晶パ
ネルの全画素に対して適当な交番電圧(以下、パ
ラ配向用交流電圧と称す)を印加することによ
り、パラ状態に移行させることができることを見
い出した。すなわち、本発明は、
a 間隔をおいて交差させた走査電極と情報信号
電極とで形成したマトリクス電極及び該走査電
極と情報信号電極との間に配置され、且つ無電
界時に互いに異なる2つの配向状態を発現し、
該2つの配向状態のそれぞれの平均分子軸のな
す角度が2θである第1状態の強誘電性液晶に、
該液晶の閾値電圧より大きい交流電圧を印加す
ることにより、該交流電圧の印加を解除した後
の無電界時における前記互いに異なる2つの配
向状態のそれぞれの平均分子軸のなす角度を前
記2θより大きい角度とした第2状態の強誘電性
液晶を有する液晶パネル、
b 前記走査電極に、順次走査選択信号が印加さ
れる様に、シフトレジスタ、ラツチ及び該走査
電極を順次走査選択して走査選択信号を出力す
る回路を配置した第1の手段、
c 走査選択された走査電極と前記情報信号電極
との交差部に、前記第2状態の強誘電性液晶の
一方の配向状態を生じさせる一方極性電圧又は
他方の配向状態を生じさせる他方極性電圧が選
択的に印加される様に、シフトレジスタ、ラツ
チ及び情報信号を出力する回路を配置して、前
記情報信号電極に情報信号を前記走査選択信号
と同期させて印加する手段であつて、該シフト
レジスタ及びラツチを前記第1の手段で用いた
シフトレジスタ及びラツチと同一構成の回路と
した第2の手段、並びに
d 前記走査選択信号及び情報信号がそれぞれ前
記走査電極及び情報信号電極に印加される前に
前記交流電圧を前記第1及び第2の手段を通し
て前記第1状態の強誘電性液晶に印加させる第
3の手段
を有する液晶装置に特徴がある。[Means for Solving the Problems] The present inventors have discovered that the above-mentioned twisted state can be achieved by applying an appropriate alternating voltage (hereinafter referred to as an alternating current voltage for para-alignment) to all pixels of a liquid crystal panel. , it was discovered that it is possible to transition to a para state. That is, the present invention provides a matrix electrode formed of scanning electrodes and information signal electrodes crossed at intervals, and a matrix electrode arranged between the scanning electrode and the information signal electrode, and having two different orientations in the absence of an electric field. express the condition,
A ferroelectric liquid crystal in a first state in which the angle between the average molecular axes of each of the two orientation states is 2θ,
By applying an alternating voltage that is higher than the threshold voltage of the liquid crystal, the angle formed by the average molecular axes of the two mutually different orientation states in the absence of an electric field after the application of the alternating current voltage is removed is made larger than the 2θ. a liquid crystal panel having a ferroelectric liquid crystal in an angled second state; b. sequentially scanning and selecting a shift register, a latch, and said scanning electrodes so that a scanning selection signal is applied to said scanning electrodes; c. a one-polar voltage that causes one orientation state of the ferroelectric liquid crystal in the second state at the intersection of the scanning electrode selected for scanning and the information signal electrode; Alternatively, a shift register, a latch, and a circuit for outputting an information signal are arranged so that the other polarity voltage that causes the other orientation state is selectively applied, and the information signal is applied to the information signal electrode as the scanning selection signal. a second means for applying signals in synchronization, the shift register and the latch having the same circuit configuration as the shift register and the latch used in the first means; and d) the scanning selection signal and the information signal are The liquid crystal device is characterized by having a third means for applying the AC voltage to the ferroelectric liquid crystal in the first state through the first and second means before being applied to the scanning electrode and the information signal electrode, respectively. be.
本発明において、このパラ配向用交流電圧は、
走査信号側駆動回路及び情報信号側駆動回路によ
り、同じ波高値及び周波数で、且つ逆位相で印加
され、このパラ配向用交流電圧が印加された後、
画像信号に対応する表示信号が印加される。 In the present invention, this AC voltage for para orientation is
After applying this AC voltage for para orientation, which is applied by the scanning signal side drive circuit and the information signal side drive circuit at the same peak value and frequency and in opposite phases,
A display signal corresponding to the image signal is applied.
また本発明において、前記走査信号側駆動回路
と、情報信号側駆動回路を構成する出力段トラン
ジスタの耐圧は等しく、且つ前記パラ配向用交流
電圧の波高値以上である。 Further, in the present invention, the breakdown voltages of the output stage transistors constituting the scanning signal side drive circuit and the information signal side drive circuit are equal and higher than the peak value of the AC voltage for para alignment.
なお、パラ配向用交流電圧としてはパラ状態に
おいて、液晶分子の双安定状態間のスイツチング
が十分追従できる電界でなければならないが、そ
の電圧波高値は、用いる液晶材料や配向膜の種類
さらには周波数などに強く依存し、これらを適当
に選択することにより、スイツチングに要するパ
ルス電圧の波高値と同程度のものにすることがで
きる。 The AC voltage for para alignment must be an electric field that can sufficiently follow the switching between bistable states of liquid crystal molecules in the para state, but the voltage peak value depends on the liquid crystal material used, the type of alignment film, and the frequency. By selecting these appropriately, it is possible to make the peak value comparable to the peak value of the pulse voltage required for switching.
[作用]
マトリクス構成の液晶素子の駆動回路とその周
辺の回路構成を、いわゆる縦横それぞれを同一に
構成することにより、スイツチ切換だけでその一
方を走査信号ラインに、他の一方を情報信号ライ
ンに使用することができ、縦書きと横書きとをス
イツチで容易に切換えられるうえに、2つの駆動
回路に同様に駆動電源を接続することにより、書
き込みパルスに先行して、駆動電源からパラ配向
用の交流電圧を印加できるようになる。[Function] By configuring the drive circuit of the liquid crystal element in matrix configuration and the circuit configuration around it to be the same in both vertical and horizontal directions, one can be used as a scanning signal line and the other as an information signal line by simply switching a switch. It is possible to easily switch between vertical writing and horizontal writing with a switch, and by connecting the drive power supplies to the two drive circuits in the same way, the drive power supply for para orientation can be used in advance of the write pulse. It becomes possible to apply alternating current voltage.
[実施例]
以下、図面に沿つて本発明の実施例を説明す
る。[Examples] Examples of the present invention will be described below with reference to the drawings.
第2図は走査信号線と情報信号線のマトリクス
形表示の電極構成と、各交点における画素の表示
例を示す図である。 FIG. 2 is a diagram showing an electrode configuration of a matrix display of scanning signal lines and information signal lines, and an example of display of pixels at each intersection.
図中S1〜S5は走査信号線、I1〜I5は表示信号線
を示す。また、第2図の斜線部の画素は「黒」、
白地で示した画素は「白」の各書き込み状態に対
応するものとする。 In the figure, S 1 to S 5 indicate scanning signal lines, and I 1 to I 5 indicate display signal lines. In addition, the pixels in the shaded area in Fig. 2 are "black",
Pixels shown in white correspond to each writing state of "white".
マトリクス回路によつて、第2図に示した画素
の書き込み、すなわち走査信号線S1〜S5を線順次
走査を行ない、情報信号線I1及びI2の列を白、黒
交互に書き込む場合のタイミングチヤートを第1
図(表示信号印加期間)に示す。第1図において
ΔTは書き込みパルス巾を示し、書き込みの際に
は+方向の電界で白、−方向の電界で黒を書き込
むものとする。書き込みパルス(閾値を越えてい
るパルス)は、パルス巾ΔT、波高値±3V0のも
のとする。 When writing the pixels shown in FIG. 2 using a matrix circuit, that is, scanning the scanning signal lines S 1 to S 5 line-sequentially, and writing the columns of information signal lines I 1 and I 2 alternately in white and black. The timing chart of
(Display signal application period). In FIG. 1, ΔT indicates the write pulse width, and during writing, it is assumed that white is written with a positive electric field and black is written with a negative electric field. The write pulse (pulse exceeding the threshold) has a pulse width ΔT and a peak value ±3V 0 .
第2図に示した画素の書き込みは、走査信号線
を先ず白に書き込んでから、表示信号線上の選択
画素に黒書き込みする方式(ラインクリア−ライ
ン書き込み)で行なつたものであり、情報信号に
は同極性の信号が続くことによるクロストークを
防止するための補助信号が、書き込み信号に続い
て逆極性で印加されている。 The pixel writing shown in Fig. 2 is performed by first writing white on the scanning signal line, and then writing black on the selected pixel on the display signal line (line clear - line writing). An auxiliary signal of opposite polarity is applied following the write signal to prevent crosstalk caused by successive signals of the same polarity.
また、駆動回路のスイツチを入れた直後には、
このような表示信号が印加される前に、第1図
(交流印加期間)に示すようなパラ配向用交流電
圧が全ての走査信号線及び情報信号線の両方に同
時に同じ電圧波高値V′で同じ周波数の矩形波が
逆位相で印加される。即ち、両基板には2V′の電
圧波高値の交流矩形波が印加される。 Also, immediately after turning on the drive circuit,
Before such a display signal is applied, an AC voltage for para alignment as shown in Fig. 1 (AC application period) is simultaneously applied to all scanning signal lines and information signal lines at the same voltage peak value V'. Square waves of the same frequency are applied in opposite phases. That is, an AC rectangular wave with a voltage peak value of 2V' is applied to both substrates.
このパラ配向用交流電圧は前述したようにツイ
スト状態からパラ状態へ液晶分子を遷移させるた
めのものであり、電圧波高値及びパルス幅はとも
に書き込みパルスより大きく設定することができ
る。本実施例では書き込みパルスが1msで10V、
それに対して交流電圧は50HzでVPPが約20V程度
の矩形波を数秒間印加することでパラ状態が実現
された。 As described above, this AC voltage for para alignment is used to transition the liquid crystal molecules from the twisted state to the para state, and both the voltage peak value and the pulse width can be set larger than the write pulse. In this example, the write pulse is 1ms, 10V,
On the other hand, a para state was achieved by applying a rectangular wave with an AC voltage of 50 Hz and a V PP of about 20 V for several seconds.
ここで使用される液晶材料はp−n−オクチル
オキシ安息香酸−p′−(2−メチルブチルオキシ)
フエニルエステルとp−n−ノニルオキシ安息香
酸−p′−(2−メチルブチルオキシ)フエニルエ
ステルを主成分とする液晶組成物(強誘電性液
晶)で、液晶セルはガラス基板上にパターニング
されたITO等の透明電極上にPVA等の配向膜を
塗布した後、ラビング処理を施したものである。
また、透明電極と配向膜の間には絶縁用のSiO2
を形成することができ、セル厚は約1μmである。 The liquid crystal material used here is p-n-octyloxybenzoic acid-p'-(2-methylbutyloxy).
A liquid crystal composition (ferroelectric liquid crystal) whose main components are phenyl ester and p-n-nonyloxybenzoic acid-p'-(2-methylbutyloxy) phenyl ester, and the liquid crystal cell is patterned on a glass substrate. After applying an alignment film such as PVA on a transparent electrode such as ITO, a rubbing process is performed.
In addition, SiO 2 for insulation is placed between the transparent electrode and the alignment film.
can be formed, and the cell thickness is approximately 1 μm.
第3図は、本発明に係る液晶装置の回路構成の
一例を示す図である。 FIG. 3 is a diagram showing an example of a circuit configuration of a liquid crystal device according to the present invention.
第3図において、走査信号側、情報信号側とも
に同じ回路構成で、6はマトリクスパネル、7は
情報信号側駆動回路、8は走査信号側駆動回路、
9及び10はラツチ回路、11及び12はS/R
(シフトレジスタ)回路、13は駆動電源、14
は駆動電圧制御回路、15はI/F(インタフエ
ース)を示す。 In FIG. 3, both the scanning signal side and the information signal side have the same circuit configuration, 6 is a matrix panel, 7 is an information signal side drive circuit, 8 is a scanning signal side drive circuit,
9 and 10 are latch circuits, 11 and 12 are S/R
(shift register) circuit, 13 is a driving power supply, 14
1 is a drive voltage control circuit, and 15 is an I/F (interface).
まず、メインスイツチ(図示せず)をONにす
ると、駆動電圧制御回路14により、全ての走査
電極及び情報信号電極に第4図に示すVI′の波高
値でΔT′のパルス幅のパラ配向用交流電圧が逆位
相で印加され、従つて上下基板間にはVAC≡VPP
2V′の矩形交流電圧(ピーク間電圧をVACとする)
が印加される。この交流電圧が所定時間印加さ
れ、液晶分子がパラ状態になつた後、駆動電圧制
御回路14により、表示信号の駆動電圧、即ち走
査信号側3V0,−2V0情報信号側±V0の電圧波高
値でΔTのパルス幅をもつパルス電圧がそれぞれ
設定され、入力信号DHに応じてマルテイプレク
シング駆動が開始される。 First, when the main switch (not shown) is turned on, the drive voltage control circuit 14 applies para-alignment to all scanning electrodes and information signal electrodes with a peak value of V I ' and a pulse width of ΔT' as shown in FIG. AC voltage is applied with opposite phase, so V AC ≡V PP between the upper and lower boards.
2V′ rectangular AC voltage (peak-to-peak voltage is V AC )
is applied. After this alternating current voltage is applied for a predetermined period of time and the liquid crystal molecules enter a parastate state, the drive voltage control circuit 14 controls the drive voltage of the display signal, that is, the voltage of the scanning signal side 3V 0 , -2V 0 and the information signal side ±V 0 Pulse voltages each having a pulse width of ΔT at the peak value are set, and multiplexing driving is started according to the input signal DH.
また、縦書き、横書きの変換は、スイツチ16
〜18をH/V切換信号19により書き換えて、
走査信号側及び情報信号側を入れ替えることによ
つて容易に行われる。 Also, to convert between vertical and horizontal writing, press switch 16.
~18 is rewritten by the H/V switching signal 19,
This is easily accomplished by exchanging the scanning signal side and the information signal side.
第4図は第3図における駆動回路7,8の最終
段の駆動回路を示したものである。Tr1,Tr2
は出力段トランジスタを表わしている。ここで第
1図に示した駆動波形では2つの出力段トランジ
スタの耐圧VCは等しく以下の様に設定される。 FIG. 4 shows the final stage drive circuit of the drive circuits 7 and 8 in FIG. Tr1, Tr2
represents an output stage transistor. Here, in the drive waveform shown in FIG. 1, the breakdown voltages V C of the two output stage transistors are set equally as follows.
VC>V′≧V0
さらに本実施例に示すように、液晶材料、配向
膜の種類、パラ配向用交流電圧の周波数を適当に
選択することにより、
VC>V′V0
とすることも可能である。 V C >V′≧V 0 Furthermore, as shown in this example, V C >V′V 0 can be set by appropriately selecting the liquid crystal material, the type of alignment film, and the frequency of the AC voltage for para alignment. is also possible.
いずれにせよ、2つの駆動回路7,8には、駆
動電源13に同様に接続されているので、第1図
に示されるように、書き込みパルスと等しいか又
は大きい波高値及びパルス幅を有するパラ配向用
交流電圧を、第4図に示される表示信号DH′の入
力に先行して、図中V+〜V-間に印加することが
でき、液晶をパラ配向させることができる。 In any case, since the two drive circuits 7 and 8 are connected in the same way to the drive power supply 13, as shown in FIG. An alignment alternating voltage can be applied between V + and V - in the figure prior to the input of the display signal DH' shown in FIG. 4, and the liquid crystal can be para-aligned.
[発明の効果]
以上説明したように、本発明によれば、走査信
号側と情報信号側を同じ回路構成とし、両信号側
の駆動回路を通して、全画素への交流印加を適宜
行うことにより、パラ配向によるコントラストが
高く、ちらつきの少ない良好な特性をもち、かつ
横書き、縦書き変換の容易な液晶装置を、単純で
コストの低い電気回路により構成することが可能
である。[Effects of the Invention] As explained above, according to the present invention, the scanning signal side and the information signal side have the same circuit configuration, and by appropriately applying AC to all pixels through the drive circuits on both signal sides, It is possible to construct a liquid crystal device with high contrast due to para alignment, good characteristics with little flicker, and easy conversion between horizontal and vertical writing using a simple and low-cost electrical circuit.
第1図は本発明の一実施例のタイミングチヤー
ト、第2図は本発明の実施例の画素のマトリクス
構成図、第3図は本発明の一実施例の回路構成
図、第4図はその最終段の駆動回路図、第5図及
び第6図は強誘電性液晶の模式図である。
S1〜S5……走査信号線、I1〜I5……表示信号
線、6……マトリクスパネル、7……情報信号側
駆動回路、8……走査信号側駆動回路、9,10
……ラツチ回路、11,12……シフトレジスタ
回路、13……駆動電源。
FIG. 1 is a timing chart of an embodiment of the present invention, FIG. 2 is a pixel matrix configuration diagram of an embodiment of the invention, FIG. 3 is a circuit diagram of an embodiment of the invention, and FIG. 4 is a diagram of the pixel matrix configuration of an embodiment of the invention. The final stage drive circuit diagrams, FIGS. 5 and 6, are schematic diagrams of a ferroelectric liquid crystal. S1 to S5 ...Scanning signal line, I1 to I5 ...Display signal line, 6...Matrix panel, 7...Information signal side drive circuit, 8...Scanning signal side drive circuit, 9, 10
... Latch circuit, 11, 12 ... Shift register circuit, 13 ... Drive power supply.
Claims (1)
信号電極とで形成したマトリクス電極及び該走
査電極と情報信号電極との間に配置され、且つ
無電界時に互いに異なる2つの配向状態を発現
し、該2つの配向状態のそれぞれの平均分子軸
のなす角度が2θである第1状態の強誘電性液晶
に、該液晶の閾値電圧より大きい交流電圧を印
加することにより、該交流電圧の印加を解除し
た後の無電界時における前記互いに異なる2つ
の配向状態のそれぞれの平均分子軸のなす角度
を前記2θより大きい角度とした第2状態の強誘
電性液晶を有する液晶パネル、 b 前記走査電極に、順次走査選択信号が印加さ
れる様に、シフトレジスタ、ラツチ及び該走査
電極を順次走査選択して走査選択信号を出力す
る回路を配置した第1の手段、 c 走査選択された走査電極と前記情報信号電極
との交差部に、前記第2状態の強誘電性液晶の
一方の配向状態を生じさせる一方極性電圧又は
他方の配向状態を生じさせる他方極性電圧が選
択的に印加される様に、シフトレジスタ、ラツ
チ及び情報信号を出力する回路を配置して、前
記情報信号電極に情報信号を前記走査選択信号
と同期させて印加する手段であつて、該シフト
レジスタ及びラツチを前記第1の手段で用いた
シフトレジスタ及びラツチと同一構成の回路と
した第2の手段、並びに d 前記走査選択信号及び情報信号がそれぞれ前
記走査電極及び情報信号電極に印加される前に
前記交流電圧を前記第1及び第2の手段を通し
て前記第1状態の強誘電性液晶に印加させる第
3の手段 を有することを特徴とする液晶装置。[Claims] 1a A matrix electrode formed of scanning electrodes and information signal electrodes crossed at intervals, and a matrix electrode formed between the scanning electrodes and the information signal electrodes, and two different By applying an alternating current voltage that is higher than the threshold voltage of the liquid crystal to a ferroelectric liquid crystal in a first state that exhibits an oriented state and in which the angle between the average molecular axes of each of the two oriented states is 2θ, a liquid crystal panel having a ferroelectric liquid crystal in a second state in which the angle formed by the average molecular axes of each of the two mutually different alignment states in the absence of an electric field after the application of an alternating current voltage is canceled is larger than the 2θ; (b) a first means that includes a shift register, a latch, and a circuit that sequentially scans and selects the scan electrodes and outputs a scan selection signal so that a scan selection signal is sequentially applied to the scan electrode; c. A voltage of one polarity that causes one alignment state of the ferroelectric liquid crystal in the second state or a voltage of the other polarity that causes the other alignment state of the ferroelectric liquid crystal in the second state is selectively applied to the intersection between the scanning electrode and the information signal electrode. means for applying an information signal to the information signal electrode in synchronization with the scanning selection signal by arranging a shift register, a latch, and a circuit for outputting an information signal, the shift register and the latch being arranged as shown in FIG. a second means having a circuit having the same configuration as the shift register and latch used in the first means; A liquid crystal device comprising: third means for applying a voltage to the ferroelectric liquid crystal in the first state through the first and second means.
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP27432885A JPS62134691A (en) | 1985-12-07 | 1985-12-07 | Liquid crystal unit |
FR868612388A FR2590392B1 (en) | 1985-09-04 | 1986-09-03 | FERROELECTRIC LIQUID CRYSTAL DEVICE |
DE19863630012 DE3630012A1 (en) | 1985-09-04 | 1986-09-03 | FERROELECTRIC LIQUID CRYSTAL DEVICE |
GB8621326A GB2183054B (en) | 1985-09-04 | 1986-09-04 | Ferroelectric liquid crystal device and method of conditioning such a device |
US07/309,034 US5013137A (en) | 1985-09-04 | 1989-02-02 | Ferroelectric liquid crystal device having increased tilt angle |
CA000615534A CA1317386C (en) | 1985-12-07 | 1989-10-23 | Ferroelectric liquid crystal device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP27432885A JPS62134691A (en) | 1985-12-07 | 1985-12-07 | Liquid crystal unit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS62134691A JPS62134691A (en) | 1987-06-17 |
JPH0448367B2 true JPH0448367B2 (en) | 1992-08-06 |
Family
ID=17540122
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP27432885A Granted JPS62134691A (en) | 1985-09-04 | 1985-12-07 | Liquid crystal unit |
Country Status (2)
Country | Link |
---|---|
JP (1) | JPS62134691A (en) |
CA (1) | CA1317386C (en) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0318818A (en) * | 1989-06-15 | 1991-01-28 | Matsushita Electric Ind Co Ltd | Matrix type display device |
JP4754627B2 (en) * | 2006-03-30 | 2011-08-24 | 富士通株式会社 | Display element driving method and display device |
JPWO2009050778A1 (en) * | 2007-10-15 | 2011-02-24 | 富士通株式会社 | Display device having dot matrix type display element |
CN101828214A (en) | 2007-10-15 | 2010-09-08 | 富士通株式会社 | Display device having simple matrix display element and simple matrix driver |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4367924A (en) * | 1980-01-08 | 1983-01-11 | Clark Noel A | Chiral smectic C or H liquid crystal electro-optical device |
JPS6031120A (en) * | 1983-07-30 | 1985-02-16 | Canon Inc | Driving method of optical modulating element |
-
1985
- 1985-12-07 JP JP27432885A patent/JPS62134691A/en active Granted
-
1989
- 1989-10-23 CA CA000615534A patent/CA1317386C/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPS62134691A (en) | 1987-06-17 |
CA1317386C (en) | 1993-05-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0544009B2 (en) | ||
JPS6261931B2 (en) | ||
JPH0466327B2 (en) | ||
JPH0422496B2 (en) | ||
JPH0453405B2 (en) | ||
US4927243A (en) | Method and apparatus for driving optical modulation device | |
JPS6244247B2 (en) | ||
JPH0448367B2 (en) | ||
JPH0448366B2 (en) | ||
JPH028814A (en) | Liquid crystal device | |
JPH0431374B2 (en) | ||
JPH0442653B2 (en) | ||
JP2566149B2 (en) | Optical modulator | |
JPH0422493B2 (en) | ||
JPS6294829A (en) | Liquid crystal display device | |
JPS62125330A (en) | Driving method for optical modulation element | |
JPS61235897A (en) | Driving of liquid crystal element | |
JPH0823636B2 (en) | Driving method of optical modulator | |
JPS617829A (en) | Driving method of liquid-crystal element | |
JPS61245139A (en) | Scanning system for optical modulating element | |
JPS617828A (en) | Driving method of liquid-crystal element | |
JPS63309928A (en) | Liquid crystal device | |
JPH0823635B2 (en) | Optical modulator | |
JPH0690374B2 (en) | Optical modulator | |
JPH0660978B2 (en) | Optical modulator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |