JPH04192185A - Semiconductor circuit - Google Patents
Semiconductor circuitInfo
- Publication number
- JPH04192185A JPH04192185A JP2326954A JP32695490A JPH04192185A JP H04192185 A JPH04192185 A JP H04192185A JP 2326954 A JP2326954 A JP 2326954A JP 32695490 A JP32695490 A JP 32695490A JP H04192185 A JPH04192185 A JP H04192185A
- Authority
- JP
- Japan
- Prior art keywords
- level
- circuit
- sense amplifier
- signal
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Dram (AREA)
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明はダイナミックRAMの入力初段回路に関する
ものである。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to an input first stage circuit of a dynamic RAM.
第3図は従来の入力回路で構成したアドレスバッファの
一例を示す回路図、第4図はそのタイミング図である。FIG. 3 is a circuit diagram showing an example of an address buffer configured with a conventional input circuit, and FIG. 4 is a timing diagram thereof.
!IfAiは外部からのアドレス信号で、φ、は外部の
アドレス信号を内部回路へと取り入れる信号。φ2はア
ドレス信号のデータを内部保持回路で保持した後に、外
部アドレスが変化した場合、保持したデータが変化しな
いように入力φ2のPチャネルトランジスタおよびイン
バータ1段後のNチャネルトランジスタを、共にOFF
させる信号である。! IfAi is an external address signal, and φ is a signal that takes the external address signal into the internal circuit. After φ2 holds the data of the address signal in the internal holding circuit, if the external address changes, both the P-channel transistor of input φ2 and the N-channel transistor one stage after the inverter are turned off so that the held data does not change.
This is a signal to
次に動作について説明する。Next, the operation will be explained.
まず行アドレスストローブ信号である。First is the row address strobe signal.
!x〒四口の立ちさがりを受けてφ1、φ2が立ち下が
る。それにより KIT、6.iのデータがクロックド
インバータ後の保持回路に保持される。次に、行アドレ
スのデータが“L″、列アドレスのデータか “H”の
場合には、**TAi信号が“L”から“H”に変化し
なければならない。その変化するポイントか列アドレス
ロープ信号である”TCKlの立ち下がりと、センスア
ンプの動き出き出すタイミングと重なってしまうと、セ
ンスアンプによるGNDノイズによって、浮いてしまっ
たVssて、Nlの“H”から“L“への変化に、通常
よりも時間がかかってしまう。””mによって、φ2が
Nlの変化前に立ち上がってしまった場合、保持回路に
は逆データが保持され、誤動作してしまう。! φ1 and φ2 fall in response to the fall of x〒Yokuchi. Therefore, KIT, 6. Data of i is held in the holding circuit after the clocked inverter. Next, if the row address data is "L" and the column address data is "H", the **TAi signal must change from "L" to "H". If the falling point of the column address rope signal TCKl coincides with the timing at which the sense amplifier starts operating, the floating Vss due to the sense amplifier's GND noise will cause the Nl's “H” If φ2 rises before Nl changes due to m, reverse data will be held in the holding circuit, resulting in malfunction. Put it away.
従来のダイナミックRAMの入力初段回路は、以上のよ
うな構成になっていたので、入力信号か“L”レベルか
ら“H“レベルに変化する時に、センスアンプなどで発
生されるノイズの影響を受けやすく、上記φ、のタイミ
ングや、入力初段のレシオを変更する必要があり、レシ
オの変更によって、入力電圧の“L”レベルマージンが
小さくなる恐れがあった。The input first stage circuit of a conventional dynamic RAM has the above configuration, so when the input signal changes from "L" level to "H" level, it is not affected by noise generated by the sense amplifier etc. Therefore, it is necessary to change the timing of φ and the ratio of the first input stage, and changing the ratio may reduce the "L" level margin of the input voltage.
この発明は上記のような問題点を解消するためになされ
たもので、入力初段のレシオを、センスアンプが動き始
める瞬間だけ変えることがてきる半導体回路を目的とす
る。This invention was made to solve the above-mentioned problems, and its object is to provide a semiconductor circuit that can change the ratio of the first input stage only at the moment when the sense amplifier starts operating.
この発明に係る半導体回路は、入力初段のレシオをセン
スアンプの駆動信号を用いて変化させること可能にした
ものである。The semiconductor circuit according to the present invention allows the ratio of the first input stage to be changed using a sense amplifier drive signal.
〔作用〕
この発明における入力回路は、センスアンプ駆動信号を
その初段に用いることにより、センス時のノイズによる
影響か軽減され、またセンス時にだけ初段のレシオが変
わるため、通常状態て、入力電圧の“H”側、“L”側
ともに十分なマージを持てるよう、初段のレシオの設定
かてきる。[Operation] By using the sense amplifier drive signal in the first stage of the input circuit of the present invention, the influence of noise during sensing is reduced, and the ratio of the first stage changes only during sensing, so that the input voltage does not change under normal conditions. In order to have sufficient merging on both the "H" and "L" sides, the ratio of the first stage is set.
以下、この発明の一実施例について説明する。 An embodiment of the present invention will be described below.
第1図はこの発明の一実施例であるアドレスバッファ回
路図、第2図はそのタイミング図である。FIG. 1 is a circuit diagram of an address buffer according to an embodiment of the present invention, and FIG. 2 is a timing diagram thereof.
1!TAi、φ1.φ2は従来の回路で記したものと同
しである。φ、は1TCτ1の立ち下がりによって“L
”となり立ち上かりて“H”となる内部信号。φ4はツ
センスアンプの駆動信号。従来の入力回路の初段出段部
分に、Nチャネルトランジスタを図のように付け、その
トランジスタの入力を、3 NORの出力とする。3N
ORの入力はそれぞれ、φ、およびφ4か入ることによ
り1シヨツトか発生する回路の出力(N3)、そして電
源から高抵抗を介して図のようにつながったNチャネル
トランジスタの出力とする。1! TAi, φ1. φ2 is the same as that described in the conventional circuit. φ becomes “L” due to the falling edge of 1TCτ1.
” and rises to become “H”. φ4 is the drive signal for the sense amplifier. An N-channel transistor is attached to the first output stage of the conventional input circuit as shown in the figure, and the input of the transistor is 3 NOR output.3N
The inputs of the OR are respectively the output (N3) of a circuit which generates one shot when φ and φ4 are input, and the output of an N-channel transistor connected to the power supply via a high resistance as shown in the figure.
次に動作について説明する。まずφ4によりN3に“L
”の1シヨツトパルスか発生、同時に1!?、6.iの
“H”を受けN4か“L”レベルとなる。Next, the operation will be explained. First, φ4 sets N3 to “L”.
"1 shot pulse is generated, and at the same time 1!?, 6.i receives "H" and becomes N4 or "L" level.
そしてφ3によってN5に“H”の1シヨツトパルスが
発生する。@ X T A iとN5により、Nlがた
だちに“L“レベルとなり、保持回路へとデータが保持
される。Vssがセンスによるノイズで浮いても、Nl
をVssにひくトランジスタか増やすことに、センス時
のノイズの影響を少なくてきる。Then, one shot pulse of "H" is generated at N5 by φ3. @X T A Due to i and N5, Nl immediately goes to "L" level, and data is held in the holding circuit. Even if Vss floats due to noise caused by the sense, Nl
By increasing the number of transistors that connect Vss to Vss, the influence of noise during sensing can be reduced.
以上のように、この発明によれば、入力回路の初段のレ
シオを、センスアンプ駆動信号を用いて変えられるよう
に構成したのて、ノイズの影響を受は易いタイミングに
だけレシオを変化することによって、入力電圧のマージ
ンを“H”側“L2側ともに確保できる。As described above, according to the present invention, the ratio of the first stage of the input circuit is configured to be changed using the sense amplifier drive signal, and the ratio is changed only at timings that are easily affected by noise. As a result, input voltage margins can be secured on both the "H" and "L2" sides.
第1図はこの発明の一実施例を示す半導体回路の回路図
、第2図はそのタイミングチャート図、第3図は従来の
半導体回路の回路図、第4図はそのタイミングチャート
図である。
図において、φ、は内部信号、φ1は駆動信号を示す。FIG. 1 is a circuit diagram of a semiconductor circuit showing an embodiment of the present invention, FIG. 2 is a timing chart thereof, FIG. 3 is a circuit diagram of a conventional semiconductor circuit, and FIG. 4 is a timing chart thereof. In the figure, φ indicates an internal signal and φ1 indicates a drive signal.
Claims (1)
スアンプの駆動信号を用いて、変化させることを特徴と
する半導体回路。A semiconductor circuit in a dynamic RAM, characterized in that the ratio of the first input stage is changed using a drive signal of a sense amplifier.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2326954A JPH04192185A (en) | 1990-11-27 | 1990-11-27 | Semiconductor circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2326954A JPH04192185A (en) | 1990-11-27 | 1990-11-27 | Semiconductor circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04192185A true JPH04192185A (en) | 1992-07-10 |
Family
ID=18193636
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2326954A Pending JPH04192185A (en) | 1990-11-27 | 1990-11-27 | Semiconductor circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04192185A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001082304A1 (en) * | 2000-04-24 | 2001-11-01 | Nec Corporation | Semiconductor storage device |
-
1990
- 1990-11-27 JP JP2326954A patent/JPH04192185A/en active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001082304A1 (en) * | 2000-04-24 | 2001-11-01 | Nec Corporation | Semiconductor storage device |
US6809989B2 (en) | 2000-04-24 | 2004-10-26 | Nec Electronics Corporation | Semiconductor storage device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2000132967A (en) | Device for buffering data strobe signal with high speed memory element | |
JPS61196498A (en) | Semiconductor memory | |
JPH0520840B2 (en) | ||
JPH07101553B2 (en) | Buffer circuit and operating method thereof | |
JP4562515B2 (en) | Logic circuit and word driver circuit | |
US5664166A (en) | System for generating a variable signal in response to a toggle signal selectively delayed using a clock edge and time delay measured from the clock edge | |
JPH04192185A (en) | Semiconductor circuit | |
JP2003087109A (en) | Output buffer of semiconductor device | |
JPH01227296A (en) | Malfunction preventing circuit for semiconductor integrated circuit | |
JPS59117315A (en) | Pulse generating circuit | |
JP2538628B2 (en) | Semiconductor integrated circuit | |
JPH1064268A (en) | Input buffer circuit of semiconductor memory element | |
US5963501A (en) | Dynamic clock signal generating circuit for use in synchronous dynamic random access memory devices | |
JP2002246892A (en) | Input buffer circuit | |
JPS62120694A (en) | Semiconductor memory device | |
JPH0254615A (en) | Output buffer circuit | |
JPH0354795A (en) | Semiconductor storage circuit | |
JPS6061987A (en) | Semiconductor memory | |
US6201413B1 (en) | Synchronous integrated circuit device utilizing an integrated clock/command technique | |
JP2644115B2 (en) | Semiconductor device | |
JP2000030436A (en) | Semiconductor device | |
JP2723714B2 (en) | Semiconductor memory | |
JP3369706B2 (en) | Semiconductor storage device | |
JPS60136418A (en) | Semiconductor integrated circuit device | |
JP3131043B2 (en) | Semiconductor integrated circuit device |