JPH03255740A - Ds synchronizing circuit - Google Patents
Ds synchronizing circuitInfo
- Publication number
- JPH03255740A JPH03255740A JP2055557A JP5555790A JPH03255740A JP H03255740 A JPH03255740 A JP H03255740A JP 2055557 A JP2055557 A JP 2055557A JP 5555790 A JP5555790 A JP 5555790A JP H03255740 A JPH03255740 A JP H03255740A
- Authority
- JP
- Japan
- Prior art keywords
- phase
- circuit
- sequence
- shift register
- minute
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001360 synchronised effect Effects 0.000 claims description 7
- 230000010363 phase shift Effects 0.000 claims 1
- 239000008186 active pharmaceutical agent Substances 0.000 description 12
- 230000003111 delayed effect Effects 0.000 description 5
- 238000000034 method Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は、D S (Direct 5equenc
e)通信方式にて使用される同期回路に関するものであ
る。[Detailed Description of the Invention] [Industrial Application Field] This invention is directed to a D S (Direct 5 sequence
e) This relates to a synchronous circuit used in a communication system.
従来、この種の同期回路には、第2図に示すものがあっ
た。図において、■は乗算器、2はBPF、3は包絡線
検波器、4は減算器、5はシフトレジスタ、6はVCo
、7はループフィルタ、8は入力信号、9は1/2ビッ
ト進んだPN系列、10は1/2ビツト遅れたPN系列
、11は誤差信号、12は1/2ビット遅延回路である
。Conventionally, this type of synchronous circuit has been shown in FIG. In the figure, ■ is a multiplier, 2 is a BPF, 3 is an envelope detector, 4 is a subtracter, 5 is a shift register, and 6 is a VCo
, 7 is a loop filter, 8 is an input signal, 9 is a PN sequence advanced by 1/2 bit, 10 is a PN sequence delayed by 1/2 bit, 11 is an error signal, and 12 is a 1/2 bit delay circuit.
次に動作について説明する。入力信号8はシフトレジス
タ5から出力される1/2ビット進んだPN系列9.及
び1/2ビツト遅れたPN系列10と乗算器1にてかけ
算される。乗算器1にてかけ算された信号はそれぞれB
PF2を通り相関が取られた後、包絡線検波器3にて検
波される。減算器4では、1/2ビット進んだPN系列
と乗算された検波信号から、1/2ビツト遅れたPN系
列と乗算された検波信号を引算して、誤差信号11を発
生する。誤差信号11はループフィルタ7にて平滑され
た後、VCo6に供給され、シフトレジスタ5を駆動す
るクロック信号を発生する。Next, the operation will be explained. The input signal 8 is a 1/2 bit advanced PN sequence 9. output from the shift register 5. The multiplier 1 multiplies the PN sequence 10 delayed by 1/2 bit. The signals multiplied by multiplier 1 are each B
After passing through the PF2 and taking the correlation, the signal is detected by the envelope detector 3. The subtracter 4 generates an error signal 11 by subtracting the detected signal multiplied by the 1/2 bit delayed PN sequence from the detected signal multiplied by the 1/2 bit advanced PN sequence. The error signal 11 is smoothed by the loop filter 7 and then supplied to the VCo 6 to generate a clock signal for driving the shift register 5.
こうしてこのループは、入力信号が含んでいる遅延とシ
フトレジスタ5から供給される遅延が一致するように制
御動作を行う。こうして同期が行われた後、1/2ビッ
ト進んだPN系列9は1/2ビツト遅延回路12にて1
/2ビツト遅延されて入力信号と乗算され、逆拡散され
た信号15が出力される。This loop thus performs a control operation such that the delay contained in the input signal and the delay provided by the shift register 5 match. After synchronization is performed in this way, the PN sequence 9 advanced by 1/2 bit is processed by the 1/2 bit delay circuit 12.
The signal 15 is delayed by /2 bits and multiplied by the input signal, and a despread signal 15 is output.
従来のDS同期方式は以上のように構成されているので
、VCOの自走周波数と入力PN信号の周波数とが異な
ると、定常位相誤差が生じたり、また人力PN信号のマ
ルチパス波が同時に入力されると、同期ずれを生じ、D
Sの処理利得が落ちたりする等の欠点があった。Since the conventional DS synchronization method is configured as described above, if the free-running frequency of the VCO and the frequency of the input PN signal differ, a steady phase error may occur, or multipath waves of the human-powered PN signal may be input at the same time. If the
There were drawbacks such as a decrease in the processing gain of S.
この発明は、上記のような問題点を解消するためになさ
れたもので、回路の同期ずれを探傷することのできるD
S同期回路を得ることを目的とする。This invention was made in order to solve the above-mentioned problems, and it is a D
The purpose is to obtain an S-synchronous circuit.
この発明に係るDS同期回路は、シフトレジスタの出力
にPN系列の位相を微少に可変する微少位相可変回路を
設け、その位相を微少位相決定回路にて制御するように
したものである。The DS synchronization circuit according to the present invention is provided with a minute phase variable circuit for minutely varying the phase of a PN sequence at the output of a shift register, and the phase is controlled by a minute phase determining circuit.
また、この発明に係るDS同期回路は、Vc。Further, the DS synchronization circuit according to the present invention has Vc.
の前段に加算器を挿入し、この加算器に微少電圧を加え
ることにより、シフトレジスタの出力であるPN系列の
出力位相を制御する微少位相決定回路を設けたものであ
る。An adder is inserted in the front stage of the adder, and a minute phase determining circuit is provided which controls the output phase of the PN sequence, which is the output of the shift register, by applying a minute voltage to the adder.
この発明におけるDS同期回路は、微少位相可変回路ま
たは加算器と微少位相決定回路とにより非常に細かい精
度で、同期ずれを探傷することができる。The DS synchronization circuit according to the present invention can detect synchronization errors with very fine precision using a minute phase variable circuit or an adder and a minute phase determining circuit.
以下、この発明の一実施例を図について説明する。 An embodiment of the present invention will be described below with reference to the drawings.
第1図は本発明の第1の実施例によるDS同期回路を示
し、図において、13は微少位相可変回路、14は微少
位相決定回路である。他は第2図と同じものである。FIG. 1 shows a DS synchronization circuit according to a first embodiment of the present invention. In the figure, 13 is a minute phase variable circuit, and 14 is a minute phase determination circuit. The other parts are the same as in Fig. 2.
次に動作について説明する。乗算器1から1/2ビツト
遅延回路12にかけては従来と同じであるが、これに微
少位相可変回路13.微少位相決定回路14を加えるこ
とにより、非常に細かい精度で同期ずれを探傷できる。Next, the operation will be explained. The components from the multiplier 1 to the 1/2-bit delay circuit 12 are the same as the conventional one, but a minute phase variable circuit 13. By adding the minute phase determining circuit 14, it is possible to detect synchronization errors with very fine precision.
微少位相可変回路13はシフトレジスタ5から出力され
るPN系列の位相を微少に可変することができる。微少
位相可変回路13から出力されるPN系列と入力信号8
とを乗算器lにてかけ算し、BPF2及び包絡線検波器
3を通すことにより、両者の信号の相関を検出すること
ができる。微少位相決定回路14では、微少位相可変回
路13を制御する信号を発生するとともに、位相サーチ
を行い、入力信号8と微少位相可変回路13のPNの位
相が合う、すなわち、相関のピークが検出できるような
位相を決定する。こうして、DS同期回路の同期ずれを
探傷することができる。The minute phase variable circuit 13 can minutely vary the phase of the PN sequence output from the shift register 5. PN sequence output from minute phase variable circuit 13 and input signal 8
By multiplying by the multiplier 1 and passing it through the BPF 2 and the envelope detector 3, the correlation between the two signals can be detected. The minute phase determining circuit 14 generates a signal to control the minute phase variable circuit 13 and also performs a phase search, so that the phase of the input signal 8 and the PN of the minute phase variable circuit 13 match, that is, the peak of correlation can be detected. Determine the phase like this. In this way, it is possible to detect a synchronization error in the DS synchronization circuit.
なお、上記第1の実施例の他に、DS同期回路の同期ず
れを探傷する方法として、第3図の本発明の他の実施例
に示すように、VCO6の前段に加算器16を設けるよ
うにしてもよい。従来の同期回路は、同期している状態
でVCO6に微少電圧を加えることによりシフトレジス
タ5から出力されるPN系列の位相を可変することがで
きるので、微少位相決定回路14にて、入力信号8と1
/2ビツト遅延回路12から出力されるPN系列の位相
が合う、すなわち相関のピークが検出できるような位相
を決定し、微少電圧を加算器15に加えてやることによ
り、DS同期回路の同期ずれを探傷することができる。In addition to the first embodiment described above, as a method for detecting synchronization errors in the DS synchronization circuit, as shown in another embodiment of the present invention shown in FIG. You may also do so. The conventional synchronous circuit can vary the phase of the PN sequence output from the shift register 5 by applying a minute voltage to the VCO 6 in a synchronized state. and 1
By determining the phase such that the phases of the PN series output from the /2-bit delay circuit 12 match, that is, the peak of the correlation can be detected, and adding a small voltage to the adder 15, the synchronization deviation of the DS synchronization circuit is suppressed. can be detected.
以上のように、この発明によれば、シフトレジスタの出
力に微少位相可変回路を挿入し、あるいはVCOの前段
に加算器を挿入し、シフトレジスタの出力であるPN系
列の位相を微少位相決定回路にて制御できるようにした
ので、DS同期回路の同期ずれを探傷できる効果がある
。As described above, according to the present invention, a minute phase variable circuit is inserted in the output of the shift register, or an adder is inserted in the front stage of the VCO, and the phase of the PN series that is the output of the shift register is adjusted by the minute phase determining circuit. Since it is possible to control the DS synchronization circuit, it is effective in detecting synchronization errors in the DS synchronization circuit.
第1図はこの発明の第1の実施例によるDS同期回路を
示す図、第2図は従来のDS同期方式を示す図、第3図
は加算器をVCOの前段に設けた本発明の第2の実施例
を示す図である。
1・・・乗算器、2・・・BPF、3・・・包絡線検波
器、4・・・減算器、5・・・シフトレジスタ、6・・
・■C017・・・ループフィルタ、8・・・入力信号
、9・・・1/2ビット進んだPN系列、10・・・1
/2ビツト遅れたPN系列、11・・・誤差信号、12
・・・1/2ビット遅延回路、13・・・微少位相可変
回路、14・・・微少位相決定回路、15・・・逆拡散
された信号、16・・・加算器。
なお図中同一符号は同−又は相当部分を示す。FIG. 1 is a diagram showing a DS synchronization circuit according to a first embodiment of the present invention, FIG. 2 is a diagram showing a conventional DS synchronization method, and FIG. It is a figure which shows Example 2. 1... Multiplier, 2... BPF, 3... Envelope detector, 4... Subtractor, 5... Shift register, 6...
・■C017...Loop filter, 8...Input signal, 9...1/2 bit advanced PN sequence, 10...1
/2 bit delayed PN sequence, 11... error signal, 12
... 1/2 bit delay circuit, 13... Minute phase variable circuit, 14... Minute phase determining circuit, 15... Despread signal, 16... Adder. Note that the same reference numerals in the figures indicate the same or equivalent parts.
Claims (2)
において、シフトレジスタの出力であるPN系列の位相
を微少に可変する微少位相可変回路と、 この微少位相可変回路の出力位相を制御する信号を発生
する微少位相決定回路とを備えたことを特徴とするDS
同期回路。(1) In a DS (Direct Sequence) synchronous circuit, there is a minute phase variable circuit that minutely varies the phase of the PN sequence that is the output of the shift register, and a minute phase determination circuit that generates a signal that controls the output phase of this minute phase variable circuit. A DS characterized by being equipped with a circuit.
synchronous circuit.
において、VCOの前段に挿入した加算器と、 この加算器に微少電圧を加え、該加算器、及び上記VC
Oを経たシフトレジスタの出力であるPN系列の出力位
相を制御する微少位相決定回路とを備えたことを特徴と
するDS同期回路。(2) In a DS (Direct Sequence) synchronous circuit, an adder is inserted before the VCO, and a minute voltage is applied to this adder, and the adder and the above-mentioned VC
1. A DS synchronization circuit comprising: a minute phase determining circuit for controlling the output phase of a PN series that is an output of a shift register that has passed through a phase shift register.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2055557A JPH03255740A (en) | 1990-03-06 | 1990-03-06 | Ds synchronizing circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2055557A JPH03255740A (en) | 1990-03-06 | 1990-03-06 | Ds synchronizing circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03255740A true JPH03255740A (en) | 1991-11-14 |
Family
ID=13002004
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2055557A Pending JPH03255740A (en) | 1990-03-06 | 1990-03-06 | Ds synchronizing circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03255740A (en) |
-
1990
- 1990-03-06 JP JP2055557A patent/JPH03255740A/en active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5523798A (en) | Circuit for automatically adjusting signal separation in Y/C seperation comb filter | |
JPH0865291A (en) | Method of recovering an adaptive timing recovery system and recovery of timing control signal | |
JP2871655B1 (en) | Symbol synchronization circuit | |
JPH03255740A (en) | Ds synchronizing circuit | |
JPH06235762A (en) | Pseudo-noise code phase synchronization lead-in method | |
KR950010419A (en) | Detection signal detection circuit | |
JP4045203B2 (en) | Automatic frequency controller | |
JPH08163107A (en) | Synchronous tracking device | |
JP2880344B2 (en) | Direct sequence synchronization circuit | |
JP3183493B2 (en) | Spread spectrum receiver | |
JP3118938B2 (en) | Demodulator for spread spectrum communication | |
JP3183492B2 (en) | Spread spectrum receiver | |
JP2841873B2 (en) | Synchronous holding circuit | |
JP2943852B2 (en) | Clock synchronization circuit | |
JPH04322526A (en) | Synchronous tracking circuit | |
JPH04172728A (en) | Spread spectrum signal receiver | |
JPH05292060A (en) | Demodulator for spread spectrum communication | |
JPH0575569A (en) | Control system for synchronizing autocorrelation code | |
JPH10200446A (en) | Pn sequence trace circuit of spread spectrum demodulator | |
JPH04323925A (en) | Synchronous tracking circuit | |
JPS5999848A (en) | Receiver of synchronous detection | |
JP2001186115A (en) | Synchronization circuit and synchronization tracking method | |
JPH03186028A (en) | Synchronous system for spread spectrum communication | |
JPH01170148A (en) | Interfering wave extracting circuit | |
JPH09167981A (en) | Spread spectrum receiver |