JPH0286146U - - Google Patents
Info
- Publication number
- JPH0286146U JPH0286146U JP16613988U JP16613988U JPH0286146U JP H0286146 U JPH0286146 U JP H0286146U JP 16613988 U JP16613988 U JP 16613988U JP 16613988 U JP16613988 U JP 16613988U JP H0286146 U JPH0286146 U JP H0286146U
- Authority
- JP
- Japan
- Prior art keywords
- package
- integrated circuit
- utility
- back side
- scope
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Lead Frames For Integrated Circuits (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
- Tests Of Electronic Circuits (AREA)
Description
第1図はこの考案の一実施例による集積回路を
示す斜視図、第2図は従来の集積回路の一例を示
す斜視図である。 図において、1は集積回路、2は従来のピン、
3は1ピン、4は10,20,30…ピン、5は
5,15,25…ピンを示す。尚、図中、同一符
号は同一、又は相当部分を示す。
示す斜視図、第2図は従来の集積回路の一例を示
す斜視図である。 図において、1は集積回路、2は従来のピン、
3は1ピン、4は10,20,30…ピン、5は
5,15,25…ピンを示す。尚、図中、同一符
号は同一、又は相当部分を示す。
Claims (1)
- パツケージを持ち、その裏面に視覚的に読み取
り易い情報を付加したことを特徴とする集積回路
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16613988U JPH0286146U (ja) | 1988-12-22 | 1988-12-22 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16613988U JPH0286146U (ja) | 1988-12-22 | 1988-12-22 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0286146U true JPH0286146U (ja) | 1990-07-09 |
Family
ID=31453259
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16613988U Pending JPH0286146U (ja) | 1988-12-22 | 1988-12-22 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0286146U (ja) |
-
1988
- 1988-12-22 JP JP16613988U patent/JPH0286146U/ja active Pending