JPH02174472A - Two-dimensional picture synthesis circuit - Google Patents
Two-dimensional picture synthesis circuitInfo
- Publication number
- JPH02174472A JPH02174472A JP33170588A JP33170588A JPH02174472A JP H02174472 A JPH02174472 A JP H02174472A JP 33170588 A JP33170588 A JP 33170588A JP 33170588 A JP33170588 A JP 33170588A JP H02174472 A JPH02174472 A JP H02174472A
- Authority
- JP
- Japan
- Prior art keywords
- picture
- image
- dimensional
- synthesis circuit
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Studio Circuits (AREA)
Abstract
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明はテレビジョン信号処理に関し、特にティジタル
画像信号の処理に開する。DETAILED DESCRIPTION OF THE INVENTION [Industrial Field of Application] The present invention relates to television signal processing, and in particular to the processing of digital image signals.
[従来の技術]
従来、この種の画像合成回路は、第2図に示すように映
像人力1と映像人力2とをキー人力によって乗算器3,
4て乗算した後に加算器7で合成しており、1次元的な
処理であった。[Prior Art] Conventionally, this type of image synthesis circuit has been configured to combine video input 1 and video input 2 into multipliers 3 and 2 using key input, as shown in FIG.
After multiplying by 4 and then combining by adder 7, it was a one-dimensional process.
[発明が解決しようとする問題点]
上述した従来の画像合成回路は、1次元処理であるため
、2次元的な分布を持つキー人力で画像を合成する場合
に、斜めの境界線上の画質に問題があった。[Problems to be Solved by the Invention] The conventional image synthesis circuit described above performs one-dimensional processing, so when manually synthesizing images with a two-dimensional distribution, the image quality on the diagonal boundary line may be affected. There was a problem.
[問題点を解決するための手段]
本発明に係る2次元画像合成回路は2種類の画像を任意
のキー信号を用いて1次元領域で合成する画像合成回路
において、1次元合成後の画像を1フレーム蓄積する手
段Aと、キー信号に対応する合成前の画像を1フレーム
蓄積する手段Bと、キー信号を1フレーム蓄積する手段
Cと、前記手段A、 B、 Cに蓄積された画像の
縦方向と横方向の関係が逆になるように前記手段A、
B、 Cを制御する手段りと、前記手段Cの出力を
用いて前記手段Aの出力と前記手段Bの出力とを合成す
る手段Eと、前記手段Eによって合成された画像を1フ
レーム蓄積する手段Fとを含むことである。[Means for Solving the Problems] A two-dimensional image synthesis circuit according to the present invention is an image synthesis circuit that synthesizes two types of images in a one-dimensional area using an arbitrary key signal. means A for accumulating one frame; means B for accumulating one frame of a pre-combined image corresponding to a key signal; means C for accumulating one frame of a key signal; The means A, such that the relationship between the vertical direction and the horizontal direction is reversed;
means for controlling B and C; means E for synthesizing the output of the means A and the output of the means B using the output of the means C; and storing one frame of the image synthesized by the means E. means F.
[実施例コ 次に本発明の実施例について図面を参照して説明する。[Example code] Next, embodiments of the present invention will be described with reference to the drawings.
第1図は本発明の一実施例のブロック図である。FIG. 1 is a block diagram of one embodiment of the present invention.
映像信号1と映像信号2は、それぞれ入力端子1と入力
端子2から乗算器3,4へ入力されて入力端子5から人
力されるキー信号と減算器6によって、ゲインコントロ
ールされた結果、加算器7て加算されて合成される。こ
れらの処理は1次元処理であるため、キー信号が2次元
的な分布をもつ場合に画質に問題があった。そこで、こ
の実施例ては1次元的に合成された結果の画像と入力信
号1とキー信号をメモリ8. 9. 10に蓄積し、制
御回路11によって発生された制御信号によってメモリ
から蓄積結果を原画像の縦方向と横方向が逆になるよう
に読出す。その後さらに乗算器12゜13と加算器14
及び減算器15によって画像の縦方向の合成が行われる
。その後、メモリ16によって、画像の縦方向と横方向
の関係を元に戻して、出力端子17へ出力される。本実
施例では手段A−Cはメモリ8〜10で構成されており
、手段りは制御回路11で構成される。また手段Eは乗
算器12,13、加算器14、減算器15て構成され、
手段Fはメモリ16で構成されている。Video signal 1 and video signal 2 are input to multipliers 3 and 4 from input terminal 1 and input terminal 2, respectively, and gain-controlled by a key signal and subtractor 6, which are manually input from input terminal 5, and as a result, an adder is input. 7 and are added and synthesized. Since these processes are one-dimensional processes, there is a problem in image quality when the key signal has a two-dimensional distribution. Therefore, in this embodiment, the image resulting from the one-dimensional synthesis, the input signal 1, and the key signal are stored in the memory 8. 9. 10, and the accumulation result is read out from the memory in accordance with a control signal generated by a control circuit 11 so that the vertical and horizontal directions of the original image are reversed. After that, a multiplier 12゜13 and an adder 14
And the subtractor 15 performs vertical synthesis of the images. Thereafter, the memory 16 restores the relationship between the vertical and horizontal directions of the image and outputs it to the output terminal 17. In this embodiment, means A to C are constituted by memories 8 to 10, and means A to C are constituted by a control circuit 11. Further, the means E is composed of multipliers 12 and 13, an adder 14, and a subtracter 15,
The means F consists of a memory 16.
[発明の効果コ
以上説明したように本発明は、画像の横方向の画像合成
を行った後にメモリを使用して画像の縦横を逆転するこ
とにより、画像縦方向の画像合成も行い、2次元的な分
布を持つキー信号による画像合成の画質を向上できる効
果がある。[Effects of the Invention] As explained above, the present invention synthesizes images in the horizontal direction and then reverses the vertical and horizontal directions of the images using memory, thereby also synthesizing images in the vertical direction. This has the effect of improving the image quality of image synthesis using key signals having a similar distribution.
第1図は本発明の一実施例のブロック図である。
1、 2. 5・・・・・入力端子、
3.4・・・・・・・乗算器、
6・・・・・・・・・減算器、
7・・・・・・・・・・加算器、
8、 9. 10. 16・・・・・・メモ「八11・
・・・・・・・・・制御回路、
12.13・・・・・・・乗算器、
14・・ ・ ・ ・・・・ ・ ・加算器、15・・
・・・・・・・・・減算器、
17・・・・・・・・・・出力端子。
第2図は従来の回路例のブロック図である。
1、 2. 5・・・・・・・入力端子、3.4・・・
・・・・・・・乗算器、
6・ ・ ・ ・・・・・・・・・減算器、7・・・・
・・・・・・・・加算器、
8・・・・・・・・・・・・出力端子。
特許出願人 日本電気株式会社
代理人 弁理士 桑 井 清 −FIG. 1 is a block diagram of one embodiment of the present invention. 1, 2. 5... Input terminal, 3.4... Multiplier, 6... Subtractor, 7... Adder, 8 , 9. 10. 16... Memo "811.
...... Control circuit, 12.13... Multiplier, 14... ... Adder, 15...
・・・・・・・・・Subtractor, 17・・・・・・・・・Output terminal. FIG. 2 is a block diagram of an example of a conventional circuit. 1, 2. 5... Input terminal, 3.4...
・・・・・・Multiplier, 6・ ・ ・ ・・・・・・・・・Subtractor, 7...
・・・・・・・・・Adder, 8・・・・・・・・・・・・Output terminal. Patent Applicant: NEC Corporation Representative, Patent Attorney: Kiyoshi Kuwai −
Claims (1)
成する画像合成回路において、1次元合成後の画像を1
フレーム蓄積する手段Aと、キー信号に対応する合成前
の画像を1フレーム蓄積する手段Bと、キー信号を1フ
レーム蓄積する手段Cと、前記手段A、B、Cに蓄積さ
れた画像の縦方向と横方向の関係が逆になるように前記
手段A、B、Cを制御する手段Dと、前記手段Cの出力
を用いて前記手段Aの出力と前記手段Bの出力とを合成
する手段Eと、前記手段Eによって合成された画像を1
フレーム蓄積する手段Fとを含むことを特徴とする2次
元画像合成回路。In an image synthesis circuit that synthesizes two types of images in a one-dimensional area using an arbitrary key signal, the image after one-dimensional synthesis is
means A for accumulating frames; means B for accumulating one frame of a pre-combined image corresponding to a key signal; means C for accumulating one frame of a key signal; means D for controlling said means A, B, and C so that the relationship in direction and lateral direction is reversed; and means for synthesizing the output of said means A and the output of said means B using the output of said means C; E and the image synthesized by the means E as 1
A two-dimensional image synthesis circuit comprising: means F for accumulating frames.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP33170588A JPH02174472A (en) | 1988-12-27 | 1988-12-27 | Two-dimensional picture synthesis circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP33170588A JPH02174472A (en) | 1988-12-27 | 1988-12-27 | Two-dimensional picture synthesis circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02174472A true JPH02174472A (en) | 1990-07-05 |
Family
ID=18246668
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP33170588A Pending JPH02174472A (en) | 1988-12-27 | 1988-12-27 | Two-dimensional picture synthesis circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02174472A (en) |
-
1988
- 1988-12-27 JP JP33170588A patent/JPH02174472A/en active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2827328B2 (en) | Video signal processing device | |
EP0264966A2 (en) | Interpolator for television special effects system | |
JPH06105241A (en) | Picture element defect correction method | |
JPH06261238A (en) | Image pickup device | |
CN100474890C (en) | Image display device | |
JP2956527B2 (en) | Video device with image memory function | |
JPH02174472A (en) | Two-dimensional picture synthesis circuit | |
JPH09214807A (en) | Device and method for processing image | |
JPS63217783A (en) | Television telephone system | |
JPH05260461A (en) | Motion compensation prediction device | |
JPH02134910A (en) | Digital filter for picture signal | |
JP3684588B2 (en) | Video signal processing device | |
JP2969943B2 (en) | Image conversion device | |
JPS6326089A (en) | Television receiver | |
JP3455263B2 (en) | Image processing device | |
JP3237556B2 (en) | Video processing device | |
JPH0422073B2 (en) | ||
JP2770296B2 (en) | Image scan conversion method | |
JPS5997274A (en) | Multi-move picture effect device | |
JPS61184059A (en) | Flair correction filter | |
JPS5873283A (en) | Television signal processor | |
JPS61184058A (en) | Television receiver provided with picture quality improving function | |
JPS63202192A (en) | Memory array control circuit | |
JPH07143364A (en) | Filter control method and video signal processor | |
JPH0263270A (en) | Picture processing circuit |