JP7579336B2 - 基板を結合する装置および方法 - Google Patents
基板を結合する装置および方法 Download PDFInfo
- Publication number
- JP7579336B2 JP7579336B2 JP2022523348A JP2022523348A JP7579336B2 JP 7579336 B2 JP7579336 B2 JP 7579336B2 JP 2022523348 A JP2022523348 A JP 2022523348A JP 2022523348 A JP2022523348 A JP 2022523348A JP 7579336 B2 JP7579336 B2 JP 7579336B2
- Authority
- JP
- Japan
- Prior art keywords
- substrate
- substrates
- bonding
- substrate holder
- contact
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims description 286
- 238000000034 method Methods 0.000 title claims description 62
- 230000000977 initiatory effect Effects 0.000 claims description 22
- 230000008569 process Effects 0.000 description 18
- 239000007789 gas Substances 0.000 description 11
- 239000000463 material Substances 0.000 description 11
- 239000010410 layer Substances 0.000 description 9
- 230000003287 optical effect Effects 0.000 description 9
- 235000012431 wafers Nutrition 0.000 description 8
- 239000012790 adhesive layer Substances 0.000 description 7
- 230000008859 change Effects 0.000 description 7
- 239000000853 adhesive Substances 0.000 description 5
- 230000001070 adhesive effect Effects 0.000 description 5
- 230000004927 fusion Effects 0.000 description 5
- 238000002834 transmittance Methods 0.000 description 5
- 239000002184 metal Substances 0.000 description 4
- 230000004308 accommodation Effects 0.000 description 3
- 230000005670 electromagnetic radiation Effects 0.000 description 3
- 239000000203 mixture Substances 0.000 description 3
- 238000003825 pressing Methods 0.000 description 3
- 229910001285 shape-memory alloy Inorganic materials 0.000 description 3
- 238000013459 approach Methods 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 230000001419 dependent effect Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000010030 laminating Methods 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 238000005452 bending Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000000356 contaminant Substances 0.000 description 1
- 230000008602 contraction Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 239000011796 hollow space material Substances 0.000 description 1
- 239000011261 inert gas Substances 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000008204 material by function Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000003801 milling Methods 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 238000007517 polishing process Methods 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 230000000284 resting effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- 238000013519 translation Methods 0.000 description 1
- 238000010396 two-hybrid screening Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67092—Apparatus for mechanical treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67121—Apparatus for making assemblies not otherwise provided for, e.g. package constructions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6838—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping with gripping and holding devices using a vacuum; Bernoulli devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/185—Joining of semiconductor bodies for junction formation
- H01L21/187—Joining of semiconductor bodies for junction formation by direct bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/20—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
- H01L21/2003—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy characterised by the substrate
- H01L21/2007—Bonding of semiconductor wafers to insulating substrates or to semiconducting substrates using an intermediate insulating layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/80001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
- H01L2224/80053—Bonding environment
- H01L2224/80091—Under pressure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/80001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
- H01L2224/808—Bonding techniques
- H01L2224/80894—Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
- H01L2224/80895—Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically conductive surfaces, e.g. copper-copper direct bonding, surface activated bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/80001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
- H01L2224/808—Bonding techniques
- H01L2224/80894—Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
- H01L2224/80896—Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
Description
-第1の基板を第1の基板ホルダの第1の収容面に収容し、第2の基板を第2の基板ホルダの第2の収容面に収容するステップであって、基板ホルダが、特に真空気密式に閉鎖可能なチャンバ内に配置されている、ステップと、
-接触面を、特に環状の結合開始面において接触接続させるステップと、
-結合開始面から基板の中心に向かって第1の基板を第2の基板に結合させるステップと
を有する方法に関する。
-第1の基板を収容するための第1の基板ホルダ(1o)の第1の収容面と、
-第2の基板を収容するための第2の基板ホルダの第2の収容面と、
-基板ホルダが内部に配置されている、特に真空気密式に閉鎖可能であるチャンバと、
-特に環状の結合開始面において接触面を接触接続させる手段と、
-結合開始面から基板の中心に向かって第1の基板を第2の基板に結合させる手段と
を有する装置に関する。
異なる種類の基板が挙げられる。特に接着剤層を備えた、(特に構造化された)ウェハには、フィルムを備えたフレームが考慮される。このような基板は、当業者に自体公知である。基板は、接着剤層を有していてもよい。接着剤層の厚さは、1μm~250μm、好適には2μm~200μm、さらに好適には3μm~100μm、最も好適には3μm~50μm、最高に好適には3μm~10μmである。
基板ホルダとして、特に平坦な収容面または凹状に湾曲させられた収容面を備えた基板ホルダが考慮される。基板ホルダは、好適には基板を固定/位置固定/収容するための固定具を有している。固定具は、特に、
1.機械的な固定具、特にクランプおよび/または
2.特に個別に制御可能なかつ/または互いに接続された真空路(Vakuumbahnen)を備えた真空式固定具および/または
3.電気的な固定具、特に静電式の固定具および/または
4.磁気的な固定具および/または
5.接着式の固定具、特にゲルパック固定具および/または
6.接着剤、特に制御可能な表面を備えた固定具
であってよい。固定具は、特に電子的に制御可能である。真空式固定具が好適な固定種類である。
・磁気粘性材料および/または
・電気粘性材料および/または
・形状記憶合金および/または
・ゲルパックおよび/または
・機械的な構成エレメントおよび/または
・電気的な構成エレメントおよび/または
・磁気的な構成エレメント
を、凹状の曲率を適合するために使用することができる。
本発明は、特に圧力密に閉鎖可能なチャンバ内の少なくとも2つの基板ホルダを有する設備を含んでいる。
本発明による第1のプロセスの本発明による第1のプロセスステップでは、第1の基板が、本発明による第1の基板ホルダ上に装填される。第1の基板ホルダの収容面は、特に凹状に湾曲させられているので、収容面に収容すべき第1の基板は、収容面に収容することによって同様に凹状に湾曲させられる。特に、同時に第2の基板が第2の基板ホルダの第2の収容面上に装填され位置固定される。特に、第2の基板ホルダは、第1の基板ホルダと同一に構成されていてよい。しかし好適には第2の基板ホルダは、平坦な収容面を備えた基板ホルダである。第2の基板の収容は、第1の基板の収容前、収容中または収容後に行うことができる。
・機械的な作動手段、
・ニューマチック式の作動手段、
・ハイドロリック式の作動手段、
・電気的な作動手段、特に圧電素子
であってよい。特に、凹状の収容面18oの曲率を局所的に変化させるために、複数の作動手段8が基板ホルダ1o’’’’において分散されていてよい。
2,2u,2o 基板
2r,2r’ 側縁部
3 チャンバ
4 孔
5 材料層
7 固定具
8 作動手段
9 光学系
10 結合開始面
11 中空室
12 チャンバ室
13 ウェハ
14 接着層
15 フィルム
16 フレーム
17u,17o 接触面
18u,18o 収容面
vx、vy、vz 速度
Claims (6)
- 第1の基板(2o)を第2の基板(2u)に、該基板(2o,2u)の接触面(17u,17o)において結合する方法であって、以下のステップ、すなわち
-前記第1の基板(2o)を第1の基板ホルダ(1o)の第1の収容面(18o)に収容し、前記第2の基板(2u)を第2の基板ホルダ(1u)の第2の収容面(18u)に収容するステップであって、前記基板ホルダ(1o,1u)が、チャンバ(3)内に配置されている、ステップと、
-前記接触面(17u,17o)を結合開始面(10)において接触接続させるステップであって、環状の接触接続が行われる、ステップと、
-前記結合開始面(10)から前記基板(2o,2u)の中心に向かって前記第1の基板(2o)を前記第2の基板(2u)に結合させるステップと
を有し、
前記接触接続させるステップ後、かつ/または前記結合させるステップ中に、前記チャンバ(3)内のチャンバ圧を高める、方法。 - 前記結合開始面(10)は、前記接触面(17u,17o)のうちの少なくとも1つの接触面の周縁部に配置されている、請求項1記載の方法。
- 前記接触接続させるステップ前に、前記第2の基板(2u)に対する前記第1の基板(2o)の凹状の変形を行う、請求項1または2記載の方法。
- 前記結合開始面(10)は、環状に形成されている、請求項1から3までのいずれか1項記載の方法。
- 前記第1の基板(1o)および/または前記第2の基板(1u)を、専ら前記接触面(17u,17o)の側縁部(2r)の領域において、前記第1の収容面(18o)および/または前記第2の収容面(18u)において背後から位置固定する、請求項1から4までのいずれか1項記載の方法。
- 第1の基板(2u)を第2の基板(2o)に、該基板(2u,2o)の接触面(17u,17o)において結合する装置であって、
-前記第1の基板(2o)を収容する第1の基板ホルダ(1o)の第1の収容面(18o)と、
-前記第2の基板(2u)を収容する第2の基板ホルダ(1u)の第2の収容面(18u)と、
-前記基板ホルダ(1u,1o)が内部に配置されているチャンバ(3)と、
-結合開始面(10)において前記接触面(17u,17o)を接触接続させる手段であって、環状の接触接続が行われる、手段と、
-前記結合開始面(10)から前記基板(2u,2o)の中心に向かって前記第1の基板(2u)を前記第2の基板(2o)に結合する手段と
を有し、
前記チャンバ(3)は、結合開始面(10)に前記接触面(17u,17o)が接触接続させられた後、および/または、前記第1の基板(2u)が前記第2の基板(2o)に結合されるステップ中に、前記チャンバ(3)内の圧力が高められるように構成されている、装置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/EP2019/080718 WO2021089173A1 (de) | 2019-11-08 | 2019-11-08 | Vorrichtung und verfahren zum verbinden von substraten |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2023507870A JP2023507870A (ja) | 2023-02-28 |
JP7579336B2 true JP7579336B2 (ja) | 2024-11-07 |
Family
ID=68583327
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2022523348A Active JP7579336B2 (ja) | 2019-11-08 | 2019-11-08 | 基板を結合する装置および方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US12087726B2 (ja) |
EP (1) | EP4055624B1 (ja) |
JP (1) | JP7579336B2 (ja) |
KR (1) | KR102734318B1 (ja) |
CN (1) | CN114514600A (ja) |
TW (1) | TW202135142A (ja) |
WO (1) | WO2021089173A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113784814B (zh) * | 2019-05-08 | 2023-08-15 | 东京毅力科创株式会社 | 接合装置、接合系统以及接合方法 |
WO2020234850A1 (en) * | 2019-05-22 | 2020-11-26 | Vuereal Inc. | An alignment process for the transfer setup |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011023438A (ja) | 2009-07-14 | 2011-02-03 | Nippon Electric Glass Co Ltd | 基板接合体の製造方法 |
JP2016146449A (ja) | 2015-02-09 | 2016-08-12 | トヨタ自動車株式会社 | 半導体装置の製造方法 |
WO2018143344A1 (ja) | 2017-02-02 | 2018-08-09 | 三菱電機株式会社 | 半導体製造方法および半導体製造装置 |
JP2019509627A (ja) | 2016-02-16 | 2019-04-04 | エーファウ・グループ・エー・タルナー・ゲーエムベーハー | 基板をボンディングするための方法および装置 |
US20190214260A1 (en) | 2016-06-03 | 2019-07-11 | Element Six Technologies Limited | Bonding of diamond wafers to carrier substrates |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61276964A (ja) * | 1985-05-31 | 1986-12-06 | Hoya Corp | 回転式成膜装置 |
JP3002228B2 (ja) * | 1989-08-05 | 2000-01-24 | 株式会社リコー | 光ディスク複製用スタンパの電鋳装置及びその電鋳方法 |
JPH0744135B2 (ja) * | 1989-08-28 | 1995-05-15 | 株式会社東芝 | 半導体基板の接着方法及び接着装置 |
JP2002014359A (ja) * | 2000-06-30 | 2002-01-18 | Minolta Co Ltd | 液晶表示曲面パネルの製造方法及び装置 |
FR2848336B1 (fr) | 2002-12-09 | 2005-10-28 | Commissariat Energie Atomique | Procede de realisation d'une structure contrainte destinee a etre dissociee |
US7866364B2 (en) * | 2006-04-28 | 2011-01-11 | Hewlett-Packard Development Company, L.P. | Fabrication tool for bonding |
US20120186741A1 (en) * | 2011-01-26 | 2012-07-26 | Aptina Imaging Corporation | Apparatus for wafer-to-wafer bonding |
US9296193B2 (en) * | 2011-04-11 | 2016-03-29 | Ev Group E. Thallner Gmbh | Bendable carrier mount, device and method for releasing a carrier substrate |
TWI564982B (zh) | 2011-04-26 | 2017-01-01 | 尼康股份有限公司 | A substrate holding device, a substrate bonding device, a substrate holding method, a substrate bonding method, a laminated semiconductor device, and a laminated substrate |
DE102012101237A1 (de) * | 2012-02-16 | 2013-08-22 | Ev Group E. Thallner Gmbh | Verfahren zum temporären Verbinden eines Produktsubstrats mit einem Trägersubstrat |
CN118098939A (zh) * | 2016-03-22 | 2024-05-28 | Ev 集团 E·索尔纳有限责任公司 | 用于衬底的接合的装置和方法 |
US11094575B2 (en) * | 2019-06-03 | 2021-08-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Simultaneous bonding approach for high quality wafer stacking applications |
-
2019
- 2019-11-08 US US17/642,046 patent/US12087726B2/en active Active
- 2019-11-08 WO PCT/EP2019/080718 patent/WO2021089173A1/de active Application Filing
- 2019-11-08 CN CN201980101336.8A patent/CN114514600A/zh active Pending
- 2019-11-08 JP JP2022523348A patent/JP7579336B2/ja active Active
- 2019-11-08 EP EP19805159.1A patent/EP4055624B1/de active Active
- 2019-11-08 KR KR1020227006575A patent/KR102734318B1/ko active Active
-
2020
- 2020-10-30 TW TW109137804A patent/TW202135142A/zh unknown
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011023438A (ja) | 2009-07-14 | 2011-02-03 | Nippon Electric Glass Co Ltd | 基板接合体の製造方法 |
JP2016146449A (ja) | 2015-02-09 | 2016-08-12 | トヨタ自動車株式会社 | 半導体装置の製造方法 |
JP2019509627A (ja) | 2016-02-16 | 2019-04-04 | エーファウ・グループ・エー・タルナー・ゲーエムベーハー | 基板をボンディングするための方法および装置 |
US20190214260A1 (en) | 2016-06-03 | 2019-07-11 | Element Six Technologies Limited | Bonding of diamond wafers to carrier substrates |
WO2018143344A1 (ja) | 2017-02-02 | 2018-08-09 | 三菱電機株式会社 | 半導体製造方法および半導体製造装置 |
Also Published As
Publication number | Publication date |
---|---|
KR102734318B1 (ko) | 2024-11-25 |
US20240047414A1 (en) | 2024-02-08 |
WO2021089173A1 (de) | 2021-05-14 |
KR20220097867A (ko) | 2022-07-08 |
TW202135142A (zh) | 2021-09-16 |
US12087726B2 (en) | 2024-09-10 |
EP4055624B1 (de) | 2023-09-27 |
CN114514600A (zh) | 2022-05-17 |
JP2023507870A (ja) | 2023-02-28 |
EP4055624A1 (de) | 2022-09-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102059706B1 (ko) | 기판을 결합하기 위한 방법 및 장치 | |
KR102365284B1 (ko) | 기판 결합 방법 | |
JP7579336B2 (ja) | 基板を結合する装置および方法 | |
TWI298816B (en) | Apparatus, system and method to vary dimensions of a substrate during nano-scale manufacturing | |
JP6162829B2 (ja) | 一時的にボンディングされたウエハをデボンディングするための改善された装置と方法 | |
US8764026B2 (en) | Device for centering wafers | |
US8293063B2 (en) | Combination of a substrate and a wafer | |
KR102494914B1 (ko) | 기판을 접합하기 위한 방법 및 장치 | |
JP2012524399A5 (ja) | ||
TW201101411A (en) | Device for aligning and prefixing a wafer | |
KR20230022854A (ko) | 물체 홀더, 정전 시트 및 정전 시트를 제조하는 방법 | |
KR20180067664A (ko) | 소자 처리용 반도체-다이아몬드 웨이퍼의 장착 방법 | |
JP2015138976A (ja) | 基板保持のシステム及び方法 | |
CN105174209A (zh) | 晶圆级光刻机键合方法 | |
JP2001126851A (ja) | 半導体ウエハーにおけるヒータ装置およびその製造方法 | |
JP2018060982A (ja) | 貼付装置 | |
JP7579362B2 (ja) | 基板をアライメントするための装置および方法 | |
TW202422720A (zh) | 用於基板之接合的方法及裝置 | |
JP2020188284A (ja) | 基板をボンディングするための方法および装置 | |
JPH04263932A (ja) | 基板の接着方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A529 | Written submission of copy of amendment under article 34 pct |
Free format text: JAPANESE INTERMEDIATE CODE: A529 Effective date: 20220419 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20221024 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20231129 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20240104 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240301 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20240625 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240719 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20241002 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20241025 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7579336 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |