JP7083139B1 - 半導体基板、半導体ウエハ、及び半導体ウエハの製造方法 - Google Patents
半導体基板、半導体ウエハ、及び半導体ウエハの製造方法 Download PDFInfo
- Publication number
- JP7083139B1 JP7083139B1 JP2021129837A JP2021129837A JP7083139B1 JP 7083139 B1 JP7083139 B1 JP 7083139B1 JP 2021129837 A JP2021129837 A JP 2021129837A JP 2021129837 A JP2021129837 A JP 2021129837A JP 7083139 B1 JP7083139 B1 JP 7083139B1
- Authority
- JP
- Japan
- Prior art keywords
- base surface
- growth base
- epitaxial film
- less
- semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02609—Crystal orientation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
- C30B25/186—Epitaxial-layer growth characterised by the substrate being specially pre-treated by, e.g. chemical or physical means
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
- C30B25/20—Epitaxial-layer growth characterised by the substrate the substrate being of the same materials as the epitaxial layer
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/10—Inorganic compounds or compositions
- C30B29/16—Oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02414—Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/0242—Crystalline insulating materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/02433—Crystal orientation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02551—Group 12/16 materials
- H01L21/02554—Oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02565—Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/0257—Doping during depositing
- H01L21/02573—Conductivity type
- H01L21/02576—N-type
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/0257—Doping during depositing
- H01L21/02573—Conductivity type
- H01L21/02579—P-type
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/20—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/40—Crystalline structures
- H10D62/405—Orientations of crystalline planes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Materials Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Inorganic Chemistry (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Recrystallisation Techniques (AREA)
- Chemical Vapour Deposition (AREA)
Abstract
【解決手段】一実施の形態として、少なくとも一方の主面を結晶の成長下地面11とする半導体基板10であって、酸化ガリウム系半導体の単結晶からなり、成長下地面11が(001)面であり、成長下地面11の70面積%以上の連続した領域において、[010]方向のオフ角が、-0.3°よりも大きくかつ-0.01°以下の範囲、又は0.01°以上かつ0.3°よりも小さい範囲内にあり、成長下地面11の前記領域において、[001]方向のオフ角が、-1°以上かつ1°以下の範囲内にあり、直径が2インチ以上である、半導体基板10を提供する。
【選択図】図1
Description
[2]上記[1]に記載の半導体基板と、前記半導体基板の前記成長下地面上の、HVPE法の原料に由来するClを含む酸化ガリウム系半導体の単結晶からなるエピタキシャル膜と、を備え、前記エピタキシャル膜中のエッチピットとして現れる結晶欠陥の密度が5×104cm-3未満である、半導体ウエハ。
[3]前記エピタキシャル膜がアズグロウンの状態であり、前記エピタキシャル膜の70面積%以上の連続した領域において、膜厚の分布が±10%未満である、上記[2]に記載の半導体ウエハ。
[4]前記エピタキシャル膜が意図的に添加されたドナーを含まず、前記エピタキシャル膜のドナー濃度の分布が±40%未満である、上記[2]又は[3]に記載の半導体ウエハ。
[5]前記エピタキシャル膜の表面の70面積%以上の連続した領域において、前記エピタキシャル膜の表面から前記半導体基板の表面まで達するピットの面内密度が、0.1個/cm2以下である、上記[2]~[4]のいずれか1項に記載の半導体ウエハ。
[6]少なくとも一方の主面を結晶の成長下地面とする、酸化ガリウム系半導体の単結晶からなり、直径が2インチ以上である半導体基板を用意する工程と、前記半導体基板の前記成長下地面上に、酸化ガリウム系半導体の単結晶をHVPE法によりエピタキシャル成長させて、エピタキシャル膜を形成する工程と、を含み、前記成長下地面が(001)面であり、前記成長下地面の70面積%以上の連続した領域において、[010]方向のオフ角が、-0.3°よりも大きくかつ-0.01°以下の範囲、又は0.01°以上かつ0.3°よりも小さい範囲内にあり、前記成長下地面の前記領域において、[001]方向のオフ角が、-1°以上かつ1°以下の範囲内にある、半導体ウエハの製造方法。
(半導体ウエハの構成)
図1は、本発明の実施の形態に係る半導体ウエハ1の垂直断面図である。半導体ウエハ1は、酸化ガリウム系半導体の単結晶からなる半導体基板10と、半導体基板10の成長下地面11上にエピタキシャル成長により形成された、酸化ガリウム系半導体の単結晶からなるエピタキシャル膜20を備える。
本発明の実施の形態に係る半導体ウエハ1の製造方法は、少なくとも一方の主面を結晶の成長下地面11とする、酸化ガリウム系半導体の単結晶からなり、直径が2インチ以上である半導体基板10を用意する工程と、半導体基板10の成長下地面11上に、酸化ガリウム系半導体の単結晶をHVPE法によりエピタキシャル成長させて、エピタキシャル膜20を形成する工程と、を含む。
上記実施の形態によれば、半導体基板10の成長下地面11のオフ角を所定の範囲内に納めることにより、膜厚分布及びドナー濃度分布が小さくかつ結晶欠陥の密度が小さいエピタキシャル膜20をHVPE法により成膜することができる。
Claims (6)
- 少なくとも一方の主面を結晶の成長下地面とする半導体基板であって、
酸化ガリウム系半導体の単結晶からなり、
前記成長下地面が(001)面であり、
前記成長下地面の70面積%以上の連続した領域において、[010]方向のオフ角が、-0.3°よりも大きくかつ-0.01°以下の範囲、又は0.01°以上かつ0.3°よりも小さい範囲内にあり、
前記成長下地面の前記領域において、[001]方向のオフ角が、-1°以上かつ1°以下の範囲内にあり、
直径が2インチ以上である、
半導体基板。 - 請求項1に記載の半導体基板と、
前記半導体基板の前記成長下地面上の、HVPE法の原料に由来するClを含む酸化ガリウム系半導体の単結晶からなるエピタキシャル膜と、
を備え、
前記エピタキシャル膜中のエッチピットとして現れる結晶欠陥の密度が5×104cm-3未満である、
半導体ウエハ。 - 前記エピタキシャル膜がアズグロウンの状態であり、
前記エピタキシャル膜の70面積%以上の連続した領域において、膜厚の分布が±10%未満である、
請求項2に記載の半導体ウエハ。 - 前記エピタキシャル膜が意図的に添加されたドナーを含まず、
前記エピタキシャル膜のドナー濃度の分布が±40%未満である、
請求項2又は3に記載の半導体ウエハ。 - 前記エピタキシャル膜の表面の70面積%以上の連続した領域において、前記エピタキシャル膜の表面から前記半導体基板の表面まで達するピットの面内密度が、0.1個/cm2以下である、
請求項2~4のいずれか1項に記載の半導体ウエハ。 - 少なくとも一方の主面を結晶の成長下地面とする、酸化ガリウム系半導体の単結晶からなり、直径が2インチ以上である半導体基板を用意する工程と、
前記半導体基板の前記成長下地面上に、酸化ガリウム系半導体の単結晶をHVPE法によりエピタキシャル成長させて、エピタキシャル膜を形成する工程と、
を含み、
前記成長下地面が(001)面であり、
前記成長下地面の70面積%以上の連続した領域において、[010]方向のオフ角が、-0.3°よりも大きくかつ-0.01°以下の範囲、又は0.01°以上かつ0.3°よりも小さい範囲内にあり、
前記成長下地面の前記領域において、[001]方向のオフ角が、-1°以上かつ1°以下の範囲内にある、
半導体ウエハの製造方法。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021129837A JP7083139B1 (ja) | 2021-08-06 | 2021-08-06 | 半導体基板、半導体ウエハ、及び半導体ウエハの製造方法 |
PCT/JP2022/029844 WO2023013696A1 (ja) | 2021-08-06 | 2022-08-03 | 半導体基板、半導体ウエハ、及び半導体ウエハの製造方法 |
EP22853114.1A EP4383315A1 (en) | 2021-08-06 | 2022-08-03 | Semiconductor substrate, semiconductor wafer, and method for manufacturing semiconductor wafer |
CN202280054928.0A CN117795654A (zh) | 2021-08-06 | 2022-08-03 | 半导体基板、半导体晶片以及半导体晶片的制造方法 |
US18/681,630 US20240355621A1 (en) | 2021-08-06 | 2022-08-03 | Semiconductor substrate, semiconductor wafer, and method for manufacturing semiconductor wafer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021129837A JP7083139B1 (ja) | 2021-08-06 | 2021-08-06 | 半導体基板、半導体ウエハ、及び半導体ウエハの製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP7083139B1 true JP7083139B1 (ja) | 2022-06-10 |
JP2023023898A JP2023023898A (ja) | 2023-02-16 |
Family
ID=81972140
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021129837A Active JP7083139B1 (ja) | 2021-08-06 | 2021-08-06 | 半導体基板、半導体ウエハ、及び半導体ウエハの製造方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20240355621A1 (ja) |
EP (1) | EP4383315A1 (ja) |
JP (1) | JP7083139B1 (ja) |
CN (1) | CN117795654A (ja) |
WO (1) | WO2023013696A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023013696A1 (ja) * | 2021-08-06 | 2023-02-09 | 株式会社タムラ製作所 | 半導体基板、半導体ウエハ、及び半導体ウエハの製造方法 |
WO2024034512A1 (ja) * | 2022-08-10 | 2024-02-15 | 株式会社ノベルクリスタルテクノロジー | β-Ga2O3系単結晶膜の成長方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014086458A (ja) | 2012-10-19 | 2014-05-12 | Tamura Seisakusho Co Ltd | 酸化ガリウム系基板の製造方法 |
JP2015163566A (ja) | 2014-02-28 | 2015-09-10 | 株式会社タムラ製作所 | β−Ga2O3系単結晶基板 |
JP2016037417A (ja) | 2014-08-07 | 2016-03-22 | 株式会社タムラ製作所 | Ga2O3系単結晶基板 |
JP2017109902A (ja) | 2015-12-16 | 2017-06-22 | 株式会社タムラ製作所 | 半導体基板、並びにエピタキシャルウエハ及びその製造方法 |
WO2020209022A1 (ja) | 2019-04-08 | 2020-10-15 | Agc株式会社 | 酸化ガリウム基板、および酸化ガリウム基板の製造方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7083139B1 (ja) * | 2021-08-06 | 2022-06-10 | 株式会社タムラ製作所 | 半導体基板、半導体ウエハ、及び半導体ウエハの製造方法 |
-
2021
- 2021-08-06 JP JP2021129837A patent/JP7083139B1/ja active Active
-
2022
- 2022-08-03 WO PCT/JP2022/029844 patent/WO2023013696A1/ja active Application Filing
- 2022-08-03 US US18/681,630 patent/US20240355621A1/en active Pending
- 2022-08-03 CN CN202280054928.0A patent/CN117795654A/zh active Pending
- 2022-08-03 EP EP22853114.1A patent/EP4383315A1/en active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014086458A (ja) | 2012-10-19 | 2014-05-12 | Tamura Seisakusho Co Ltd | 酸化ガリウム系基板の製造方法 |
JP2015163566A (ja) | 2014-02-28 | 2015-09-10 | 株式会社タムラ製作所 | β−Ga2O3系単結晶基板 |
JP2016037417A (ja) | 2014-08-07 | 2016-03-22 | 株式会社タムラ製作所 | Ga2O3系単結晶基板 |
JP2017109902A (ja) | 2015-12-16 | 2017-06-22 | 株式会社タムラ製作所 | 半導体基板、並びにエピタキシャルウエハ及びその製造方法 |
WO2020209022A1 (ja) | 2019-04-08 | 2020-10-15 | Agc株式会社 | 酸化ガリウム基板、および酸化ガリウム基板の製造方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023013696A1 (ja) * | 2021-08-06 | 2023-02-09 | 株式会社タムラ製作所 | 半導体基板、半導体ウエハ、及び半導体ウエハの製造方法 |
WO2024034512A1 (ja) * | 2022-08-10 | 2024-02-15 | 株式会社ノベルクリスタルテクノロジー | β-Ga2O3系単結晶膜の成長方法 |
Also Published As
Publication number | Publication date |
---|---|
US20240355621A1 (en) | 2024-10-24 |
JP2023023898A (ja) | 2023-02-16 |
CN117795654A (zh) | 2024-03-29 |
WO2023013696A1 (ja) | 2023-02-09 |
EP4383315A1 (en) | 2024-06-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113832544B (zh) | β-Ga2O3系单晶膜的生长方法和晶体层叠结构体 | |
TWI429797B (zh) | 第 iii 族氮化物半導體結晶基板及半導體元件 | |
US20120032229A1 (en) | Silicon Wafer And Production Method Thereof | |
CN107532326A (zh) | 晶体层叠结构体 | |
JP7083139B1 (ja) | 半導体基板、半導体ウエハ、及び半導体ウエハの製造方法 | |
US10774444B2 (en) | Method for producing SiC epitaxial wafer including forming epitaxial layer under different conditions | |
JP3776374B2 (ja) | SiC単結晶の製造方法,並びにエピタキシャル膜付きSiCウエハの製造方法 | |
CN106471163B (zh) | 半导体衬底、外延片及其制造方法 | |
CN115398605A (zh) | 半导体膜及其制造方法 | |
JP2019048766A (ja) | α−Ga2O3単結晶、α−Ga2O3の製造方法、および、それを用いた半導体素子 | |
JP6437736B2 (ja) | 自立基板の製造方法および自立基板 | |
JP5647997B2 (ja) | エピタキシャル結晶基板の製造方法、エピタキシャル結晶基板及びそれを用いて製造された半導体デバイス | |
CN105658847B (zh) | 外延碳化硅晶片的制造方法 | |
KR20200142482A (ko) | 도펀트 활성화 기술을 이용한 전력반도체용 갈륨옥사이드 박막 제조 방법 | |
KR101625135B1 (ko) | 실리콘 에피택셜 웨이퍼 및 그 제조방법 | |
JP6671640B2 (ja) | エピタキシャルウェーハの製造方法 | |
JP2004363510A (ja) | 半導体基板の製造方法 | |
US6752976B2 (en) | Inp single crystal substrate | |
WO2024034512A1 (ja) | β-Ga2O3系単結晶膜の成長方法 | |
JPH08139027A (ja) | 半導体基板の製造方法 | |
WO2025027894A1 (ja) | Iii族窒化物半導体エピタキシャルウエハ及びデバイス | |
JP6372709B2 (ja) | エピタキシャルウェーハの製造方法 | |
JP2002114600A (ja) | InP単結晶基板 | |
JPS6270293A (ja) | 化合物半導体単結晶の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20211019 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20211020 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20211028 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220215 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220517 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220523 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7083139 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |