JP6927112B2 - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法 Download PDFInfo
- Publication number
- JP6927112B2 JP6927112B2 JP2018059629A JP2018059629A JP6927112B2 JP 6927112 B2 JP6927112 B2 JP 6927112B2 JP 2018059629 A JP2018059629 A JP 2018059629A JP 2018059629 A JP2018059629 A JP 2018059629A JP 6927112 B2 JP6927112 B2 JP 6927112B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor layer
- groove portion
- groove
- type
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02538—Group 13/15 materials
- H01L21/0254—Nitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02455—Group 13/15 materials
- H01L21/02458—Nitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/0257—Doping during depositing
- H01L21/02573—Conductivity type
- H01L21/02579—P-type
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/0257—Doping during depositing
- H01L21/02584—Delta-doping
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
- H01L21/0334—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
- H01L21/0337—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/2654—Bombardment with radiation with high-energy radiation producing ion implantation in AIIIBV compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/266—Bombardment with radiation with high-energy radiation producing ion implantation using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/30604—Chemical etching
- H01L21/30612—Etching of AIIIBV compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/324—Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
- H01L21/3245—Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering of AIIIBV compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/544—Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0295—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the source electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0297—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/232—Emitter electrodes for IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/256—Source or drain electrodes for field-effect devices for lateral devices wherein the source or drain electrodes are recessed in semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
- H10D64/513—Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/54426—Marks applied to semiconductor devices or parts for alignment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
- H10D12/032—Manufacture or treatment of IGBTs of vertical IGBTs
- H10D12/038—Manufacture or treatment of IGBTs of vertical IGBTs having a recessed gate, e.g. trench-gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
- H10D12/461—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
- H10D12/461—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions
- H10D12/481—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions having gate structures on slanted surfaces, on vertical surfaces, or in grooves, e.g. trench gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D18/00—Thyristors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/233—Cathode or anode electrodes for thyristors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/411—PN diodes having planar bodies
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- High Energy & Nuclear Physics (AREA)
- Toxicology (AREA)
- Health & Medical Sciences (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Electrodes Of Semiconductors (AREA)
Description
図1は、半導体装置100の断面の一部を示す模式図である。なお、図1及び以降の模式図は、半導体装置100の技術的特徴をわかりやすく示すための図であり、各部の寸法を正確に示すものではない。図1には、説明を容易にするために、相互に略直交するXYZ軸が図示されている。図1のXYZ軸は、他の図のXYZ軸に対応する。なお、以降の説明では、+Z軸方向側を「上」又は「上側」とも呼ぶ。
・イオン電流:1μA〜10μA
・注入エネルギー:150keV〜250keV
・注入角度(オフ角):基板表面の(0001)面の法線方向に対し、7度
図13は、第2実施形態の半導体装置200の断面の一部を示す模式図である。半導体装置200は、p型不純物堆積領域115上に積層された、p型半導体層116を備える。p型半導体層116は、p型不純物堆積領域115上への窒化ガリウム(GaN)系半導体の選択成長によって形成された構造である。本実施形態では、p型半導体層116は、マグネシウム(Mg)をアクセプタ元素として含有する。本実施形態では、p型半導体層116に含まれるマグネシウム(Mg)濃度は、4E18cm−3以下である。本実施形態では、p型半導体層116の厚さは、1nm以上10nm以下である。半導体装置200のその他の構成は、第1実施形態の半導体装置100と同様であるため説明を省略する。
図16は、第3実施形態の半導体装置300の断面の一部を示す模式図である。図16には、半導体装置300のうち、MOSFETとして機能する素子領域R1と、素子領域R1を囲うようにして設けられた終端領域R2と、が示されている。
上記実施形態では、第1溝部121の側部s及び底部bにデルタドーピングによりp型不純物が堆積されているが、第1溝部121の側部s及び底部bへのp型不純物の堆積は、スパッタ法や、蒸着法を用いて行われてもよく、p型不純物を含有する酸化膜を第1溝部121の側部s及び底部bに形成することにより行われてもよい。
イオン注入工程(図2、図14、ステップS40)において、2価のp型不純物を用いてイオン注入が行われてもよい。同じイオン注入濃度であっても、1価のp型不純物を用いる場合と比較して、注入エネルギーを低減することができ、イオン電流を低減することができる。そのため、イオン注入によって半導体に与えられるダメージをより低減することができ、ホール濃度をより高めることができる。
イオン注入工程(図2、図14、ステップS40)では、1回のイオン注入工程における合計のイオン注入濃度が1E19cm−3以下となればよく、注入エネルギーを異ならせて複数回イオン注入を行う多重注入法によりイオン注入が行われてもよい。注入エネルギーは、20keV、80keV、200keV・・・のように次第に大きくしてもよいし、各エネルギーにおけるイオン注入濃度を異ならせてもよい。多重注入を行うことにより、p型半導体領域117のZ方向における、p型不純物の濃度分布を均一にすることができる。すなわち、イオン注入されたp型不純物の濃度分布を、ボックスプロファイルにすることができる。
イオン注入工程(図2、図14、ステップS40)では、イオンの入射方向を第1溝部121の底部bの結晶面に対し垂直にイオン注入する、チャネリング条件でイオン注入が行われてもよいし、非チャネリング条件でイオン注入が行われてもよい。チャネリング条件でイオン注入を行うことにより、イオン注入深さを増加させることができる。非チャネリング条件でイオン注入を行うことにより、イオン注入深さがばらつくことを抑制することができ、複数の半導体装置を製造する場合において、半導体装置間でのイオン注入深さがばらつくことを抑制することができる。
第1溝部121は、第1半導体層111内に底部bが位置していれば、第3半導体層113を貫通していなくともよい。第1溝部121は、第2半導体層112上に第3半導体層113が積層されていない部位に形成されてもよい。この場合には、第1溝部121内に、第2半導体層112にオーミック接触する第1電極としてのpボディ電極が形成されてもよい。半導体装置100は、第2半導体層112にオーミック接触する電極と、第3半導体層113にオーミック接触する電極と、を別の電極として備えていてもよい。
第1溝部121内に、第1電極141が形成されなくともよい。この場合には、第1溝部121内は、例えば絶縁膜130で覆われてもよい。また、第1溝部121と異なる他の部位に、第2半導体層112に接触する電極が形成されてもよい。
第1実施形態において、イオン注入工程(図2、ステップS40)が行われた後に、p型不純物の堆積工程(図2、ステップS30)が行われてもよい。また、第2実施形態において、イオン注入工程(図14、ステップS40)が行われた後に、p型不純物の堆積工程(図14、ステップS30)及び選択成長工程(図14、ステップS35)が行われてもよい。このようにしても、第1溝部121の側部s及び底部bにp型不純物を堆積することによって、高濃度n型不純物領域を補償することができる。また、第1溝部121を介したイオン注入によって、第1半導体層111内にp型半導体領域117を形成することができる。また、第1溝部121の側部sの一部は第2半導体層112内に位置しているため、第1溝部121の側部sの一部における第2半導体層112とイオン注入によって形成されたp型半導体領域117とで、高濃度n型不純物領域を補償することができる。その結果、第1溝部121近傍に電圧が印加された場合に空乏層が広がるので、半導体装置100の耐圧を向上させることができる。
第2溝部形成工程(図2,14、ステップS80)は、第1溝部形成工程(図2、図14、ステップS20)の前に行われてもよい。また、上記実施形態において、ウエットエッチングが用いられた工程では、ウエットエッチングに代えてドライエッチングが行われてもよい。また、保護膜形成工程(図2、図14、ステップS50)は省略されてもよい。熱処理工程(図2、図14、ステップS60)は、第2溝部形成工程(図2、ステップS80)の後に行われてもよい。
イオン注入工程(図2、図14、ステップS40)では、第1溝部121上に、窒化アルミニウム(AlN)、窒化インジウム(InN)、窒化アルミニウムガリウム(AlGaN)、窒化インジウムアルミニウム(InAlN)、窒化インジウムアルミニウムガリウム(InAlGaN)、ダイヤモンドライクカーボン等のスルー膜が形成されてもよい。このようにすれば、イオン注入により、第1溝部121の表面(側部s及び底部b)が汚染されることを抑制することができる。
本開示が適用される半導体装置は、上述の実施形態で説明したトレンチMOSFETに限られず、イオン注入によってp型半導体領域が形成された半導体装置であればよく、例えば、ショットキーバリアダイオード、接合型トランジスタ、バイポーラトランジスタ、絶縁ゲートバイポーラトランジスタ(IGBT:Insulated Gate Bipolar Transistor)、MESFET(metal-semiconductor field effect transistor)及びサイリスタなどであってもよい。
100a、100b、100c、100d、100e、100f、100g、100h、100i、100j、200a…中間製品
110…基板
111…第1半導体層
112…第2半導体層
113…第3半導体層
115…p型不純物堆積領域
116…p型半導体層
117…p型半導体領域
118a…p型オーミック電極
118b…n型オーミック電極
119…積層体
121…第1溝部
121p…第1溝部形成領域
122…第2溝部
122p…第2溝部形成領域
123…第3溝部
130…絶縁膜
141…第1電極
142…第2電極
143…第3電極
310…第1マスク
310p…絶縁膜
315…第2マスク
315p…絶縁膜
320、325…レジストパターン
335…保護膜
b…第1溝部の底部
b1…第2溝部底部
s…第1溝部の側部
s1…第2溝部の側部
Claims (8)
- 半導体装置の製造方法であって、
n型不純物を含有する窒化ガリウム(GaN)系の第1半導体層と、前記第1半導体層に積層され、p型不純物を含有する窒化ガリウム(GaN)系の第2半導体層とを含む積層体に対し、前記第1半導体層内に底部が位置する第1溝部を形成する、第1溝部形成工程と、
前記第1溝部の側部及び前記底部にp型不純物を堆積させる堆積工程と、
前記第1溝部を介して、p型不純物を前記第1半導体層にイオン注入する、イオン注入工程と、を備える、半導体装置の製造方法。 - 請求項1に記載の半導体装置の製造方法であって、
前記堆積工程では、デルタドーピングにより、前記第1溝部の前記側部及び前記底部にp型不純物を堆積させる、半導体装置の製造方法。 - 請求項1又は請求項2に記載の半導体装置の製造方法であって、
前記堆積工程の後に、前記イオン注入工程を行う、半導体装置の製造方法。 - 請求項1から請求項3までのいずれか一項に記載の半導体装置の製造方法であって、
前記堆積工程の後、前記第1溝部上にp型不純物を含有する窒化ガリウム(GaN)系の半導体層を成長させる、成長工程をさらに備える、半導体装置の製造方法。 - 請求項1から請求項4までのいずれか一項に記載の半導体装置の製造方法であって、
前記第1溝部形成工程では、前記第1溝部を形成する領域が開口したマスクを用いて前記第1溝部を形成し、
前記イオン注入工程では、前記マスクを用いて、前記イオン注入を行う、半導体装置の製造方法。 - 請求項1から請求項5までのいずれか一項に記載の半導体装置の製造方法であって、
前記堆積工程及び前記イオン注入工程が行われた後の前記第1溝部に第1電極を形成する、第1電極形成工程をさらに備える、半導体装置の製造方法。 - 請求項1から請求項6までのいずれか一項に記載の半導体装置の製造方法であって、
前記積層体に対し、前記第2半導体層を貫通し前記第1半導体層内に底部が位置する、第2溝部を形成する、第2溝部形成工程と、
前記第2溝部に第2電極を形成する工程であって、前記第2電極はゲート電極である、第2電極形成工程と、をさらに備える、半導体装置の製造方法。 - 請求項7に記載の半導体装置の製造方法であって、
前記第2溝部形成工程では、前記第1溝部又は前記第1溝部に積層された構造をアライメントマークとして用いて、前記第2溝部を形成する、半導体装置の製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018059629A JP6927112B2 (ja) | 2018-03-27 | 2018-03-27 | 半導体装置の製造方法 |
US16/353,001 US10879376B2 (en) | 2018-03-27 | 2019-03-14 | Method for manufacturing semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018059629A JP6927112B2 (ja) | 2018-03-27 | 2018-03-27 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019175905A JP2019175905A (ja) | 2019-10-10 |
JP6927112B2 true JP6927112B2 (ja) | 2021-08-25 |
Family
ID=68057334
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018059629A Active JP6927112B2 (ja) | 2018-03-27 | 2018-03-27 | 半導体装置の製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10879376B2 (ja) |
JP (1) | JP6927112B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7279587B2 (ja) * | 2018-09-25 | 2023-05-23 | 豊田合成株式会社 | 半導体装置の製造方法 |
JP7113985B2 (ja) * | 2019-12-20 | 2022-08-05 | 三菱電機株式会社 | 半導体素子及び半導体素子の製造方法 |
CN113113496B (zh) * | 2020-01-10 | 2022-03-01 | 苏州晶湛半导体有限公司 | 垂直型器件的制作方法 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3494880B2 (ja) * | 1998-03-26 | 2004-02-09 | 株式会社東芝 | 窒化物系半導体発光素子のp側電極及び窒化物系半導体発光素子 |
JP5196980B2 (ja) | 2007-12-10 | 2013-05-15 | 株式会社東芝 | 半導体装置 |
US8519438B2 (en) * | 2008-04-23 | 2013-08-27 | Transphorm Inc. | Enhancement mode III-N HEMTs |
JP2014099670A (ja) * | 2011-02-02 | 2014-05-29 | Rohm Co Ltd | 半導体装置およびその製造方法 |
JP6290526B2 (ja) * | 2011-08-24 | 2018-03-07 | ローム株式会社 | 半導体装置およびその製造方法 |
KR101997020B1 (ko) * | 2012-03-29 | 2019-07-08 | 서울바이오시스 주식회사 | 근자외선 발광 소자 |
JP6179409B2 (ja) | 2014-01-24 | 2017-08-16 | 株式会社デンソー | 炭化珪素半導体装置の製造方法 |
JP6330705B2 (ja) * | 2015-03-24 | 2018-05-30 | 豊田合成株式会社 | 半導体装置およびその製造方法ならびに電力変換装置 |
JP6485299B2 (ja) * | 2015-06-05 | 2019-03-20 | 豊田合成株式会社 | 半導体装置およびその製造方法ならびに電力変換装置 |
JP6233539B1 (ja) * | 2016-12-21 | 2017-11-22 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
-
2018
- 2018-03-27 JP JP2018059629A patent/JP6927112B2/ja active Active
-
2019
- 2019-03-14 US US16/353,001 patent/US10879376B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2019175905A (ja) | 2019-10-10 |
US20190305114A1 (en) | 2019-10-03 |
US10879376B2 (en) | 2020-12-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6791083B2 (ja) | 半導体装置の製造方法 | |
JP7065329B2 (ja) | 窒化物半導体装置及びその製造方法 | |
US11222969B2 (en) | Normally-off transistor with reduced on-state resistance and manufacturing method | |
CN209747521U (zh) | 高电子迁移率晶体管 | |
US10153356B2 (en) | Method of manufacturing semiconductor device, and semiconductor device | |
JP6627408B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
JP6988175B2 (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
US10256323B2 (en) | Method of manufacturing semiconductor device including an n type semiconductor region formed in a p type semiconductor layer | |
JP6809330B2 (ja) | 半導体装置の製造方法 | |
US9905432B2 (en) | Semiconductor device, method for manufacturing the same and power converter | |
US10083918B2 (en) | Manufacturing method of semiconductor device | |
JP6927112B2 (ja) | 半導体装置の製造方法 | |
JP7404703B2 (ja) | 窒化物半導体装置の製造方法及び窒化物半導体装置 | |
KR20130141339A (ko) | 반도체 장치의 제조 방법 | |
US10164081B2 (en) | Method for forming an implanted area for a heterojunction transistor that is normally blocked | |
US10854454B2 (en) | Semiconductor device and method for manufacturing the same | |
US9852925B2 (en) | Method of manufacturing semiconductor device | |
US10177234B2 (en) | Semiconductor device | |
JP7644921B2 (ja) | 窒化物半導体装置の製造方法及び窒化物半導体装置 | |
US10490408B2 (en) | Method for manufacturing semiconductor device | |
JP7633620B2 (ja) | 窒化物半導体装置及び窒化物半導体装置の製造方法 | |
US20240088281A1 (en) | Dope p galium nitride electronic component | |
JP7120886B2 (ja) | スイッチング素子の製造方法 | |
JP2024108828A (ja) | 窒化物半導体装置及び窒化物半導体装置の製造方法 | |
JP2020077828A (ja) | スイッチング素子の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200421 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20210304 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210330 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210414 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210706 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210719 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6927112 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |