JP6733739B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP6733739B2 JP6733739B2 JP2018546336A JP2018546336A JP6733739B2 JP 6733739 B2 JP6733739 B2 JP 6733739B2 JP 2018546336 A JP2018546336 A JP 2018546336A JP 2018546336 A JP2018546336 A JP 2018546336A JP 6733739 B2 JP6733739 B2 JP 6733739B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- semiconductor substrate
- peak
- concentration
- doping concentration
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
- H10D12/461—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions
- H10D12/481—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions having gate structures on slanted surfaces, on vertical surfaces, or in grooves, e.g. trench gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/129—Cathode regions of diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/137—Collector regions of BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/60—Impurity distributions or concentrations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/81—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials of structures exhibiting quantum-confinement effects, e.g. single quantum wells; of structures having periodic or quasi-periodic potential variation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/111—Field plates
- H10D64/117—Recessed field plates, e.g. trench field plates or buried field plates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/232—Emitter electrodes for IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/422—PN diodes having the PN junctions in mesas
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/141—Anode or cathode regions of thyristors; Collector or emitter regions of gated bipolar-mode devices, e.g. of IGBTs
- H10D62/142—Anode regions of thyristors or collector regions of gated bipolar-mode devices
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
特許文献1 国際公開第2013/100155号パンフレット
Dfs1<−2.0×10−16×Cfs1+b
ただし、b=4.0×10−18×Cp+2.9である。
トレンチMOSゲートの飽和電流密度Jsat,nは、μnを反転層チャネルの電子移動度、CoxをMOSゲートの容量、LCHを反転層チャネル幅、ゲート電圧をVG、ゲート閾値をVT、fAを反転層チャネルを1つ含む単位セルが面積1cm2あたりに含まれる個数として、
fAが5E7個以下であってよい。
αPNP=γC・αT・γE
ただし、γCは寄生pnpトランジスタのコレクタ注入効率、αTは寄生pnpトランジスタのベース伝達効率、γEは寄生pnpトランジスタのエミッタ注入効率である。本例のIGBTの場合のエミッタ注入効率γEは、コレクタ領域20からバッファ領域18へ注入される正孔電流の注入効率である。
Dfs1<−2.0×10−16×Cfs1+b ・・・式(1)
なお、bは図4に示した近似直線の切片であり、コレクタ領域20のドーピング濃度Cpに応じて定まる。
b=4.0×10−18×Cp+2.9 ・・・式(2)
Claims (19)
- 半導体基板と、
前記半導体基板に形成された第1導電型のドリフト領域と、
前記半導体基板において、前記半導体基板の下面と前記ドリフト領域との間に形成された第2導電型のコレクタ領域と、
前記半導体基板において前記ドリフト領域と前記コレクタ領域との間に形成され、前記ドリフト領域よりもドーピング濃度が高い第1導電型の高濃度領域と
を備え、
前記半導体基板の深さ方向における、前記高濃度領域のドーピング濃度分布は、最も前記半導体基板の下面側の第1のピークを含む1つ以上のピークを有し、
前記コレクタ領域のドーピング濃度C p [/cm 3 ]、前記第1のピークのドーピング濃度C fs1 [/cm 3 ]、および、前記第1のピークの深さ位置D fs1 [μm]が下式を満たす
D fs1 <−2.0×10 −16 ×C fs1 +b
ただし、b=4.0×10 −18 ×C p +2.9
半導体装置。 - 前記第1のピークと、前記半導体基板の下面との距離が3μm以下である
請求項1に記載の半導体装置。 - 半導体基板と、
前記半導体基板に形成された第1導電型のドリフト領域と、
前記半導体基板において、前記半導体基板の下面と前記ドリフト領域との間に形成された第2導電型のコレクタ領域と、
前記半導体基板において前記ドリフト領域と前記コレクタ領域との間に形成され、前記ドリフト領域よりもドーピング濃度が高い第1導電型の高濃度領域と、
前記半導体基板において前記ドリフト領域と前記半導体基板の上面との間に形成される第2導電型のベース領域と
を備え、
前記半導体基板の深さ方向における、前記高濃度領域のドーピング濃度分布は複数のピークを有し、
前記高濃度領域の前記ドーピング濃度分布のピークのうち、最も前記半導体基板の下面側の第1のピークと、前記半導体基板の下面との距離が3μm以下であり、
前記ベース領域と前記ドリフト領域との第1pn接合から、前記高濃度領域と前記コレクタ領域との第2pn接合に向かって、前記ドリフト領域と、前記高濃度領域のドーピング濃度を積分した積分濃度が、臨界積分濃度の0.6倍に達する位置が、前記高濃度領域におけるピークのうち最も半導体基板の下面側の第1のピークと、前記第1のピークの隣の第2のピークとの間に位置する
半導体装置。 - 半導体基板と、
前記半導体基板に形成された第1導電型のドリフト領域と、
前記半導体基板において、前記半導体基板の下面と前記ドリフト領域との間に形成された第2導電型のコレクタ領域と、
前記半導体基板において前記ドリフト領域と前記コレクタ領域との間に形成され、前記ドリフト領域よりもドーピング濃度が高い第1導電型の高濃度領域と、
前記半導体基板において前記ドリフト領域と前記半導体基板の上面との間に形成される第2導電型のベース領域と
を備え、
前記半導体基板の深さ方向における、前記高濃度領域のドーピング濃度分布は複数のピークを有し、
前記高濃度領域の前記ドーピング濃度分布のピークのうち、最も前記半導体基板の下面側の第1のピークと、前記半導体基板の下面との距離が3μm以下であり、
前記ベース領域と前記ドリフト領域との第1pn接合から、前記高濃度領域と前記コレクタ領域との第2pn接合に向かって、前記ドリフト領域と、前記高濃度領域のドーピング濃度を積分した積分濃度が臨界積分濃度に達する位置が、前記高濃度領域の第1のピーク位置から、前記第1のピークを含む山形のドーピング濃度分布の半値全幅だけ下側となる位置から、前記高濃度領域の第1のピーク位置から前記半値全幅だけ上側となる位置までの間の領域にある
半導体装置。 - 半導体基板と、
前記半導体基板に形成された第1導電型のドリフト領域と、
前記半導体基板において、前記半導体基板の下面と前記ドリフト領域との間に形成された第2導電型のコレクタ領域と、
前記半導体基板において前記ドリフト領域と前記コレクタ領域との間に形成され、前記ドリフト領域よりもドーピング濃度が高い第1導電型の高濃度領域と、
前記半導体基板において前記ドリフト領域と前記半導体基板の上面との間に形成される第2導電型のベース領域と、
前記ベース領域と前記半導体基板の上面との間に形成された第1導電型のソース領域と、
前記半導体基板の上面から前記ソース領域および前記ベース領域を貫通して前記ドリフト領域に達するトレンチMOSゲートと
を備え、
前記半導体基板の深さ方向における、前記高濃度領域のドーピング濃度分布は、最も半導体基板の下面側の第1のピークと、前記第1のピークの隣の第2のピークとを含む複数のピークを有し、
前記高濃度領域の前記ドーピング濃度分布のピークのうち、最も前記半導体基板の下面側の第1のピークと、前記半導体基板の下面との距離が3μm以下であり、
空間電荷領域が少なくとも前記ドリフト領域と前記高濃度領域において前記第2のピークを含む山形のドーピング濃度分布を有する領域に形成されており、
電流利得α PNP が、電子の飽和速度v sat,n および正孔の飽和速度v sat,p と、
前記トレンチMOSゲートの飽和電流密度J sat,n および前記ドリフト領域のドーピング濃度N D に対して、
半導体装置。 - 半導体基板と、
前記半導体基板に形成された第1導電型のドリフト領域と、
前記半導体基板において、前記半導体基板の下面と前記ドリフト領域との間に形成された第2導電型のコレクタ領域と、
前記半導体基板において前記ドリフト領域と前記コレクタ領域との間に形成され、前記ドリフト領域よりもドーピング濃度が高い第1導電型の高濃度領域と、
MOSゲートと
を備え、
前記半導体基板の深さ方向における、前記高濃度領域のドーピング濃度分布は1つ以上のピークを有し、
前記高濃度領域の前記ドーピング濃度分布のピークのうち、最も前記半導体基板の下面側の第1のピークと、前記半導体基板の下面との距離が3μm以下であり、
前記ドリフト領域のドナーのドーピング濃度が、前記MOSゲートから注入される電子による飽和電流密度に1.7857×10 11 を乗算した値より大きい
半導体装置。 - 前記高濃度領域のドーピング濃度を、前記高濃度領域を深さ方向にわたって積分した積分濃度の値が、臨界積分濃度以上である
請求項1に記載の半導体装置。 - 前記第1のピークと、前記半導体基板の下面との距離が2μm以下である
請求項1から7のいずれか一項に記載の半導体装置。 - 前記第1のピークのドーピング濃度は、1.0×1016/cm3以下である
請求項1から8のいずれか一項に記載の半導体装置。 - 前記第1のピークのドーピング濃度は、6.7×1015/cm3以下である
請求項1から9のいずれか一項に記載の半導体装置。 - 前記コレクタ領域のドーピング濃度は、1.0×1018/cm3以下である
請求項1から10のいずれか一項に記載の半導体装置。 - 前記コレクタ領域のドーピング濃度は、5.0×1017/cm3以下である
請求項1から11のいずれか一項に記載の半導体装置。 - 前記コレクタ領域および前記第1のピークの深さ方向における境界位置と、前記半導体基板の下面との距離が0.5μm以上、1.0μm以下である
請求項1から12のいずれか一項に記載の半導体装置。 - 前記高濃度領域が水素ドナーを含む
請求項1から15のいずれか一項に記載の半導体装置。 - 前記第1のピークの位置から、前記高濃度領域と前記コレクタ領域とのpn接合の位置までの前記積分濃度は、前記臨界積分濃度以下である
請求項3、4および7のいずれか一項に記載の半導体装置。 - 前記ベース領域と前記ドリフト領域との間に設けられ、前記ドリフト領域よりもドーピング濃度の高い第1導電型の蓄積領域をさらに備え、
前記半導体基板の深さ方向における前記ベース領域の上端から前記蓄積領域の上端までの長さは、前記半導体基板の下面から前記第1のピークまでの距離Dfs1と、前記半導体基板の下面から前記高濃度領域と前記コレクタ領域とのpn接合の位置までの距離Dbとの差分の長さDfs1−Dbよりも長い
請求項3から5のいずれか一項に記載の半導体装置。 - 前記半導体基板において前記ドリフト領域と前記半導体基板の上面との間に形成される第2導電型のベース領域と、
前記ベース領域と前記ドリフト領域との間に設けられ、前記ドリフト領域よりもドーピング濃度の高い第1導電型の蓄積領域と
をさらに備え、
前記半導体基板の深さ方向における前記ベース領域の上端から前記蓄積領域の上端までの長さは、前記半導体基板の下面から前記第1のピークまでの距離D fs1 と、前記半導体基板の下面から前記高濃度領域と前記コレクタ領域とのpn接合の位置までの距離D b との差分の長さD fs1 −D b よりも長い
請求項1または6に記載の半導体装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016203599 | 2016-10-17 | ||
JP2016203599 | 2016-10-17 | ||
PCT/JP2017/037428 WO2018074434A1 (ja) | 2016-10-17 | 2017-10-16 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2018074434A1 JPWO2018074434A1 (ja) | 2019-02-14 |
JP6733739B2 true JP6733739B2 (ja) | 2020-08-05 |
Family
ID=62019401
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018546336A Active JP6733739B2 (ja) | 2016-10-17 | 2017-10-16 | 半導体装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11049941B2 (ja) |
JP (1) | JP6733739B2 (ja) |
CN (1) | CN109075191B (ja) |
WO (1) | WO2018074434A1 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE112016000170T5 (de) * | 2015-06-17 | 2017-08-03 | Fuji Electric Co., Ltd. | Halbleitervorrichtung und Verfahren zur Hestellung einer Halbleitervorrichtung |
DE112019001123B4 (de) * | 2018-10-18 | 2024-03-28 | Fuji Electric Co., Ltd. | Halbleitervorrichtung und herstellungsverfahren davon |
JP2020188168A (ja) * | 2019-05-15 | 2020-11-19 | トヨタ自動車株式会社 | 絶縁ゲート型バイポーラトランジスタ |
DE112020000333T5 (de) | 2019-08-09 | 2021-09-16 | Fuji Electric Co., Ltd. | Halbleitervorrichtung |
CN113711364A (zh) * | 2019-10-11 | 2021-11-26 | 富士电机株式会社 | 半导体装置和半导体装置的制造方法 |
CN114902425A (zh) * | 2020-07-14 | 2022-08-12 | 富士电机株式会社 | 半导体装置 |
DE102021113880A1 (de) * | 2021-05-28 | 2022-12-01 | Infineon Technologies Austria Ag | Rc-igbt enthaltende halbleitervorrichtung |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4904625B2 (ja) * | 2001-02-14 | 2012-03-28 | 富士電機株式会社 | 半導体装置 |
DE10248205B4 (de) | 2002-10-16 | 2007-03-08 | Infineon Technologies Ag | Ohmsche Kontaktanordnung und Herstellverfahren |
JP4372082B2 (ja) * | 2005-10-27 | 2009-11-25 | 株式会社東芝 | 半導体装置とその製造方法 |
US7538412B2 (en) | 2006-06-30 | 2009-05-26 | Infineon Technologies Austria Ag | Semiconductor device with a field stop zone |
US7687891B2 (en) | 2007-05-14 | 2010-03-30 | Infineon Technologies Ag | Diode having one or more zones of a first conductivity type and one or more zones of a second conductivity type each located within a layer of the second conductivity type |
JP5365009B2 (ja) * | 2008-01-23 | 2013-12-11 | 富士電機株式会社 | 半導体装置およびその製造方法 |
US8766413B2 (en) * | 2009-11-02 | 2014-07-01 | Fuji Electric Co., Ltd. | Semiconductor device and method for manufacturing semiconductor device |
KR101106535B1 (ko) | 2011-04-15 | 2012-01-20 | 페어차일드코리아반도체 주식회사 | 전력용 반도체 소자 및 그 제조방법 |
CN103946985B (zh) | 2011-12-28 | 2017-06-23 | 富士电机株式会社 | 半导体装置及半导体装置的制造方法 |
US9627517B2 (en) | 2013-02-07 | 2017-04-18 | Infineon Technologies Ag | Bipolar semiconductor switch and a manufacturing method therefor |
CN203339170U (zh) | 2013-04-26 | 2013-12-11 | 英飞凌科技股份有限公司 | 绝缘栅双极型晶体管 |
DE112014003712T5 (de) * | 2013-12-16 | 2016-04-28 | Fuji Electric Co., Ltd. | Halbleitervorrichtung und Verfahren zum Herstellen einer Halbleitervorrichtung |
JP6421570B2 (ja) * | 2013-12-20 | 2018-11-14 | 株式会社デンソー | 半導体装置 |
WO2016051970A1 (ja) | 2014-09-30 | 2016-04-07 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
DE102014115303B4 (de) | 2014-10-21 | 2019-10-31 | Infineon Technologies Ag | HALBLEITERVORRICHTUNG MIT HILFSSTRUKTUR EINSCHLIEßLICH TIEFPEGELDOTIERSTOFFEN |
DE102015104723B4 (de) | 2015-03-27 | 2017-09-21 | Infineon Technologies Ag | Verfahren zum Herstellen von ersten und zweiten dotierten Gebieten und von Rekombinationsgebieten in einem Halbleiterkörper |
CN109417093B (zh) * | 2017-01-17 | 2021-08-31 | 富士电机株式会社 | 半导体装置 |
-
2017
- 2017-10-16 WO PCT/JP2017/037428 patent/WO2018074434A1/ja active Application Filing
- 2017-10-16 CN CN201780019961.9A patent/CN109075191B/zh active Active
- 2017-10-16 JP JP2018546336A patent/JP6733739B2/ja active Active
-
2018
- 2018-09-27 US US16/143,461 patent/US11049941B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20190027561A1 (en) | 2019-01-24 |
US11049941B2 (en) | 2021-06-29 |
CN109075191B (zh) | 2021-08-31 |
CN109075191A (zh) | 2018-12-21 |
WO2018074434A1 (ja) | 2018-04-26 |
JPWO2018074434A1 (ja) | 2019-02-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6733739B2 (ja) | 半導体装置 | |
CN108695380B (zh) | 半导体装置 | |
US20110233684A1 (en) | Semiconductor device | |
US9412737B2 (en) | IGBT with a built-in-diode | |
JP6708269B2 (ja) | 半導体装置 | |
CN104347689B (zh) | 双沟槽‑栅极绝缘栅双极晶体管结构 | |
CN112930601B (zh) | 绝缘栅极功率半导体器件及其制造方法 | |
CN104285300A (zh) | 半导体装置 | |
CN107293579A (zh) | 一种具有低导通压降的超结igbt | |
US20230090883A1 (en) | Three-dimensional carrier stored trench igbt and manufacturing method thereof | |
US10600867B2 (en) | Semiconductor device having an emitter region and a contact region inside a mesa portion | |
US11522075B2 (en) | Semiconductor device and method of manufacturing same | |
JP2009188290A (ja) | 電力用半導体装置 | |
US8829562B2 (en) | Semiconductor device including a dielectric structure in a trench | |
JP6737336B2 (ja) | 半導体装置 | |
CN103985744B (zh) | 半导体装置 | |
JP2019186312A (ja) | 半導体装置 | |
US20150144989A1 (en) | Power semiconductor device and method of manufacturing the same | |
US20240274656A1 (en) | Semiconductor device | |
US20150171198A1 (en) | Power semiconductor device | |
JP7551274B2 (ja) | 半導体装置 | |
CN111326510A (zh) | 半导体装置 | |
US20150144993A1 (en) | Power semiconductor device | |
US20230260991A1 (en) | Semiconductor device | |
EP3223316A1 (en) | Wide bandgap power semiconductor device and method for manufacturing such a device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181001 |
|
A524 | Written submission of copy of amendment under article 19 pct |
Free format text: JAPANESE INTERMEDIATE CODE: A527 Effective date: 20181001 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20181001 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191217 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200213 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200609 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200622 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6733739 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |