JP6715790B2 - Reference current source circuit - Google Patents
Reference current source circuit Download PDFInfo
- Publication number
- JP6715790B2 JP6715790B2 JP2017039954A JP2017039954A JP6715790B2 JP 6715790 B2 JP6715790 B2 JP 6715790B2 JP 2017039954 A JP2017039954 A JP 2017039954A JP 2017039954 A JP2017039954 A JP 2017039954A JP 6715790 B2 JP6715790 B2 JP 6715790B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- reference current
- current source
- current
- cycle
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000010355 oscillation Effects 0.000 claims description 22
- 238000004891 communication Methods 0.000 claims description 13
- 238000012937 correction Methods 0.000 description 11
- 238000000034 method Methods 0.000 description 8
- 230000000694 effects Effects 0.000 description 5
- 239000013078 crystal Substances 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 3
- 230000007613 environmental effect Effects 0.000 description 3
- CNQCVBJFEGMYDW-UHFFFAOYSA-N lawrencium atom Chemical compound [Lr] CNQCVBJFEGMYDW-UHFFFAOYSA-N 0.000 description 3
- 101100464779 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CNA1 gene Proteins 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 102220208211 rs767215118 Human genes 0.000 description 1
Images
Landscapes
- Control Of Electrical Variables (AREA)
Description
本発明は、集積回路に内蔵される基準電流源回路に関し、特に基準電流の補正方法に関する。 The present invention relates to a reference current source circuit incorporated in an integrated circuit, and more particularly to a reference current correction method.
本技術分野の背景技術として、特開2015-1745号広報(特許文献1)がある。この広報には、「第1クロックを生成するオシレータと、ディスプレイドライバICの外部から入力された第2クロック信号を用いて第1クロック信号の周波数を計算し、ターゲット周波数と計算された周波数とを用いて調節信号を生成する周波数補償回路と、を含み、オシレータは、調節信号に基づいて第1クロック信号の周波数を調整する。」(要約参照)と記載されている。 As a background art of this technical field, there is Japanese Patent Laid-Open No. 2015-1745 (Patent Document 1). In this announcement, "The frequency of the first clock signal is calculated using the oscillator that generates the first clock and the second clock signal that is input from outside the display driver IC, and the target frequency and the calculated frequency are A frequency compensation circuit for generating an adjustment signal using the oscillator, the oscillator adjusting the frequency of the first clock signal based on the adjustment signal.” (see summary).
ミックスド・シグナルLSIにおいて、アナログ回路の電圧および電流の絶対値精度を確保するためには、環境変化や経時劣化による特性変動の小さい基準電圧源および基準電流源が重要である。また、デジタル信号のタイミング精度を確保するためには、基準時間となるクロック源が重要である。 In a mixed signal LSI, a reference voltage source and a reference current source, which have small characteristic fluctuations due to environmental changes and deterioration over time, are important in order to ensure the absolute value accuracy of analog circuits. Further, in order to ensure the timing accuracy of the digital signal, the clock source that becomes the reference time is important.
図2は、従来の基準電流源の回路図の例である。例に示す基準電流源回路は、基準電圧V1を供給する基準電圧源101と、基準電圧を電流に変換するための抵抗素子103と、抵抗素子103に掛かる電圧V2を、基準電圧V1と等しく揃えるための、エラーアンプ102およびNMOS104と、抵抗103に流れる電流を、発振回路や、その他アナログ回路に分配するための、カレントミラー回路105から成る。
FIG. 2 is an example of a circuit diagram of a conventional reference current source. In the reference current source circuit shown in the example, a
ここで、抵抗素子103の抵抗値をRとし、基準電流をIと置くと、基準電流は、I=V1/Rで表される。
Here, when the resistance value of the
このうち、基準電圧V1については、一般にバンドギャップリファレンスとして知られる回路構成を用いる事で、素子の温度依存性をキャンセルした、変動の小さな電圧を生成することが行われる。 Among them, for the reference voltage V1, a circuit configuration generally known as a bandgap reference is used to generate a voltage with a small fluctuation in which the temperature dependence of the element is canceled.
しかし、基準電流の値は、抵抗素子の抵抗値が環境温度や、長期間動作による劣化により、変動する。 However, the value of the reference current fluctuates due to the environmental temperature of the resistance element or deterioration due to long-term operation.
このため、基準回路の内、基準電流および、それを用いた発振回路による基準クロックの精度は、基準電圧に比べて、抵抗素子の特性変動の影響が大きく、高精度化が困難であった。 Therefore, the accuracy of the reference current in the reference circuit and the accuracy of the reference clock by the oscillation circuit using the reference current are more affected by the characteristic variation of the resistance element than in the reference voltage, and it is difficult to improve the accuracy.
前記特許文献1には、外部のクロックを用いることで、使用素子の製造誤差や、温度変化に対して安定なクロック源を得る方法が記載されている。しかし、特許文献1の方式は、前記基準回路の内、クロック源の補正のみを目的としており、基準電流を補正することは出来ない。
そこで、本発明は、外部のクロックを用いて、クロック源の補正はもちろん、基準電流源も補正する補正方式を提供する。 Therefore, the present invention provides a correction method that corrects not only the clock source but also the reference current source by using an external clock.
上記課題を解決するために、本発明は、電流で駆動される発振回路と、前記発振回路に電流を供給する基準電流源と、集積回路の外部から供給される基準周期の入力と、前記発振回路の出力周期を第一の入力とし、前記基準周期を第二の入力とし、前記第一第二の周期差が調整可能な最小範囲内になる様に前記基準電流を調整する比較器と、を有する。 In order to solve the above problems, the present invention provides an oscillation circuit driven by a current, a reference current source for supplying a current to the oscillation circuit, an input of a reference period supplied from the outside of an integrated circuit, and the oscillation. A comparator that adjusts the reference current so that the output cycle of the circuit is the first input, the reference cycle is the second input, and the first second cycle difference is within the adjustable minimum range, Have.
本発明によれば、外部のクロックを用いて、温度変化や素子の経年劣化によらない基準電流源を提供する事ができる。 According to the present invention, an external clock can be used to provide a reference current source that does not depend on temperature changes or deterioration of the device over time.
上記した以外の課題、構成及び効果は、以下の実施形態の説明により明らかにされる。 Problems, configurations, and effects other than those described above will be clarified by the following description of the embodiments.
以下、実施例について、図面を用いて説明する。 Examples will be described below with reference to the drawings.
図1は、本発明の補正方式を表す構成図の例である。電流源補正回路1は、電流で駆動される発振回路200と、前記発振回路に電流を供給する基準電流源100と、集積回路の外部から供給される基準周期の入力と、前記発振回路の出力周期を第1の入力とし、前記基準周期を第2の入力とし、前記第1第2の周期差が調整可能な最小範囲内になる様に前記基準電流を調整する周期比較器300と、を有する
基準電流源100は、供給する電流値が可変な電流源であり、後述する比較器300からの制御信号によって、電流値を制御できる機能をもつ。
FIG. 1 is an example of a configuration diagram showing a correction method of the present invention. The current
発振回路200は、出力するクロック周期が、基準電流源100の供給する電流値に反比例するものを用いる。すなわち、クロック周期をT1とし、前記基準電流源の供給電流値をI1とし、両者間の比例係数をAと置くと、T1=A/I1の関係で表されるものとする。
The
比較器300は、電流源補正回路1の外部から取得する基準周期をT2とすると、前記T1とT2の比較を行い、T1<T2であれば、I1を減少させる制御信号を出力し、T1>T2であれば、I1を増加させる制御信号を出力する。
When the reference period acquired from the outside of the current
さらに、前記比例係数Aは、T1=T2である場合に、基準電流I1が所望の値になる様に設定するため、あらかじめ値を選択可能な機能を有する。 Further, the proportional coefficient A has a function of selecting a value in advance so that the reference current I1 is set to a desired value when T1=T2.
本実施例の効果を、以下に示す。 The effects of this embodiment are shown below.
いま、目標とする所望の電流値をIrefとすると、T2=A/Irefの関係が成立する様に、比例係数Aが選択されたものとする。 Now, assuming that the target desired current value is Iref, it is assumed that the proportional coefficient A is selected so that the relationship of T2=A/Iref is established.
ここで、基準電流I1が、環境温度や、素子の経時変化等の影響により、ΔI変動し、I1= (Iref + ΔI) となる場合を考える。 Here, consider a case where the reference current I1 fluctuates by ΔI due to the influence of the environmental temperature, the change with time of the element, etc., and I1=(Iref+ΔI).
このとき、T1= A/I1= A/(Iref +ΔI) の関係より、T1=T2/(1+ΔI/Iref) が導かれる。従って、ΔIが正であれば、T1<T2となり、反対にΔIが負であれば、T1>T2となる。また、ΔI=0であれば、T1=T2である。 At this time, T1=T2/(1+ΔI/Iref) is derived from the relationship of T1=A/I1=A/(Iref+ΔI). Therefore, if ΔI is positive, T1<T2, and if ΔI is negative, T1>T2. If ΔI=0, then T1=T2.
一方、前記比較器300は、T1<T2であれば、I1を減少させる様に基準電流源100を制御し、反対にT1>T2であれば、I1を増加させる様に基準電流源100を制御する。
On the other hand, the
したがって、I1が、IrefからΔI増加する場合は、T1<T2となり、T1=T2になるまでI1が減少し、反対にI1が、IrefからΔI減少する場合には、T1>T2となり、やはりT1=T2になるまでI1が増加する。 Therefore, when I1 increases from Iref by ΔI, T1<T2, and I1 decreases until T1=T2. On the contrary, when I1 decreases from Iref by ΔI, T1>T2, again T1. I1 increases until =T2.
以上により、T1=T2の関係が維持される様に負帰還がかかるため、T2=A/Irefの関係を維持することができる。ここで、Irefについて式をまとめると、Iref=A/T2であり、Irefの値は、比例係数Aおよび外部から取得する基準周期T2で決定するため、Irefの精度を上げたければ、AとT2に、高精度なものを選べば良く、これらは基準電流源の抵抗素子とは無関係に選ぶことができる。 As described above, since negative feedback is applied so that the relationship of T1=T2 is maintained, the relationship of T2=A/Iref can be maintained. Here, when the formula for Iref is summarized, Iref=A/T2, and the value of Iref is determined by the proportional coefficient A and the reference period T2 acquired from the outside. In addition, it is sufficient to select highly accurate ones, which can be selected independently of the resistance element of the reference current source.
ここで、比例係数Aの具体例について、発振回路200の一例を用いて説明する。図3は、発振回路200の例である。
Here, a specific example of the proportional coefficient A will be described using an example of the
発振回路200は、基準電圧V1および基準電流I1を入力とし、OUT端子にクロック周期を出力する構成である。本回路は、容量素子C1およびC2と、基準電流I1を、容量の充電電流I2および放電電流I3にコピーするためのカレントミラー回路201と、前記I2およびI3を切り替えるためのスイッチ回路SW1と、V4電圧をモニタし、前記スイッチを切り替えるための非反転コンパレータ回路CMP1から成る弛緩発振回路部と、前記VINから発振回路の動作電圧V3を生成するための、OPA1と、R1およびR2から成る、非反転増幅回路部を有する。
The
図4は、前記発振回路200の、タイミングチャートの例である。
FIG. 4 is an example of a timing chart of the
上記回路構成において、I1=I2=I3とすると、出力される発振周期T1は、T1=V3×2×C1/I1で表される。また、非反転増幅回路によりV3=V1×(R1+R2)/R1であり、いま、R1とR2の比を、1:αと置き、前記T1の式にV3を代入すると、T1=V1×(1+α)/α×2×C1/I1と表せる。以上よりA=V1×(1+α)/α×2×C1の関係が得られる。 In the above circuit configuration, assuming that I1=I2=I3, the output oscillation cycle T1 is expressed by T1=V3×2×C1/I1. Further, V3=V1×(R1+R2)/R1 by the non-inverting amplifier circuit, and now, if the ratio of R1 and R2 is set to 1:α and V3 is substituted into the equation of T1, T1=V1× It can be expressed as (1+α)/α×2×C1/I1. From the above, the relationship of A=V1×(1+α)/α×2×C1 is obtained.
上記の関係式において基準電圧V1は一定であるので、前記R1:R2比または、C1の値を切り替える事で、Aの値を任意に可変できる。 Since the reference voltage V1 is constant in the above relational expression, the value of A can be arbitrarily changed by switching the R1:R2 ratio or the value of C1.
また、切替方法については、例えば直列あるいは並列に接続された複数の抵抗素子あるいは容量素子を、MOSスイッチにより電気的に切替ることで実現できる。 The switching method can be realized by electrically switching a plurality of resistance elements or capacitance elements connected in series or in parallel by a MOS switch.
このとき、最終的な基準電流は、R1:R2比で決定する定数(1+α)/α×2をβと置くと、Iref=A/T2=V1×β×C1/T2であり、従来例と比較すると、RをT2/C1で置き換えた形と言える。 At this time, the final reference current is Iref=A/T2=V1×β×C1/T2, where β is the constant (1+α)/α×2 determined by the R1:R2 ratio. For comparison, it can be said that R is replaced with T2/C1.
上記において、例えば、基準周期T2としては、通信信号を用いる事ができる。車載コントロールユニットのネットワークを例にすると、ユニット間やIC間の通信にはCANやSPIといったプロトコルが用いられており、これらの通信で使用される基本周期は、水晶振動子の発振周期を元にしている。そして、水晶振動子は、例えばCAN用途として±0.3%以下のものが、一般的に市販されている。 In the above, for example, a communication signal can be used as the reference cycle T2. Taking a network of in-vehicle control units as an example, protocols such as CAN and SPI are used for communication between units and ICs, and the basic cycle used in these communication is based on the oscillation cycle of the crystal unit. ing. And, as the crystal oscillator, for example, a crystal oscillator having ±0.3% or less for CAN use is commercially available.
また、C1としては、例えば集積回路に内蔵される容量素子を用いることが出来る。前記容量素子は、同じく集積回路に内蔵される抵抗素子と比べて、値の温度依存係数が一桁以上低く、一例を挙げるならば、-40℃〜175℃範囲で ±0.3%程度の精度が得られる。 Further, as C1, for example, a capacitive element built in an integrated circuit can be used. The capacitance element has a temperature dependence coefficient of value lower than that of a resistance element also incorporated in an integrated circuit by one digit or more. For example, an accuracy of about ±0.3% in the range of -40°C to 175°C is obtained. can get.
ここで、基準電流I1の調整可能な最小単位を例えば0.1%刻みに設計したとすると、この例において、基準電圧V1を基準として、精度±0.7%程度の基準電流I1を得る事が出来る。 Here, if the minimum unit of the reference current I1 that can be adjusted is designed in 0.1% steps, for example, a reference current I1 with an accuracy of about ±0.7% can be obtained with reference to the reference voltage V1.
本実施例では、基準電流源100の電流調整方法について、説明する。
In this embodiment, a method of adjusting the current of the reference
図5は、前記基準電流源100の電流を切り替えるための電流源補正回路1の構成の例である。
FIG. 5 is an example of the configuration of the current
前記基準電流源100は、基準電圧V1を供給する基準電圧源101と、基準電圧を電流I10に変換するための可変抵抗R10と、前記抵抗R10に掛かる電圧V2を、基準電圧V1と等しく揃えるための、エラーアンプ102およびNMOS104と、抵抗103に流れる電流I10を、発振回路や、その他アナログ回路に分配するための、カレントミラー回路105から成る。
The reference
前記可変抵抗R10は、例えば、直列接続または並列接続された複数の抵抗素子から成り、接続される抵抗の個数を、MOSスイッチ等により電気的に切り替えることで、段階的に抵抗値を切替可能な回路が実現できる。 The variable resistor R10 is composed of, for example, a plurality of resistance elements connected in series or in parallel, and the resistance value can be switched stepwise by electrically switching the number of resistors connected by a MOS switch or the like. A circuit can be realized.
周期比較器300は、実施例1で示した前記T1とT2の比較を行い、T1<T2であれば、前記可変抵抗R10の抵抗値を現在の設定から1段階増加させ、T1>T2であれば、反対に抵抗値を1段階低下させる制御信号を出力する。
The
電流I10は、I10=V2/R10の関係にあるため、R10を増加させれば、基準電流は低下し、R10を低下させれば、基準電流は増加する。したがって、実施例1で述べた効果を得られる。 Since the current I10 has a relation of I10=V2/R10, increasing R10 decreases the reference current, and decreasing R10 increases the reference current. Therefore, the effect described in the first embodiment can be obtained.
本実施例では、基準電流源100の電流調整方法の別の例について、説明する。
In this embodiment, another example of the method for adjusting the current of the reference
図6は、前記基準電流源100の電流を切り替えるための電流源補正回路1の構成の例である。
FIG. 6 is an example of the configuration of the current
前記基準電流源100は、基準電圧を電流I10に変換するための抵抗素子R20と、カレントミラー回路を構成するPMOS素子601〜603と、106および107を有し、このうち、ミラー元の一部のPMOS素子602〜603は、ON/OFF切替可能とするスイッチSW61〜62を備える。
The reference
前記カレントミラー回路は、前記電流I10を入力とし、発振回路および各種アナログ回路に供給する電流として、それぞれI1およびI4を出力としており、このときの入出力電流比、すなわちミラー比は、ミラー元となるPMOS素子601〜603の内、ONしている素子の合計ゲート幅と、ミラー先となるPMOS素子106および108の各ゲート幅の比で決まる。ここで、ON/OFF切替可能なPMOS素子602および603のゲート幅に対し、例えば1:2といった重み付けを施すことで、各スイッチのON/OFF組合せにより4段階のミラー比の組合せが設定できる。すなわち、基準電流源の供給電流の設定を4段階に設定可能となる。
The current mirror circuit receives the current I10 as an input and outputs I1 and I4 as currents to be supplied to the oscillation circuit and various analog circuits, respectively. At this time, the input/output current ratio, that is, the mirror ratio is Of the PMOS elements 601 to 603 that are ON, the total gate width of the elements that are ON and the gate width of each of the
前記周波数比較器300は、実施例1で示した前記T1とT2の比較を行い、T1<T2であれば、供給電流を現在の設定から1段階増加させ、T1>T2であれば、反対に供給電流を1段階低下させる様に、前記SW61〜62のON/OFF組合せを変更する。
The
したがって、実施例1で述べた効果を得られる。 Therefore, the effect described in the first embodiment can be obtained.
なお、本発明において、本実施例に示すミラー比の組合せの数は、これに限定されるものではなく、必要とする電流精度により、素子数と組合せは変える事ができる。また、本実施例ではミラー元を可変としたが、ミラー先を可変としても同じ効果が得られる。 In the present invention, the number of combinations of mirror ratios shown in the present embodiment is not limited to this, and the number of elements and combinations can be changed according to the required current accuracy. Further, although the mirror source is variable in the present embodiment, the same effect can be obtained even if the mirror destination is variable.
本実施例では、通信信号から、基準周期を抽出できる回路構成例について、説明する。 In this embodiment, a circuit configuration example capable of extracting a reference cycle from a communication signal will be described.
図7は、実施例1の構成に対して、通信信号から基準周期を抽出し、発振周期から前記基準周期との比較するための比較周期を生成する機能を追加したものである。 FIG. 7 shows a configuration in which a reference period is extracted from a communication signal and a function of generating a comparison period for comparison with the reference period from the oscillation period is added to the configuration of the first embodiment.
電流源補正回路1は、通信信号のデータ長を判定し、発振周期のカウント回数の設定とカウントリセット信号を出力するデータ判定回路701と、通信信号から基準周期を生成する基準周期生成回路702と、前記701からの設定信号を受けて発振周期をカウントする周期カウンタ703と、前記周期カウンタのカウント期間を出力する比較周期生成回路704、を有する。
The current
図7のその他の構成は、既に説明した図1に示された同一の符号を付された構成と、同一の機能を有するので、それらの説明は省略する。 Since the other configurations in FIG. 7 have the same functions as the configurations denoted by the same reference numerals shown in FIG. 1 which have already been described, the description thereof will be omitted.
図8は、本実施例の動作を説明するタイミングチャートの例である。 FIG. 8 is an example of a timing chart for explaining the operation of this embodiment.
通信信号には、例えばCAN通信に代表される様に、通信フレームの開始を表す認識パターンSと、終了を表すパターンEと、送信されるデータ長の情報Lと、通信するデータ自体が含まれるものとする。 The communication signal includes a recognition pattern S indicating the start of a communication frame, a pattern E indicating the end, information L on the data length to be transmitted, and the data to be communicated, as represented by CAN communication, for example. I shall.
前記基準周期生成回路702は、前記通信信号のデータ自体の期間を抽出し、基準周期T2に出力する。
The reference
前記データ判定回路701は、前記データ長Lの情報を受けて、前記周期カウンタ703のカウント数を設定する。ここで設定するカウント数は、T1=T2のときに、所望のIrefが得られる様に、設定する。
The
前記周期カウンタ703は、カウント数が設定されると、設定されたカウント数まで発振周期T10をカウントし、カウント期間を比較周期T1として出力する。
When the count number is set, the
前記周期比較器300は、前記比較周期T1が出力された後に、前記基準周期T2と、T1を比較し、実施例1と同様に、基準電流源100の供給電流値を制御する。
The
本実施例によれば、所望のT2の周期精度が得られる通信ネットワークに接続されていれば、水晶振動子などの素子を、専用に用意する必要なく、部品点数を削減できる。 According to the present embodiment, if the device is connected to a communication network that can obtain a desired T2 cycle accuracy, it is not necessary to prepare an element such as a crystal oscillator for exclusive use, and the number of parts can be reduced.
なお、本発明は上記した実施例に限定されるものではなく、様々な変形例が含まれる。例えば、上記した実施例は本発明を分かりやすく説明するために詳細に説明したものであり、必ずしも説明した全ての構成を備えるものに限定されるものではない。また、ある実施例の構成の一部を他の実施例の構成に置き換えることが可能であり、また、ある実施例の構成に他の実施例の構成を加えることも可能である。また、各実施例の構成の一部について、他の構成の追加・削除・置換をすることが可能である。また、タイミングチャートに示した信号極性は、一例であり、これに限定するものではない。また、上記の各構成、機能、処理部、処理手段等 は、それらの一部又は全部を、例えばひとつの集積回路で設計する等によりハードウェアで実現してもよい し、複数の集積回路で実現しても良い。 It should be noted that the present invention is not limited to the above-described embodiments, but includes various modifications. For example, the above-described embodiments have been described in detail in order to explain the present invention in an easy-to-understand manner, and are not necessarily limited to those having all the configurations described. Further, a part of the configuration of a certain embodiment can be replaced with the configuration of another embodiment, and the configuration of another embodiment can be added to the configuration of a certain embodiment. Further, it is possible to add/delete/replace other configurations with respect to a part of the configurations of the respective embodiments. Further, the signal polarities shown in the timing chart are examples, and the present invention is not limited to this. Further, each of the above-described configurations, functions, processing units, processing means, etc. may be realized by hardware, for example, by designing a part or all of them with one integrated circuit, or with a plurality of integrated circuits. May be realized.
1 電流源補正回路
100 周期比較器
101 バンドギャップリファレンス回路
102 エラーアンプ
103 抵抗素子
104 NMOS
105 カレントミラー回路
200 発振回路
201 カレントミラー回路
300 基準電流源
701 データ判定回路
702 基準周期生成回路
703 周期カウンタ
704 比較周期生成回路
A T1=A/I1の関係を持つ比例係数
C1〜C2 発振回路の充放電容量
CMP1 非反転コンパレータ
I10 電圧電流変換部で生成された基準電流
I1 発振回路に供給される基準電流
I2 発振回路の充電電流
I3 発振回路の放電電流
I4 アナログ回路に供給される基準電流
Iref 所望の電流値
OPA1 オペアンプ
R1〜R2 非反転増幅回路の帰還抵抗
R10 可変抵抗器
R20 抵抗素子
T1 周期比較のための発振周期
T2 周期比較のための基準周期
V1 基準電圧
V2 電圧電流変換部の抵抗素子に掛かる電圧
V3 発振回路の動作電圧
V4 発振回路のコンパレータ入力部の電圧
1 current
105
Proportional coefficient having the relationship of A T1 =A/I1
C1 to C2 Oscillator charge/discharge capacity
CMP1 non-inverting comparator
I10 Reference current generated by voltage-current converter
Reference current supplied to I1 oscillator
I2 oscillator charging current
I3 oscillator circuit discharge current
I4 Reference current supplied to analog circuit
Iref desired current value
OPA1 operational amplifier
R1 to R2 Feedback resistance of non-inverting amplifier circuit
R10 variable resistor
R20 resistance element
Oscillation period for T1 period comparison
Reference period for T2 period comparison
V1 reference voltage
V2 Voltage applied to the resistance element of the voltage-current converter
Operating voltage of V3 oscillator
V4 Oscillator circuit comparator input voltage
Claims (4)
前記基準電流源で生成された電流で駆動され、発振周期を任意に設定可能な発振回路と、
前記発振回路の出力周期を第1の入力とし、集積回路の外部から入力される基準周期を第2の入力とする周期比較器と、を有し、
前記周期比較器は、前記第1の入力と第2の入力の周期差が所定範囲内になるように前記基準電流を調整し、
前記基準電流源は、調整された基準電流を前記アナログ回路および前記発振回路に出力する基準電流源回路。 A reference current source built in an integrated circuit and outputting a reference current to an analog circuit,
An oscillator circuit driven by a current generated by the reference current source and capable of arbitrarily setting an oscillation cycle,
A cycle comparator having an output cycle of the oscillator circuit as a first input and a reference cycle input from the outside of the integrated circuit as a second input;
The period comparator adjusts the reference current so that a period difference between the first input and the second input falls within a predetermined range,
The reference current source, the reference current source circuit which outputs the adjusted reference current to the analog circuit and the oscillation circuit.
前記可変抵抗素子の抵抗値を変更することで前記基準電流が調整される請求項1に記載の基準電流源回路。 The reference current source includes a variable resistance element,
The reference current source circuit according to claim 1, wherein the reference current is adjusted by changing a resistance value of the variable resistance element.
前記カレントミラー回路のミラー比を変更することで前記基準電流が調整される請求項1に記載の基準電流源回路。 The reference current source includes a current mirror circuit,
The reference current source circuit according to claim 1, wherein the reference current is adjusted by changing a mirror ratio of the current mirror circuit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017039954A JP6715790B2 (en) | 2017-03-03 | 2017-03-03 | Reference current source circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017039954A JP6715790B2 (en) | 2017-03-03 | 2017-03-03 | Reference current source circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018147129A JP2018147129A (en) | 2018-09-20 |
JP6715790B2 true JP6715790B2 (en) | 2020-07-01 |
Family
ID=63590026
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017039954A Active JP6715790B2 (en) | 2017-03-03 | 2017-03-03 | Reference current source circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6715790B2 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115529024B (en) * | 2022-11-30 | 2023-03-17 | 上海海栎创科技股份有限公司 | On-chip clock oscillator circuit and oscillation frequency control method |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH063569B2 (en) * | 1987-06-10 | 1994-01-12 | 日本電気株式会社 | Micro constant current circuit |
US5650739A (en) * | 1992-12-07 | 1997-07-22 | Dallas Semiconductor Corporation | Programmable delay lines |
KR19990029170A (en) * | 1997-09-11 | 1999-04-26 | 다니구찌 이찌로오, 기타오카 다카시 | Phase-locked loop with independent phase and frequency adjustment |
JP2001175343A (en) * | 1999-12-17 | 2001-06-29 | Asahi Kasei Microsystems Kk | Current mirror circuit and its current regulating method |
US7420401B2 (en) * | 2006-06-14 | 2008-09-02 | Freescale Semiconductor, Inc. | Low pin count reset configuration |
JP2008283539A (en) * | 2007-05-11 | 2008-11-20 | Oki Electric Ind Co Ltd | Clock reproducing device for multivalued signal |
JP2013165330A (en) * | 2012-02-09 | 2013-08-22 | Fujitsu Ltd | Communication system, receiver and transmitter of communication system, and communication method |
JP2016114496A (en) * | 2014-12-16 | 2016-06-23 | 株式会社デンソー | Anomaly monitoring circuit |
-
2017
- 2017-03-03 JP JP2017039954A patent/JP6715790B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2018147129A (en) | 2018-09-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101104720B1 (en) | Oscillator Circuit with Compensation for External Supply Voltage, Temperature, and Process | |
EP1315281B1 (en) | Temperature compensation oscillator | |
US9285822B2 (en) | Small-circuit-scale reference voltage generating circuit | |
CN1330090C (en) | Temperature compensated RC oscillator | |
US6577114B1 (en) | Calibration circuit | |
US8829881B2 (en) | Reference current generation circuit | |
US9899989B2 (en) | Calibration circuit, integrated circuit having calibration circuit, and calibration method | |
US7990300B2 (en) | D/A conversion circuit | |
CN101242164A (en) | Method and apparatus for tuning an active filter | |
KR101038624B1 (en) | Oscillator Circuit and Memory System | |
CN107040254B (en) | Switching control using switched capacitor circuits | |
US6885177B2 (en) | Switching regulator and slope correcting circuit | |
US6577180B2 (en) | Correction system of resistance inaccuracy in an integrated circuit process | |
US7956588B2 (en) | Voltage regulator | |
JP6715790B2 (en) | Reference current source circuit | |
US9354647B2 (en) | Adjustable reference current generating circuit and method for driving the same | |
US20050242873A1 (en) | Frequency tuning loop for active RC filters | |
CN113131868B (en) | Digitally regulated oscillator | |
KR100633361B1 (en) | Tuning circuit. | |
JP2007124394A (en) | Oscillator | |
US6894470B2 (en) | Power supply device and electric appliance employing the same | |
KR20050001317A (en) | Balanced transformer less(btl) amplifier | |
CN114726315A (en) | RC relaxation oscillation circuit and RC relaxation oscillator | |
JP2001308683A (en) | Gm-C FILTER | |
US9647651B2 (en) | Delay circuit and semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170306 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190118 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190121 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20191118 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191210 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200129 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200317 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200327 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200512 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200609 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6715790 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |