JP6699515B2 - 半導体ウエハおよびその製造方法 - Google Patents
半導体ウエハおよびその製造方法 Download PDFInfo
- Publication number
- JP6699515B2 JP6699515B2 JP2016217469A JP2016217469A JP6699515B2 JP 6699515 B2 JP6699515 B2 JP 6699515B2 JP 2016217469 A JP2016217469 A JP 2016217469A JP 2016217469 A JP2016217469 A JP 2016217469A JP 6699515 B2 JP6699515 B2 JP 6699515B2
- Authority
- JP
- Japan
- Prior art keywords
- substrate
- laminated substrate
- wafer
- grinding
- semiconductor layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Grinding Of Cylindrical And Plane Surfaces (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
Description
第1実施形態について、図1〜図4を参照して述べる。図1に示す本実施形態の半導体ウエハは、例えば自動車などの車両に搭載され、車両用の各種電子装置を駆動するための装置として適用されるものである。具体的には、本実施形態の半導体ウエハは、圧力センサや加速度センサあるいは角速度センサ等に用いられる検出素子を構成するものである。
第2実施形態の半導体ウエハの製造方法について、図6を参照して述べる。 図6では、本実施形態の半導体ウエハの製造方法のうち、上記第1実施形態の半導体ウエハの製造方法との相違点である研削前基板13のテラス段差の軽減およびその後の裏側研削の工程について示している。
第3実施形態の半導体ウエハの製造方法について、図7を参照して述べる。 図7では、本実施形態の半導体ウエハの製造方法のうち、上記第2実施形態の半導体ウエハの製造方法との相違点である裏側研削の工程における研削前基板13のテラス段差の軽減について示している。
第4実施形態の半導体ウエハの製造方法について、図8を参照して述べる。図8では、積層基板1を形成した後のテラス領域1aを除去する工程について示しており、切断により除去する場合における切断面を破線で示している。
なお、上記した各実施形態に示した半導体ウエハやその製造方法は、本発明の一例を示したものであり、上記の各実施形態に限定されるものではなく、特許請求の範囲に記載した範囲内において適宜変更が可能である。
1a テラス領域
2 台座ウエハ
2a 台座ウエハの一面
10 基材
10a 基材の表面
10b 基材の裏面
11 絶縁層
12 半導体層
Claims (4)
- 表裏の関係にある表面(10a)と裏面(10b)とを有する基板(10)の前記表面上に絶縁層(11)、半導体層(12)がこの順に積層されてなる板状の積層基板(1)と、
前記裏面側に接合された板状の台座ウエハ(2)と、を有する半導体ウエハであって、
前記表面は、前記表面に対する法線方向から見て、すべて前記絶縁層に覆われ、
前記法線方向から見て、前記表面のうち前記半導体層から露出する領域をテラス領域(1a)として、前記テラス領域は、前記法線方向から見て、前記基板の外周部に設けられ、前記半導体層を囲むように形成され、
前記法線方向から見て、前記表面の端部から前記積層基板の中心に向かう方向を中心方向とし、前記テラス領域の前記中心方向における幅をテラス幅Wとし、前記半導体層の前記法線方向における厚みをSOI厚みTとして、0mm<W≦2mmかつ0μm<T≦5μmまたは0mm<W≦1.3mmかつ5μm<T≦13.5μmを満たし、
前記法線方向における前記積層基板の最大厚みが400μm未満である半導体ウエハ。 - 前記台座ウエハのうち前記裏面と向き合う一面(2a)は、前記裏面の前記法線方向における形状に沿うような凸形状とされている請求項1に記載の半導体ウエハ。
- 表面(10a)を有し、前記表面上に絶縁層(11)、半導体層(12)がこの順に積層され、前記表面に対する法線方向から見て、前記表面がすべて前記絶縁層に覆われていると共に、前記絶縁層のうち外周部が前記半導体層から露出しており、前記外周部が前記半導体層を囲むように形成されている板状の基板(10)を用意することと、
前記表面の反対面側から研削することにより前記基板を薄肉化して積層基板(1)とすることと、
一面(2a)を有する板状の台座ウエハ(2)を用意することと、
前記基板のうち研削された後の研削面を裏面(10b)として、前記裏面と前記一面とを接触させつつ、前記積層基板と前記台座ウエハとを接合することと、を含み、
前記基板を用意することにおいては、前記法線方向から見て、前記外周部をテラス領域(1a)とし、前記表面の端部から前記積層基板の中心に向かう方向を中心方向とし、前記テラス領域の前記中心方向における幅をテラス幅Wとし、前記半導体層の前記法線方向における厚みをSOI厚みTとして、0mm<W≦2mmかつ0μm<T≦5μmまたは0mm<W≦1.3mmかつ5μm<T≦13.5μmを満たすものとし、
前記積層基板とすることにおいては、前記法線方向における前記積層基板の最大厚みを400μm未満とする半導体ウエハの製造方法。 - 表面(10a)を有し、前記表面上に絶縁層(11)、半導体層(12)がこの順に積層され、前記表面に対する法線方向から見て、前記表面がすべて前記絶縁層に覆われていると共に、前記絶縁層のうち外周部が前記半導体層から露出しており、前記外周部が前記半導体層を囲むように形成されている板状の基板(10)を用意することと、
前記外周部のうち外郭からの一部領域を前記表面の反対側から研削することと、
前記外周部のうち一部領域を研削した後に、前記表面の反対面側から研削することにより前記基板を薄肉化して積層基板(1)とすることと、
一面(2a)を有する板状の台座ウエハ(2)を用意することと、
前記基板のうち研削された後の研削面を裏面(10b)として、前記裏面と前記一面とを接触させつつ、前記積層基板と前記台座ウエハとを接合することと、を含み、
前記積層基板とすることにおいては、前記積層基板の前記法線方向における最大厚みを400μm未満とする半導体ウエハの製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016217469A JP6699515B2 (ja) | 2016-11-07 | 2016-11-07 | 半導体ウエハおよびその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016217469A JP6699515B2 (ja) | 2016-11-07 | 2016-11-07 | 半導体ウエハおよびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018078149A JP2018078149A (ja) | 2018-05-17 |
JP6699515B2 true JP6699515B2 (ja) | 2020-05-27 |
Family
ID=62150965
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016217469A Active JP6699515B2 (ja) | 2016-11-07 | 2016-11-07 | 半導体ウエハおよびその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6699515B2 (ja) |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2604488B2 (ja) * | 1989-06-21 | 1997-04-30 | 富士通株式会社 | 接合ウエハおよびその製造方法 |
JP2546753B2 (ja) * | 1991-08-31 | 1996-10-23 | 信越半導体株式会社 | Soi基板の製造方法 |
JPH06252109A (ja) * | 1993-02-26 | 1994-09-09 | Fujitsu Ltd | 半導体装置の製造方法 |
JP4306160B2 (ja) * | 2001-07-11 | 2009-07-29 | 株式会社デンソー | 半導体圧力センサ |
JP2003046071A (ja) * | 2001-08-01 | 2003-02-14 | Hitachi Ltd | 半導体装置の製造方法 |
JP2004207459A (ja) * | 2002-12-25 | 2004-07-22 | Disco Abrasive Syst Ltd | 半導体ウェーハの研削方法 |
JP4918229B2 (ja) * | 2005-05-31 | 2012-04-18 | 信越半導体株式会社 | 貼り合わせウエーハの製造方法 |
JP6232754B2 (ja) * | 2013-06-04 | 2017-11-22 | 株式会社Sumco | 貼合せsoiウェーハの製造方法 |
JP6210043B2 (ja) * | 2014-09-26 | 2017-10-11 | 信越半導体株式会社 | 貼り合わせウェーハの製造方法 |
-
2016
- 2016-11-07 JP JP2016217469A patent/JP6699515B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2018078149A (ja) | 2018-05-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI242807B (en) | Method for manufacturing semiconductor device | |
US9287222B1 (en) | Integrated semiconductor device and method for fabricating the same | |
JP2002100588A (ja) | 半導体装置の製造方法 | |
JP3560888B2 (ja) | 半導体装置の製造方法 | |
US11361969B2 (en) | Device substrate with high thermal conductivity and method of manufacturing the same | |
JP4277469B2 (ja) | 貼り合わせウエーハの製造方法及び貼り合わせウエーハ | |
JP2004140179A (ja) | 半導体装置及びその製造方法 | |
JPH10223497A (ja) | 貼り合わせ基板の作製方法 | |
JP2004055852A (ja) | 半導体装置及びその製造方法 | |
WO2007069456A1 (ja) | 半導体装置の製造方法 | |
JP2001060591A (ja) | 半導体装置の製造方法 | |
JP6699515B2 (ja) | 半導体ウエハおよびその製造方法 | |
WO2010081852A1 (en) | A test method on the support substrate of a substrate of the "semiconductor on insulator" type | |
JP2001144274A (ja) | 半導体基板の製造方法 | |
JP3803214B2 (ja) | 半導体装置の製造方法 | |
KR20110010326A (ko) | 에스오아이 웨이퍼 제조방법 | |
JP5444648B2 (ja) | 半導体装置の製造方法 | |
JPH08274286A (ja) | Soi基板の製造方法 | |
JP2006156567A (ja) | 表面保護テープおよび半導体装置の製造方法 | |
JP2008034875A (ja) | 半導体装置及びその製造方法 | |
JP2008543088A (ja) | 剥離テープキャリア | |
JPH1116861A (ja) | 半導体装置の製造方法 | |
JP2009206257A (ja) | 半導体基板、その製造方法およびこの半導体基板を用いた半導体装置の製造方法 | |
JP2008071907A (ja) | 半導体チップの製造方法、及び半導体チップ | |
JP7237464B2 (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190304 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20191118 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191126 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200117 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200331 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200413 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6699515 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |