JP6233874B2 - 半導体装置および半導体装置の製造方法 - Google Patents
半導体装置および半導体装置の製造方法 Download PDFInfo
- Publication number
- JP6233874B2 JP6233874B2 JP2013118152A JP2013118152A JP6233874B2 JP 6233874 B2 JP6233874 B2 JP 6233874B2 JP 2013118152 A JP2013118152 A JP 2013118152A JP 2013118152 A JP2013118152 A JP 2013118152A JP 6233874 B2 JP6233874 B2 JP 6233874B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- conductivity type
- gate
- layer
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 495
- 238000004519 manufacturing process Methods 0.000 title claims description 99
- 239000010410 layer Substances 0.000 claims description 528
- 239000012535 impurity Substances 0.000 claims description 108
- 239000000758 substrate Substances 0.000 claims description 96
- 238000002955 isolation Methods 0.000 claims description 88
- 230000015572 biosynthetic process Effects 0.000 claims description 71
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 59
- 229920005591 polysilicon Polymers 0.000 claims description 59
- 238000000034 method Methods 0.000 claims description 45
- 239000002344 surface layer Substances 0.000 claims description 37
- 150000002500 ions Chemical class 0.000 claims description 19
- 230000001133 acceleration Effects 0.000 claims description 12
- 229910052710 silicon Inorganic materials 0.000 claims description 11
- 239000010703 silicon Substances 0.000 claims description 11
- 230000000149 penetrating effect Effects 0.000 claims description 3
- 230000003247 decreasing effect Effects 0.000 claims 1
- 238000009792 diffusion process Methods 0.000 description 23
- 239000011229 interlayer Substances 0.000 description 22
- 238000010586 diagram Methods 0.000 description 18
- 230000000694 effects Effects 0.000 description 18
- 238000005468 ion implantation Methods 0.000 description 17
- 229910021332 silicide Inorganic materials 0.000 description 17
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 17
- 239000003990 capacitor Substances 0.000 description 15
- 230000015556 catabolic process Effects 0.000 description 12
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 10
- 230000005684 electric field Effects 0.000 description 10
- 230000007423 decrease Effects 0.000 description 8
- 230000002093 peripheral effect Effects 0.000 description 7
- 238000005520 cutting process Methods 0.000 description 5
- 230000006698 induction Effects 0.000 description 5
- 230000003068 static effect Effects 0.000 description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 4
- 230000002349 favourable effect Effects 0.000 description 4
- 229910052814 silicon oxide Inorganic materials 0.000 description 4
- 230000005669 field effect Effects 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 230000001590 oxidative effect Effects 0.000 description 3
- 238000005192 partition Methods 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 238000007429 general method Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000012466 permeate Substances 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
- H01L21/76232—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials of trenches having a shape other than rectangular or V-shape, e.g. rounded corners, oblique or rounded trench walls
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0193—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/856—Complementary IGFETs, e.g. CMOS the complementary IGFETs having different architectures than each other, e.g. high-voltage and low-voltage CMOS
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/011—Manufacture or treatment comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/201—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/201—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI
- H10D86/215—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI comprising FinFETs
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Thin Film Transistor (AREA)
- Junction Field-Effect Transistors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
動作抵抗値の問題は、ゲート電極の幅(チャネル幅)を幾何学的に増大させることにより解決できるかもしれないが、この場合には、半導体素子のサイズが増大して、製造コストが嵩むという問題が新たに生じる。
これらの半導体装置では、半導体基板に向かい合うゲート拡散領域を形成し、このゲート拡散領域に対する電圧を制御することによって当該領域間に形成された半導体基板の一部からなるチャネル領域を空乏層によって開閉する。そのため、チャネル幅を広くすることができ、また反転層特有のキャリア易動度の低下がないため、チャネルの電気抵抗値を小さくすることができる。
これにより、平面的なパターンが増大することを抑制することができるので、半導体素子のサイズの微細化を図ることができる。その結果、単位面積当たりのチャネル幅を大きく稼ぐことができる。また、ゲートトレンチを深く形成することによっても、チャネル幅を稼ぐこともできる。
前記第1局面に係る半導体装置は、前記半導体層に設定された素子形成領域と、前記素子形成領域を取り囲むように前記半導体層に形成された素子分離領域とをさらに含んでいてもよい。この構造において、前記ソース領域、前記ドレイン領域および前記ゲートトレンチ群は、前記素子形成領域に形成されていてもよい。
この構成によれば、隣り合うゲートトレンチに挟まれた活性層がチャネル領域となる。このとき、ゲートトレンチは、支持基板と活性層とを完全に分離するBOX層に至るように形成されているので、ソース領域およびドレイン領域が活性層下部を介して導通することを効果的に抑制することができる。
この構成によれば、隣り合うゲートトレンチに挟まれた第1導電型ウェルがチャネル領域となる。このとき、ゲートトレンチは、第1導電型ウェルを貫通して反対の極性である第2導電型半導体層に至るように形成されているので、ソース領域およびドレイン領域が第1導電型ウェルの下部を介して導通することを抑制することができる。
また、この構成によれば、前述のBOX層を形成する必要がないので、その分において製造工程を簡略化することができる。その結果、比較的に安価に半導体装置を製造することができる。
この構成によれば、前述の第1局面に係る半導体装置について述べた効果と同様の作用効果を奏することのできる半導体装置を提供できる。
また、この構成によれば、前述のBOX層を形成する必要がないので、その分において製造工程を簡略化することができる。その結果、比較的に安価に半導体装置を製造することができる。
また、この構成によれば、ゲートトレンチとエピタキシャル層が接する部分において、エピタキシャル層に注入された第2導電型の不純物が、その後の工程で形成されるゲート絶縁膜に浸透することを効果的に抑制することができる。これにより、当該ゲート絶縁膜と接する部分におけるエピタキシャル層が第1導電型に反転することを抑制することができる。その結果、ソース領域およびドレイン領域がエピタキシャル層を介して導通することを効果的に抑制することができる。
この構成によれば、各ゲートトレンチの端部とドレイン領域との間の領域にも空乏層が拡がることになるので、半導体装置のドレイン・ゲート間耐圧がゲート絶縁膜の厚さに依存することを抑制することができる。その結果、半導体装置の耐圧を向上させることができる。
前記第2局面に係る半導体装置において、前記ソース領域および前記ドレイン領域は、それぞれ前記ゲートトレンチの端部に接するように形成されていてもよい。
この構成によれば、ソース領域およびドレイン領域を半導体層の深さ方向にも分布させることができる。これにより、ソース領域における電気力線およびドレイン領域における電気力線を、各々の表面層と埋め込み層との間において均等に分布させることができるので、ソース領域およびドレイン領域を流れる電流のばらつきを効果的に抑制することができる。その結果、半導体装置の動作抵抗値の増加を効果的に抑制することができる。
さらに、この構造において、前記埋め込み層は、前記ゲートトレンチの底部に至るまで、互いに間隔を空けて複数形成されていてもよい。
前記第1局面および前記第2局面に係る半導体装置において、前記ソース領域および前記ドレイン領域は、前記半導体層の表面から前記ゲートトレンチの底部に至るまで一様に形成されていてもよい。
この構成によれば、ソース領域における電気力線およびドレイン領域における電気力線を、半導体層の表面からゲートトレンチの底部に亘って均等に分布させることができる。これにより、ソース領域およびドレイン領域を流れる電流のばらつきを効果的に抑制することができる。その結果、半導体装置の動作抵抗値の増加を効果的に抑制することができる。
さらに、この構造において、前記ソース領域および前記ドレイン領域は、前記半導体層に埋め込まれたポリシリコンを含んでいてもよい。
この構成によれば、前述の第1局面に係る半導体装置について述べた効果と同様の作用効果を奏することのできる半導体装置を提供できる。
この構成によれば、各ゲートトレンチの端部とドレイン領域との間の領域にも空乏層が拡がることになるので、半導体装置のドレイン・ゲート間耐圧がゲート絶縁膜の厚さに依存することを抑制することができる。その結果、半導体装置の耐圧を向上させることができる。
前記第3局面に係る半導体装置において、前記ソース領域および前記ドレイン領域は、それぞれ前記ゲートトレンチの端部に接するように形成されていてもよい。
前記第3局面に係る半導体装置において、前記ソース領域および前記ドレイン領域は、前記半導体層の表面から前記ゲートトレンチの底部に至るまで一様に形成されていてもよい。
この構成によれば、ソース領域における電気力線およびドレイン領域における電気力線を、半導体層の表面からゲートトレンチの底部に亘って均等に分布させることができる。これにより、ソース領域およびドレイン領域を流れる電流のばらつきを効果的に抑制することができる。その結果、半導体装置の動作抵抗値の増加を効果的に抑制することができる。
さらに、この構造において、前記ソース領域および前記ドレイン領域は、前記半導体層に埋め込まれたポリシリコンを含んでいてもよい。
前記第3局面に係る半導体装置において、前記半導体層は、支持基板と、BOX層を介して前記支持基板の上に積層された活性層とを含むSOI基板からなり、前記ゲートトレンチは、前記活性層の表面から前記BOX層に至るように形成されていてもよい。
前記第3局面に係る半導体装置において、前記半導体層は、第2導電型半導体層を含む基板からなり、前記第2導電型半導体層には、第1導電型ウェルが形成されており、前記ゲートトレンチは、前記第1導電型ウェルを貫通して前記第2導電型半導体層に至るように形成されていてもよい。
この構成によれば、隣り合う各ゲートトレンチから拡がる空乏層を互いにかつ確実にチャネル領域において重ね合わせることができる。その結果、良好なノーマリオフ動作を実現することができる。
前記第1局面〜前記第3局面に係る半導体装置において、前記半導体層がn型シリコンからなり、前記ゲート電極がp型ポリシリコンからなっていてもよい。
前記第1局面〜前記第3局面に係る半導体装置において、前記ゲートトレンチは、前記チャネル長に相当する長さのドット状に形成されており、かつ、等間隔に配列されていてもよい。
この構成によれば、各チャネル領域の厚さおよび形状は、ほぼ等しく形成される。その結果、各チャネル領域間におけるチャネルの厚みおよびキャリア易動度のばらつきを効果的に抑制することができる。
この方法によれば、前述の第1局面に係る半導体装置に関して述べた効果と同様の効果を奏するこのとのできる構造の半導体装置を製造することができる。
前記第1局面に係る半導体装置の製造方法は、前記ソース領域、前記ドレイン領域および前記ゲートトレンチ群が形成される領域を素子形成領域として一括して取り囲む素子分離領域を形成する工程をさらに含んでいてもよい。
前記第1局面に係る半導体装置の製造方法において、前記半導体層は、第2導電型半導体層と、前記第2導電型半導体層に形成され、前記第1導電型領域を提供する第1導電型ウェルとを含む基板からなり、前記ゲートトレンチを形成する工程は、前記第1導電型ウェルを貫通して前記第2導電型半導体層に至るように前記ゲートトレンチを形成する工程を含んでいてもよい。
この方法によれば、前述の第2局面に係る半導体装置に関して述べた効果と同様の効果を奏するこのとのできる構造の半導体装置を製造することができる。
前記第2局面に係る半導体装置の製造方法において、前記埋め込み層を形成する工程は、前記第2の加速エネルギを段階的に変化させることによって、前記ゲートトレンチの底部に至るまで互いに間隔が空くように、前記埋め込み層を複数形成する工程を含んでいてもよい。
この方法によれば、前述の第3局面に係る半導体装置に関して述べた効果と同様の効果を奏するこのとのできる構造の半導体装置を製造することができる。
前記第3局面に係る半導体装置の製造方法において、前記半導体層は、第2導電型半導体層と、前記第2導電型半導体層に形成され、前記第1導電型領域を提供する第1導電型ウェルとを含む基板からなり、前記ゲートトレンチを形成する工程は、前記第1導電型ウェルを貫通して前記第2導電型半導体層に至るように前記ゲートトレンチを形成する工程を含んでいてもよい。
図1は、本発明の第1実施形態に係る半導体装置1の模式的な平面図である。また、図2は、半導体装置1の模式的な拡大平面図である。また、図3は、図2における各切断面線から見た断面図であって、図3(a)が切断面線IIIa−IIIaに対応し、図3(b)が切断面線IIIb−IIIb対応し、図3(c)が切断面線IIIc−IIIcに対応している。なお、図2は、図1の破線で囲んだ領域Sを拡大した図である。
BOX層3は、たとえば、半導体基板2の表面を酸化させて形成した酸化シリコンを含む埋め込み絶縁膜であり、0.5μm〜1.5μmの厚さで形成されている。なお、BOX層3の厚さは、半導体装置1の仕様(たとえば、使用電圧)により適宜変更可能であり、より薄く形成されていてもよいし、より厚く形成されていてもよい。
n−型活性層4の表面には、外周領域と半導体素子が形成された第1素子形成領域6とを区画する素子分離領域7が形成されている。本願では、第1素子形成領域6に形成された半導体素子を便宜上、L−MOSSIT(Lateral-Metal Oxide Silicon Static Induction Transistor)と呼ぶこととする。
図3(a)〜(c)を参照すれば、素子分離領域7は、断面視において、互いに間隔を空けて形成された2つの素子分離用トレンチ18を含む二重トレンチ構造に形成されている。
第1素子形成領域6は、n−型活性層4の表面において横方向に間隔を空けて形成された複数のn+型ソース領域8およびn+型ドレイン領域9と、それぞれがn+型ソース領域8およびn+型ドレイン領域9に跨るように形成されていて、互いに間隔を空けて配列された複数のゲートトレンチ11により構成されているゲートトレンチ群10とを含む。
さらに、ゲートトレンチ群10は、n+型ソース領域8およびn+型ドレイン領域9の端部と素子分離用トレンチ18との間に、ゲートトレンチ11と同形状のサブトレンチ16を含む。サブトレンチ16は、n+型ソース領域8およびn+型ドレイン領域9を直接跨るものではないが、n+型ソース領域8およびn+型ドレイン領域9が当該端部と素子分離用トレンチ18との間の領域において導通することを防止するために形成されている。
図3(a)および(c)を参照すれば、各ゲートトレンチ11は、n−型活性層4の表面から深さ方向に向けて掘り下げるように形成されている。各ゲートトレンチ11の底部は、BOX層3の上部と接する深さに位置している。つまり、ゲートトレンチ11は、n−型活性層4の層厚(0.5μm〜5.0μm)に対応した深さまで掘り下げて形成されている。
各ゲートトレンチ11の側面および底部、ならびに、各ゲートトレンチ11の間におけるn−型活性層4の表面を覆うように、ゲート絶縁膜12が形成されている。ゲート絶縁膜12は、さらに、素子分離領域7に形成された素子分離用絶縁膜20と一体的に連なるように形成されている。ゲート絶縁膜12は、素子分離用絶縁膜20と同一の材料および同一の膜厚で形成されている。
ゲートトレンチ群10が形成された領域には、複数のゲート電極13に跨るように、ゲート配線19が形成されている。ゲート配線19は、複数のゲート電極13と一体的に連なるように形成されており、複数のゲート電極13に対して共通の配線となっている。ゲート配線19は、さらに素子分離領域7を覆うように形成されていて、素子分離用トレンチ18に埋め込まれたポリシリコン電極21と一体的に連なっている。そして、ゲート配線19上には、シリサイド膜14が形成されている。
素子分離領域7および第1素子形成領域6を覆うように層間絶縁膜23が形成されている。第1素子形成領域6には、n+型ソース領域8およびn+型ドレイン領域9を電気的に接続するためのソースコンタクト24およびドレインコンタクト25が、それぞれ層間絶縁膜23を貫通して形成されている。ソースコンタクト24およびドレインコンタクト25は、n+型ソース領域8およびn+型ドレイン領域9とそれぞれオーミック接合されている。
次に、図4および図5を参照して、半導体装置1の動作について詳細に説明する。
まず、図4を参照すれば、ソースコンタクト24に印加する電圧を0v、ゲートコンタクト26に印加する電圧を0vにする(すなわち、半導体装置1をオフにする)と、n−型チャネル領域15およびゲート電極13におけるビルトインポテンシャルによって、隣り合うゲート電極13のそれぞれから、空乏層31がn−型チャネル領域15に向けて(図4(b)の矢印方向に向けて)拡がるように形成される。
したがって、隣り合うゲート電極13から拡がる空乏層31がn−型チャネル領域15において互いに重なり合うことにより、n−型チャネル領域15が完全に空乏化して電気的に遮断される。これにより、ドレインコンタクト25に所定の正電圧(+v)を印加しても、n−型チャネル領域15は完全に空乏化しているので電流が流れることはない。
なお、ゲートトレンチ11は、n+型ドレイン領域9からn+型ソース領域8に延びる方向に沿ったチャネル長に相当する長さのドット状に、かつ等間隔に配列されていることが好ましい。このような構成であれば、各n−型チャネル領域15において、チャネルの厚さを正確に調整することができる。また、各n−型チャネル領域15における電流のばらつきを抑制することができるので、より低い動作抵抗値を得ることができる。
一方、半導体装置1がオン時(ゲート電極13に電圧を印加する時)には、空乏層31を縮小もしくは消滅させてn−型チャネル領域15を導通させることができる。しかも、従来のMOSFETのようにチャネルに反転層を用いるのではなく、n−型活性層4からなる領域をn−型チャネル領域15として利用することができるので、チャネルの厚さを比較的に厚くすることができる。また、反転層特有のキャリア易動度の低下を抑制することができる。その結果、低い動作抵抗値を有する半導体装置を提供することができる。
これらの半導体装置では、半導体基板に向かい合うゲート拡散領域を形成し、このゲート拡散領域に対する電圧を制御することによって当該領域間に形成された半導体基板の一部からなるチャネル領域を空乏層によって開閉する。そのため、チャネル幅を広くすることができ、また反転層特有のキャリア易動度の低下がないため、チャネルの電気抵抗値を小さくすることができる。
これにより、ゲート電極13をn−型活性層4の表面から深さ方向に作り込むことができるので、平面的なパターンが増大することを抑制することができる。その結果、半導体素子の微細化を図ることができるので、単位面積当たりのチャネル幅を大きく稼ぐことができる。また、ゲートトレンチ11を深く形成することによっても、チャネル幅を稼ぐこともできる。
また、半導体装置1の構成によれば、ゲートトレンチ11は、n−型活性層4の表面からBOX層3に至るように形成されているので、n+型ソース領域8およびn+型ドレイン領域9がn−型活性層4の下部を介して導通することを効果的に抑制することができる。
図6A〜図6Gは、半導体装置1の製造工程の一例を説明するための断面図である。なお、図6A〜図6Gは、それぞれ図3(a)に対応している。
半導体装置1を製造するには、図6Aに示すように、SOI基板5が用意される。SOI基板5は、たとえば、p型のシリコン基板である半導体基板2の表面に、熱酸化処理を施して酸化シリコンからなるBOX層3を形成した後、n−型活性層4を形成することにより得ることができる。
次に、図6Dに示すように、ゲートトレンチ11および素子分離用トレンチ18を埋め戻し、n−型活性層4の表面を覆うようにポリシリコン層28が形成される。次に、ポリシリコン層28に、n−型活性層4と反対の極性になるように、p型不純物が拡散される。p型不純物の拡散は、たとえば、ポリシリコン層28にp型不純物を1.0×1015cm−2程度のドーズ量で注入した後、p型不純物がゲートトレンチ11および素子分離用トレンチ18の底部に至るまで熱拡散処理を施すことにより行うことができる。
図7は、本発明の第2実施形態に係る半導体装置32の模式的な断面図である。図8は、n+型ソース領域33およびn+型ドレイン領域34の不純物濃度を示すグラフである。
半導体装置32が前述の第1実施形態に係る半導体装置1と相違する点は、複数の層を含むn+型ソース領域およびn+型ドレイン領域が形成されている点である。その他の構成は、半導体装置1の場合と同等の構成である。図7において、前述の図3(a)に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
n+型ソース領域33は、n−型活性層4の表面に形成されたn+型ソース表面層35と、さらにn+型ソース表面層35よりも下方のn−型活性層4に形成された複数の層(この実施形態では2つの層)からなるn+型ソース埋め込み層37とを含む。具体的には、n+型ソース埋め込み層37は、その底部がBOX層3の上部と接するように形成されたn+型ソース最深層40と、n+型ソース表面層35とn+型ソース最深層40との間に形成されたn+型ソース中間層39とを含む。
次に、図8を参照して、n+型ソース領域33およびn+型ドレイン領域34の不純物濃度について説明する。図8によれば、n+型ソース領域33およびn+型ドレイン領域34における不純物濃度は、n−型活性層4の表面から深さ方向に向けて、3つの極大値Mと2つの極小値mを有するように変化している。
次に、図9を参照して、半導体装置32の製造工程について説明する。図9は、図7の半導体装置32の製造工程の一例を説明するための断面図である。
半導体装置32の製造工程では、図9に示すように、図6Fの工程と同様にイオン注入マスク30が形成される。そして、イオン注入マスク30を介して高電圧イオン注入法によって、n型不純物がn−型活性層4の深さ方向に向けて選択的に注入される。
しかも、各電気力線は、n−型活性層4の表面から深さ方向に亘って概ね均等に分布しているので、n+型ソース領域33およびn+型ドレイン領域34における電流のばらつきを効果的に抑制することができる。その結果、動作抵抗値の増加を効果的に抑制することができる半導体装置を提供することができる。
図10は、本発明の第3実施形態に係る半導体装置43の模式的な拡大平面図である。図11は、図10における切断面線XI−XIから見た断面図である。
半導体装置43が前述の第1実施形態に係る半導体装置1と相違する点は、n+型ドレイン領域9に替えて、n+型ドレイン領域44が形成されている点である。その他の構成は、半導体装置1の場合と同等の構成である。図10および図11において、前述の図2および図3(a)に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
図12は、本発明の第4実施形態に係る半導体装置45の模式的な拡大平面図である。図13は、図12における切断面線XIII−XIIIから見た断面図である。
半導体装置45が前述の第1実施形態に係る半導体装置1と相違する点は、n+型ソース領域8およびn+型ドレイン領域9に替えて、n+型ソース領域46およびn+型ドレイン領域47が形成されている点である。その他の構成は、半導体装置1の場合と同等の構成である。図12および図13において、前述の図2および図3(a)に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
n+型ソース領域46およびn+型ドレイン領域47は、いずれも、n−型活性層4の表面から深さ方向に向けて形成された比較的に高濃度な高濃度領域と、当該高濃度領域から当該深さ方向に直交する方向に向けて連続的に濃度が薄くなるように形成された低濃度領域とを含む。
n+型ソース領域46およびn+型ドレイン領域47は、いずれも、n+型ソース領域46およびn+型ドレイン領域47の中央部分にストライプ状に形成された比較的に高濃度な高濃度領域48と、高濃度領域48の周囲を取り囲むように形成された高濃度領域48よりも低濃度な低濃度領域49と含む。
半導体装置45におけるゲートトレンチ群10の側面は、n+型ソース領域46およびn+型ドレイン領域47の低濃度領域49と接するように形成されている。すなわち、ゲートトレンチ群10に形成された各ゲートトレンチ11の端部は、n+型ソース領域46およびn+型ドレイン領域47の低濃度領域49と接するように形成されている。
半導体装置45を製造するには、図14Aに示すように、前述の第1実施形態と同様に、SOI基板5が用意される。
次に、図14Fに示すように、ハードマスク52を介してn−型活性層4にエッチング処理を施すことにより、ゲートトレンチ11および素子分離用トレンチ18が形成される。この際、各ゲートトレンチ11の間の間隔、および、2つの素子分離用トレンチ18の間の間隔は、いずれもn−型活性層4の表面から深さ方向に沿って、一定の間隔になるように形成される。また、ゲートトレンチ11および素子分離用トレンチ18の底部は、いずれもBOX層3の上部に至る深さまで形成される。ゲートトレンチ11および素子分離用トレンチ18が形成された後、ハードマスク52は除去される。
この際に、高濃度領域用トレンチ50に埋め込まれたポリシリコンに注入されたn型不純物がn−型活性層4に拡散して、n+型ソース領域46およびn+型ドレイン領域47の低濃度領域49が形成される。n+型ソース領域46およびn+型ドレイン領域47の低濃度領域49は、ゲートトレンチ11の側面に露出するように形成される。
図15は、本発明の第5実施形態に係る半導体装置60の模式的な拡大平面図である。図16は、図15における切断面線XVI−XVIから見た断面図である。
半導体装置60は、本発明の半導体層の一例としてのエピタキシャル基板61を含む。エピタキシャル基板61は、p型の半導体基板62と、半導体基板62上に形成され、半導体基板62よりも低濃度なp型のエピタキシャル層63とを含む。半導体基板62は、たとえばシリコン基板であり、その不純物濃度は、1.0×1017cm−3〜1.0×1019cm−3である。エピタキシャル層63は、たとえば、3μm〜10μmの層厚で形成されており、その不純物濃度は、5.0×1014cm−3〜5.0×1015cm−3である。エピタキシャル層63には、素子形成領域65と外周領域とを区画するn−型ウェル領域64が形成されている。
さらに、ゲートトレンチ群68は、ゲートトレンチ群68の長手方向における両端部において、n−型ウェル領域64とエピタキシャル層63との境界Bを跨ぐように形成されたサブトレンチ77を含む。サブトレンチ77は、n+型ソース領域66およびn+型ドレイン領域67を直接跨るものではないが、n+型ソース領域66およびn+型ドレイン領域67が当該端部とn−型ウェル領域64とエピタキシャル層63との境界Bとの間の領域において導通することを防止するために形成されている。
ゲートトレンチ69の側面および底部、ならびに、各ゲートトレンチ69の間におけるn−型ウェル領域64の表面を覆うように、ゲート絶縁膜71が形成されている。ゲート絶縁膜71は、たとえば、n−型ウェル領域64の表面を酸化させて形成したシリコン酸化膜である。なお、ゲート絶縁膜71の膜厚は、たとえば、数nm〜100nmであるが、半導体装置60の仕様に応じて適宜変更可能である。
ゲートトレンチ群68において、隣り合うゲートトレンチ69によって挟まれた領域に、n−型ウェル領域64からなり、n+型ドレイン領域67からn+型ソース領域66に延びる方向に沿ったチャネル長を有するn−型チャネル領域74が形成されている。ゲートトレンチ69が形成されていない領域では、ゲート絶縁膜71を介してn−型ウェル領域64の表面に形成されたゲート電極72が、n−型チャネル領域74と対向している。
素子形成領域65の外周領域におけるゲートトレンチ群68の長手方向の両端部側には、矩形状のコンタクト領域76が形成されている。コンタクト領域76およびゲートトレンチ群68が形成された領域を覆うように、ゲート配線75が形成されている。ゲート配線75は、複数のゲート電極72に跨るように形成されていて、複数のゲート電極72に対して共通の配線となっている。ゲート配線75は、ゲート電極72と同一材料で形成されている。
素子形成領域65には、n+型ソース領域66およびn+型ドレイン領域67を接続するためのソースコンタクト79およびドレインコンタクト80が、それぞれ層間絶縁膜78を貫通して形成されている。ソースコンタクト79およびドレインコンタクト80は、n+型ソース領域66およびn+型ドレイン領域67とそれぞれオーミック接合されている。
次に、図17A〜図17Iを参照して、半導体装置60の製造工程を説明する。図17A〜図17Iは、図15の半導体装置60の製造工程の一例を説明するための断面図である。
次に、図17Cに示すように、ハードマスク82を介してn−型ウェル領域64にエッチング処理を施すことにより、ゲートトレンチ69が形成される。この際に、各ゲートトレンチ69の間の間隔は、その深さ方向に沿って一定に形成される。また、ゲートトレンチ69の底部は、断面視において、n−型ウェル領域64の底部を貫いて、エピタキシャル層63に至るように形成される。
次に、図17Eに示すように、ゲートトレンチ69の底面および側面を含む、n−型ウェル領域64(エピタキシャル層63)の表面に熱酸化処理が施されて、ゲート絶縁膜71が形成される。
次に、図17Gに示すように、ゲート電極72およびゲート配線75を形成すべき領域を覆うレジストマスク84が、シリサイド膜73上に選択的に形成される。そして、当該レジストマスク84を介してシリサイド膜73、ポリシリコン層83、および、ゲート絶縁膜71の不要な部分にエッチング処理が施される。これにより、ゲート電極72およびゲート配線75が形成される。ゲート電極72およびゲート配線75が形成された後、レジストマスク84は除去される。
また、半導体装置60では、ゲートトレンチ69とエピタキシャル層63とが接する部分にp型不純物領域70が形成されているので、エピタキシャル層63に添加されたp型不純物が、ゲート絶縁膜71に吸収されp型濃度が低下することを効果的に抑制することができる。これにより、ゲートトレンチ69と接する部分におけるエピタキシャル層63が反対の極性であるn型に反転することを抑制することができる。その結果、n+型ソース領域66およびn+型ドレイン領域67間がn−型ウェル領域64の下部を介して導通することを効果的に抑制することができる。
図18は、本発明の第6実施形態に係る半導体装置86の模式的な断面図である。半導体装置86が前述の第5実施形態に係る半導体装置60と相違する点は、ゲートトレンチ69に替えて、ゲートトレンチ87が形成されている点である。その他の構成は、半導体装置60の場合と同等の構成である。図18において、前述の図16に示された各部と対応する部分には同一の参照符号を付して、説明を省略する。
以上のように、半導体装置86の構成によれば、エピタキシャル層63よりも高濃度な半導体基板62を利用することにより、前述の半導体装置60のようなp型不純物領域70を形成しなくとも、前述の半導体装置60と同様の効果を発揮することができる。
次に、図19を参照して、本発明の第7実施形態に係る半導体装置91について説明する。
図19は、本発明の第7実施形態に係る半導体装置91の模式的な断面図である。図19(a)は、前述の第1実施形態に係る第1素子形成領域6と、第2素子形成領域92とを示す模式的な断面図であり、図19(b)は、第3素子形成領域93と、第4素子形成領域94と、第5素子形成領域95とを示す模式的な断面図である。なお、第1素子形成領域6の構成は、前述の第1実施形態において説明した通りであるので、同様の符号を付して、説明を省略する。
n−MOS領域96におけるn−型活性層4の表面には、p型ウェル領域98が形成されている。p型ウェル領域98は、たとえば、第1素子形成領域6におけるn+型ソース領域8およびn+型ドレイン領域9よりも深く形成されており、n−型活性層4の表面から、0.8μm〜3μmに至る深さまで形成されている。p型ウェル領域98の不純物濃度は、たとえば、1.0×1016cm−3〜1.0×1017cm−3である。
p型ウェル領域98の内方領域には、n+型のn−MOS用ソース領域99およびn−MOS用ドレイン領域100と、p+型ウェルコンタクト領域101とが互いに間隔を空けて選択的に形成されている。
p+型ウェルコンタクト領域101は、n−MOS用ソース領域99およびn−MOS用ドレイン領域100とほぼ同一の深さで形成されている。p+型ウェルコンタクト領域101の不純物濃度は、たとえば、1.0×1019cm−3〜1.0×1020cm−3である。
p−MOS領域97におけるn−型活性層4の表面には、n型ウェル領域105が形成されている。n型ウェル領域105は、p型ウェル領域98とほぼ同一深さに形成されている。n型ウェル領域105の不純物濃度は、たとえば、1.0×1016cm−3〜1.0×1017cm−3である。
n型ウェル領域105の内方領域には、p+型のp−MOS用ソース領域106およびp−MOS用ドレイン領域107と、n+型ウェルコンタクト領域108とが互いに間隔を空けて選択的に形成されている。
n+型ウェルコンタクト領域108は、前述の第1素子形成領域6におけるn+型ソース領域8およびn+型ドレイン領域9と同一深さおよび同一濃度で形成されている。
キャパシタ用電極層116は、素子分離領域7の素子分離用トレンチ18の側面から一定の距離を空けて形成されている。キャパシタ用電極層116は、たとえばn型拡散からなり、その不純物濃度は、1.0×1016cm−3〜1.0×1020cm−3である。
p型の不純物領域121は、たとえば、第2素子形成領域92におけるp型ウェル領域98と同一深さおよび同一濃度で形成されている。また、第1p+型不純物領域122および第2p+型不純物領域123は、たとえば、第2素子形成領域92におけるp−MOS用ソース領域106およびp−MOS用ドレイン領域107と同一深さおよび同一濃度で形成されている。このように、第5素子形成領域95には、レジスタンスが形成されている。
第1素子形成領域6におけるソースコンタクト24、ドレインコンタクト25およびゲートコンタクト26は、層間絶縁膜23上に配置された電極132にそれぞれ接続されている。
また、第4素子形成領域94には、n+型不純物領域120を接続するためのコンタクト128が層間絶縁膜23を貫通して、それぞれに接続されている。コンタクト128は、層間絶縁膜23上に配置された電極129にそれぞれ接続されている。
そして、第1素子形成領域6には、図示しない配線層がさらに形成されており、当該配線層を介して、第1〜第5素子形成領域6,92,93,94,95に電力が供給される。
以上のように、半導体装置91によれば、L−MOSSITと他の半導体素子を同時に作り込むことが可能であるので、製造工程を簡略化できながらも、優れた多機能性を有する半導体装置を提供することができる。また、L−MOSSITの構成によれば、LSIとして混載が極めて容易であるので、他の半導体素子との親和性が極めて高い半導体装置を提供することができる。
たとえば、前述の第1〜第4実施形態において、矩形状に第1素子形成領域6を取り囲む二重トレンチ構造の素子分離用トレンチ18について説明したが、第1素子形成領域6を取り囲めればどのような形状であってもよい。したがって、素子分離用トレンチ18は、たとえば、楕円形であっても、8角形であってもよい。
また、前述の第2実施形態では、n+型ソース表面層35とn+型ソース最深層40との間に形成されたn+型ソース中間層39を含むn+型ソース領域33について説明したが、n+型ソース表面層35とn+型ソース最深層40との間に2つ以上の中間層が形成されていてもよい。すなわち、3つ以上の層を含むn+型ソース領域が形成されていてもよい。
また、前述の第1〜7実施形態において説明した半導体装置1,32,43,45,60,86,91の各々の構成は、特許請求の範囲に記載された事項の範囲で組み合わせることができる。その他、特許請求の範囲に記載された事項の範囲で種々の設計変更を施すことが可能である。この明細書および図面から抽出される特徴の例を以下に示す。
[項1]半導体層と、前記半導体層の表面において横方向に間隔を空けて形成され、いずれも第1導電型のソース領域およびドレイン領域と、前記半導体層の表面の法線方向から見た平面視において、それぞれが前記ソース領域および前記ドレイン領域に跨るように形成されていて、互いに間隔を空けて配列された複数のゲートトレンチと、隣り合う前記ゲートトレンチによって挟まれた前記半導体層からなり、前記ドレイン領域から前記ソース領域に延びる方向に沿ったチャネル長を有する第1導電型のチャネル領域と、ゲート絶縁膜を介して前記ゲートトレンチに埋め込まれたゲート電極とを含み、前記平面視における前記チャネル領域の厚さは、前記チャネル領域と前記ゲート電極との間のビルトインポテンシャルによって発生する空乏層幅の2倍以下である、半導体装置。
この構成によれば、半導体装置がオフ時(ゲート電極に電圧を印加しない時)には、チャネル領域とゲート電極との間のビルトインポテンシャルによって、空乏層がゲート電極から半導体層(チャネル領域)に向けて拡がるように形成される。このとき、平面視におけるチャネル領域の厚さは、空乏層幅の2倍以下であるので、隣り合うゲート電極から拡がる空乏層がチャネル領域において互いに重なり合うことにより、チャネル領域が完全に空乏化して電気的に遮断される。すなわち、この構成によれば、ノーマリオフの半導体装置を提供することができる。
一方、半導体装置がオン時(ゲート電極に電圧を印加する時)には、空乏層を縮小もしくは消滅させてチャネル領域を導通させることができる。しかも、従来のMOSFETのようにチャネルに反転層を用いる訳ではないため、反転層特有のキャリア易動度の低下を抑制することができる上、チャネルの厚さも比較的厚くすることができる。これにより、反転層特有のキャリア易動度の低下を抑制することができる。その結果、低い動作抵抗値を有する半導体装置を提供することができる。
ここで、反転層を用いない方法を利用した半導体装置として、SIT(Static Induction Transistor:静電誘導トランジスタ)とジャンクションFET(Field Effect Transistor)とを挙げることができる。
これらの半導体装置では、半導体基板に向かい合うゲート拡散領域を形成し、このゲート拡散領域に対する電圧を制御することによって当該領域間に形成された半導体基板の一部からなるチャネル領域を空乏層によって開閉する。そのため、チャネル幅を広くすることができ、また反転層特有のキャリア易動度の低下がないため、チャネルの電気抵抗値を小さくすることができる。
しかしながら、不純物拡散によりゲート領域を形成しているので、ある程度の深さ方向の作り込みをする場合には、平面的なパターンを大きくせざるを得ない。したがって、SITおよびジャンクションFETでは、微細な作り込みができず、半導体素子のサイズが非常に大きくなるという問題がある。さらに、SITおよびジャンクションFETは、電圧を加えていない状態でも電流が流れてしまう、ノーマリオンが基本の半導体装置であるので、使い勝手が極めて悪いという根本的な問題もある。
これに対して、項1に記載の構成によれば、SITおよびジャンクションFETと異なり、ゲート電極は、ゲート絶縁膜を介してゲートトレンチに埋め込まれているので、不純物拡散はゲート絶縁膜で区切られる。
これにより、平面的なパターンが増大することを抑制することができるので、半導体素子のサイズの微細化を図ることができる。その結果、単位面積当たりのチャネル幅を大きく稼ぐことができる。また、ゲートトレンチを深く形成することによっても、チャネル幅を稼ぐこともできる。
このように、項1に記載の構成によれば、SIT、ジャンクションFETおよびMOSFETが有する複数の弱点を同時に解決することができる。しかも、この構成によれば、LSIとして混載が極めて容易な横型の半導体装置であるので、他の半導体素子との親和性が極めて高い半導体装置を提供することができる。
[項2]隣り合う前記ゲートトレンチの間隔は、その深さ方向に沿って一定である、項1に記載の半導体装置。
この構成によれば、隣り合う各ゲートトレンチから拡がる空乏層を互いにかつ確実にチャネル領域において重ね合わせることができる。その結果、良好なノーマリオフ動作を実現することができる。
[項3]前記ソース領域および前記ドレイン領域は、前記半導体層の表面に露出する表面層および当該表面層よりも下方に間隔を空けて形成された埋め込み層を含む複数の層からなる、項1または2に記載の半導体装置。
この構成によれば、ソース領域およびドレイン領域を半導体層の深さ方向にも分布させることができる。これにより、ソース領域における電気力線およびドレイン領域における電気力線を、各々の表面層と埋め込み層との間において均等に分布させることができるので、ソース領域およびドレイン領域を流れる電流のばらつきを効果的に抑制することができる。その結果、半導体装置の動作抵抗値の増加を効果的に抑制することができる。
[項4]前記埋め込み層は、前記ゲートトレンチの底部に至るまで、互いに間隔を空けて複数形成されている、項3に記載の半導体装置。
[項5]前記ソース領域および前記ドレイン領域は、前記半導体層の表面から前記ゲートトレンチの底部に至るまで一様に形成されている、項1または2に記載の半導体装置。
この構成によれば、ソース領域における電気力線およびドレイン領域における電気力線を、半導体層の表面からゲートトレンチの底部に亘って均等に分布させることができる。これにより、ソース領域およびドレイン領域を流れる電流のばらつきを効果的に抑制することができる。その結果、半導体装置の動作抵抗値の増加を効果的に抑制することができる。
[項6]前記ソース領域および前記ドレイン領域は、前記半導体層に埋め込まれたポリシリコンからなる、項5に記載の半導体装置。
[項7]前記ドレイン領域は、前記ゲートトレンチの端部との間に所定の間隔が空くように形成されている、項1〜6のいずれか一項に記載の半導体装置。
この構成によれば、各ゲートトレンチの端部とドレイン領域との間の領域にも空乏層が拡がることになるので、半導体装置のドレイン・ゲート間耐圧がゲート絶縁膜の厚さに依存することを抑制することができる。その結果、半導体装置の耐圧を向上させることができる。
[項8]前記ソース領域および前記ドレイン領域は、それぞれ前記ゲートトレンチの端部に接するように形成されている、項1〜6のいずれか一項に記載の半導体装置。
[項9]前記半導体層がn型シリコンからなり、前記ゲート電極がp型ポリシリコンからなる、項1〜8のいずれか一項に記載の半導体装置。
[項10]前記複数のゲートトレンチは、前記チャネル長に相当する長さのドット状に形成されたゲートトレンチが等間隔に配列されることによって構成されている、項1〜9のいずれか一項に記載の半導体装置。
この構成によれば、各チャネル領域の厚さおよび形状は、ほぼ等しく形成される。その結果、各チャネル領域間におけるチャネルの厚みおよびキャリア易動度のばらつきを効果的に抑制することができる。
[項11]前記半導体層は、支持基板と、BOX層を介して前記支持基板上に積層された活性層とを含むSOI基板からなり、前記ゲートトレンチは、前記活性層の表面から前記BOX層に至るように形成されている、項1〜10のいずれか一項に記載の半導体装置。
この構成によれば、隣り合うゲートトレンチに挟まれた活性層がチャネル領域となる。このとき、ゲートトレンチは、支持基板と活性層とを完全に分離するBOX層に至るように形成されているので、ソース領域およびドレイン領域が活性層下部を介して導通することを効果的に抑制することができる。
[項12]前記半導体層は、第2導電型半導体層と、前記第2導電型半導体層に形成された第1導電型ウェルとを含む基板からなり、前記ゲートトレンチは、前記第1導電型ウェルを貫通して前記第2導電型半導体層に至るように形成されている、項1〜10のいずれか一項に記載の半導体装置。
この構成によれば、隣り合うゲートトレンチに挟まれた第1導電型ウェルがチャネル領域となる。このとき、ゲートトレンチは、第1導電型ウェルを貫通して反対の極性である第2導電型半導体層に至るように形成されているので、ソース領域およびドレイン領域が第1導電型ウェルの下部を介して導通することを抑制することができる。
また、この構成によれば、前述の項11に記載の半導体装置の構成とは異なり、BOX層を形成する必要がないので、その分において製造工程を簡略化することができる。その結果、比較的に安価に半導体装置を製造することができる。
[項13]前記第2導電型半導体層は、基板と、前記第1導電型ウェルが形成され、前記基板よりも低濃度なエピタキシャル層とを含み、前記エピタキシャル層は、前記ゲートトレンチと接する領域に形成され、前記エピタキシャル層において前記ゲートトレンチと接する領域以外の領域よりも不純物濃度が高い高濃度領域を含む、項12に記載の半導体装置。
この構成によれば、ゲートトレンチとエピタキシャル層が接する部分において、エピタキシャル層に注入された第2導電型の不純物が、その後の工程で形成されるゲート絶縁膜に浸透することを効果的に抑制することができる。これにより、当該ゲート絶縁膜と接する部分におけるエピタキシャル層が第1導電型に反転することを抑制することができる。その結果、ソース領域およびドレイン領域がエピタキシャル層を介して導通することを効果的に抑制することができる。
[項14]第1導電型領域を選択的に有する半導体層の当該第1導電型領域に、ゲートトレンチを互いに間隔を空けて複数形成する工程と、ゲート絶縁膜を介して前記ゲートトレンチにゲート電極を埋め込む工程と、前記半導体層の表面の法線方向から見た平面視において、隣り合う前記ゲートトレンチによって挟まれた前記第1導電型領域が、当該ゲートトレンチの一端から他端に延びる方向に沿ったチャネル長を有するチャネル領域となるように、第1導電型の不純物イオンを前記半導体層に注入することによって、複数のゲートトレンチに跨る第1導電型のドレイン領域を当該複数のゲートトレンチの一端側に形成し、当該複数のゲートトレンチに跨る第1導電型のソース領域を当該複数のゲートトレンチの他端側に形成する工程とを含み、前記複数のゲートトレンチを形成する工程は、前記平面視における前記チャネル領域の厚さが、前記チャネル領域と前記ゲート電極との間のビルトインポテンシャルによって発生する空乏層幅の2倍以下となるように、前記ゲートトレンチを形成する工程とを含む、半導体装置の製造方法。
この方法によれば、前述の項1に関して述べた効果と同様の効果を奏することのできる構造の半導体装置を製造することができる。
[項15]前記ソース領域および前記ドレイン領域を形成する工程は、第1の加速エネルギで第1導電型の不純物イオンを前記半導体層に注入することによって、前記半導体層の表面に露出する表面層を形成する工程と、前記第1の加速エネルギよりも高い第2の加速エネルギで第1導電型の不純物イオンを前記半導体層に注入することによって、当該表面層よりも下方に埋め込み層を形成する工程とを含む、項14に記載の半導体装置の製造方法。
この方法によれば、前述の項3に関して述べた効果と同様の効果を奏することのできる構造の半導体装置を製造することができる。
[項16]前記埋め込み層を形成する工程は、前記第2の加速エネルギを段階的に変化させることによって、前記ゲートトレンチの底部に至るまで互いに間隔が空くように、前記埋め込み層を複数形成する工程を含む、項15に記載の半導体装置の製造方法。
この方法によれば、前述の項4に関して述べた効果と同様の効果を奏することのできる構造の半導体装置を製造することができる。
[項17]第1導電型領域を選択的に有する半導体層の当該第1導電型領域に、互いに間隔を空けてソース用トレンチおよびドレイン用トレンチを形成する工程と、前記ソース用トレンチおよび前記ドレイン用トレンチに第1導電型のポリシリコンを埋め込むことによって、当該ポリシリコンからなるソース領域およびドレイン領域を形成する工程と、前記半導体層の表面の法線方向から見た平面視において、それぞれが前記ソース領域および前記ドレイン領域に跨るように、互いに間隔を空けて複数のゲートトレンチを形成し、同時に、隣り合う前記ゲートトレンチによって挟まれた前記第1導電型領域からなり、前記ドレイン領域から前記ソース領域に延びる方向に沿ったチャネル長を有するチャネル領域を形成する工程とを含み、前記複数のゲートトレンチを形成する工程は、前記平面視における前記チャネル領域の厚さが、前記チャネル領域と前記ゲート電極との間のビルトインポテンシャルによって発生する空乏層幅の2倍以下となるように、前記ゲートトレンチを形成する工程とを含む、半導体装置の製造方法。
この方法によれば、半導体層の表面からゲートトレンチの底部に亘って埋め込まれたポリシリコン内において、ソース領域における電気力線およびドレイン領域における電気力線を均等に分布させることができる。これにより、ソース領域およびドレイン領域を流れる電流のばらつきを効果的に抑制することができるので、半導体装置の動作抵抗値の増加を効果的に抑制することができる半導体装置を提供することができる。
[項18]前記複数のゲートトレンチを形成する工程は、隣り合う前記ゲートトレンチの間隔を、その深さ方向に沿って一定に形成する工程を含む、項14〜17のいずれか一項に記載の半導体装置の製造方法。
この方法によれば、各ゲートトレンチの側面の全面からチャネル領域に向けて拡がる空乏層は、チャネル領域において互いにかつ確実に重なり合うことになるので、良好なノーマリオフ動作を実現できる半導体装置を提供することができる。
[項19]前記半導体層は、支持基板と、BOX層を介して前記支持基板上に積層され、前記第1導電型領域を提供する活性層とを含むSOI基板からなり、前記複数のゲートトレンチを形成する工程は、前記活性層の表面から前記BOX層に至るように前記ゲートトレンチを形成する工程を含む、項14〜18のいずれか一項に記載の半導体装置の製造方法。
この方法によれば、前述の項11に関して述べた効果と同様の効果を奏することのできる構造の半導体装置を製造することができる。
[項20]前記半導体層は、第2導電型半導体層と、前記第2導電型半導体層に形成され、前記第1導電型領域を提供する第1導電型ウェルとを含む基板からなり、前記複数のゲートトレンチを形成する工程は、前記第1導電型ウェルを貫通して前記第2導電型半導体層に至るように前記ゲートトレンチを形成する工程を含む、項14〜18のいずれか一項に記載の半導体装置の製造方法。
この方法によれば、前述の項12に関して述べた効果と同様の効果を奏することのできる構造の半導体装置を製造することができる。
[項21]前記第2導電型半導体層は、基板と、前記第1導電型ウェルが形成され、前記基板よりも低濃度なエピタキシャル層とを含み、前記半導体装置の製造方法は、前記複数のゲートトレンチの形成後、前記ゲートトレンチに露出する前記エピタキシャル層に、第2導電型の不純物イオンを注入する工程をさらに含む、項20に記載の半導体装置の製造方法。
この方法によれば、前述の項13に関して述べた効果と同様の効果を奏することのできる構造の半導体装置を製造することができる。
[項22]支持基板と、BOX層を介して前記支持基板の上に積層された活性層とを含むSOI基板からなる半導体層と、前記半導体層の表面から深さ方向に向けて形成された比較的に高濃度な高濃度領域、および、前記高濃度領域から前記半導体層の深さ方向に直交する方向に向けて濃度が薄くなるように形成された低濃度領域をそれぞれ有し、かつ、前記半導体層の表面において横方向に互いに間隔を空けて形成された第1導電型のソース領域および第1導電型のドレイン領域と、前記半導体層の表面の法線方向から見た平面視において、それぞれが前記ソース領域および前記ドレイン領域に跨るように形成され、互いに間隔を空けて配列された複数のゲートトレンチであって、それぞれが前記活性層の表面から前記BOX層に至るように形成された複数のゲートトレンチと、ゲート絶縁膜を介して前記ゲートトレンチに埋め込まれたゲート電極と、前記半導体層において隣り合う前記ゲートトレンチによって挟まれた領域からなり、前記横方向に沿ったチャネル長を有する第1導電型のチャネル領域とを含み、前記平面視における前記チャネル領域の厚さは、前記チャネル領域と前記ゲート電極との間のビルトインポテンシャルによって発生する空乏層幅の2倍以下である、半導体装置。
この構成によれば、前述の項1に関して述べた効果と同様の効果を奏する構造の半導体装置を提供することができる。
[項23]前記ドレイン領域は、前記ゲートトレンチの端部との間に所定の間隔が空くように形成されている、項22に記載の半導体装置。
この構成によれば、各ゲートトレンチの端部とドレイン領域との間の領域にも空乏層が拡がることになるので、半導体装置のドレイン・ゲート間耐圧がゲート絶縁膜の厚さに依存することを抑制することができる。その結果、半導体装置の耐圧を向上させることができる。
[項24]前記ソース領域および前記ドレイン領域は、それぞれ前記ゲートトレンチの端部に接するように形成されている、項22に記載の半導体装置。
[項25]前記ソース領域および前記ドレイン領域は、前記半導体層の表面から前記ゲートトレンチの底部に至るまで一様に形成されている、項22〜24のいずれか一項に記載の半導体装置。
この構成によれば、ソース領域における電気力線およびドレイン領域における電気力線を、半導体層の表面からゲートトレンチの底部に亘って均等に分布させることができる。これにより、ソース領域およびドレイン領域を流れる電流のばらつきを効果的に抑制することができる。その結果、半導体装置の動作抵抗値の増加を効果的に抑制することができる。
さらに、この構造において、前記ソース領域および前記ドレイン領域は、前記半導体層に埋め込まれたポリシリコンを含んでいてもよい。
[項26]前記ソース領域および前記ドレイン領域は、前記半導体層に埋め込まれたポリシリコンを含む、項25に記載の半導体装置。
2 半導体基板
3 BOX層
4 n−型活性層
5 SOI基板
8 n+型ソース領域
9 n+型ドレイン領域
10 ゲートトレンチ群
11 ゲートトレンチ
12 ゲート絶縁膜
13 ゲート電極
15 n−型チャネル領域
31 空乏層
32 半導体装置
33 n+型ソース領域
34 n+型ドレイン領域
35 n+型ソース表面層
36 n+型ドレイン表面層
37 n+型ソース埋め込み層
38 n+型ドレイン埋め込み層
43 半導体装置
44 n+型ドレイン領域
45 半導体装置
46 n+型ソース領域
47 n+型ドレイン領域
48 高濃度領域
49 低濃度領域
50 高濃度領域用トレンチ
60 半導体装置
61 エピタキシャル基板
62 半導体基板
63 エピタキシャル層
64 n−型ウェル領域
65 n+型ソース領域
67 n+型ドレイン領域
68 ゲートトレンチ群
69 ゲートトレンチ
70 p型不純物領域
71 ゲート絶縁膜
72 ゲート電極
74 n−型チャネル領域
86 半導体装置
87 ゲートトレンチ
91 半導体装置
92 第2素子形成領域
93 第3素子形成領域
94 第4素子形成領域
95 第5素子形成領域
T n−型チャネル領域の厚さ
Claims (36)
- 半導体層と、
前記半導体層の表面において互いに対向するように第1方向に間隔を空けて交互に形成され、かつ、それぞれが前記第1方向に交差する第2方向に沿って延びるように形成された複数の第1導電型のソース領域および複数の第1導電型のドレイン領域と、
前記半導体層の表面の法線方向から見た平面視において、互いに隣り合う前記ソース領域および前記ドレイン領域の間の領域にそれぞれ形成されたゲートトレンチ群であって、互いに隣り合う前記ソース領域および前記ドレイン領域に接するようにそれぞれ形成され、かつ、前記第2方向に沿って互いに間隔を空けて配列された複数のゲートトレンチを含むゲートトレンチ群と、
ゲート絶縁膜を介して前記ゲートトレンチに埋め込まれたゲート電極と、
前記半導体層において隣り合う前記ゲートトレンチによって挟まれた領域からなり、前記第1方向に沿ったチャネル長を有する第1導電型のチャネル領域とを含み、
前記平面視における前記チャネル領域の前記第2方向に沿う厚さは、前記チャネル領域および前記ゲート電極の間のビルトインポテンシャルによって発生する空乏層幅の2倍以下である、半導体装置。 - 前記ゲートトレンチ群において、前記ゲートトレンチは、前記ソース領域および前記ドレイン領域が前記第1方向に互いに対向する対向領域に形成されており、
前記ゲートトレンチ群は、前記ゲートトレンチに加えて、前記ソース領域および前記ドレイン領域が前記第1方向に互いに対向しない非対向領域において前記ゲートトレンチから前記第2方向に沿って間隔を空けて形成されたサブトレンチをさらに含み、
前記ゲート電極は、前記ゲート絶縁膜を介して前記サブトレンチにも埋め込まれており、
前記チャネル領域は、隣り合う前記ゲートトレンチおよび前記サブトレンチによって挟まれた領域にも形成されている、請求項1に記載の半導体装置。 - 前記サブトレンチは、前記ソース領域および前記ドレイン領域が対向しない非対向領域において複数形成されている、請求項2に記載の半導体装置。
- 前記半導体層に設定された素子形成領域と、
前記素子形成領域を取り囲むように前記半導体層に形成された素子分離領域とをさらに含み、
前記ソース領域、前記ドレイン領域および前記ゲートトレンチ群は、前記素子形成領域に形成されている、請求項1〜3のいずれか一項に記載の半導体装置。 - 前記素子分離領域は、前記半導体層の表面に形成された素子分離トレンチと、素子分離用絶縁膜を介して前記素子分離トレンチに埋め込まれた素子分離用電極とを含み、
前記ソース領域、前記ドレイン領域および前記ゲートトレンチ群は、前記素子分離領域から間隔を空けて前記素子形成領域に形成されている、請求項4に記載の半導体装置。 - 前記半導体層は、支持基板と、BOX層を介して前記支持基板の上に積層された活性層とを含むSOI基板からなり、
前記ゲートトレンチは、前記活性層の表面から前記BOX層に至るように形成されている、請求項1〜5のいずれか一項に記載の半導体装置。 - 前記半導体層は、第2導電型半導体層を含む基板からなり、
前記第2導電型半導体層には、第1導電型ウェルが形成されており、
前記ゲートトレンチは、前記第1導電型ウェルを貫通して前記第2導電型半導体層に至るように形成されている、請求項1〜3のいずれか一項に記載の半導体装置。 - 第2導電型の半導体基板、および、前記半導体基板の上に形成され、前記半導体基板よりも低濃度な第2導電型のエピタキシャル層を含む第2導電型の半導体層と、
前記エピタキシャル層に形成された第1導電型ウェルと、
前記第1導電型ウェルの表面において横方向に間隔を空けて形成された第1導電型のソース領域および第1導電型のドレイン領域と、
前記半導体層の深さ方向において、それぞれが前記第1導電型ウェルを貫通するように前記エピタキシャル層に形成され、かつ、前記半導体層の表面の法線方向から見た平面視において、それぞれが前記ソース領域および前記ドレイン領域に跨るように互いに間隔を空けて配列された複数のゲートトレンチと、
前記エピタキシャル層において前記ゲートトレンチと接する領域に形成され、前記エピタキシャル層において前記ゲートトレンチと接する領域以外の領域よりも不純物濃度が高い第2導電型の高濃度領域と、
ゲート絶縁膜を介して前記ゲートトレンチに埋め込まれたゲート電極と、
前記第1導電型ウェルにおいて隣り合う前記ゲートトレンチによって挟まれた領域からなり、前記横方向に沿ったチャネル長を有する第1導電型のチャネル領域とを含み、
前記平面視における前記チャネル領域の厚さは、前記チャネル領域および前記ゲート電極の間のビルトインポテンシャルによって発生する空乏層幅の2倍以下である、半導体装置。 - 前記ドレイン領域は、前記ゲートトレンチの端部との間に所定の間隔が空くように形成されている、請求項8に記載の半導体装置。
- 前記ソース領域および前記ドレイン領域は、それぞれ前記ゲートトレンチの端部に接するように形成されている、請求項8に記載の半導体装置。
- 前記ソース領域および前記ドレイン領域は、前記半導体層の表面に露出する表面層および当該表面層よりも下方に間隔を空けて形成された埋め込み層を含む複数の層からなる、請求項1〜10のいずれか一項に記載の半導体装置。
- 前記埋め込み層は、前記ゲートトレンチの底部に至るまで、互いに間隔を空けて複数形成されている、請求項11に記載の半導体装置。
- 前記ソース領域および前記ドレイン領域は、前記半導体層の表面から前記ゲートトレンチの底部に至るまで一様に形成されている、請求項1〜10のいずれか一項に記載の半導体装置。
- 前記ソース領域および前記ドレイン領域は、前記半導体層に埋め込まれたポリシリコンを含む、請求項13に記載の半導体装置。
- 第2導電型半導体層を含む基板からなる半導体層と、
前記第2導電型半導体層に形成された第1導電型ウェルと、
前記半導体層の表面から深さ方向に向けて形成された比較的に高濃度な高濃度領域、および、前記高濃度領域から前記半導体層の深さ方向に直交する方向に向けて濃度が薄くなるように形成された低濃度領域をそれぞれ有し、かつ、前記半導体層の表面において横方向に互いに間隔を空けて形成された第1導電型のソース領域および第1導電型のドレイン領域と、
前記半導体層の表面の法線方向から見た平面視において、それぞれが前記ソース領域および前記ドレイン領域に跨るように形成され、互いに間隔を空けて配列された複数のゲートトレンチであって、それぞれが前記第1導電型ウェルを貫通して前記第2導電型半導体層に至るように形成された複数のゲートトレンチと、
ゲート絶縁膜を介して前記ゲートトレンチに埋め込まれたゲート電極と、
前記半導体層において隣り合う前記ゲートトレンチによって挟まれた領域からなり、前記横方向に沿ったチャネル長を有する第1導電型のチャネル領域とを含み、
前記平面視における前記チャネル領域の厚さは、前記チャネル領域と前記ゲート電極との間のビルトインポテンシャルによって発生する空乏層幅の2倍以下である、半導体装置。 - 前記ドレイン領域は、前記ゲートトレンチの端部との間に所定の間隔が空くように形成されている、請求項15に記載の半導体装置。
- 前記ソース領域および前記ドレイン領域は、それぞれ前記ゲートトレンチの端部に接するように形成されている、請求項15に記載の半導体装置。
- 前記ソース領域および前記ドレイン領域は、前記半導体層の表面から前記ゲートトレンチの底部に至るまで一様に形成されている、請求項15〜17のいずれか一項に記載の半導体装置。
- 前記ソース領域および前記ドレイン領域は、前記半導体層に埋め込まれたポリシリコンを含む、請求項18に記載の半導体装置。
- 隣り合う前記ゲートトレンチの間隔は、その深さ方向に沿って一定である、請求項1〜19のいずれか一項に記載の半導体装置。
- 前記半導体層がn型シリコンからなり、前記ゲート電極がp型ポリシリコンからなる、請求項1〜20のいずれか一項に記載の半導体装置。
- 前記ゲートトレンチは、前記チャネル長に相当する長さのドット状に形成されており、かつ、等間隔に配列されている、請求項1〜21のいずれか一項に記載の半導体装置。
- 第1導電型領域を選択的に有する半導体層を準備する工程と、
前記半導体層において前記第1導電型領域が形成された領域を選択的に除去することにより、前記第1導電型領域に、一方方向に互いに間隔を空けて配列された複数のゲートトレンチを含むゲートトレンチ群を、前記一方方向に交差する交差方向に沿って互いに間隔を空けて複数形成する工程と、
ゲート絶縁膜を介して前記ゲートトレンチにゲート電極を埋め込む工程と、
前記半導体層の表面の法線方向から見た平面視において、前記第1導電型領域において隣り合う前記ゲートトレンチによって挟まれた領域が、前記交差方向に沿ったチャネル長を有するチャネル領域となるように、第1導電型の不純物イオンを前記半導体層に注入することによって、それぞれが前記ゲートトレンチに接した状態で前記ゲートトレンチ群を前記交差方向の両側から挟み込むように前記交差方向に沿って交互に配列され、かつ、前記一方方向に沿って延びる複数の第1導電型のドレイン領域および複数の第1導電型のソース領域を形成する工程とを含み、
前記ゲートトレンチを形成する工程は、前記平面視における前記チャネル領域の厚さが、前記チャネル領域と前記ゲート電極との間のビルトインポテンシャルによって発生する空乏層幅の2倍以下となるように、前記ゲートトレンチを形成する工程とを含む、半導体装置の製造方法。 - 前記ゲートトレンチを形成する工程は、前記ソース領域および前記ドレイン領域が前記交差方向に互いに対向する対向領域に沿って前記ゲートトレンチを形成する工程と、前記ソース領域および前記ドレイン領域が前記交差方向に互いに対向しない非対向領域において前記ゲートトレンチから前記一方方向に沿って間隔を空けてサブトレンチを形成する工程とを含み、
前記ゲート電極を埋め込む工程は、前記ゲート絶縁膜を介して前記サブトレンチに前記ゲート電極を埋め込む工程を含む、請求項23に記載の半導体装置の製造方法。 - 前記ゲートトレンチを形成する工程は、前記ソース領域および前記ドレイン領域が対向しない非対向領域において、前記サブトレンチを複数形成する工程を含む、請求項24に記載の半導体装置の製造方法。
- 前記ソース領域、前記ドレイン領域および前記ゲートトレンチ群が形成される領域を素子形成領域として一括して取り囲む素子分離領域を形成する工程をさらに含む、請求項23〜25のいずれか一項に記載の半導体装置の製造方法。
- 前記素子分離領域を形成する工程は、
前記半導体層を選択的に除去することにより、前記ソース領域、前記ドレイン領域および前記ゲートトレンチ群から間隔を空けて、前記ソース領域、前記ドレイン領域および前記ゲートトレンチ群を一括して取り囲む素子分離トレンチを形成する工程と、
素子分離用絶縁膜を介して素子分離用電極を前記素子分離トレンチに埋め込む工程とを含む、請求項26に記載の半導体装置の製造方法。 - 前記半導体層は、支持基板と、BOX層を介して前記支持基板の上に積層され、前記第1導電型領域を提供する活性層とを含むSOI基板からなり、
前記ゲートトレンチを形成する工程は、前記活性層の表面から前記BOX層に至るように前記ゲートトレンチを形成する工程を含む、請求項23〜27のいずれか一項に記載の半導体装置の製造方法。 - 前記半導体層は、第2導電型半導体層と、前記第2導電型半導体層に形成され、前記第1導電型領域を提供する第1導電型ウェルとを含む基板からなり、
前記ゲートトレンチを形成する工程は、前記第1導電型ウェルを貫通して前記第2導電型半導体層に至るように前記ゲートトレンチを形成する工程を含む、請求項23〜27のいずれか一項に記載の半導体装置の製造方法。 - 第2導電型の半導体基板と、前記半導体基板の上に形成され、かつ、前記半導体基板よりも低濃度な第2導電型のエピタキシャル層とを含む第2導電型の半導体層を準備する工程と、
第1導電型の不純物イオンを前記半導体層に選択的に注入することにより、前記エピタキシャル層に第1導電型ウェルを形成する工程と、
前記半導体層において前記第1導電型ウェルが形成された領域を選択的に除去することにより、前記エピタキシャル層に、前記第1導電型ウェルを貫通するゲートトレンチを互いに間隔を空けて複数形成する工程と、
前記ゲートトレンチから露出する前記エピタキシャル層に、第2導電型の不純物イオンを注入する工程と、
ゲート絶縁膜を介して前記ゲートトレンチにゲート電極を埋め込む工程と、
前記半導体層の表面の法線方向から見た平面視において、前記第1導電型ウェルにおいて隣り合う前記ゲートトレンチによって挟まれた領域が、前記ゲートトレンチの一端から他端に延びる方向に沿ったチャネル長を有するチャネル領域となるように、第1導電型の不純物イオンを前記半導体層に注入することによって、複数の前記ゲートトレンチに跨る第1導電型のドレイン領域を複数の前記ゲートトレンチの一端側に形成し、複数の前記ゲートトレンチに跨る第1導電型のソース領域を複数の前記ゲートトレンチの他端側に形成する工程とを含み、
前記ゲートトレンチを形成する工程は、前記平面視における前記チャネル領域の厚さが、前記チャネル領域と前記ゲート電極との間のビルトインポテンシャルによって発生する空乏層幅の2倍以下となるように、前記ゲートトレンチを形成する工程とを含む、半導体装置の製造方法。 - 前記ソース領域および前記ドレイン領域を形成する工程は、
第1の加速エネルギで第1導電型の不純物イオンを前記半導体層に注入することによって、前記半導体層の表面に露出する表面層を形成する工程と、
前記第1の加速エネルギよりも高い第2の加速エネルギで第1導電型の不純物イオンを前記半導体層に注入することによって、当該表面層よりも下方に埋め込み層を形成する工程とを含む、請求項23〜30のいずれか一項に記載の半導体装置の製造方法。 - 前記埋め込み層を形成する工程は、前記第2の加速エネルギを段階的に変化させることによって、前記ゲートトレンチの底部に至るまで互いに間隔が空くように、前記埋め込み層を複数形成する工程を含む、請求項31に記載の半導体装置の製造方法。
- 第1導電型領域を選択的に有する半導体層を準備する工程と、
前記半導体層において前記第1導電型領域が形成された領域を選択的に除去することにより、前記第1導電型領域に、互いに間隔を空けてソース用トレンチおよびドレイン用トレンチを形成する工程と、
前記ソース用トレンチおよび前記ドレイン用トレンチに第1導電型のポリシリコンを埋め込むことによって、第1導電型のソース領域および第1導電型のドレイン領域を形成する工程と、
前記ソース用トレンチおよび前記ドレイン用トレンチに埋め込まれた前記ポリシリコンに含まれる第1導電型の不純物イオンを前記第1導電型領域内に拡散させる工程と、
前記半導体層の表面の法線方向から見た平面視において、それぞれが前記ソース領域および前記ドレイン領域に跨るように、互いに間隔を空けて複数のゲートトレンチを形成し、同時に、前記第1導電型領域において隣り合う前記ゲートトレンチによって挟まれた領域からなり、前記ドレイン領域から前記ソース領域に延びる方向に沿ったチャネル長を有するチャネル領域を形成する工程と、
ゲート絶縁膜を介して前記ゲートトレンチにゲート電極を埋め込む工程とを含み、
前記ゲートトレンチを形成する工程は、前記平面視における前記チャネル領域の厚さが、前記チャネル領域と前記ゲート電極との間のビルトインポテンシャルによって発生する空乏層幅の2倍以下となるように、前記ゲートトレンチを形成する工程とを含み、
前記ポリシリコンに含まれる第1導電型の不純物イオンを拡散させる工程は、前記ポリシリコンからなる第1導電型の高濃度領域、および、前記第1導電型領域の一部の領域からなる第1導電型の低濃度領域をそれぞれ有する前記ソース領域および前記ドレイン領域を形成する工程を含む、半導体装置の製造方法。 - 前記半導体層は、支持基板と、BOX層を介して前記支持基板の上に積層され、前記第1導電型領域を提供する活性層とを含むSOI基板からなり、
前記ゲートトレンチを形成する工程は、前記活性層の表面から前記BOX層に至るように前記ゲートトレンチを形成する工程を含む、請求項33に記載の半導体装置の製造方法。 - 前記半導体層は、第2導電型半導体層と、前記第2導電型半導体層に形成され、前記第1導電型領域を提供する第1導電型ウェルとを含む基板からなり、
前記ゲートトレンチを形成する工程は、前記第1導電型ウェルを貫通して前記第2導電型半導体層に至るように前記ゲートトレンチを形成する工程を含む、請求項33に記載の半導体装置の製造方法。 - 前記ゲートトレンチを形成する工程は、隣り合う前記ゲートトレンチの間隔を、その深さ方向に沿って一定に形成する工程を含む、請求項23〜35のいずれか一項に記載の半導体装置の製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013118152A JP6233874B2 (ja) | 2013-06-04 | 2013-06-04 | 半導体装置および半導体装置の製造方法 |
US14/291,724 US9704985B2 (en) | 2013-06-04 | 2014-05-30 | Semiconductor device including a channel region and method for manufacturing the semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013118152A JP6233874B2 (ja) | 2013-06-04 | 2013-06-04 | 半導体装置および半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014236159A JP2014236159A (ja) | 2014-12-15 |
JP6233874B2 true JP6233874B2 (ja) | 2017-11-22 |
Family
ID=51984180
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013118152A Active JP6233874B2 (ja) | 2013-06-04 | 2013-06-04 | 半導体装置および半導体装置の製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9704985B2 (ja) |
JP (1) | JP6233874B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6679444B2 (ja) * | 2016-08-12 | 2020-04-15 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
DE112020000717T5 (de) | 2019-02-07 | 2021-11-04 | Rohm Co., Ltd. | Halbleiterbauelement |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0541457A (ja) | 1991-08-06 | 1993-02-19 | Nec Corp | 半導体装置の製造方法 |
JPH05259452A (ja) * | 1992-03-16 | 1993-10-08 | Rohm Co Ltd | 半導体装置およびその製造方法 |
JPH08330601A (ja) * | 1995-03-30 | 1996-12-13 | Toshiba Corp | 半導体装置およびその製造方法 |
JP3356162B2 (ja) * | 1999-10-19 | 2002-12-09 | 株式会社デンソー | 半導体装置及びその製造方法 |
US6413802B1 (en) * | 2000-10-23 | 2002-07-02 | The Regents Of The University Of California | Finfet transistor structures having a double gate channel extending vertically from a substrate and methods of manufacture |
JP3800047B2 (ja) * | 2001-07-18 | 2006-07-19 | 日産自動車株式会社 | 電界効果トランジスタ |
US7211864B2 (en) * | 2003-09-15 | 2007-05-01 | Seliskar John J | Fully-depleted castellated gate MOSFET device and method of manufacture thereof |
KR100625177B1 (ko) * | 2004-05-25 | 2006-09-20 | 삼성전자주식회사 | 멀티-브리지 채널형 모오스 트랜지스터의 제조 방법 |
US7253043B2 (en) * | 2005-06-14 | 2007-08-07 | Texas Instruments Incorporated | Short channel semiconductor device fabrication |
EP1976017A4 (en) * | 2005-12-22 | 2011-05-25 | Univ Tohoku | SEMICONDUCTOR COMPONENT |
-
2013
- 2013-06-04 JP JP2013118152A patent/JP6233874B2/ja active Active
-
2014
- 2014-05-30 US US14/291,724 patent/US9704985B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US9704985B2 (en) | 2017-07-11 |
JP2014236159A (ja) | 2014-12-15 |
US20140353746A1 (en) | 2014-12-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5716742B2 (ja) | 半導体装置およびその製造方法 | |
TWI649872B (zh) | 半導體裝置 | |
JP6668798B2 (ja) | 半導体装置 | |
KR101864889B1 (ko) | 수평형 디모스 트랜지스터 및 그 제조방법 | |
JP2009043966A (ja) | 半導体装置及びその製造方法 | |
CN102403356A (zh) | 半导体装置 | |
JP6561611B2 (ja) | 半導体装置 | |
CN106486550A (zh) | 半导体器件以及制造半导体器件的方法 | |
US20110266650A1 (en) | Semiconductor device and method for manufacturing same | |
US9711642B2 (en) | Semiconductor device and manufacturing method thereof | |
WO2018088165A1 (ja) | 半導体装置 | |
CN101964343A (zh) | 半导体装置 | |
JP6792345B2 (ja) | 半導体装置の製造方法 | |
JP7090073B2 (ja) | 半導体装置 | |
CN112397506A (zh) | 沟槽栅功率器件及其制造方法 | |
JP6233874B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP5975543B2 (ja) | 半導体装置および半導体装置の製造方法 | |
CN104617139B (zh) | Ldmos器件及制造方法 | |
JP2020064910A (ja) | スイッチング素子 | |
JP5719899B2 (ja) | 半導体装置 | |
JP5799620B2 (ja) | 半導体装置 | |
JP2010027680A (ja) | 半導体装置および半導体装置に製造方法 | |
JP2005085975A (ja) | 半導体装置 | |
JP2023032332A (ja) | 半導体装置 | |
JP2007115935A (ja) | 高耐圧半導体装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160324 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20161214 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20161222 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170220 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170720 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170919 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170928 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171019 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6233874 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |