JP5851878B2 - 半導体モジュールの製造方法 - Google Patents
半導体モジュールの製造方法 Download PDFInfo
- Publication number
- JP5851878B2 JP5851878B2 JP2012034823A JP2012034823A JP5851878B2 JP 5851878 B2 JP5851878 B2 JP 5851878B2 JP 2012034823 A JP2012034823 A JP 2012034823A JP 2012034823 A JP2012034823 A JP 2012034823A JP 5851878 B2 JP5851878 B2 JP 5851878B2
- Authority
- JP
- Japan
- Prior art keywords
- electronic component
- interposer substrate
- semiconductor module
- test socket
- assembly
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/10—Measuring as part of the manufacturing process
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/04—Housings; Supporting members; Arrangements of terminals
- G01R1/0408—Test fixtures or contact fields; Connectors or connecting adaptors; Test clips; Test sockets
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2886—Features relating to contacting the IC under test, e.g. probe heads; chucks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73253—Bump and layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/42—Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- General Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
Description
(a)インタポーザ基板の前記上面に搭載された第1および第2電子部品と、前記インタポーザ基板の前記下面に設けられた複数の半田材とを備えた組立体を準備する工程と、
(b)凹部を有する第1部分と、第1および第2面を有する第2部分とを備えたテストソケットを準備する工程と、
(c)前記(a)および(b)工程の後、前記インタポーザ基板の前記下面が前記テストソケットの前記凹部の底面と対向するように、前記組立体を前記テストソケットの前記凹部内に収納し、前記テストソケットの前記第2部分を用いて前記インタポーザ基板の前記上面側から前記組立体に荷重を加えながら、前記組立体の電気特性試験を行う工程とを含み、
前記第2電子部品の適正な動作温度帯域幅は、前記第1電子部品の適正な動作温度帯域幅よりも狭く、
前記(c)工程では、前記第1および第2電子部品上に前記第2部分の前記第1および第2面をそれぞれ配置した後、前記第1面と前記第1電子部品との間に介在させた第1部材および前記第2面と前記第2電子部品との間に介在させた第2部材を介して、前記第1および第2電子部品にそれぞれ荷重を加える。
図1は、本実施の形態のMCMを示しており、同図(a)は上面図、同図(b)は左側短辺側面図、同図(c)は長辺側面図、同図(d)は右側短辺側面図、同図(e)は下面図である。
図11に示すMCM40は、インタポーザ基板11の上面に2個の半導体チップ13、18を搭載した半導体モジュールである。
10A MCM組み立て体
11 インタポーザ基板
12 半田ボール(半田材)
13 半導体チップ(第1電子部品)
14 BGA(第2電子部品)
15 バンプ電極
16 半田ボール
17 コンデンサ
18 半導体チップ
19 バンプ電極
21 第1電極端子(バンプランド)
22 第2電極端子(バンプランド)
23 第3電極端子
24 外部電極端子(バンプランド)
25 マザーボード
26 ヒートシンク
30 テストソケット
31 本体(第1部分、下部)
31a 収納部(凹部)
32 蓋部(第2部分、上部)
33 コンタクトプローブ(プローブピン)
34 ヒートシンク
35 放熱シート(第1部材)
36 断熱シート(第2部材)
37 吸着孔
40 MCM
40A MCM組み立て体
Claims (11)
- 以下の工程を含むことを特徴とする半導体モジュールの製造方法:
(a)上面および下面を有するインタポーザ基板と、前記インタポーザ基板の前記上面に搭載された第1および第2電子部品と、前記インタポーザ基板の前記下面に設けられた複数の半田材と、を備えた組立体を準備する工程;
(b)凹部を有する第1部分と、第1および第2面を有する第2部分とを備えたテストソケットを準備する工程;
(c)前記(a)および(b)工程の後、前記インタポーザ基板の前記下面が前記テストソケットの前記凹部の底面と対向するように、前記組立体を前記テストソケットの前記凹部内に収納し、前記テストソケットの前記第2部分を用いて前記インタポーザ基板の前記上面側から前記組立体に荷重を加えながら、前記組立体の電気特性試験を行う工程;
ここで、
前記インタポーザ基板の前記上面に搭載された前記第2電子部品の適正な動作温度帯域幅は、前記第1電子部品の適正な動作温度帯域幅よりも狭く、
前記(c)工程では、前記第1および第2電子部品上に前記第2部分の前記第1および第2面をそれぞれ配置した後、前記第1面と前記第1電子部品との間に介在させた第1部材および前記第2面と前記第2電子部品との間に介在させた第2部材を介して、前記第1および第2電子部品にそれぞれ荷重を加えており、
前記第2部材の熱伝導率は、前記第1部材の熱伝導率よりも低く、
前記第2部材は、前記第2電子部品の一部を露出する第1吸着孔を備え、
前記第2部材の前記第1吸着孔を介して、前記第2電子部品を吸着保持した状態で、前記組立体を前記テストソケットの前記凹部に収納し、
前記組立体への荷重時に、前記第1および第2部材のそれぞれは、前記インタポーザ基板の前記上面とは接触しない。 - 前記第1部材は、吸着孔を備えていないことを特徴とする請求項1記載の半導体モジュールの製造方法。
- 前記(c)工程では、放熱部材を使用して前記第1電子部品を冷却することを特徴とする請求項1記載の半導体モジュールの製造方法。
- 前記第2部材の厚さは、前記第1部材の厚さよりも大きいことを特徴とする請求項1記載の半導体モジュールの製造方法。
- 前記第2電子部品の実装高さは、前記第1電子部品の実装高さよりも大きいことを特徴とする請求項1記載の半導体モジュールの製造方法。
- 前記第2電子部品の実装高さと、前記第1電子部品の実装高さは、同一であることを特徴とする請求項1記載の半導体モジュールの製造方法。
- 前記テストソケットの前記第1面は、断面視において、前記テストソケットの前記第2面よりも前記テストソケットの前記第1部分側に突出していることを特徴とする請求項1記載の半導体モジュールの製造方法。
- 前記第2部材の硬度は、前記第1部材の硬度よりも低いことを特徴とする請求項1記載の半導体モジュールの製造方法。
- 前記第1部材は、前記テストソケットの前記第1面に貼付され、前記第2部材は、前記テストソケットの前記第2面に貼付されることを特徴とする請求項1記載の半導体モジュールの製造方法。
- 前記第1電子部品は、前記インタポーザ基板の前記上面にベアチップ状態で搭載された半導体チップであり、前記第2電子部品は、半導体パッケージであることを特徴とする請求項1記載の半導体モジュールの製造方法。
- 前記テストソケットの前記第2部分は、第2吸着孔を備え、前記第2吸着孔の一端は、前記第2部材の前記第1吸着孔に接続され、前記第2吸着孔の他端は真空ポンプに接続され、前記組立体を吸着搬送することを特徴とする請求項2乃至請求項3記載の半導体モジュールの製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012034823A JP5851878B2 (ja) | 2012-02-21 | 2012-02-21 | 半導体モジュールの製造方法 |
US13/769,073 US9082645B2 (en) | 2012-02-21 | 2013-02-15 | Manufacturing method of semiconductor module |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012034823A JP5851878B2 (ja) | 2012-02-21 | 2012-02-21 | 半導体モジュールの製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013170926A JP2013170926A (ja) | 2013-09-02 |
JP5851878B2 true JP5851878B2 (ja) | 2016-02-03 |
Family
ID=49003297
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012034823A Expired - Fee Related JP5851878B2 (ja) | 2012-02-21 | 2012-02-21 | 半導体モジュールの製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9082645B2 (ja) |
JP (1) | JP5851878B2 (ja) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100956472B1 (ko) | 2005-04-27 | 2010-05-07 | 에어 테스트 시스템즈 | 전자 장치들을 테스트하기 위한 장치 |
US8030957B2 (en) | 2009-03-25 | 2011-10-04 | Aehr Test Systems | System for testing an integrated circuit of a device and its method of use |
CN105122446B (zh) * | 2013-09-30 | 2019-07-19 | 富士电机株式会社 | 半导体装置、半导体装置的组装方法、半导体装置用部件以及单位模块 |
US9837278B2 (en) * | 2014-02-27 | 2017-12-05 | Taiwan Semiconductor Manufacturing Company Ltd. | Wafer level chip scale package and method of manufacturing the same |
JP6112077B2 (ja) * | 2014-07-03 | 2017-04-12 | トヨタ自動車株式会社 | 半導体装置 |
WO2016006065A1 (ja) * | 2014-07-09 | 2016-01-14 | 三菱電機株式会社 | 半導体装置 |
KR102198858B1 (ko) | 2014-07-24 | 2021-01-05 | 삼성전자 주식회사 | 인터포저 기판을 갖는 반도체 패키지 적층 구조체 |
JP6056827B2 (ja) * | 2014-09-30 | 2017-01-11 | 株式会社デンソー | 回転電機制御装置 |
TWI782508B (zh) | 2016-01-08 | 2022-11-01 | 美商艾爾測試系統 | 電子測試器中裝置之熱控制的方法與系統 |
KR102712882B1 (ko) | 2017-03-03 | 2024-10-04 | 에어 테스트 시스템즈 | 카트리지, 테스트 피스 및 하나 이상의 전자 디바이스들을 테스팅하는 방법 |
JP2018163087A (ja) * | 2017-03-27 | 2018-10-18 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法および半導体装置の検査装置ならびに半導体装置 |
KR102327548B1 (ko) | 2017-10-17 | 2021-11-16 | 삼성전자주식회사 | 반도체 패키지 |
KR102439761B1 (ko) | 2017-12-22 | 2022-09-02 | 삼성전자주식회사 | 전자 장치 및 전자 장치의 제조 방법 |
CN109649988A (zh) * | 2018-11-30 | 2019-04-19 | 格力电器(武汉)有限公司 | 电加热耐压测试装置 |
US12167536B2 (en) * | 2020-03-10 | 2024-12-10 | Rohm Co., Ltd. | Electronic device |
KR200496306Y1 (ko) * | 2022-05-16 | 2022-12-26 | 주식회사 엠이티 | Bga칩 테스트용 변환기판 조립체 |
KR102484329B1 (ko) * | 2022-08-12 | 2023-01-03 | 주식회사 비이링크 | 인터포저 |
KR102456348B1 (ko) * | 2022-08-12 | 2022-10-19 | 주식회사 비이링크 | 인터포저 및 이를 구비하는 테스트 소켓 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US2484736A (en) * | 1945-05-19 | 1949-10-11 | Oliver W Storey | Apparatus for determining thermal conductivity |
US5604978A (en) * | 1994-12-05 | 1997-02-25 | International Business Machines Corporation | Method for cooling of chips using a plurality of materials |
JP2000105267A (ja) | 1998-09-29 | 2000-04-11 | Matsushita Electronics Industry Corp | 半導体部品検査装置 |
AU2003232588A1 (en) * | 2002-04-04 | 2003-10-20 | Georg Rudolf Sillner | Method for processing electrical components, especially semiconductor chips, and device for carrying out the method |
JP2005055330A (ja) | 2003-08-06 | 2005-03-03 | Elpida Memory Inc | 半導体装置への加圧装置 |
JP2005308453A (ja) * | 2004-04-19 | 2005-11-04 | Alps Electric Co Ltd | 測定装置 |
JP4265796B2 (ja) * | 2005-03-23 | 2009-05-20 | 富士通株式会社 | 受熱シート、電子機器及び受熱シートの製造方法 |
JP4758678B2 (ja) * | 2005-05-17 | 2011-08-31 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US7474540B1 (en) * | 2008-01-10 | 2009-01-06 | International Business Machines Corporation | Silicon carrier including an integrated heater for die rework and wafer probe |
US8202765B2 (en) * | 2009-01-22 | 2012-06-19 | International Business Machines Corporation | Achieving mechanical and thermal stability in a multi-chip package |
-
2012
- 2012-02-21 JP JP2012034823A patent/JP5851878B2/ja not_active Expired - Fee Related
-
2013
- 2013-02-15 US US13/769,073 patent/US9082645B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20130224891A1 (en) | 2013-08-29 |
JP2013170926A (ja) | 2013-09-02 |
US9082645B2 (en) | 2015-07-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5851878B2 (ja) | 半導体モジュールの製造方法 | |
JP2914242B2 (ja) | マルチチップモジュール及びその製造方法 | |
US7312621B2 (en) | Semiconductor test unit having low contact resistance with examined electronic products, semiconductor contact board, method for testing semiconductor device, semiconductor device, and method for manufacturing thereof | |
JP2006502587A (ja) | マルチチップパッケージ用のコンポーネント、方法およびアセンブリ | |
TWI393228B (zh) | 覆晶及焊線封裝半導體 | |
KR20120019091A (ko) | 멀티-칩 패키지 및 그의 제조 방법 | |
TWI487921B (zh) | 半導體封裝件之測試方法 | |
US9716049B2 (en) | Semiconductor device and manufacturing method of semiconductor device | |
JPWO2011121779A1 (ja) | マルチチップモジュール、プリント配線基板ユニット、マルチチップモジュールの製造方法およびプリント配線基板ユニットの製造方法 | |
KR20130111401A (ko) | 반도체 모듈 | |
JP4828164B2 (ja) | インタポーザおよび半導体装置 | |
US20070108594A1 (en) | Semiconductor apparatus | |
CN102707100A (zh) | 倒扣电气互连衬底的裸芯片测试装置 | |
KR101374144B1 (ko) | 워피지 방지 구조를 갖는 반도체 장치 | |
US8518722B2 (en) | Method for detecting the under-fill void in flip chip BGA | |
WO2017088286A1 (zh) | 一种倒装芯片的倒装封装结构及倒装芯片 | |
JPS63293965A (ja) | 半導体装置およびその製造方法 | |
US20130119541A1 (en) | Printed circuit board | |
CN114446905A (zh) | 半导体封装结构 | |
JP3842272B2 (ja) | インターポーザー、半導体チップマウントサブ基板および半導体パッケージ | |
JP2000105267A (ja) | 半導体部品検査装置 | |
JP3624193B2 (ja) | 半導体試験装置 | |
JP4388926B2 (ja) | 半導体装置のパッケージ構造 | |
JP2001298042A (ja) | 電子部品の電気的接続方法 | |
KR20140063957A (ko) | 반도체 패키지 제조용 서포팅 장치 및 이를 이용한 반도체 패키지 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140815 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150408 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150421 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150619 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20151117 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20151203 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5851878 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |