JP5723253B2 - Semiconductor device - Google Patents
Semiconductor device Download PDFInfo
- Publication number
- JP5723253B2 JP5723253B2 JP2011237272A JP2011237272A JP5723253B2 JP 5723253 B2 JP5723253 B2 JP 5723253B2 JP 2011237272 A JP2011237272 A JP 2011237272A JP 2011237272 A JP2011237272 A JP 2011237272A JP 5723253 B2 JP5723253 B2 JP 5723253B2
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- semiconductor device
- insulating film
- nonvolatile memory
- metal material
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 62
- 230000015654 memory Effects 0.000 claims description 346
- 230000008859 change Effects 0.000 claims description 135
- 229910052751 metal Inorganic materials 0.000 claims description 74
- 239000002184 metal Substances 0.000 claims description 73
- 239000007769 metal material Substances 0.000 claims description 52
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 37
- 229910052760 oxygen Inorganic materials 0.000 claims description 37
- 239000001301 oxygen Substances 0.000 claims description 37
- 238000002955 isolation Methods 0.000 claims description 33
- 229910010413 TiO 2 Inorganic materials 0.000 claims description 24
- 239000000203 mixture Substances 0.000 claims description 24
- 230000006870 function Effects 0.000 claims description 23
- 229910021332 silicide Inorganic materials 0.000 claims description 21
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 21
- 229910018072 Al 2 O 3 Inorganic materials 0.000 claims description 17
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 14
- 229910044991 metal oxide Inorganic materials 0.000 claims description 12
- 150000004706 metal oxides Chemical class 0.000 claims description 12
- 230000003247 decreasing effect Effects 0.000 claims description 11
- 229910021193 La 2 O 3 Inorganic materials 0.000 claims description 10
- ODINCKMPIJJUCX-UHFFFAOYSA-N calcium oxide Inorganic materials [Ca]=O ODINCKMPIJJUCX-UHFFFAOYSA-N 0.000 claims description 6
- CPLXHLVBOLITMK-UHFFFAOYSA-N magnesium oxide Inorganic materials [Mg]=O CPLXHLVBOLITMK-UHFFFAOYSA-N 0.000 claims description 6
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 5
- 229910045601 alloy Inorganic materials 0.000 claims description 5
- 239000000956 alloy Substances 0.000 claims description 5
- 229910052782 aluminium Inorganic materials 0.000 claims description 5
- 229910052802 copper Inorganic materials 0.000 claims description 5
- 239000012535 impurity Substances 0.000 claims description 5
- 229910005191 Ga 2 O 3 Inorganic materials 0.000 claims description 4
- GEIAQOFPUVMAGM-UHFFFAOYSA-N ZrO Inorganic materials [Zr]=O GEIAQOFPUVMAGM-UHFFFAOYSA-N 0.000 claims description 4
- 229910052715 tantalum Inorganic materials 0.000 claims description 4
- 229910052721 tungsten Inorganic materials 0.000 claims description 4
- 229910004121 SrRuO Inorganic materials 0.000 claims description 3
- 229910002367 SrTiO Inorganic materials 0.000 claims description 3
- 229910052719 titanium Inorganic materials 0.000 claims description 3
- 229910052720 vanadium Inorganic materials 0.000 claims description 3
- 229910052741 iridium Inorganic materials 0.000 claims description 2
- 229910052763 palladium Inorganic materials 0.000 claims description 2
- 229910052697 platinum Inorganic materials 0.000 claims description 2
- 229910052703 rhodium Inorganic materials 0.000 claims description 2
- 229910052735 hafnium Inorganic materials 0.000 claims 1
- 229910052746 lanthanum Inorganic materials 0.000 claims 1
- 229910052727 yttrium Inorganic materials 0.000 claims 1
- 229910052726 zirconium Inorganic materials 0.000 claims 1
- 239000010410 layer Substances 0.000 description 176
- 238000000034 method Methods 0.000 description 64
- 230000007704 transition Effects 0.000 description 51
- 239000011229 interlayer Substances 0.000 description 42
- 238000010586 diagram Methods 0.000 description 36
- 230000006399 behavior Effects 0.000 description 33
- 125000004430 oxygen atom Chemical group O* 0.000 description 33
- 230000008569 process Effects 0.000 description 29
- 239000000463 material Substances 0.000 description 25
- 230000000694 effects Effects 0.000 description 23
- 238000004519 manufacturing process Methods 0.000 description 20
- 230000004888 barrier function Effects 0.000 description 19
- 230000015572 biosynthetic process Effects 0.000 description 18
- 239000000758 substrate Substances 0.000 description 18
- 230000004048 modification Effects 0.000 description 17
- 238000012986 modification Methods 0.000 description 17
- 206010021143 Hypoxia Diseases 0.000 description 13
- 230000000052 comparative effect Effects 0.000 description 11
- 238000001312 dry etching Methods 0.000 description 10
- 230000007774 longterm Effects 0.000 description 8
- 230000003071 parasitic effect Effects 0.000 description 8
- 238000000059 patterning Methods 0.000 description 6
- 239000011810 insulating material Substances 0.000 description 4
- 238000005381 potential energy Methods 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- -1 Ta 2 O 5 Inorganic materials 0.000 description 3
- 230000007547 defect Effects 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 239000007772 electrode material Substances 0.000 description 3
- 238000001459 lithography Methods 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000006641 stabilisation Effects 0.000 description 2
- 238000011105 stabilization Methods 0.000 description 2
- VLJQDHDVZJXNQL-UHFFFAOYSA-N 4-methyl-n-(oxomethylidene)benzenesulfonamide Chemical compound CC1=CC=C(S(=O)(=O)N=C=O)C=C1 VLJQDHDVZJXNQL-UHFFFAOYSA-N 0.000 description 1
- 229910019001 CoSi Inorganic materials 0.000 description 1
- 229910005883 NiSi Inorganic materials 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910008484 TiSi Inorganic materials 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 125000004429 atom Chemical group 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000008034 disappearance Effects 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 229910021340 platinum monosilicide Inorganic materials 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 229910001936 tantalum oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0007—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising metal oxide memory material, e.g. perovskites
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/003—Cell access
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/30—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/201—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits
- H10D84/204—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits of combinations of diodes or capacitors or resistors
- H10D84/206—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits of combinations of diodes or capacitors or resistors of combinations of capacitors and resistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/883—Oxides or nitrides
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/883—Oxides or nitrides
- H10N70/8833—Binary metal oxides, e.g. TaOx
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
- G11C2013/0083—Write to perform initialising, forming process, electro forming or conditioning
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
- G11C2013/009—Write using potential difference applied between cell electrodes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/10—Resistive cells; Technology aspects
- G11C2213/15—Current-voltage curve
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/50—Resistive cell structure aspects
- G11C2213/54—Structure including a tunneling barrier layer, the memory effect implying the modification of tunnel barrier conductivity
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/50—Resistive cell structure aspects
- G11C2213/56—Structure including two electrodes, a memory active layer and a so called passive or source or reservoir layer which is NOT an electrode, wherein the passive or source or reservoir layer is a source of ions which migrate afterwards in the memory active layer to be only trapped there, to form conductive filaments there or to react with the material of the memory active layer in redox way
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/70—Resistive array aspects
- G11C2213/74—Array wherein each memory cell has more than one access device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/70—Resistive array aspects
- G11C2213/79—Array wherein the access device being a transistor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/70—Resistive array aspects
- G11C2213/82—Array having, for accessing a cell, a word line, a bit line and a plate or source line receiving different potentials
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Materials Engineering (AREA)
- Semiconductor Memories (AREA)
Description
本発明は、半導体装置および半導体装置の制御方法に関する。 The present invention relates to a semiconductor device and a method for controlling the semiconductor device.
不揮発メモリの一つに、電圧を印加することにより電極間に設けられた絶縁膜の抵抗値が変化することを利用した、ReRAM(抵抗変化記憶素子)がある。ReRAMの動作型には、ユニポーラ型とバイポーラ型がある。ユニポーラ型は、同一方向の電圧印加によって、絶縁膜の高抵抗化および低抵抗化のいずれの状態遷移も生じるものである。これに対し、バイポーラ型は、一方向の電圧印加によって絶縁膜の高抵抗化が起こり、他方向の電圧印加によって絶縁膜の低抵抗化が起こるというものである。 One of the nonvolatile memories is a ReRAM (resistance change memory element) that utilizes a change in the resistance value of an insulating film provided between electrodes when a voltage is applied. The operation type of ReRAM includes a unipolar type and a bipolar type. In the unipolar type, both state transitions of an insulating film with a high resistance and a low resistance are caused by voltage application in the same direction. On the other hand, in the bipolar type, the resistance of the insulating film is increased by applying a voltage in one direction, and the resistance of the insulating film is decreased by applying a voltage in the other direction.
特許文献1に記載の技術は、バイポーラ型のReRAMに関するものである。具体的には、抵抗変化層である絶縁膜の標準電極電位をVtとし、絶縁膜の上下に設けられた第1電極および第2電極の標準電極電位をそれぞれV1、V2としたときに、Vt<V2、V1<V2とするというものである。このとき、第2電極に正電圧を印加することで絶縁膜を高抵抗化し、第1電極に正電圧を印加することで低抵抗化すると記載されている。また、読み出し時においては、第2電極に正電圧を印加して読み出し動作を行うとも記載されている。
The technique described in
図22は、ReRAMセルの典型的な構成を示す回路図である。図22に示すように、ReRAMセルは、抵抗変化素子97と選択トランジスタ98を有する。ここで、抵抗変化素子97の上部電極は配線90に、下部電極は選択トランジスタ98を介して配線94に接続されている。バイポーラ型動作をさせる場合は、高抵抗化の際に一方の電極に正電圧を印加し、低抵抗化の際には他方の電極に正電圧を印加する。このため、配線90、94の両方にスイッチング用の高電圧源を接続する必要がある。
FIG. 22 is a circuit diagram showing a typical configuration of the ReRAM cell. As shown in FIG. 22, the ReRAM cell includes a
一方、ユニポーラ型動作をさせる場合には、どちらか一方の電極のみに正電圧を印加することにより低抵抗化、高抵抗化両方のスイッチングを行う。このため、配線90または配線94のいずれか一方に高電圧源を接続すればよい。これにより、電源回路が簡素に設計できるため、メモリセルを集積化した際に全体の面積を小さくすることが容易になるという利点がある。
On the other hand, when a unipolar type operation is performed, both a low resistance and a high resistance switching are performed by applying a positive voltage to only one of the electrodes. For this reason, a high voltage source may be connected to either the
非特許文献1には、ユニポーラ型ReRAMに関する技術が記載されている。非特許文献1によれば、抵抗変化素子を構成する一方の電極にのみ電圧を印加することで、低抵抗化、高抵抗化両方のスイッチングが実現できると記載されている。
Non-Patent
ユニポーラ型のReRAMは、電圧印加の方向に依存せずに、抵抗変化層である絶縁膜において抵抗変化の挙動を示す。ユニポーラ型ReRAMにおいて、絶縁膜の抵抗状態が高抵抗状態(OFF状態)へ遷移する電圧の絶対値は、絶縁膜の抵抗状態が低抵抗状態(ON状態)へ遷移する電圧の絶対値よりも低い。このため、読み出し動作時に抵抗状態が変化することを防止するためには、印加する電圧の絶対値を、絶縁膜の抵抗状態が高抵抗状態へ遷移する電圧の絶対値よりも低くする必要がある。また、絶縁膜の抵抗状態が高抵抗状態へ遷移する電圧の絶対値には、素子によってばらつきがある。従って、読み出し動作時に印加する電圧の絶対値は、絶縁膜の抵抗状態が高抵抗状態へ遷移する電圧の絶対値よりも、少なくともばらつきを考慮した分だけ低くしなければならない。 A unipolar type ReRAM exhibits a behavior of resistance change in an insulating film which is a resistance change layer without depending on the direction of voltage application. In unipolar ReRAM, the absolute value of the voltage at which the resistance state of the insulating film transitions to the high resistance state (OFF state) is lower than the absolute value of the voltage at which the resistance state of the insulating film transitions to the low resistance state (ON state) . Therefore, in order to prevent the resistance state from changing during the read operation, it is necessary to make the absolute value of the applied voltage lower than the absolute value of the voltage at which the resistance state of the insulating film transitions to the high resistance state. . In addition, the absolute value of the voltage at which the resistance state of the insulating film transitions to the high resistance state varies depending on the element. Therefore, the absolute value of the voltage applied during the read operation must be lower than the absolute value of the voltage at which the resistance state of the insulating film transitions to the high resistance state by at least the amount of variation.
さらに、読み出し時に印加する電圧の絶対値が高抵抗状態へ遷移する電圧の絶対値より低く設定されていても、長時間読み出し電圧を印加することにより抵抗状態の遷移が起こるという長期信頼性の問題もある。そのため長期信頼性を確保するためには、読み出し時に印加する電圧の絶対値を、高抵抗状態へ遷移する電圧の絶対値よりも、上述したばらつきを考慮した分以上に低く設定する必要がある。 Furthermore, even if the absolute value of the voltage applied at the time of reading is set lower than the absolute value of the voltage that makes the transition to the high resistance state, the long-term reliability problem that the transition of the resistance state occurs by applying the read voltage for a long time There is also. Therefore, in order to ensure long-term reliability, it is necessary to set the absolute value of the voltage applied at the time of reading to be lower than the absolute value of the voltage that transits to the high resistance state in consideration of the above-described variation.
上記のように、ReRAMの信頼性を確保するためには、読み出し動作時に印加する電圧を低くする必要がある。しかし、読み出し動作時に印加する電圧が低いほど、読み出し動作に時間を要することとなる。このように、ユニポーラ型の不揮発メモリにおいて、その信頼性を確保しつつ、高速動作を実現することは困難であった。 As described above, in order to ensure the reliability of the ReRAM, it is necessary to reduce the voltage applied during the read operation. However, the lower the voltage applied during the read operation, the longer the read operation takes. Thus, it has been difficult to achieve high-speed operation while ensuring the reliability of a unipolar nonvolatile memory.
本発明によれば、抵抗変化素子を有するメモリセルと、
前記メモリセルに印加する電圧を制御する制御部と、
を備え、
前記抵抗変化素子は、
第1の金属材料を含有する第1の電極と、
第2の金属材料を含有する第2の電極と、
前記第1の電極と前記第2の電極との間に設けられ、第3の金属材料を含有し、かつ酸素を含有する絶縁膜と、
を有しており、
前記第1の金属材料は、前記第2の金属材料よりも規格化酸化物生成エネルギーが大きく、
前記制御部は、前記絶縁膜の抵抗値を高抵抗化させる動作時および低抵抗化させる動作時において前記第2の電極に正電圧を印加し、前記絶縁膜の抵抗値を読み出す動作時において前記第1の電極に正電圧を印加する半導体装置が提供される。
According to the present invention, a memory cell having a resistance change element;
A control unit for controlling a voltage applied to the memory cell;
With
The variable resistance element is
A first electrode containing a first metal material;
A second electrode containing a second metal material;
An insulating film provided between the first electrode and the second electrode, containing a third metal material and containing oxygen;
Have
The first metal material has a higher normalized oxide generation energy than the second metal material,
The controller applies a positive voltage to the second electrode during an operation of increasing the resistance value of the insulating film and an operation of decreasing the resistance value, and reads the resistance value of the insulating film during the operation of reading the resistance value of the insulating film. A semiconductor device is provided that applies a positive voltage to a first electrode.
本発明によれば、第1の電極を構成する第1の金属材料は、第2の電極を構成する第2の金属材料よりも規格化酸化物生成エネルギーが大きい。このため、第1の電極に正電圧を印加しても、絶縁膜の抵抗状態は高抵抗状態へ遷移しない。また、制御部は、絶縁膜の抵抗値を高抵抗化させる動作時および低抵抗化させる動作時において第2の電極に正電圧を印加し、絶縁膜の抵抗値を読み出す動作時において第1の電極に正電圧を印加する。従って、読み出し動作時において、絶縁膜の抵抗状態が高抵抗状態へ遷移してしまうことを抑制できる。また、十分に高い電圧により読み出し動作を行うことが可能となる。よって、信頼性を確保しつつ、高速動作を実現することができる半導体装置を提供することができる。 According to the present invention, the first metal material constituting the first electrode has a higher normalized oxide generation energy than the second metal material constituting the second electrode. For this reason, even if a positive voltage is applied to the first electrode, the resistance state of the insulating film does not transition to the high resistance state. The control unit applies a positive voltage to the second electrode during the operation of increasing the resistance value of the insulating film and during the operation of decreasing the resistance value, and performs the first operation during the operation of reading the resistance value of the insulating film. A positive voltage is applied to the electrode. Therefore, it is possible to suppress the resistance state of the insulating film from changing to the high resistance state during the read operation. In addition, a read operation can be performed with a sufficiently high voltage. Therefore, a semiconductor device that can realize high-speed operation while ensuring reliability can be provided.
本発明によれば、第1の金属材料を含有する第1の電極と、第2の金属材料を含有する第2の電極と、前記第1の電極と前記第2の電極との間に設けられ、第3の金属材料を含有し、かつ酸素を含有する絶縁膜と、を備え、前記第1の金属材料は前記第2の金属材料よりも規格化酸化物生成エネルギーが大きい半導体装置の制御方法であって、
前記絶縁膜の抵抗値を高抵抗化させる動作時および低抵抗化させる動作時において前記第2の電極に正電圧を印加し、前記絶縁膜の抵抗値を読み出す動作時において前記第1の電極に正電圧を印加する半導体装置の制御方法が提供される。
According to the present invention, the first electrode containing the first metal material, the second electrode containing the second metal material, and the first electrode and the second electrode are provided between the first electrode and the second electrode. A semiconductor device including a third metal material and an oxygen-containing insulating film, wherein the first metal material has a higher normalized oxide generation energy than the second metal material. A method,
A positive voltage is applied to the second electrode during the operation of increasing the resistance value of the insulating film and the operation of decreasing the resistance value, and the first electrode is applied during the operation of reading the resistance value of the insulating film. A method of controlling a semiconductor device that applies a positive voltage is provided.
本発明によれば、信頼性を確保しつつ、高速動作を実現することができる半導体装置を提供することができる。 ADVANTAGE OF THE INVENTION According to this invention, the semiconductor device which can implement | achieve high-speed operation | movement can be provided, ensuring reliability.
以下、本発明の実施の形態について、図面を用いて説明する。尚、すべての図面において、同様な構成要素には同様の符号を付し、適宜説明を省略する。 Hereinafter, embodiments of the present invention will be described with reference to the drawings. In all the drawings, the same reference numerals are given to the same components, and the description will be omitted as appropriate.
図1は、第1の実施形態に係る不揮発メモリ100を示す断面図である。本実施形態に係る不揮発メモリ100は、メモリセル11と、制御部80と、を備えている。メモリセル11は、抵抗変化素子10を有している。制御部80は、メモリセル11に印加する電圧を制御する。抵抗変化素子10は、ユニポーラ型のReRAMであり、ON状態、OFF状態を切り換えることによって、データを記憶することができる。
不揮発メモリ100は、例えば他の回路とともに半導体装置を構成する。
FIG. 1 is a cross-sectional view showing the
The
抵抗変化素子10は、下部電極14と、上部電極16と、絶縁膜12と、を有している。下部電極14は、第1の金属材料を含有する。上部電極16は、第2の金属材料を含有する。絶縁膜12は、下部電極14と上部電極16との間に設けられている。また、絶縁膜12は、第3の金属材料を含有し、かつ酸素を含有する。第1の金属材料は、第2の金属材料よりも規格化酸化物生成エネルギーが大きい。制御部80は、絶縁膜12の抵抗値を高抵抗化させる動作時および低抵抗化させる動作時において上部電極16に正電圧を印加し、絶縁膜12の抵抗値を読み出す動作時において下部電極14に正電圧を印加する。以下、不揮発メモリ100の構成について詳細に説明する。
The
図1に示すように、不揮発メモリ100は、選択トランジスタ20をさらに備えており、1T1R型の不揮発メモリを構成する。下部電極14は、選択トランジスタ20と接続している。選択トランジスタ20は、基板30に形成されたソース・ドレイン領域31、32、基板30上に設けられたゲート絶縁膜24、およびゲート絶縁膜24上に設けられたゲート電極22からなる。選択トランジスタ20は、通常のシリコンプロセスによって製造されるFET(電界効果トランジスタ)である。この場合、選択トランジスタ20の構成要素として、例えばMetal/High−kゲートやSOI(Silicon On Insulator)を用いることができる。また、選択トランジスタとして、FinFET(立体構造トランジスタ)や配線内トランジスタ等を適宜用いてもよい。また、高抵抗化スイッチングを起こす電流を十分に供給できるよう、選択トランジスタ20のオン電流は100μA以上、より好ましくは500μA以上である。
As shown in FIG. 1, the
図2は、図1に示す不揮発メモリ100を示す回路図である。図2に示すように、メモリセル11は、プレート線40、ワード線42、およびビット線44と接続している。図1に示すように、プレート線40は、プレートコンタクト52を介して上部電極16と接続している。また、下部電極14は、ソース・ドレインコンタクト54を介してソース・ドレイン領域32と接続している。ビット線44は、ソース・ドレイン領域31と接続している。ワード線42は、ゲート電極22と接続している。制御部80は、プレート線40、ワード線42、およびビット線44と接続しており、プレート線40、ワード線42、およびビット線44を介して、抵抗変化素子10および選択トランジスタ20に印加する電圧を制御する。
FIG. 2 is a circuit diagram showing the
絶縁膜12は、抵抗変化素子10における抵抗変化層を構成する。本実施形態においては、上部電極16に正電圧を印加することにより、抵抗変化層である絶縁膜12の抵抗値が変化する。そして、絶縁膜12の抵抗値に基づいて、抵抗変化素子10がON状態、またはOFF状態となる。本実施形態においては、絶縁膜12の抵抗状態が高抵抗状態となっている場合をOFF状態、低抵抗状態となっている場合をON状態としている。
The insulating
下部電極14は、例えばW、Al、TiN、Ti、Ta、TaN、Hf、HfN、Zr、ZrN等、またはこれらの合金やシリサイドによって構成することができる。絶縁膜12にTa2O5を用いた場合、下部電極14を構成する第1の金属材料の規格化酸化物生成エネルギーをΔHf1としたとき、ΔHf1>280kJ/molであることが好ましい。ΔHf1>280kJ/molを満たす場合、下部電極14に正電圧を印加した場合に、絶縁膜12の抵抗状態が高抵抗状態へ変化することが抑制される。ここで、規格化酸化物生成エネルギーとは、ある材料を酸化した際に発生するエネルギーと対応する物理量である酸化物生成エンタルピーを、生成された金属酸化物の1酸素原子当たりに規格化した値を指す。規格化酸化物生成エネルギーが大きい材料ほど酸素原子がその金属と結合しやすい、すなわち酸化されやすいことを示し、規格化酸化物生成エネルギーが小さい材料ほど酸化されにくいことを示す。
The
さらに、上部電極16は、例えばRu、RuO2、Pt、Ir、Rh、Pd、Cu、またはこれらの合金によって構成することができる。絶縁膜12にTa2O5を用いた場合、上部電極16を構成する第2の金属材料の規格化酸化物生成エネルギーをΔHf2としたとき、ΔHf2<160kJ/molであることが好ましい。ΔHf2<160kJ/molを満たす場合、上部電極16に正電圧を印加した場合に、絶縁膜12の抵抗状態を高抵抗状態または低抵抗状態へ遷移させ、抵抗変化素子10のON状態、OFF状態を切り換えることが容易となる。
Furthermore, the
絶縁膜12はTa2O5以外にも例えば、Ta2O5とTiO2の積層膜、ZrO2、ZrO2とTa2O5の積層膜、NiO、SrTiO3、SrRuO3、Al2O3、La2O3、HfO2、Y2O3またはV2O5等によって構成することができる。この場合、下部電極14を構成する第1の金属材料および上部電極16を構成する第2の金属材料の規格化酸化物生成エネルギーΔHf1、ΔHf2に求められる好ましい値の範囲は絶縁膜12の材料によって変化する。絶縁膜12を構成する第3の金属材料の規格化酸化物生成エネルギーをΔHf3としたときに、ΔHf1、ΔHf2は、次の関係を満たすことが好ましい。
ΔHf1≧ΔHf3/7+220(kJ/mol)
ΔHf2≦ΔHf3/7+100(kJ/mol)
上記式を満たす場合、下部電極14に正電圧を印加した場合において、絶縁膜12の抵抗状態が高抵抗状態へ遷移してしまうことを確実に抑制することができる。また、上部電極16に正電圧を印加した場合において、絶縁膜12の抵抗状態を高抵抗状態または低抵抗状態へ遷移させることが可能となる。
In addition to Ta 2 O 5, the insulating film 12 may be, for example, a laminated film of Ta 2 O 5 and TiO 2, a laminated film of ZrO 2 , ZrO 2 and Ta 2 O 5 , NiO, SrTiO 3 , SrRuO 3 , Al 2 O 3. , La 2 O 3 , HfO 2 , Y 2 O 3, V 2 O 5, or the like. In this case, the range of preferable values required for the normalized oxide generation energies ΔH f1 and ΔH f2 of the first metal material constituting the
ΔH f1 ≧ ΔH f3 / 7 + 220 (kJ / mol)
ΔH f2 ≦ ΔH f3 / 7 + 100 (kJ / mol)
When the above formula is satisfied, it is possible to reliably suppress the transition of the resistance state of the insulating
なお、下部電極14を構成する第1の金属材料の規格化酸化物生成エネルギーをΔHf2とし、上部電極16を構成する第2の金属材料の規格化酸化物生成エネルギーをΔHf1として、上述した関係を満たすものとしてもよい。この場合、上部電極16に正電圧を印加した場合において、絶縁膜12の抵抗状態が高抵抗状態へ遷移してしまうことが抑制される。また、下部電極14に正電圧を印加した場合において、絶縁膜12の抵抗状態を高抵抗状態または低抵抗状態へ遷移させることとなる。
The normalized oxide formation energy of the first metal material constituting the
ここで、本実施形態に係る不揮発メモリ100の動作原理を説明する。ユニポーラ型のReRAMにおいては、デバイス製造後にまずフォーミングと呼ばれるリークパス形成処理を行う。この処理は、下部電極14と上部電極16との間に電圧を印加することによって、絶縁膜12の内部に酸素欠損および欠陥準位を生じさせて、絶縁膜12中にリークパスを形成すると考えられている。そして、このリークパスの接続、切断に起因して、絶縁膜12の抵抗値が変化していると推定される。高抵抗状態ではリークパスの一部が切断された状態であるが、絶縁膜12に電圧を印加することによってリークパスの切断部分に酸素欠損およびそれに起因する欠陥準位が生じ、リークパスが接続されることによって低抵抗化が起こる。一方、接続されたリークパスに電流を流すとその近傍、特に電位が高い側の電極の近傍が局所的に加熱され、絶縁膜12中の酸素原子が熱的に励起されてより安定な位置に移動し、その結果酸素欠損を消滅させると考えられる。これによりリークパスが切断され、高抵抗化が起こると考えられる。このように、リークパスの接続、切断には、電流の向きは関与しない。このため、ユニポーラ型のReRAMではいずれの電圧方向においても、絶縁膜12の抵抗状態の変化が起こる。
Here, an operation principle of the
図3は、通常のユニポーラ型ReRAMの動作挙動を示すグラフである。図3に示すように、ユニポーラ型のReRAMでは、まず、下部電極14と上部電極16との間に電圧を印加して絶縁膜12にリークパスを形成する(Forming(1)、(1'))。その後、下部電極14と上部電極16との間に印加する電圧を制御して、絶縁膜12の抵抗状態を変化させる(OFF(2)、(2')、ON(3)、(3'))。上述したように、リークパスの接続、切断には、電流の向きは関与しない。このため、図3に示すように、いずれの電圧方向においても、絶縁膜12の抵抗状態の変化が起こる。ここに示した動作例では、高抵抗化は+0.8V付近もしくは−0.8V付近で起こっているため、この素子を多数集積した場合には読み出し電圧はばらつきによるマージンを考慮すると概ね−0.5〜0.5Vの範囲に設定する必要がある。
FIG. 3 is a graph showing the operation behavior of a normal unipolar ReRAM. As shown in FIG. 3, in the unipolar type ReRAM, first, a voltage is applied between the
図4は、図1に示す不揮発メモリ100の動作挙動を示すグラフである。図4では、上部電極16に印加される電圧値と、抵抗変化素子10に流れる電流値との関係を示している。図4に示すように、本実施形態に係る不揮発メモリ100では、上部電極16に正電圧を印加した場合にのみ、絶縁膜12の抵抗状態の変化が起こる(OFF(2)、ON(3))。一方で、下部電極14に正電圧(上部電極16に負電圧)を印加した場合には、絶縁膜12において高抵抗状態への遷移は生じない。これは、下部電極14を構成する第1の金属材料の規格化酸化物生成エネルギーが高く、酸素欠損を消滅させるための酸素原子が下部電極14と反応してしまうためであると考えられる。すなわち、絶縁膜12中の酸素原子が熱的に励起されても、下部電極14の金属原子と結合し酸化して安定化するため、酸素欠損の消滅が妨げられていると推定される。これにより、下部電極14に正電圧を印加してもリークパスが切断されず、高抵抗状態への遷移が妨げられるため、例えば−1V(下部電極に+1V)程度の読み出し電圧を印加することが出来、信頼性を維持したままより高速に読み出しを行うことが可能となる。上部電極16に正電圧を印加した場合に高抵抗状態への遷移が起こるのは、酸化されにくい材料で構成されているためである。
FIG. 4 is a graph showing the operation behavior of the
このように、抵抗変化動作と高速かつ高信頼な読み出しを行うためには電極の酸化されやすさが重要なパラメータとなり、電極材料の酸化物生成エンタルピーを酸化物の酸素原子数で規格化した値、規格化酸化物生成エネルギー(ΔHf)を指標として表すことが出来る。絶縁膜12がTa2O5の場合、下部電極14の規格化酸化物生成エネルギーΔHf1が280kJ/mol超である場合に高抵抗状態への遷移を起こさないことが確認され、また、上部電極16の規格化酸化物生成エネルギーΔHf2が160kJ/mol未満である場合に抵抗変化動作を示すことがわかった。
Thus, in order to perform resistance change operation and high-speed and high-reliability readout, the ease of electrode oxidation is an important parameter, and the value of the oxide material enthalpy of electrode material normalized by the number of oxygen atoms in the oxide. The normalized oxide formation energy (ΔH f ) can be expressed as an index. When the insulating
絶縁膜12にはTa2O5以外にも例えば、Ta2O5とTiO2の積層膜、ZrO2、ZrO2とTa2O5の積層膜、NiO、SrTiO3、SrRuO3、Al2O3、La2O3、HfO2、Y2O3またはV2O5等を用いることが出来る。この場合、絶縁膜12の酸素欠損を消滅させることによる安定化度合いがTa2O5とは異なるため、上部電極16および下部電極14の材料に求められる規格化酸化物生成エネルギーもそれに応じて変化する。様々な絶縁膜材料、電極材料を用いて検討を行った結果、その変化量は絶縁膜12を構成する金属元素の規格化酸化物生成エネルギーΔHf3に依存しており、好ましい値の範囲は
ΔHf1≧ΔHf3/7+220(kJ/mol)
ΔHf2≦ΔHf3/7+100(kJ/mol)
の関係を満たすことが分かった。
In addition to Ta 2 O 5 , the insulating
ΔH f2 ≦ ΔH f3 / 7 + 100 (kJ / mol)
It was found that the relationship was satisfied.
本実施形態に係る不揮発メモリ100では、絶縁膜12の抵抗値を読み出す動作時において下部電極14に正電圧を印加する。
上述したように、下部電極14に正電圧を印加した場合、絶縁膜12において高抵抗状態への遷移は生じない。よって、読み出し動作時において、絶縁膜12の抵抗状態が高抵抗状態へ遷移することを抑制できる。
また、絶縁膜12の抵抗値を高抵抗化させる動作時および低抵抗化させる動作時において上部電極16に正電圧を印加する。図1に示すように、上部電極16は選択トランジスタ20と接続していない。よって、選択トランジスタ20の閾値電圧のばらつきの影響を受けることなく、絶縁膜12の抵抗状態を遷移させることが可能となる。
In the
As described above, when a positive voltage is applied to the
Further, a positive voltage is applied to the
図23は、低抵抗状態の抵抗変化素子に読み出し電圧を長時間印加した場合の抵抗変化を示すグラフである。図23において、実線で示すグラフは、下部電極に読み出し電圧を長時間印加した場合である。また、破線で示すグラフは、上部電極に読み出し電圧を長時間印加した場合である。
図23(a)は通常のユニポーラ型ReRAMにおいて読み出し電圧を印加した場合を示している。図23(a)に示すReRAMでは、上部電極および下部電極をRuによって構成し、絶縁膜をTiO2、Ta2O5、TiO2を順に積層した積層膜によって構成している。この素子は上部電極あるいは下部電極におよそ1.0Vの電圧を印加すると高抵抗化を起こすため、読み出し電圧としてはそれより若干低い0.8Vを印加して評価を行った。図23(a)に示すように、通常のユニポーラ型ReRAMでは、上部電極および下部電極のいずれに読み出し電圧を印加した場合においても、読み出し電圧が高抵抗化電圧より低いにもかかわらず、長時間の印加により、絶縁膜は高抵抗状態へ遷移してしまう。このように、通常のユニポーラ型ReRAMにおいては、短時間では高抵抗状態へ遷移しない読み出し電圧であっても、長時間の印加により抵抗状態の遷移が起こってしまうという、長期信頼性の問題があった。このため、素子特性のばらつきを考慮する分に加え、長期信頼性を確保するという観点からも読み出し電圧の絶対値を低く設定する必要がある。製品寿命に渡って信頼性を保証するには、高抵抗化電圧が1.0V程度の場合であっても、読み出し電圧は概ね0.2〜0.3V程度にする必要があった。
図23(b)は、本実施形態に係る不揮発メモリ100において読み出し電圧を印加した場合を示している。図23(b)に示す不揮発メモリ100では、上部電極16をRuによって構成し、下部電極14をWによって構成し、絶縁膜をTiO2、Ta2O5、TiO2を順に積層した積層膜によって構成している。この素子では、下部電極に正電圧を印加しても高抵抗化は起こさないが、上部電極にはおよそ1.0Vの電圧印加で高抵抗化を起こすため、図23(a)の場合と同じ0.8Vの読み出し電圧を印加した。図23(b)に示すように、不揮発メモリ100では、下部電極14に読み出し電圧を長時間印加した場合において、絶縁膜12の抵抗状態は変化しない。すなわち、この場合において、不揮発メモリ100では読み出し電圧を0.8V以上に設定することができる。このように、本実施形態に係る不揮発メモリ100によれば、不揮発メモリの長期信頼性を損ねず、また素子特性のばらつきを考慮することなく高い読み出し電圧を設定することができる。
FIG. 23 is a graph showing a change in resistance when a read voltage is applied to a resistance change element in a low resistance state for a long time. In FIG. 23, a graph indicated by a solid line is a case where a read voltage is applied to the lower electrode for a long time. A graph indicated by a broken line is a case where a read voltage is applied to the upper electrode for a long time.
FIG. 23A shows a case where a read voltage is applied in a normal unipolar type ReRAM. In the ReRAM shown in FIG. 23A, the upper electrode and the lower electrode are made of Ru, and the insulating film is made of a laminated film in which TiO 2 , Ta 2 O 5 , and TiO 2 are laminated in order. Since this element is increased in resistance when a voltage of about 1.0 V is applied to the upper electrode or the lower electrode, the reading voltage was evaluated by applying a slightly lower voltage of 0.8 V. As shown in FIG. 23A, in a normal unipolar type ReRAM, even when the read voltage is applied to either the upper electrode or the lower electrode, the read voltage is lower than the high resistance voltage, but for a long time. As a result, the insulating film transitions to a high resistance state. As described above, the normal unipolar ReRAM has a long-term reliability problem that even if the read voltage does not transit to the high resistance state in a short time, the resistance state transition occurs due to the application for a long time. It was. For this reason, it is necessary to set the absolute value of the read voltage low from the viewpoint of ensuring long-term reliability in addition to taking into account variations in element characteristics. In order to guarantee the reliability over the life of the product, the read voltage has to be about 0.2 to 0.3 V even when the high resistance voltage is about 1.0 V.
FIG. 23B shows a case where a read voltage is applied in the
図5は、図1に示す不揮発メモリ100の動作時に印加する電圧を示すグラフである。また、図6は、図1に示す不揮発メモリ100の動作時に流れる電流の向きを示す回路図である。図5に示すように、本実施形態では、絶縁膜12の抵抗値を読み出す動作時において下部電極14(ビット線44)に正電圧(VBL)を印加する。このとき、図6(b)に示すように、電流はビット線44からプレート線40へ流れる。これに対し、絶縁膜12の抵抗値を高抵抗化させる動作時および低抵抗化させる動作時において上部電極16(プレート線40)に正電圧(VPL)を印加する。このとき、図6(a)に示すように、電流はプレート線40からビット線44へ流れる。
FIG. 5 is a graph showing a voltage applied during the operation of the
図7は、図1に示す不揮発メモリ100の配線方式を示す回路図である。不揮発メモリ100は、例えば図7(a)に示す回路を有する。ビット線441(44)に印加する電圧をVB1、ビット線442(44)に印加する電圧をVB2、ワード線421(42)に印加する電圧をVW1、ワード線422(42)に印加する電圧をVW2、プレート線401(40)に印加する電圧をVP1、プレート線402(40)に印加する電圧をVP2とする。本実施形態に係る、不揮発メモリ100は、例えば以下の電圧値をとる。
OFF状態→ON状態:VB1=0V、VW1=〜1V、VP1=〜3V
ON状態→OFF状態:VB1=0V、VW1=〜3V、VP1=〜2V
読み出し動作時:VB1=1V、VW1=〜1V、VP1=0V
不揮発メモリ100は、ユニポーラ型であるため、ON状態への切り換え時、OFF状態への切り換え時において、電圧の印加方向は同じである。このため、上記した電圧値にみられるように、ON状態およびOFF状態への切り換え時に印加される高電圧は、プレート線40にのみ印加される。従って、高電圧出力は、プレート線40側にのみ必要となる。
FIG. 7 is a circuit diagram showing a wiring system of the
OFF state → ON state: V B1 = 0V, V W1 = ˜1V, V P1 = ˜3V
ON state → OFF state: V B1 = 0V, V W1 = ˜3V, V P1 = ˜2V
During read operation: V B1 = 1V, V W1 = ˜1V, V P1 = 0V
Since the
これに対し、図7(a)に示す回路を有するバイポーラ型のReRAMにおいては、例えば以下の電圧値をとる。
OFF状態→ON状態:VB1=0V、VW1=〜1V、VP1=〜3V
ON状態→OFF状態:VB1=〜2V、VW1=〜3V、VP1=0V
読み出し動作時:VB1=1V、VW1=〜1V、VP1=0V
バイポーラ型のReRAMでは、ON状態への切り換え時と、OFF状態への切り換え時において電圧の印加方向が異なる。このため、上記した電圧値にみられるように、プレート線40とビット線44の両方において高電圧出力が必要となる。
On the other hand, the bipolar ReRAM having the circuit shown in FIG. 7A takes, for example, the following voltage values.
OFF state → ON state: V B1 = 0V, V W1 = ˜1V, V P1 = ˜3V
ON state → OFF state: V B1 = ˜2V, V W1 = ˜3V, V P1 = 0V
During read operation: V B1 = 1V, V W1 = ˜1V, V P1 = 0V
In the bipolar type ReRAM, the direction of voltage application differs between when switching to the ON state and when switching to the OFF state. For this reason, as seen in the above-described voltage value, a high voltage output is required in both the
また、不揮発メモリ100は、図7(b)または図7(c)の回路を有していてもよい。図7(b)の場合には、ランダム書込みをする際に隣接するセルの選択トランジスタもワード線42に印加された電圧によってON状態となるため、そのセルの抵抗状態も変化する恐れがある。これを防ぐためには、ワード線42へ電圧を印加することにより選択トランジスタがON状態となったセルに接続されているビット線(図7(b)ではビット線442(44))、すなわち書き換えを行うセルに接続されていないビット線全てに電圧を印加する必要が生じる。これは大幅な消費電力の増大を招くため、本実施形態における不揮発メモリ100は、図7(a)または図7(c)の回路を有することが好ましい。
Further, the
図8は、本実施形態に係る絶縁膜12の抵抗状態の読み出し方式を示す回路図である。ReRAMの抵抗変化層の抵抗状態を読み出す方式として、電流センス方式と電圧センス方式がある。図8は、電圧センス方式によって抵抗状態を読み出す場合を示している。
電流センス方式とは、下部電極14と上部電極16との間に電圧を印加した場合に流れる電流の大きさを測定することにより、絶縁膜12の抵抗値を測定するというものである。
これに対し、電圧センス方式とは、プレート線40またはビット線44に電圧を印加することにより電荷をプリチャージした後、選択トランジスタ20に正電圧を印加して電荷を放出してからの、プレート線40またはビット線44における電位変動を測定するというものである。絶縁膜12の抵抗値が大きいほど、一定時間後における電位低下が小さい。これにより、高抵抗状態と低抵抗状態を読み出すことができる。
本実施形態に係る不揮発メモリ100では、電流センス方式、電圧センス方式のいずれを適用して読み出し動作を行ってもよい。
FIG. 8 is a circuit diagram showing a method of reading the resistance state of the insulating
The current sensing method is to measure the resistance value of the insulating
On the other hand, in the voltage sensing method, after a charge is precharged by applying a voltage to the
In the
本実施形態に係る不揮発メモリ100において、電圧センス方式によって読み出し動作を行う場合を詳細に説明する。まず、図8に示すように、選択トランジスタ20を介して下部電極14と接続するビット線44に電圧を印加して、プリチャージを行う。次いで、ビット線44への電圧の印加を止める。ビット線44に印加する電圧は、例えば0.3Vである。また、ビット線44の寄生容量は、例えば300μFである。次いで、不揮発メモリ100の選択トランジスタ20に正電圧を印加してプリチャージした電荷を放電する。そして、選択トランジスタ20に正電圧を印加してからの、ビット線44における電位変動を測定する。
In the
図9は、本実施形態において、電圧センス方式によって読み出しを行う場合における、電位変動の挙動を示すグラフである。図9においては、絶縁膜12の抵抗値が1kΩ、2.5kΩ、5kΩ、10kΩ、1MΩの場合の電位変動を示す。ここで、絶縁膜12の抵抗値が1kΩ、2.5kΩ、5kΩ、10kΩの場合が低抵抗状態、すなわちON状態である。これに対し、1MΩの場合が高抵抗状態、すなわちOFF状態である。このように、本実施形態に係る不揮発メモリ100では、ON状態とOFF状態との抵抗値の差が100倍以上あるため、ON状態とOFF状態ではビット線44における電位変動の挙動が大きく異なる。従って、本実施形態に係る不揮発メモリ100では、読み出し動作時において電圧センス方式を適用することが容易となる。
FIG. 9 is a graph showing the behavior of potential fluctuation when reading is performed by the voltage sensing method in the present embodiment. FIG. 9 shows potential fluctuations when the resistance value of the insulating
図9に示すように、ON状態のいずれの場合においても、ビット線44の電位は6nsec未満の遷移時間で基準電位である0.05V以下に電位低下する。一方、OFF状態においては、10nsec以内では電位はほとんど変化せず、読み出しマージンが十分に得られていることが分かる。このため、電位が0.05V以下か0.3V程度かの判定に要する時間を考慮しても、読み出し速度が100MHz以上(動作周期10nsec)の読み出しが可能となる。従って、本実施形態に係る不揮発メモリ100に電圧センス方式を適用した場合、容易に高速な読み出しを実現することができる。
As shown in FIG. 9, in any case of the ON state, the potential of the
上記では読み出し電圧が0.3Vの場合について説明を行った。一般に電圧の判定を行うにはトランジスタの閾電圧より高いか低いかを以って行っており、判定する電圧の半分の閾電圧を持つトランジスタが使用される。そのため読み出し電圧が低い場合は閾電圧の低いトランジスタを用いる必要がある。極端に閾電圧が低いトランジスタを用いると閾値ばらつきや閾値の長期信頼性の影響を受けやすくなり、またOFF状態のリーク電流も大きくなるため消費電力を増加させる要因となることから、ある程度高い電圧、概ね0.5V以上、より好ましくは0.8V以上で判定を行うことが望ましい。
また、読み出し電圧を高くした場合はON状態の場合に電位が0.05V以下になるのに要する時間は長くなるが、基準電位を高く設定することが出来るため、基準電位に達する時間は変わらないかあるいはより短く出来る。さらに、読み出し電位が高くなるほど判定に用いるトランジスタのON電流も増加するため判定に要する時間が短くなり、より高速な読み出しを実現することができる。
従来のユニポーラ型ReRAMでは長期信頼性や素子ばらつきの問題が生じるため、読み出し電圧を高くすることは困難であった。しかし、本実施形態に関わる不揮発メモリ100においては読み出し電圧をさらに高く設定することが可能である。例えば図23に示すように従来のReRAMでは読み出し電圧を0.8Vに設定すると長期信頼性が確保できないが、本実施形態に関わる不揮発メモリ100においては問題なく0.8Vでの読み取りを行うことが可能である。
The case where the read voltage is 0.3 V has been described above. In general, the voltage is determined based on whether the voltage is higher or lower than the threshold voltage of the transistor, and a transistor having a threshold voltage that is half the voltage to be determined is used. Therefore, when the read voltage is low, it is necessary to use a transistor having a low threshold voltage. When using transistors with extremely low threshold voltages, they are more susceptible to threshold variations and long-term reliability of the threshold, and the leakage current in the OFF state also increases, leading to increased power consumption. It is desirable to perform the determination at approximately 0.5 V or higher, more preferably 0.8 V or higher.
In addition, when the read voltage is increased, the time required for the potential to become 0.05 V or less in the ON state is increased, but the reference potential can be set high, so the time to reach the reference potential is not changed. Or shorter. Furthermore, since the ON current of the transistor used for determination increases as the read potential increases, the time required for determination is shortened, and higher-speed reading can be realized.
Conventional unipolar type ReRAMs have problems of long-term reliability and element variation, and it has been difficult to increase the read voltage. However, in the
図10は、本実施形態において、電流センス方式と電圧センス方式によって読み出しを行う場合における、消費電流の動作速度依存性を示すグラフである。図10に示すように、電流センス方式では、読み出し動作時に一定時間電流を流すため、消費電流が大きい。これに対し、電圧センス方式では、読み出し動作時には、ビット線44にプリチャージした電荷が放電されるのみである。よって、本実施形態に係る不揮発メモリ100において、電圧センス方式を適用した場合、動作周波数によらず読み出し動作時における消費電流の低減を図ることができる。
このように、本実施形態に係る不揮発メモリ100においては、電圧センス方式を適用することが好ましい。
FIG. 10 is a graph showing the operating speed dependence of the current consumption when reading is performed by the current sense method and the voltage sense method in this embodiment. As shown in FIG. 10, in the current sense method, a current is passed for a certain period of time during a read operation, so that current consumption is large. On the other hand, in the voltage sensing method, only the charge precharged to the
Thus, in the
一方で、本実施形態に係る不揮発メモリ100において、電流センス方式によって読み出し動作を行うこともできる。電流センス方式によって読み出し動作を行う場合、電流をセンスするのに要する時間は、概ね流れた電流量に依存する。このため、ReRAMに流せる電流が大きいほど、センス時間は短くなる。
通常のユニポーラ型ReRAMによれば、抵抗変化素子の抵抗状態が変化してしまうことを防止する必要がある。このため、読み出し電圧の絶対値は、高抵抗状態へ遷移する電圧の絶対値よりも低く設定しなければならない。これにより、ReRAMに流れる電流量も小さくなるため、電流のセンスに時間を要することとなる。
これに対し、本実施形態に係る不揮発メモリ100によれば、読み出し動作時において、絶縁膜12における高抵抗状態への遷移は生じない。このため、読み出し電圧を高く設定することができる。これにより、ReRAMに流れる電流量は大きくなり、高速な電流のセンスが容易となる。
このように、電流センス方式によって読み出し動作を行う場合においても、本実施形態に係る不揮発メモリ100の構成が好ましいことがわかる。
On the other hand, in the
According to a normal unipolar type ReRAM, it is necessary to prevent the resistance state of the variable resistance element from changing. For this reason, the absolute value of the read voltage must be set lower than the absolute value of the voltage that makes a transition to the high resistance state. As a result, the amount of current flowing through the ReRAM is also reduced, and it takes time to sense the current.
On the other hand, according to the
Thus, it can be seen that the configuration of the
図11は、本実施形態における読み出し動作を説明するための回路図である。図11(a)は、読み出し動作時において、選択トランジスタ20を介してビット線44と接続する下部電極14に正電圧が印加される場合を示している。この場合、下部電極14と上部電極16との規格化酸化物生成エネルギーにおける関係は、本実施形態に係る構成を有する。一方、図11(b)は、読み出し動作時において、選択トランジスタ20を介さずにプレート線40と接続する上部電極16に正電圧が印加される場合を示している。この場合、下部電極14と上部電極16との規格化酸化物生成エネルギーにおける関係は、本実施形態に係る構成とは逆の構成を有する。
FIG. 11 is a circuit diagram for explaining a read operation in the present embodiment. FIG. 11A shows a case where a positive voltage is applied to the
絶縁膜12内には、リークパスが生じている部分以外の部分において、寄生容量が発生する。図11(b)に示す構成において、読み出し動作時にプレート線40にプリチャージした場合、下部電極14と上部電極16との間には、絶縁膜12に発生した寄生容量に起因した電位差が生じてしまうことがある。この場合、絶縁膜12の抵抗状態が変化してしまうおそれがある。また、絶縁膜12に発生した寄生容量に起因して、プレート線40へのプリチャージに要する時間が長くなってしまう。この場合、読み出し動作の速度が低下してしまう。
In the insulating
図11(a)に示す構成では、プリチャージ時に電圧を印加するビット線44と、下部電極14との間に選択トランジスタ20が存在する。このため、読み出し動作のためビット線44にプリチャージした場合、下部電極14および上部電極16にはストレス電圧がかかることがない。これにより、プリチャージ時において下部電極14と上部電極16との間に、寄生容量に起因した電位差が発生することがない。従って、絶縁膜12の抵抗状態が変化してしまうことを抑制でき、不揮発メモリ100の信頼性を向上することができる。
また、絶縁膜12に発生した寄生容量に起因して、ビット線44へのプリチャージに要する時間が長くなることはない。従って、読み出し動作の速度が低下することを抑制することもできる。
このように、本実施形態に係る不揮発メモリ100では、読み出し動作時において、選択トランジスタ20と接続する下部電極14に正電圧が印加されるようにすることが好ましいことがわかる。
In the configuration shown in FIG. 11A, the
Further, due to the parasitic capacitance generated in the insulating
Thus, it can be seen that in the
次に、本実施形態に係る不揮発メモリ100の製造方法について説明する。図12〜図14は、図1に示す不揮発メモリ100の製造方法を示す断面図である。まず、図12(a)に示すように、基板30上にゲート絶縁膜24およびゲート電極22を形成する。ゲート絶縁膜24およびゲート電極22は、例えば、基板30上にシリコン酸化膜およびリン添加ポリシリコン膜を順に堆積し、これを露光工程およびドライエッチング工程を用いてパターニングすることにより形成する。
Next, a method for manufacturing the
次いで、図12(b)に示すように、基板30にソース・ドレイン領域31およびソース・ドレイン領域32を形成する。ソース・ドレイン領域31およびソース・ドレイン領域32は、例えばゲート電極22をマスクとして、ドーズ量2E+15cm−2のリン注入を行うことにより形成される。次いで、図12(c)に示すように、基板30上およびゲート電極22上に層間絶縁膜34を堆積し、これをCMP法により平坦化する。層間絶縁膜34は、例えばシリコン酸化膜等の酸化膜により構成される。
Next, as shown in FIG. 12B, source /
次いで、図13(a)に示すように、層間絶縁膜34中に、ソース・ドレイン領域32と接続するソース・ドレインコンタクト54を形成する。ソース・ドレインコンタクト54は、例えば次のように形成される。まず、露光工程とドライエッチング工程を用いて層間絶縁膜34にコンタクト孔を開ける。次に、このコンタクト孔内にTiNおよびWを堆積する。そして、CMP法によって、コンタクト孔内以外に堆積されたTiNおよびWを除去することにより、ソース・ドレインコンタクト54が形成される。
Next, as shown in FIG. 13A, source /
次いで、図13(b)に示すように、下部電極14、絶縁膜12および上部電極16を順に形成する。このとき、下部電極14は、ソース・ドレインコンタクト54と接続するように形成される。下部電極14、絶縁膜12および上部電極16は、例えば、層間絶縁膜34上およびソース・ドレインコンタクト54上に、10nmのW、3nmのTiO2、10nmのTa2O5、および10nmのRuを順に積層した積層膜に、露光工程およびドライエッチング工程を行うことによって形成される。これにより、抵抗変化素子10が形成される。
なお、絶縁膜12は、必ずしもパターニングされる必要はない。図13(c)に示すように、例えばパターニングされた下部電極14を覆うように、層間絶縁膜34上全面に設けられていてもよい。すなわち、下部電極14上以外に設けられた絶縁膜12が、層間絶縁膜34と一体として残っていてもよい。この場合、抵抗変化素子10は、パターニングされた下部電極14および上部電極16と、絶縁膜12のうちの下部電極14および上部電極16に挟まれた部分と、により構成される。
Next, as shown in FIG. 13B, the
Note that the insulating
次いで、図14(a)に示すように、層間絶縁膜34上および上部電極16上に、層間絶縁膜36を堆積し、これをCMP法により平坦化する。層間絶縁膜36は、例えばシリコン酸化膜等の酸化膜により構成される。次いで、図14(b)に示すように、層間絶縁膜36内に、上部電極16と接続するプレートコンタクト52を形成する。プレートコンタクト52は、例えば次のように形成される。まず、露光工程とドライエッチング工程を用いて層間絶縁膜36にコンタクト孔を開ける。次に、このコンタクト孔内にTiNおよびWを堆積する。そして、CMP法によって、コンタクト孔内以外に堆積されたTiNおよびWを除去することにより、プレートコンタクト52が形成される。
Next, as shown in FIG. 14A, an
次いで、図14(b)に示すように、層間絶縁膜36上およびプレートコンタクト52上に、配線層38を形成する。配線層38は、例えば層間絶縁膜36上およびプレートコンタクト52上に順に堆積したTiNおよびAlを、露光工程およびドライエッチング工程を用いパターニングすることにより形成される。このようにして、本実施形態に係る不揮発メモリ100が得られる。
Next, as shown in FIG. 14B, the
図29は、図1に示す不揮発メモリ100を示す側面図である。図30は、図29に示す不揮発メモリ100を示す上面図である。図30は、図29を図中上方から見た場合の構造を示している。
図29に示すように、不揮発メモリ100は、メモリセル11上に設けられたプレート線40を備えている。また、不揮発メモリ100は、メモリセル11上に設けられたビット線44を備えている。
図30に示すように、プレート線40とビット線44は、例えば互いに平行となるように設けられる。また、ワード線42は、例えば基板30平面と水平な面内においてプレート線40およびビット線44と垂直な方向へ延伸するように設けられる。なお、本実施形態において、ワード線42は、図29に示すゲート電極22として機能する。
FIG. 29 is a side view showing the
As shown in FIG. 29, the
As shown in FIG. 30, the
上部電極16は、上部電極16上に設けられたプレートコンタクト52を介して、プレート線40と接続している。下部電極14は、ソース・ドレイン領域32上に設けられたソース・ドレインコンタクト54を介して、ソース・ドレイン領域32と接続している。ソース・ドレイン領域31は、ソース・ドレイン領域31上に設けられたビットコンタクト56を介して、ビット線44と接続している。本実施形態におけるビットコンタクト56は、例えばソース・ドレイン領域31上において、互いに接続するよう各配線層中に設けられた複数のコンタクトにより構成される。
The
図29に示すように、不揮発メモリ100は、多層配線構造を有する。各配線層は、例えばSiO2等により構成される層間絶縁膜を含む。抵抗変化素子10は、基板30上に設けられた第一配線層200上に配置されている。
多層配線構造では、上層ほど配線の線幅やピッチ等の設計寸法が大きくなる。このため、抵抗変化素子10を多層配線構造の上層に配置する場合、抵抗変化素子10のレイアウトを上層配線の設計寸法に合わせて広げる必要があり、抵抗変化素子10の、ひいては不揮発メモリ100の高集積化に適さない。抵抗変化素子10を最も高密度に配置するためには、第三配線層204あるいはそれより下層で用いられる設計寸法を用いることが求められる。そのため、抵抗変化素子10、プレート線40、およびビット線44は、第三配線層204より基板30側の領域に形成されることが好ましい。
図29に示す構造によれば、抵抗変化素子10を第一配線層200上に、プレート線40を第二配線層202に、ビット線44を第三配線層204に配置する。このため、抵抗変化素子10の、ひいては不揮発メモリ100の高密度化を図ることが可能となる。
また、抵抗変化素子10を第一配線層200上に配置することで、第一配線層200以降の配線層をLSIの通常プロセスを用いて形成することができる。
As shown in FIG. 29, the
In the multilayer wiring structure, the design dimensions such as the line width and pitch of the wiring increase as the upper layer increases. For this reason, when the
According to the structure shown in FIG. 29, the
Further, by disposing the
図29に示される構造とは異なり、プレート線40を第三配線層204に設けたり、ビット線44を第二配線層202に設けたりしてもよい。しかしながら、図29に示すように、プレート線40を第二配線層202に設け、ビット線44を第三配線層204に設けることがより好ましい。ビット線44を第一配線層200と離間した第三配線層204に設けることで、第一配線層200上に設けられた抵抗変化素子10からビット線44を離間させることができるためである。これにより、抵抗変化素子における微小な電位変化の検出が妨げられる等の、ビット線44と抵抗変化素子10との間の寄生容量の増大に起因した問題が発生することを抑制することができる。
なお、プレート線40は、定電圧源と接続する。このため、第一配線層200と近接する第二配線層202にプレート線40が設けられていても、寄生容量の増大に起因した問題は発生しない。
Unlike the structure shown in FIG. 29, the
The
図31は、本実施形態に係る不揮発メモリ100を構成するセルアレイ構造を示す上面図であり、セルアレイ構造の一部を示している。図32は、図31に示すセルアレイ構造を示す回路図である。
図31に示すように、本実施形態における不揮発メモリ100は、複数のメモリセル11をアレイ状に配列することにより構成される。複数のメモリセル11は、例えば図中X方向およびY方向に配列される。なお、複数のメモリセル11が配列される方向は、図31に示す方向に限られない。
FIG. 31 is a top view showing a cell array structure constituting the
As shown in FIG. 31, the
図31および図32に示すように、不揮発メモリ100は、複数のプレート線40を備えている。プレート線40は、例えば図31中X方向に延伸している。このとき、図31中X方向に配列された複数のメモリセル11それぞれが有する上部電極16は、共通のプレート線40に接続される。
また、図31および図32に示すように、不揮発メモリ100は、複数のビット線44を備えている。ビット線44は、例えば図31中X方向に延伸している。このとき、図31中X方向に配列された複数のメモリセル11それぞれが有するソース・ドレイン領域31は、共通のビット線44に接続される。
さらに、図31および図32に示すように、不揮発メモリ100は、複数のワード線42を備えている。ワード線42は、例えば図31中Y方向に延伸している。このとき、図31中Y方向に配列された複数のメモリセル11それぞれが有するゲート電極22は、共通のワード線42に接続される。
本実施形態に係る不揮発メモリ100では、特定のワード線42、ビット線44、およびプレート線40を選択することにより、特定のメモリセル11に対し選択的に書込み動作や読み出し動作を行うことができる。
As shown in FIGS. 31 and 32, the
Further, as shown in FIGS. 31 and 32, the
Further, as shown in FIGS. 31 and 32, the
In the
図15は、本実施形態に係る抵抗変化素子10の一例を示す断面図である。抵抗変化素子10は、例えば図15に示す構造を有していてもよい。図15に示す抵抗変化素子10は、次のように形成される。まず、層間絶縁膜72上、および層間絶縁膜72中に形成された配線70上に層間絶縁膜62を形成する。次いで、層間絶縁膜62に、配線70と接続する開口を形成する。次いで、層間絶縁膜62上、および層間絶縁膜62中に形成された開口中に下部電極14を形成する。下部電極14は、層間絶縁膜62上および層間絶縁膜62中に形成された開口中に堆積された金属膜に、露光工程およびドライエッチング工程を行うことによって形成される。次いで、層間絶縁膜62上および下部電極14上に、層間絶縁膜60を形成する。
FIG. 15 is a cross-sectional view showing an example of the
次いで、層間絶縁膜60に、下部電極14と接続する開口を形成する。そして、層間絶縁膜60上および層間絶縁膜60に形成された開口中に、絶縁膜12および上部電極16を順に形成する。絶縁膜12および上部電極16は、層間絶縁膜60上および層間絶縁膜60中に形成された開口中に順に堆積された絶縁膜および金属膜に、露光工程およびドライエッチング工程を行うことによって形成される。これにより、図15に示す構成が得られる。図15に示す構成によれば、下部電極14の下には層間絶縁膜62が形成されており、絶縁膜12および上部電極16の下には、層間絶縁膜60が形成されている。よって、下部電極14、絶縁膜12および上部電極16を形成する工程において、ドライエッチングにより、下層の構造へダメージが加わることを抑制することができる。
Next, an opening connected to the
図33は、本実施形態に係る抵抗変化素子10の一例を示す断面図であり、図15とは異なる例を示している。抵抗変化素子10は、例えば図33に示す構造を有していてもよい。
図33に示す抵抗変化素子10では、絶縁膜12が、平面視で下部電極14よりも大きい。図33に示すように、絶縁膜12は、下部電極14の上面および側面を覆うように設けられる。
図33に示す抵抗変化素子10は、例えば次のように形成される。まず、ソース・ドレインコンタクト54を有する配線層上に、下部電極14を形成する。下部電極14は、当該配線層上に設けられた金属膜をパターニングすることにより形成される。次いで、下部電極14上に、平面視で下部電極14よりも大きい、絶縁膜12および上部電極16を形成する。絶縁膜12および上部電極16は、下部電極14を覆うように上記配線層上に順に積層された絶縁膜および金属膜をパターニングすることにより形成される。
FIG. 33 is a cross-sectional view showing an example of the
In the
The
図33に示す構造によれば、絶縁膜12は、下部電極14の上面および側面を覆うように設けられる。このため、上部電極16と下部電極14との間で短絡が生じることを抑制することができる。従って、不揮発メモリの製造における歩留まりを向上することができる。
According to the structure shown in FIG. 33, the insulating
次に、本実施形態の効果を説明する。本実施形態に係る不揮発メモリ100は、下部電極14を構成する第1の金属材料は、上部電極16を構成する第2の金属材料よりも規格化酸化物生成エネルギーが大きい。このため、下部電極14に正電圧を印加しても、絶縁膜12の抵抗状態が高抵抗状態へ遷移することがない。また、制御部80は、絶縁膜12の抵抗値を高抵抗化させる動作時および低抵抗化させる動作時において上部電極16に正電圧を印加し、絶縁膜12の抵抗値を読み出す動作時において下部電極14に正電圧を印加する。従って、読み出し動作時において、絶縁膜12の抵抗状態が高抵抗状態へ遷移してしまうことを抑制できる。そのため十分に高い電圧により読み出し動作を行うことが可能となる。よって、信頼性を確保しつつ、高速動作を実現することができる不揮発メモリを提供することができる。
Next, the effect of this embodiment will be described. In the
図24は、第2の実施形態に係る不揮発メモリ102を示す断面図であって、第1の実施形態における図1に対応している。第2の実施形態に係る不揮発メモリ102は、抵抗変化素子10が、界面層18を備えている点を除いて、第1の実施形態に係る不揮発メモリ100と同様の構成を有する。
FIG. 24 is a cross-sectional view showing the
界面層18は、下部電極14と絶縁膜12との間に設けられている。また、界面層18は、MxOy(M:金属元素)で示される組成を化学量論組成として有し、かつ金属元素Mに対する酸素の組成比がy/xよりも小さい。このため、界面層18中には、酸素欠損が多く存在することとなる。界面層18は、絶縁膜12とともに抵抗変化層を構成する。
例えば界面層18に酸化タンタルを用いた場合は、その化学量論組成はTa2O5となる。この場合、界面層18中において、金属元素Taに対する酸素の組成比は、5/2より小さい。
界面層18の層厚は、例えば1〜3nmである。界面層18は以下に説明するように、読み出し動作におけるOFFスイッチングを抑制する役割を果たすが、十分に効果を発揮するためには概ね1nm以上の膜厚を有することが好ましい。また、界面層18の膜厚が厚すぎる場合、抵抗変化層全体の膜厚が増加し、フォーミング電圧が高くなりすぎるという問題が生じる。そのため、界面層18の層厚を1〜3nmにした場合、界面層18が不揮発メモリ102の抵抗変化挙動に影響を及ぼすことを抑制することができる。
The
For example, when tantalum oxide is used for the
The layer thickness of the
図25および図26は、読み出し動作時における酸素原子の挙動を説明するための模式図であり、不揮発メモリがON状態である場合における酸素原子の挙動を示している。図25および図26に示す構造では、絶縁膜12がTa2O5であり、下部電極14がWである。また、図26に示す構造では、界面層18は、化学量論組成より酸素組成比が小さいTa2O5である。
ON状態である不揮発メモリには、抵抗変化層中に、酸素欠損により構成されるリークパスが形成されている。読み出し動作時において下部電極に正電圧を印加した場合、下部電極近傍に位置する抵抗変化層中の酸素原子が熱的に励起され、抵抗変化層中には遊離酸素原子が発生する。この遊離酸素原子が、リークパスを形成する酸素欠損に到達した場合、酸素欠損は消滅し、リークパスは切断される。この場合、抵抗変化層は高抵抗状態となる。すなわち、不揮発メモリは、ON状態からOFF状態へと遷移してしまう。
25 and 26 are schematic diagrams for explaining the behavior of oxygen atoms during the read operation, and show the behavior of oxygen atoms when the nonvolatile memory is in the ON state. In the structure shown in FIGS. 25 and 26, the insulating
In the nonvolatile memory in the ON state, a leak path constituted by oxygen vacancies is formed in the resistance change layer. When a positive voltage is applied to the lower electrode during the read operation, oxygen atoms in the resistance change layer located near the lower electrode are thermally excited, and free oxygen atoms are generated in the resistance change layer. When this free oxygen atom reaches an oxygen vacancy that forms a leak path, the oxygen vacancy disappears and the leak path is cut. In this case, the resistance change layer is in a high resistance state. That is, the nonvolatile memory transitions from the ON state to the OFF state.
図25および図26では、図の縦軸が酸素原子のポテンシャルエネルギーを表し、上方に位置する程、高エネルギー状態であることを示す。遊離した酸素原子が酸素欠損のある位置へ移動し、その場所を酸化して欠損を補償するような反応を起こした場合、抵抗変化層を構成する金属元素との結合エネルギー分(4.2eV)だけ酸素原子は安定化する。同様に、下部電極14へ移動し、下部電極で電極材料を酸化する反応を起こした場合、下部電極14を構成する金属元素との結合エネルギー分(2.9eV)だけ酸素原子は安定化する。このため、抵抗変化層中に遊離した酸素原子は、より安定な酸素欠損、または下部電極14へ移動する。
図25において、斜線部Aは、遊離酸素原子が下部電極14へ到達しうる経路を示している。また、斜線部Bは、遊離酸素原子がリークパスを形成する酸素欠損96へ到達しうる経路を示している。また、図26において、斜線部A'は、遊離酸素原子がリークパスを形成しない酸素欠損99へ到達しうる経路を示している。
図25に示す不揮発メモリにおいて、絶縁膜12中で遊離した酸素原子は、ランダムに移動すると考えられるため、下部電極へ移動する確率は図25の斜線部Aの面積に、またリークパスを構成している最寄りの酸素欠損96に移動する確率は図25の斜線部Bの面積に比例する。図25に示すように、斜線部Aの面積は、斜線部Bの面積よりも大きい。このため、下部電極14近傍で発生した遊離酸素は、リークパスを形成する酸素欠損96へ移動する確率より、下部電極14へ移動する確率の方が高い。更に、移動した先で酸化反応を起こす確率は、安定化する際に得られるエネルギーが大きいほど高くなる。そのため、段落0031で得られたように、下部電極の酸化物形成エネルギーが大きいほど遊離酸素が下部電極で酸化反応を起こす可能性が高くなり、その結果酸素欠損を消滅させる確率は低くなる。しかし、リークパスを形成する酸素欠損96へ移動し、反応を起こす確率を完全に排除することはできず、絶縁膜12中に遊離した酸素原子によりリークパスが切断されてしまうおそれがあった。この場合、読み出し動作時において、不揮発メモリの抵抗状態が遷移してしまうこととなる。
In FIGS. 25 and 26, the vertical axis of the figure represents the potential energy of oxygen atoms, and the higher the position, the higher the energy state. When a liberated oxygen atom moves to a position where oxygen vacancies exist and oxidizes the site to compensate for the vacancies, the amount of binding energy (4.2 eV) with the metal element constituting the resistance change layer Only oxygen atoms are stabilized. Similarly, when moving to the
In FIG. 25, a hatched portion A indicates a path through which free oxygen atoms can reach the
In the nonvolatile memory shown in FIG. 25, the oxygen atoms liberated in the insulating
図26は、本実施形態に係る不揮発メモリ102を示している。本実施形態によれば、不揮発メモリ102は、下部電極14と絶縁膜12との間に、酸素欠損の多い界面層18を有している。この場合、ON状態の不揮発メモリ102において、界面層18中には、リークパスを形成しない酸素欠損99が多く存在することとなる。このため、抵抗変化層中に遊離した酸素原子が、リークパスを形成しない酸素欠損99へ移動する確率が生じる。なお、リークパスを形成しない酸素欠損99へ移動する確率は、図26中の斜線部A'の面積に比例する。
このように、本実施形態によれば、抵抗変化層中に遊離した酸素原子が、リークパスを形成する酸素欠損96へ移動する確率を、十分に低くすることができる。従って、読み出し動作時において、抵抗変化層の抵抗状態が遷移してしまうことを抑制することができる。
FIG. 26 shows the
Thus, according to the present embodiment, the probability that oxygen atoms liberated in the resistance change layer move to the
また、本実施形態に係る不揮発メモリによれば、MxOy(M:金属元素)で示される組成を化学量論組成として有し、かつ金属元素Mに対する酸素の組成比がy/xよりも小さい。このため、下部電極14の近傍で生じる抵抗変化層中の遊離酸素の数自体を減少させることができる。これにより、読み出し動作時において、抵抗変化層の抵抗状態が遷移してしまうことを更に抑制することができる。
In addition, according to the nonvolatile memory according to the present embodiment, the composition represented by M x O y (M: metal element) has a stoichiometric composition, and the composition ratio of oxygen to the metal element M is from y / x. Is also small. For this reason, the number of free oxygen itself in the variable resistance layer generated in the vicinity of the
図27は、読み出し動作時においてOFF状態への遷移が生じる割合を示すグラフである。図27(a)は、界面層18を有しない場合を示す。また、図27(b)は、界面層18を有する場合を示す。図27では、上部電極16にRu、絶縁膜12にTa2O5、下部電極14にWを用いた不揮発メモリを用いている。横軸は、OFF状態への遷移が観測された読み出し電圧V_OFFを示している。また、縦軸は、ON状態にある不揮発メモリの下部電極14に読み出し電圧を印加した場合において、OFF状態への遷移が観測された割合を示している。
図27では、測定を行った全素子(1000点)について、OFF状態への遷移が観測された読み出し電圧V_OFFをそれぞれプロットしている。なお、V_OFFが5Vであるプロットについては、5Vまで読み出し電圧を印加しても、OFF状態への遷移が観測されなかった素子を示す。
図27に示すように、界面層18を有しない場合には、1V程度の読み出し電圧により、およそ2割程度の不揮発メモリがOFF状態への遷移を示した。これに対し、界面層18を有する場合には、5Vまで読み出し電圧を印加しても、OFF状態への遷移が観測されなかった。
FIG. 27 is a graph showing the rate at which a transition to the OFF state occurs during a read operation. FIG. 27A shows a case where the
In FIG. 27, the read voltage V_OFF in which the transition to the OFF state is observed is plotted for all the measured elements (1000 points). Note that the plot in which V_OFF is 5 V indicates an element in which no transition to the OFF state was observed even when the read voltage was applied up to 5 V.
As shown in FIG. 27, when the
第3の実施形態に係る不揮発メモリは、界面層18の材料が異なる点を除いて、第2の実施形態に係る不揮発メモリ102と同様の構成を有する。
The nonvolatile memory according to the third embodiment has the same configuration as that of the
本実施形態において、界面層18は、伝導帯の下端における電子状態密度が、価電子帯の上端における電子状態密度と同じ、または価電子帯の上端における電子状態密度よりも小さい金属酸化物からなる。
金属酸化物では、一般に価電子帯は酸素原子の2p軌道からなり、伝導帯は金属元素の最外殻軌道から構成される。そのため、界面層18としては、伝導帯がs軌道またはp軌道から構成される材料を用いることが好ましい。この場合、界面層18は、伝導帯の下端における電子状態密度が、価電子帯の上端における電子状態密度と同じ、または価電子帯の上端における電子状態密度よりも小さい金属酸化物により構成されることとなる。
界面層18は、例えばMgO、CaO、Al2O3、Ga2O3、もしくはSiO2により構成される層、またはMgO、CaO、Al2O3、Ga2O3、もしくはSiO2の少なくとも一つを含む層である。
In the present embodiment, the
In a metal oxide, the valence band is generally composed of 2p orbits of oxygen atoms, and the conduction band is composed of outermost shell orbits of metal elements. Therefore, as the
The
本実施形態によれば、界面層18は、伝導帯の下端における電子状態密度が、価電子帯の上端における電子状態密度と同じ、または価電子帯の上端における電子状態密度よりも小さい金属酸化物からなる。一般に、絶縁膜のフェルミ準位は、価電子帯または伝導帯のうち電子状態密度が小さい方に偏る性質を有する。このため、本実施形態に係る抵抗変化層のフェルミ準位は、伝導帯側に偏る。
抵抗変化層のフェルミ準位が伝導帯側に偏る場合、抵抗変化層はn型の性質を示しやすくなる。すなわち、抵抗変化層は、周囲に電子を供給しやすい状態となる。このため、抵抗変化層のフェルミ準位が伝導帯側に偏る場合において発生した遊離酸素は、抵抗変化層から電子を受け取って負に帯電しやすくなる。
According to this embodiment, the
When the Fermi level of the resistance change layer is biased toward the conduction band, the resistance change layer tends to exhibit n-type properties. That is, the resistance change layer is in a state in which electrons are easily supplied to the surroundings. For this reason, free oxygen generated when the Fermi level of the resistance change layer is biased toward the conduction band easily receives electrons from the resistance change layer and becomes negatively charged.
図28は、負に帯電した遊離酸素の挙動を説明するための図である。図28の縦軸は、酸素原子のポテンシャルエネルギーを表し、上方に位置する程、高エネルギー状態であることを示す。また、図28中におけるVは、下部電極14へ印加する電圧を示している。
図28に示すように、下部電極14に正電圧を印加した場合、負に帯電した遊離酸素のポテンシャルエネルギーは、下部電極14側において低くなる。このため、下部電極14に正電圧を印加する読み出し動作時において、負に帯電した遊離酸素原子は、第1および第2の実施形態と異なり、ランダムな方向に移動するのではなく、ポテンシャルエネルギーが低い下部電極14側へ引き寄せられる。これにより、抵抗変化層中に遊離した酸素原子が、リークパスを形成する酸素欠損96を消滅させることが抑制される。従って、読み出し動作時において、抵抗変化層の抵抗状態が遷移してしまうことを抑制することができる。
FIG. 28 is a diagram for explaining the behavior of negatively charged free oxygen. The vertical axis in FIG. 28 represents the potential energy of oxygen atoms, and the higher the position, the higher the energy state. Further, V in FIG. 28 indicates a voltage applied to the
As shown in FIG. 28, when a positive voltage is applied to the
また、第2の実施形態と同様、界面層18は、MxOy(M:金属元素)で示される組成を化学量論組成として有し、かつ金属元素Mに対する酸素の組成比がy/xよりも小さくなるように構成されていてもよい。界面層18がAl2O3を化学量論組成として有する場合、金属元素Alに対する酸素の組成比は3/2よりも小さくなる。これにより、第2の実施形態と同様の効果を得ることができる。
Similarly to the second embodiment, the
第4の実施形態に係る不揮発メモリは、界面層18の材料が異なる点を除いて、第2の実施形態に係る不揮発メモリと同様の構成を有する。
The nonvolatile memory according to the fourth embodiment has the same configuration as that of the nonvolatile memory according to the second embodiment, except that the material of the
本実施形態において、界面層18は、絶縁膜12を構成する金属材料よりも価数が小さい金属材料の酸化物により構成される。すなわち、絶縁膜12がAl2O3、Y2O3、La2O3など3価の金属を有する金属酸化物の場合、界面層18は、例えばMgO、またはCaOなど2価以下の金属を有する金属酸化物により構成することができる。この場合、界面層18は、MgO、もしくはCaOにより構成される層、またはMgO、もしくはCaOの少なくとも一つを含む層である。
また、絶縁膜12がTiO2、ZrO2、HfO2など4価の金属を有する金属酸化物の場合、界面層18は、例えばMgO、CaO、Al2O3、Y2O3、またはLa2O3など3価以下の金属を有する金属酸化物により構成することができる。この場合、界面層18は、MgO、CaO、Al2O3、Y2O3、もしくはLa2O3により構成される層、またはMgO、CaO、Al2O3、Y2O3、もしくはLa2O3の少なくとも一つを含む層である。
更に、絶縁膜12がV2O5、Ta2O5など5価の金属を有する金属酸化物の場合、界面層18は、例えばMgO、CaO、Al2O3、Y2O3、La2O3、TiO2、ZrO2、HfO2など4価以下の金属を有する金属酸化物により構成することができる。この場合、界面層18は、MgO、CaO、Al2O3、Y2O3、La2O3、TiO2、ZrO2、もしくはHfO2により構成される層、またはMgO、CaO、Al2O3、Y2O3、La2O3、TiO2、ZrO2、もしくはHfO2の少なくとも一つを含む層である。
In the present embodiment, the
Further, when the insulating
Furthermore, when the insulating
本実施形態によれば、界面層18は、絶縁膜12を構成する金属材料よりも価数が小さい金属材料の酸化物により構成される。このため、絶縁膜12を構成する金属材料が界面層18へ混ざると、絶縁膜12を構成する金属材料はドナーとして振る舞うこととなる。このとき、抵抗変化層のフェルミ準位は、ドナー準位へ近づく。すなわち、抵抗変化層のフェルミ準位は、伝導帯側に偏る。この場合、第3の実施形態と同様の理由により、抵抗変化層中に遊離した酸素は負に帯電しやすくなる。
下部電極14に正電圧を印加する読み出し動作時において、負に帯電した遊離酸素原子は下部電極14へ引き寄せられる。これにより、抵抗変化層中に遊離した酸素原子が、リークパスを形成する酸素欠損を消滅させることが抑制される。従って、読み出し動作時において、抵抗変化層の抵抗状態が遷移してしまうことを抑制することができる。
According to the present embodiment, the
During a read operation in which a positive voltage is applied to the
また、第2の実施形態と同様、界面層18は、MxOy(M:金属元素)で示される組成を化学量論組成として有し、かつ金属元素Mに対する酸素の組成比がy/xよりも小さくなるように構成されていてもよい。界面層18がTiO2を化学量論組成として有する場合、金属元素Tiに対する酸素の組成比は2よりも小さくなる。これにより、第2の実施形態と同様の効果を得ることができる。
Similarly to the second embodiment, the
第5の実施形態に係る不揮発メモリは、界面層18の材料が異なる点を除いて、第2の実施形態に係る不揮発メモリと同様の構成を有する。
The nonvolatile memory according to the fifth embodiment has the same configuration as that of the nonvolatile memory according to the second embodiment, except that the material of the
本実施形態において、界面層18は、ドナーとして機能する不純物を有する。界面層18が例えばTiO2により構成される場合には、4価のTiよりも価数が大きい5価のTaやVまたは6価のWなどを界面層18へ添加することにより、ドナーとして機能する不純物を有する界面層18を実現することができる。
界面層18は、例えば絶縁膜12と同様の材料により構成される。また、界面層18は絶縁膜12と異なる材料から構成されていても良い。さらに、ドナーとして機能する不純物は、絶縁膜12を構成する材料と同じであっても異なっていても構わない。
界面層18は、例えば絶縁膜12のうち、ドナーとして機能する不純物を添加された一部により構成される。また、界面層18は、下部電極14上に成膜により設けられていてもよい。
In the present embodiment, the
The
For example, the
本実施形態によれば、添加されたドナーによって、下部電極14近傍における抵抗変化層のフェルミ準位は伝導帯側に偏る。この場合、第4の実施の形態と同様に、抵抗変化層中に遊離した酸素は負に帯電しやすくなる。これにより、下部電極14に正電圧を印加する読み出し動作時において、負に帯電した遊離酸素原子は下部電極14へ引き寄せられる。このため、抵抗変化層中に遊離した酸素原子が、リークパスを形成する酸素欠損を消滅させることが抑制される。従って、読み出し動作時において、抵抗変化層の抵抗状態が遷移してしまうことを抑制することができる。
According to this embodiment, the Fermi level of the resistance change layer in the vicinity of the
図34は、第6の実施形態に係る不揮発メモリ104を示す側面図であり、第1の実施形態に係る図29に対応している。本実施形態に係る不揮発メモリ104は、抵抗変化素子10の構成を除いて、第1の実施形態に係る不揮発メモリ100と同様の構成を有する。
FIG. 34 is a side view showing the
本実施形態において、抵抗変化素子10の下部電極は、絶縁膜12とソース・ドレイン領域32とを接続するソース・ドレインコンタクト54によって構成されている。
図34に示すように、本実施形態に係る不揮発メモリ104は、下部電極14を有していない。また、抵抗変化層である絶縁膜12は、第一配線層200に設けられたソース・ドレインコンタクト54と直接接触している。本実施形態では、ソース・ドレインコンタクト54の上端部を、抵抗変化素子10の下部電極として機能させる。すなわち、ソース・ドレインコンタクト54、絶縁膜12および上部電極16によって抵抗変化素子10が構成されることとなる。
なお、本実施形態において、下部電極を構成するソース・ドレインコンタクト54は、平面視で上部電極16よりも小さい。
In the present embodiment, the lower electrode of the
As shown in FIG. 34, the
In the present embodiment, the source /
図35は、図34に示す抵抗変化素子10を示す断面図である。図35に示すように、ソース・ドレインコンタクト54は、金属膜220と、金属膜220の側面および下面を覆うように設けられたバリアメタル膜222と、により構成される。ソース・ドレインコンタクト54は、例えば第一配線層200中に設けられた開口内に形成される。
図35に示すように、本実施形態では、金属膜220およびバリアメタル膜222により構成される、ソース・ドレインコンタクト54の上端部が、第1の実施形態における下部電極14として機能する。
本実施形態において、金属膜220は、例えばWまたはCu等により構成される。また、バリアメタル膜222は、例えばTiN等により構成される。なお、ソース・ドレインコンタクト54の材料は、第1の実施形態において記載した、上部電極と下部電極の規格化酸化物生成エネルギーにおける関係を考慮して、適宜選択することができる。
35 is a cross-sectional view showing the
As shown in FIG. 35, in this embodiment, the upper end portion of the source /
In the present embodiment, the
本実施形態においても、第1の実施形態と同様の効果を得ることができる。
また、本実施形態によれば、下部電極14を有していない。このため、下部電極14を形成する工程を省略することができる。従って、不揮発メモリの製造が容易となる。
Also in this embodiment, the same effect as that of the first embodiment can be obtained.
Further, according to the present embodiment, the
ソース・ドレインコンタクト54上に別途下部電極14を形成する場合、寸法ばらつきや目ズレ等の問題を回避するために、下部電極14の大きさをソース・ドレインコンタクト54の径より大きくする必要がある。また、上下電極間の短絡を防ぐためには、例えば図33に示すように上部電強16および絶縁膜12の面積を下部電極14よりも大きくする必要があった。このような場合、抵抗変化素子10全体の面積は増大してしまう。
これに対し、本実施形態によれば、抵抗変化素子10の下部電極は、ソース・ドレインコンタクト54により構成されている。このため、絶縁膜12および上部電極16の面積をソース・ドレインコンタクト54よりも若干大きくすることで、寸法ばらつきや目ズレ等の問題を回避し、かつ上下電極間の短絡を防止することができる。この場合、抵抗変化素子10の面積は、ソース・ドレインコンタクト54の径よりも若干大きい面積を有する上部電極16によって規定されることとなる。従って、抵抗変化素子およびメモリセルを微細化することができる。また、煩雑な工程を必要とせずに、上下電極間の短絡を防止することが可能となる。
When the
On the other hand, according to the present embodiment, the lower electrode of the
図68は、図35に示す抵抗変化素子10の変形例を示す断面図である。図68に示すように、本実施形態に係る抵抗変化素子10は、ソース・ドレインコンタクト54を埋め込むコンタクト孔の上端部に下部電極14を埋め込む構成を有していてもよい。この場合、金属膜220、バリアメタル膜222、および下部電極14により、ソース・ドレインコンタクトが構成されることとなる。
図68(a)に示す変形例に係る抵抗変化素子10は、次のように形成される。すなわち、ソース・ドレインコンタクト54を形成した後、コンタクト孔上端部に位置する金属膜220およびバリアメタル膜222をエッチバックする。次いで、エッチバック工程により形成された凹部内に下部電極14を埋め込む。
また、図68(b)に示す変形例に係る抵抗変化素子10は、次のように形成される。すなわち、ソース・ドレインコンタクト54を形成した後、コンタクト孔上端部に位置する金属膜220のみをエッチバックする。次いで、エッチバック工程により形成された凹部内に下部電極14を埋め込む。この場合、下部電極14の周囲には、バリアメタル膜222が残ることとなる。
本変形例に係る構造によれば、下部電極14として任意の材料を選択することができる。このため、コンタクトを構成する金属膜の材料が制限される場合であっても、下部電極として適切な材料を選択することが可能となる。また、この場合においても第6の実施形態における効果を得ることができる。
FIG. 68 is a cross-sectional view showing a modification of
The
Moreover, the
According to the structure according to this modification, any material can be selected as the
図36は、第7の実施形態に係る不揮発メモリ106を示す側面図であって、第1の実施形態に係る図29に対応している。本実施形態に係る不揮発メモリ106は、抵抗変化素子10の構成を除いて、第1の実施形態に係る不揮発メモリ100と同様の構成を有する。
FIG. 36 is a side view showing the
本実施形態において、抵抗変化素子10の上部電極は、プレート線40と絶縁膜12とを接続するプレートコンタクト52によって構成されている。
図36に示すように、本実施形態に係る不揮発メモリ106は、第1の実施形態に示される上部電極16を有していない。また、抵抗変化層である絶縁膜12は、第二配線層202に設けられたプレートコンタクト52と直接接触している。本実施形態では、プレートコンタクト52の下端部を、抵抗変化素子10の上部電極として機能させる。すなわち、下部電極14、絶縁膜12およびプレートコンタクト52によって抵抗変化素子10が構成されることとなる。
なお、上部電極を構成するプレートコンタクト52は、平面視で下部電極14よりも小さい。
In the present embodiment, the upper electrode of the
As shown in FIG. 36, the
The
図37(a)および図37(b)は、図36に示す抵抗変化素子10を示す断面図である。図37(a)および図37(b)に示すように、プレートコンタクト52は、金属膜224と、金属膜224の側面および下面を覆うように設けられたバリアメタル膜226と、により構成される。プレートコンタクト52は、例えば第二配線層202中に設けられた開口内に形成される。
図37(a)および図37(b)に示すように、金属膜224およびバリアメタル膜226により構成される、プレートコンタクト52の下端部が、第1の実施形態における上部電極16として機能する。金属膜224は、例えばAl、Cu、またはW等により構成される。また、バリアメタル膜226は、例えばTiN、TaN、HfN、ZrN、またはRu等により構成される。なお、プレートコンタクト52の材料は、第1の実施形態において記載した、上部電極と下部電極の規格化酸化物生成エネルギーにおける関係を考慮して、適宜選択することができる。
37A and 37B are cross-sectional views showing the
As shown in FIGS. 37A and 37B, the lower end portion of the
なお、図37(b)に示すように、絶縁膜12は、例えばプレートコンタクト52の側面および下面を覆うように設けられていてもよい。この場合、絶縁膜12は、第二配線層202中に設けられた、プレートコンタクト52を埋め込むための開口内に形成されることとなる。
図37(b)に示す構造においては、例えば次のように絶縁膜12およびプレートコンタクト52を形成する。まず、第二配線層202を構成する層間絶縁膜上、および当該層間絶縁膜に設けられた開口内に絶縁材料および金属材料を順に堆積する。次いで、当該開口内以外に堆積された当該絶縁材料および金属材料をCMP法等により除去する。これにより、層間絶縁膜に設けられた開口内に、絶縁膜12およびプレートコンタクト52が形成される。この場合、ドライエッチング等により絶縁膜12をパターニングする工程を省略することができる。従って、不揮発メモリの製造が容易となる。
As shown in FIG. 37B, the insulating
In the structure shown in FIG. 37B, for example, the insulating
図69は、図37に示す抵抗変化素子10の変形例を示す断面図である。図69に示すように、本実施形態に係る抵抗変化素子10では、プレートコンタクト52の側面および下面を覆うように上部電極16が設けられていてもよい。この場合、金属膜224、バリアメタル膜226、および上部電極16によりプレートコンタクトが構成されることとなる。
図69(a)に示す変形例に係る抵抗変化素子10では、プレートコンタクト52の側面および下面を覆うように、上部電極16が設けられている。この場合、上部電極16は、第二配線層202中に設けられた、プレートコンタクト52を埋め込むための開口内に形成されることとなる。なお、図69(a)に示す変形例では、絶縁膜12は、プレートコンタクト52を埋め込む開口下に設けられる。
図69(b)に示す変形例に係る抵抗変化素子10では、プレートコンタクト52の側面および下面を覆うように、上部電極16および絶縁膜12が設けられていてもよい。この場合、絶縁膜12は、上部電極16を介してプレートコンタクト52の側面および下面を覆うこととなる。また、上部電極16および絶縁膜12は、第二配線層202中に設けられた、プレートコンタクト52を埋め込むための開口内に形成されることとなる。
FIG. 69 is a cross-sectional view showing a modification of the
In the
In the
本実施形態においても、第1の実施形態と同様の効果を得ることができる。
また、本実施形態によれば、上部電極16を有しない。このため、上部電極を形成する工程を省略することができる。従って、不揮発メモリの製造が容易となる。
Also in this embodiment, the same effect as that of the first embodiment can be obtained.
Further, according to the present embodiment, the
プレートコンタクト52下に別途上部電極16を形成する場合において、寸法ばらつきや目ズレ等の問題を回避しつつ上下電極間の短絡を防ぐためには、例えば図33に示すように上部電極16および絶縁膜12の面積を下部電極14よりも大きくする必要があった。これは、素子面積を大きくする要因となる。さらに、下部電極14はプレートコンタクト52と同程度の径を有するソース・ドレインコンタクト54より大きくする必要があるため、抵抗変化素子10全体の面積はさらに増大することとなる。
これに対し、本実施形態によれば、抵抗変化素子10の上部電極は、プレートコンタクト52により構成されている。このため、下部電極16および絶縁膜12の面積をプレートコンタクト52よりも若干大きくすることで、寸法ばらつきや目ズレ等の問題を回避し、かつ上下電極間の短絡を防止することができる。この場合、抵抗変化素子10の面積は、プレートコンタクト52の径よりも若干大きい面積を有する下部電極16および絶縁膜12によって規定されることとなる。従って、抵抗変化素子およびメモリセルを微細化することができる。また、煩雑な工程を必要とせずに、上下電極間の短絡を防止することが可能となる。
In the case of separately forming the
On the other hand, according to the present embodiment, the upper electrode of the
図38は、第8の実施形態に係る不揮発メモリ108を示す側面図であって、第1の実施形態における図29に対応している。本実施形態に係る不揮発メモリ108は、抵抗変化素子10の構成を除いて、第1の実施形態に係る不揮発メモリ100と同様の構成を有する。
FIG. 38 is a side view showing the
本実施形態において、抵抗変化素子10の上部電極は、プレート線40により構成されている。
図38に示すように、本実施形態に係る不揮発メモリ108は、第1の実施形態に示される上部電極16およびプレートコンタクト52を有していない。また、抵抗変化層である絶縁膜12は、第二配線層202に設けられたプレート線40と直接接している。本実施形態では、プレート線40の下端部であって、絶縁膜12と接する部分を、抵抗変化素子10の上部電極として機能させる。すなわち、下部電極14、絶縁膜12およびプレート線40によって抵抗変化素子10が構成されることとなる。
In the present embodiment, the upper electrode of the
As shown in FIG. 38, the
図39(a)および図39(b)は、図38に示す抵抗変化素子10の一例を示す断面図である。図39(a)は、図38を図中正面から見た場合における、抵抗変化素子10の断面を示している。また、図39(b)は、図38を図中側方から見た場合における、抵抗変化素子10の断面を示している。
図39(a)および図39(b)に示すように、プレート線40は、金属膜228と、金属膜228の側面および下面を覆うように設けられたバリアメタル膜230と、により構成される。プレート線40は、例えば第二配線層202中に埋め込まれている。
図39(a)および図39(b)に示すように、金属膜228およびバリアメタル膜230により構成される、プレート線40の下端部が、第1の実施形態における上部電極16として機能する。金属膜228は、例えばAl、またはCu等により構成される。また、バリアメタル膜230は、例えばTiN、TaN、HfN、ZrN、またはRu等により構成される。なお、プレート線40の材料は、第1の実施形態において記載した、上部電極と下部電極の規格化酸化物生成エネルギーにおける関係を考慮して、適宜選択することができる。
FIG. 39A and FIG. 39B are cross-sectional views showing an example of the
As shown in FIGS. 39A and 39B, the
As shown in FIGS. 39A and 39B, the lower end portion of the
図39(a)および図39(b)に示すように、絶縁膜12は、例えば平面視で下部電極14よりも大きく設けられる。この場合、絶縁膜12は、例えば下部電極14の上面および側面を覆うように設けられる。
本実施形態では、絶縁膜12が、下部電極14の上面および側面を覆うように設けられている。このため、層間絶縁膜にプレート線40を埋め込むための溝を形成する際に、例えばマスクずれ等により絶縁膜12周囲の層間絶縁膜が除去されて下部電極14が露出してしまうことを防止することができる。これにより、抵抗変化素子10の上部電極を構成するプレート線40と、下部電極14との間の短絡を防止することが可能となる。
As shown in FIGS. 39A and 39B, the insulating
In the present embodiment, the insulating
図40は、図38に示す抵抗変化素子10の一例を示す断面図であり、図39とは異なる例を示している。図40は、図38を図中側方から見た場合における、抵抗変化素子10の断面を示している。
図40に示すように、絶縁膜12は、例えばプレート線40の側面および下面を覆うように設けられていてもよい。この場合、絶縁膜12は、第二配線層202中に設けられた、プレート線40を埋め込むための溝内に形成されることとなる。
図40に示す例では、下部電極14上にプレート線40を埋め込むための溝を形成した後に、絶縁膜12が形成される。このため、プレート線40を形成する際に下部電極14が露出することが抑制される。従って、抵抗変化素子10の上部電極を構成するプレート線49と、下部電極14との間の短絡を防止することが可能となる。
40 is a cross-sectional view showing an example of the
As shown in FIG. 40, the insulating
In the example shown in FIG. 40, the insulating
図70は、図39および図40に示す抵抗変化素子10の変形例を示す断面図である。図70(a)は、図39に示す抵抗変化素子10の変形例を示している。図70(b)は、図40に示す抵抗変化素子10の変形例を示している。図70に示すように、本実施形態に係る抵抗変化素子10では、プレート線40の側面および下面を覆うように上部電極16が設けられていてもよい。この場合、金属膜228、バリアメタル膜230、および上部電極16によりプレート線が構成されることとなる。
図70(a)に示す変形例に係る構造では、プレート線40の側面および下面を覆うように上部電極16が設けられている。この場合、プレート線40を埋め込むための溝内に、上部電極16が設けられる。絶縁膜12は、プレート線40を埋め込む溝下に設けられる。
図70(b)に示す変形例に係る構造では、プレート線40の側面および下面を覆うように、上部電極16および絶縁膜12が設けられている。この場合、絶縁膜12は、上部電極16を介してプレート線40の側面および下面を覆うこととなる。また、上部電極16および絶縁膜12は、プレート線40を埋め込むための溝内に設けられる。
FIG. 70 is a cross-sectional view showing a modification of
In the structure according to the modification shown in FIG. 70A, the
In the structure according to the modification shown in FIG. 70B, the
本実施形態においても、第1の実施形態と同様の効果を得ることができる。
また、本実施形態によれば、上部電極16およびプレートコンタクト52を有しない。従って、上部電極16およびプレートコンタクト52を形成する工程を省略することができる。従って、不揮発メモリの製造が容易となる。
Also in this embodiment, the same effect as that of the first embodiment can be obtained.
Further, according to the present embodiment, the
抵抗変化素子10を設けない既存のLSIプロセスでは、プレート線40は、例えば第一配線層200中に形成される。本実施形態によれば、プレートコンタクト52を設けないため、第二配線層202中に設けられたプレート線40の位置を、第一配線層200に近接させることができる。従って、本実施形態に係る不揮発メモリの製造プロセスと、既存のLSIプロセスとの親和性を高めることができる。
In an existing LSI process in which the
図41は、第9の実施形態に係る不揮発メモリ110を示す側面図であり、第1の実施形態における図29に対応している。本実施形態に係る不揮発メモリ110は、抵抗変化素子10の構成を除いて、第1の実施形態に係る不揮発メモリ100と同様の構成を有する。
FIG. 41 is a side view showing the nonvolatile memory 110 according to the ninth embodiment and corresponds to FIG. 29 in the first embodiment. The nonvolatile memory 110 according to the present embodiment has the same configuration as that of the
本実施形態において、抵抗変化素子10の下部電極は、ソース・ドレインコンタクト54により構成されている。また、抵抗変化素子10の上部電極は、プレート線40により構成されている。
図41に示すように、本実施形態に係る不揮発メモリ110は、第1の実施形態に示される下部電極14、上部電極16およびプレートコンタクト52を有していない。プレート線40は、第一配線層200中に設けられており、抵抗変化層である絶縁膜12と直接接している。また、抵抗変化層である絶縁膜12は、第一配線層200中に設けられたソース・ドレインコンタクト54と直接接触している。
本実施形態では、プレート線40の下端部であって、平面視でソース・ドレインコンタクト54と重なる部分を抵抗変化素子10の上部電極として機能させる。また、ソース・ドレインコンタクト54の上端部を抵抗変化素子10の下部電極として機能させる。すなわち、ソース・ドレインコンタクト54、絶縁膜12およびプレート線40によって抵抗変化素子10が構成されることとなる。
In the present embodiment, the lower electrode of the
As shown in FIG. 41, the nonvolatile memory 110 according to this embodiment does not have the
In the present embodiment, the lower end portion of the
図42は、図41に示す抵抗変化素子10を示す断面図である。
図42に示すように、プレート線40は、金属膜228と、金属膜228の側面および下面を覆うように設けられたバリアメタル膜230と、により構成される。プレート線40は、例えば第一配線層200中に埋め込まれている。また、図42に示すように、ソース・ドレインコンタクト54は、金属膜220と、金属膜220の側面および下面を覆うように設けられたバリアメタル膜222と、により構成される。
図42に示すように、プレート線40の下端部が第1の実施形態における上部電極16として機能し、ソース・ドレインコンタクト54の上端部が第1の実施形態における下部電極14として機能する。
金属膜228、バリアメタル膜230、金属膜220およびバリアメタル膜222の材料は、第1の実施形態に示す上部電極と下部電極の規格化酸化物生成エネルギーにおける関係を考慮して、適宜選択することができる。
42 is a cross-sectional view showing the
As shown in FIG. 42, the
As shown in FIG. 42, the lower end portion of the
The materials of the
図42に示すように、絶縁膜12は、例えばプレート線40の側面および下面を覆うように設けられる。この場合、絶縁膜12は、第一配線層200中に設けられたプレート線40を埋め込むための溝内に形成されることとなる。
As shown in FIG. 42, the insulating
本実施形態においても、第1の実施形態と同様の効果を得ることができる。
また、下部電極14、上部電極16およびソース・ドレインコンタクト54を形成する工程を省略することができる。このため、不揮発メモリの製造を容易にすることができる。
さらに、下部電極14および上部電極16を設けないため、下部電極14および上部電極16を形成する際に生じる、目ずれやエッチング不良等の歩留まり低下の要因を排除することができる。従って、不揮発メモリ製造における歩留まりの向上を図ることが可能となる。
Also in this embodiment, the same effect as that of the first embodiment can be obtained.
Further, the step of forming the
Further, since the
図43は、第10の実施形態に係る不揮発メモリ112を示す側面図であり、第1の実施形態における図29に対応している。本実施形態に係る不揮発メモリ112は、抵抗変化素子10の構成を除いて、第1の実施形態に係る不揮発メモリ100と同様の構成を有する。
FIG. 43 is a side view showing the
図43に示すように、不揮発メモリ112は、ソース・ドレイン領域32の表面に形成されたシリサイド層232を備えている。本実施形態において、抵抗変化素子10の下部電極は、シリサイド層232により構成されている。
図43に示すように、本実施形態に係る不揮発メモリ112は、第1の実施形態に示されるソース・ドレインコンタクト54および下部電極14を有していない。抵抗変化層である絶縁膜12は、シリサイド層232上に、シリサイド層232と直接接するように設けられている。
本実施形態では、シリサイド層232を抵抗変化素子10の下部電極として機能させる。すなわち、シリサイド層232、絶縁膜12および上部電極16によって抵抗変化素子10が構成されることとなる。
As shown in FIG. 43, the
As shown in FIG. 43, the
In the present embodiment, the
本実施形態において、絶縁膜12および上部電極16は、基板30に設けられたシリサイド層32上に積層されている。すなわち、絶縁膜12および上部電極16は、第一配線層200中に設けられることとなる。また、プレート線40は、第一配線層200中に埋め込まれている。
シリサイド層232は、例えばソース・ドレイン領域32の表面を、TiSi、CoSi2、NiSi、またはPtSi、もしくはこれらの合金等によってシリサイド化することにより形成される。なお、シリサイド層232の材料は、第1の実施形態において記載した、上部電極と下部電極の規格化酸化物生成エネルギーにおける関係を考慮して、適宜選択することができる。
In the present embodiment, the insulating
The
本実施形態においても、第1の実施形態と同様の効果を得ることができる。
また、本実施形態によれば、抵抗変化素子10は、基板30に設けられたシリサイド層232上に設けられている。そして、抵抗変化素子10上に位置するプレート線40は、第一配線層200中に埋め込まれている。このため、基板上に設けられる多層配線層は、抵抗変化素子を設けない通常のLSIプロセスにより形成することが可能となる。従って不揮発メモリの製造を容易にすることができる。
Also in this embodiment, the same effect as that of the first embodiment can be obtained.
Further, according to the present embodiment, the
図44は、第11の実施形態に係る不揮発メモリ114を示す側面図であり、第1の実施形態における図29に対応している。本実施形態に係る不揮発メモリ114は、抵抗変化素子10の構成を除いて、第1の実施形態に係る不揮発メモリ100と同様の構成を有する。
FIG. 44 is a side view showing the
図44に示すように、不揮発メモリ114は、シリサイド層232を備えている。本実施形態において、抵抗変化素子10の下部電極はシリサイド層232により構成され、抵抗変化素子10の上部電極はプレートコンタクト52により構成されている。
図44に示すように、本実施形態に係る不揮発メモリ114は、第1の実施形態において示されるソース・ドレインコンタクト54、上部電極16および下部電極14を有していない。抵抗変化層である絶縁膜12は、シリサイド層23上に、シリサイド層232と直接接するように設けられている。また、絶縁膜12は、絶縁膜12上に設けられたプレートコンタクト52と直接接している。
本実施形態では、シリサイド層232を抵抗変化素子10の下部電極として機能させる。また、プレートコンタクト52を抵抗変化素子10の上部電極として機能させる。すなわち、シリサイド層232、絶縁膜12およびプレートコンタクト52によって抵抗変化素子10が構成されることとなる。
As shown in FIG. 44, the
As shown in FIG. 44, the
In the present embodiment, the
シリサイド層232は、例えば第10の実施形態と同様の構成を有する。また、プレートコンタクト52は、例えば第7の実施形態と同様の構成を有する。
The
図45は、図44に示す不揮発メモリ114の変形例を示す断面模式図である。図45に示すように、不揮発メモリ114の絶縁膜12は、例えばプレートコンタクト52の側面および下面を覆うように設けられていてもよい。この場合、絶縁膜12は、第一配線層200中に設けられた、プレートコンタクト52を形成するための開口内に設けられる。
本実施形態では、例えば次のように絶縁膜12およびプレートコンタクト52を形成する。まず、第二配線層202を構成する層間絶縁膜上、および当該層間絶縁膜に設けられた開口内に、絶縁材料および金属材料を順に堆積する。次いで、当該開口内以外に堆積された当該絶縁材料および金属材料を、CMP法等により除去する。これにより、層間絶縁膜に設けられた開口内に、絶縁膜12およびプレートコンタクト52が形成される。この場合、ドライエッチング等により絶縁膜12をパターニングする工程を省略することができる。従って、不揮発メモリの製造が容易となる。
FIG. 45 is a schematic cross-sectional view showing a modification of the
In the present embodiment, for example, the insulating
本実施形態においても、第1の実施形態と同様の効果を得ることができる。
また、本実施形態に係る抵抗変化素子10は、ソース・ドレイン領域32と、ソース・ドレイン領域32とプレート線40とを接続するプレートコンタクト52と、の間に絶縁膜12を形成することにより実現される。従って、不揮発メモリを形成しない既存のLSIプロセスをほとんど変更することなく、不揮発メモリを形成することが可能となる。これにより、不揮発メモリの製造を容易にすることができる。
Also in this embodiment, the same effect as that of the first embodiment can be obtained.
The
図46は、第12の実施形態に係る不揮発メモリ116を示す上面図であり、第1の実施形態に係る図30に対応している。本実施形態に係る不揮発メモリ116は、プレート線40、ワード線42およびビット線44の構成を除いて、第1の実施形態に係る不揮発メモリ100と同様の構成を有する。
FIG. 46 is a top view showing the
図46に示すように、本実施形態に係る不揮発メモリ116において、ワード線42は、基板30平面と水平な面内において、ゲート電極22と垂直に設けられている。また、ワード線42は、ゲート電極22と接続している。この場合、ワード線42は、ゲート電極22として機能しない。
また、プレート線40およびビット線44は、基板30平面と水平な面内において、ワード線42と垂直な方向へ延伸するように設けられる。すなわち、プレート線40およびビット線44は、ゲート電極22と平行に設けられることとなる。
As shown in FIG. 46, in the
The
本実施形態においても、第1の実施形態と同様の効果を得ることができる。 Also in this embodiment, the same effect as that of the first embodiment can be obtained.
プレート線40はソース・ドレイン領域32と接続し、ビット線44はソース・ドレイン領域31と接続している。このため、第1の実施形態のようにプレート線40およびビット線44がゲート電極22と垂直に設けられる場合、プレート線40およびビット線44を平行に設けられるだけのゲート幅が必要となる。
一方、本実施形態では、プレート線40およびビット線44は、ゲート電極22と平行に設けられている。このため、選択トランジスタ20のゲート幅にかかわらず、プレート線40およびビット線44を平行に設けることが可能となる。
The
On the other hand, in the present embodiment, the
また、本実施形態によれば、ワード線42は、ゲート電極22として機能しない。このため、ワード線42の幅を、選択トランジスタ20のゲート長にかかわらず設計することができる。このため、ゲート長の小さい微細で高性能な選択トランジスタを形成しつつ、ワード線の低抵抗化を図ることが可能となる。
Further, according to the present embodiment, the
図47は、第13の実施形態に係る不揮発メモリ118を構成するセルアレイ構造を示す上面図であり、セルアレイ構造の一部を示している。図47は、第1の実施形態における図31に対応している。図48は、図47に示すセルアレイ構造を示す回路図であって、第1の実施形態に係る図32に対応している。
図47および図48に示すように、本実施形態に係る不揮発メモリ118において、隣接する二つのメモリセル11は、ソース・ドレイン領域31が互いに一体として形成されている。そして、当該一体として形成されたソース・ドレイン領域31は、一のビットコンタクト56を介してビット線44と接続している。本実施形態に係る不揮発メモリ118は、これらの点を除いて第1の実施形態に係る不揮発メモリ100と同様の構成を有する。
FIG. 47 is a top view showing a cell array structure constituting the
As shown in FIGS. 47 and 48, in the
図47に示すように、本実施形態に係る不揮発メモリ118において、X方向に隣接する二つのメモリセル11それぞれが有するソース・ドレイン領域31は、互いに一体として設けられている。すなわち、X方向において隣接する当該二つのメモリセル11は、ソース・ドレイン領域31を互いに共有している。また、ソース・ドレイン領域31が互いに一体として設けられた二つのメモリセル11の間には、素子分離膜210が設けられていない。一体として形成されたソース・ドレイン領域31は、一のビットコンタクト56を介してビット線44と接続する。また、ソース・ドレイン領域31が一体として設けられた二つのメモリセル11は、互いに異なるワード線42と接続する。
また、図47に示すように、Y方向に隣接する二つのメモリセル11のソース・ドレイン領域31は、素子分離膜210によって互いに分離されている。
本実施形態に係るメモリセル302においても、プレート線40、ワード線42およびビット線44の組み合わせにより、特定のメモリセル11を選択することが可能である。
As shown in FIG. 47, in the
As shown in FIG. 47, the source /
Also in the memory cell 302 according to the present embodiment, a
本実施形態においても、第1の実施形態と同様の効果を得ることができる。
また、本実施形態によれば、隣接する二つのメモリセル11それぞれが有するソース・ドレイン領域31が、互いに一体として形成されている。このため、当該隣接する二つのメモリセル11間において、素子分離膜210を設ける必要がない。従って、セルアレイ構造のサイズを縮小することが可能となる。
さらに、一体として形成されたソース・ドレイン領域31には、一のビットコンタクト56のみが設けられる。すなわち、リソグラフィの解像限界等によるビットコンタクト56の径の制限が緩和される。これにより、ビットコンタクト56の径を大きくし、ビットコンタクト56におけるコンタクト抵抗を低減することができる。従って、不揮発メモリの動作速度を向上することが可能となる。
Also in this embodiment, the same effect as that of the first embodiment can be obtained.
Further, according to the present embodiment, the source /
Further, only one
図49は、第14の実施形態に係る不揮発メモリ120を構成するセルアレイ構造を示す上面図であり、セルアレイ構造の一部を示している。図49は、第1の実施形態に係る図31に対応している。図50は、図49に示すセルアレイ構造を示す回路図であって、第1の実施形態に係る図32に対応している。図51は、図49に示すセルアレイ構造の一部を示す側面図である。
本実施形態に係る不揮発メモリ120において、同一のビット線44と接続する隣接する二つのメモリセル11は、上部電極16が互いに一体として形成されており、下部電極14が互いに離間している。そして、当該一体として形成された上部電極16は、一のプレートコンタクト52を介してプレート線40と接続している。本実施形態に係る不揮発メモリ120は、これらの点を除いて第1の実施形態に係る不揮発メモリ100と同様の構成を有する。
FIG. 49 is a top view showing a cell array structure constituting the
In the
図49に示すように、本実施形態に係る不揮発メモリ120では、図中X方向に隣接する二つのメモリセル11において、上部電極16が互いに一体として形成されている。図49および図50に示すように、当該一体として形成された上部電極16は、一のプレートコンタクト52を介してプレート線40と接続する。図中X方向に隣接する二つのメモリセル11は、互いに同一のビット線44と接続する。また、図中X方向に隣接する二つのメモリセル11は、互いに異なるワード線42と接続している。
一方、図49中Y方向に隣接する二つのメモリセル11の上部電極16は、互いに離間している。Y方向に隣接する二つのメモリセル11は、互いに異なるビット線と接続する。
As shown in FIG. 49, in the
On the other hand, the
図51に示すように、上部電極16が一体として形成された二つのメモリセル11それぞれが有する下部電極14は、互いに離間している。互いに離間した各下部電極14は、それぞれ異なるソース・ドレインコンタクト54を介して、異なるソース・ドレイン領域32と接続する。これにより、互いに離間した各下部電極14に対応して独立に制御可能な、二つの抵抗変化素子10が実現される。従って、上部電極16が一体として形成された二つのメモリセル11を、互いに独立したメモリセル11として機能させることができる。
図51に示すように、上部電極16が一体として形成された二つのメモリセル11それぞれが有する絶縁膜12は、例えば互いに一体として形成される。なお、上部電極16が一体として形成された二つのメモリセル11それぞれが有する絶縁膜12は、互いに離間していてもよい。
As shown in FIG. 51, the
As shown in FIG. 51, the insulating
本実施形態においても、第1の実施形態と同様の効果を得ることができる。
また、本実施形態によれば、一体として形成された上部電極16に対し、一のプレートコンタクト52のみが設けられる。すなわち、リソグラフィの解像限界等によるプレートコンタクト52の径の制限が緩和される。これにより、プレートコンタクト52の径を大きくし、プレートコンタクト52におけるコンタクト抵抗を低減することができる。従って、不揮発メモリの動作速度を向上することが可能となる。
Also in this embodiment, the same effect as that of the first embodiment can be obtained.
Further, according to the present embodiment, only one
図52は、第15の実施形態に係る不揮発メモリ122を構成するセルアレイ構造を示す上面図であって、セルアレイ構造の一部を示している。図52は、第14の実施形態における図49に対応している。図53は、図52に示すセルアレイ構造を示す回路図であって、第14の実施形態に係る図50に対応している。図54は、図52に示すセルアレイ構造の一部を示す側面図であって、第14の実施形態に係る図51に対応している。
図52、図53、および図54に示すように、本実施形態に係る不揮発メモリ122は、素子分離用電極236によって隣接する二つのメモリセル11を分離していることを除いて、第14の実施形態に係る不揮発メモリ120と同様の構成を有する。
FIG. 52 is a top view showing a cell array structure constituting the
As shown in FIGS. 52, 53, and 54, the
図52に示すように、不揮発メモリ122は、一のメモリセル11が有する選択トランジスタ20と、図中X方向において当該一のメモリセル11と隣接する他のメモリセル11が有する選択トランジスタ20との間に設けられた、素子分離用電極236を備える。図54に示すように、素子分離用電極236は、平面視で、隣接するメモリセル11それぞれが有するソース・ドレイン領域32の間に設けられる。
素子分離用電極236に電圧を印加することで、二つの選択トランジスタ20それぞれが有するソース・ドレイン領域32の間のチャンネルをOFFにする。これにより、隣接する二つの選択トランジスタ20が、互いに分離される。
図52に示すように、本実施形態における素子分離用電極236は、例えばX方向に隣接する二つのメモリセル11間に設けられる。また、図54に示すように、当該隣接する二つのメモリセル11の間には、素子分離膜210が設けられていない。
図52に示すように、素子分離用電極236は、図中Y方向に延伸している。図52中Y方向に配列された複数のメモリセル11は、例えば共通の素子分離用電極236に接続される。また、図54に示すように、素子分離用電極236は、例えばワード線42と同層に設けられている。
As shown in FIG. 52, the
By applying a voltage to the
As shown in FIG. 52, the
As shown in FIG. 52, the
本実施形態においても、第14の実施形態と同様の効果を得ることができる。
また、本実施形態によれば、隣接する選択トランジスタ20を素子分離用電極236により分離する。このため、当該二つの選択トランジスタ20の間に素子分離膜210を設ける必要がない。従って、素子分離膜210の形状を簡略化することができる。このように、本実施形態によれば、不揮発メモリの製造を容易にすることが可能となる。
また、素子分離用電極236は、ワード線42と同時に形成することができる。従って、製造プロセス上における負荷を増大することなく、上述の効果を得ることができる。
Also in this embodiment, the same effect as that in the fourteenth embodiment can be obtained.
Further, according to the present embodiment, the
The
図55は、第16の実施形態に係る不揮発メモリ124を構成するセルアレイ構造を示す上面図であり、セルアレイ構造の一部を示している。図56は、図55に示すセルアレイ構造を示す回路図である。
本実施形態に係る不揮発メモリ124は、第13の実施形態に係る不揮発メモリ118および第14の実施形態に係る不揮発メモリ120の構成を含む。
FIG. 55 is a top view showing a cell array structure constituting the
The
図55に示すように、一のメモリセル11のソース・ドレイン領域31は、図中X方向において隣接するメモリセル11のソース・ドレイン領域31と一体として形成されている。すなわち、X方向において隣接する当該二つのメモリセル11は、ソース・ドレイン領域31を互いに共有している。そして、当該一体として形成されたソース・ドレイン領域31は、一のビットコンタクト56を介してビット線44と接続している。
また、図55に示すように、上記一のメモリセル11の上部電極16は、ソース・ドレイン領域31を共有するメモリセル11とは反対側において隣接するメモリセル11の上部電極16と一体として形成されている。そして、当該一体として形成された上部電極16は、一のプレートコンタクト52を介してプレート線40と接続している。図55および図56に示すように、上部電極16が一体として形成された隣接する二つのメモリセル11は、同一のビット線44と接続する。なお、図51に示す構成と同様に、上部電極16が一体として形成された隣接する二つのメモリセル11それぞれが有する下部電極14は、互いに離間している(図示せず)。
As shown in FIG. 55, the source /
As shown in FIG. 55, the
本実施形態においても、第13の実施形態および第14の実施形態と同様の効果を得ることができる。 Also in this embodiment, the same effects as those of the thirteenth embodiment and the fourteenth embodiment can be obtained.
図57は、第17の実施形態に係る不揮発メモリ126を構成するセルアレイ構造を示す上面図であり、セルアレイ構造の一部を示している。図58は、図57に示すセルアレイ構造を示す回路図である。
本実施形態に係る不揮発メモリ126は、素子分離用電極236によって隣接する二つのメモリセル11を分離していることを除いて、第16の実施形態に係る不揮発メモリ124と同様の構成を有する。また、素子分離用電極236に関する構成は、第15の実施形態に係る不揮発メモリ122と同様である。
FIG. 57 is a top view showing a cell array structure constituting the
The
図57および図58に示すように、素子分離用電極236は、上部電極16が一体として形成された隣接する二つのメモリセル11の間に設けられている。図57に示すように、素子分離用電極236は、図中Y方向に延伸している。Y方向に配列したメモリセル11は、共通の素子分離用電極236を有する。
図57に示すように、本実施形態において、上部電極16が一体として形成された図中X方向に隣接する二つのメモリセル11の間には、素子分離膜210が設けられていない。また、ソース・ドレイン領域31が一体として形成された図中X方向に隣接する二つのメモリセル11の間には、素子分離膜210が設けられていない。すなわち、図57に示すように、素子分離膜210は、図中X方向のみに延伸する直線状に設けることができる。
As shown in FIGS. 57 and 58, the
As shown in FIG. 57, in this embodiment, the
本実施形態においても、第15の実施形態および第16の実施形態と同様の効果を得ることができる。
また、本実施形態によれば、素子分離膜210を一方向にのみ延伸する直線状に設けることができる。このため、素子分離膜210の加工が容易となる。従って、不揮発メモリの製造を容易にすることができる。
Also in this embodiment, the same effects as those of the fifteenth embodiment and the sixteenth embodiment can be obtained.
Further, according to the present embodiment, the
図59は、第18の実施形態に係る不揮発メモリ128を構成するセルアレイ構造を示す上面図であり、セルアレイ構造の一部を示している。図60は、図59に示すセルアレイ構造を示す回路図である。
本実施形態に係る不揮発メモリ128において、互いに異なるビット線44と接続する二つのメモリセル11は、上部電極16が互いに一体として形成され、下部電極14が互いに離間している。そして、当該一体として形成された上部電極16は、一のプレートコンタクト52を介してプレート線40と接続する。本実施形態に係る不揮発メモリ128は、これらの点を除いて、第16の実施形態に係る不揮発メモリ124と同様の構成を有する。
FIG. 59 is a top view showing a cell array structure constituting the
In the
図59に示すように、本実施形態に係る不揮発メモリ128では、図中Y方向に隣接する二つのメモリセル11それぞれが有する上部電極16が、互いに一体として形成される。図中Y方向に隣接する当該二つのメモリセル11は、互いに異なるビット線44と接続している。また、図中X方向に隣接する二つのメモリセル11それぞれが有する上部電極16が、互いに一体として形成される。
このため、四つのメモリセル11それぞれが有する上部電極16が、一体として形成されることとなる。図59および図60に示すように、当該一体として形成された四つのメモリセル11それぞれが有する上部電極16は、一のプレートコンタクト52を介してプレート線40と接続する。
As shown in FIG. 59, in the
Therefore, the
上部電極16が一体として形成されたメモリセル11それぞれが有する下部電極14は、互いに離間している(図示せず)。互いに離間した各下部電極14は、それぞれ異なるソース・ドレインコンタクト54を介して、異なるソース・ドレイン領域32と接続する。このため、上部電極16が一体として形成された各抵抗変化素子10は、互いに離間した各下部電極14に対応してそれぞれ独立に制御可能となる。従って、上部電極16が一体として形成された各メモリセル11を、互いに独立したメモリセル11として機能させることができる。
The
なお、本実施形態では、上部電極16が一体として形成された図59中X方向に隣接する二つのメモリセル11の間に、素子分離用電極236が設けられていてもよい。素子分離用電極236を設けることにより、上部電極16が一体として形成された図59中X方向に隣接する二つのメモリセル11を分離することができる。この場合、素子分離膜210は、図59中X方向のみに延伸する直線状に設けることができる。
また、本実施形態では、ビット線44とワード線42の組み合わせにより、特定の選択トランジスタ20を選択することが可能である。
In the present embodiment, an
In this embodiment, a
本実施形態においても、第16の実施形態と同様の効果を得ることができる。
また、上部電極16が一体として形成された図59中Y方向に隣接する二つのメモリセル11は、一のプレート線40と接続する。このため、プレート線40の本数を減らすことができる。従って、セルアレイ構造の面積を縮小することが可能となる。
Also in this embodiment, the same effect as that in the sixteenth embodiment can be obtained.
Further, two
図61は、第19の実施形態に係る不揮発メモリ130を構成するセルアレイ構造を示す上面図であり、セルアレイ構造の一部を示している。図62は、図61に示すセルアレイ構造を示す回路図である。
本実施形態に係る不揮発メモリ130において、互いに異なるビット線44と接続し、かつ一の方向に配列された複数のメモリセル11は、上部電極16が互いに一体として形成され、下部電極14が互いに離間している。本実施形態に係る不揮発メモリ130は、これらの点を除いて第18の実施形態に係る不揮発メモリ128と同様の構成を有する。
FIG. 61 is a top view showing a cell array structure constituting the
In the
図61に示すように、本実施形態に係る不揮発メモリ130では、図中Y方向に配列された複数のメモリセル11それぞれが有する上部電極16が、互いに一体として形成される。また、図61および図62に示すように、図61中Y方向に配列された複数のメモリセル11は、互いに異なるビット線44と接続する。
本実施形態では、図61に示すように、上部電極16は、例えばY方向に延伸した直線状に設けることができる。このため、上部電極16の加工が容易となる。従って、例えばPtのようにエッチングが容易でない材料を上部電極として適用した場合であっても、抵抗変化素子を容易に形成することが可能となる。
As shown in FIG. 61, in the
In the present embodiment, as shown in FIG. 61, the
図61に示すように、本実施形態では、図中Y方向に配列された複数のメモリセル11において、上部電極16が互いに一体として設けられている。また、図中X方向に配列された複数のメモリセル11は、同一のプレート線40と接続する。このため、不揮発メモリ130を構成する全てのメモリセル11それぞれが有する上部電極16は、同じ電位を有することとなる。すなわち、プレート線の本数を省略しても、正常に不揮発メモリを動作させることが可能である。従って、セルアレイ構造の面積の縮小化を図ることができる。
なお、本実施形態では、ビット線44とワード線42の組み合わせより、特定の選択トランジスタ20を選択することが可能である。
As shown in FIG. 61, in this embodiment, the
In the present embodiment, a
上部電極16が一体として形成されたメモリセル11それぞれが有する下部電極14は、互いに離間している(図示せず)。互いに離間した各下部電極14は、それぞれ異なるソース・ドレインコンタクト54を介して、異なるソース・ドレイン領域32と接続する。このため、上部電極16が一体として形成された各抵抗変化素子10は、互いに離間した各下部電極14に対応してそれぞれ独立に制御可能となる。従って、上部電極16が一体として形成された各メモリセル11を、互いに独立したメモリセル11として機能させることができる。
The
本実施形態において、上部電極16が互いに一体として形成された複数のメモリセル11それぞれが有する絶縁膜12は、例えば互いに一体として形成することができる(図示せず)。この場合、絶縁膜12の形状を、上部電極16の形状と同様とすることができる。これにより、抵抗変化素子の加工を容易にすることが可能となる。
In the present embodiment, the insulating
本実施形態においても、第18の実施形態と同様の効果を得ることができる。 Also in this embodiment, the same effect as that in the eighteenth embodiment can be obtained.
図63は、第20の実施形態に係る不揮発メモリ132を構成するセルアレイ構造を示す上面図であり、セルアレイ構造の一部を示している。図64は、図63に示すセルアレイ構造を示す回路図である。本実施形態に係る不揮発メモリ132は、第12の実施形態に示す構造を有するメモリセル11をアレイ状に配列してなるものである。
FIG. 63 is a top view showing a cell array structure constituting the
図63に示すように、ワード線42は、基板30平面と水平な面内においてメモリセル11が有するゲート電極22と垂直な方向に延伸している。本実施形態では、ワード線42は、図63中X方向に延伸している。図63および図64に示すように、図63中X方向に配列されたメモリセル11は、共通のワード線42と接続される。
図63に示すように、プレート線40およびビット線44は、ゲート電極22と平行な方向に延伸している。本実施形態では、プレート線40およびビット線44は、図63中Y方向に延伸している。図63および図64に示すように、図63中Y方向に配列されたメモリセル11は、共通のプレート線40およびビット線44と接続される。
As shown in FIG. 63, the
As shown in FIG. 63, the
本実施形態においても、第12の実施形態と同様の効果を得ることができる。 Also in this embodiment, the same effect as that of the twelfth embodiment can be obtained.
図65は、第21の実施形態に係る不揮発メモリ134を構成するセルアレイ構造を示す上面図であり、セルアレイ構造の一部を示している。図66は、図65に示すセルアレイ構造を示す回路図である。
本実施形態に係る不揮発メモリ134において、隣接する二つのメモリセル11は、ソース・ドレイン領域31が互いに一体として形成されている。そして、当該一体として形成されたソース・ドレイン領域31は、一のビットコンタクト56を介してビット線44と接続している。
また、互いに異なるビット線44と接続する隣接する二つのメモリセルは、上部電極16が互いに一体として形成されており、下部電極14が互いに離間している。そして、当該一体として形成された上部電極16は、一のプレートコンタクト52を介してプレート線40と接続している。
これらの点を除いて、本実施形態に係る不揮発メモリ134は、第20に係る不揮発メモリ132と同様の構成を有する。
FIG. 65 is a top view showing a cell array structure constituting the
In the
Further, in two adjacent memory cells connected to
Except for these points, the
図65に示すように、本実施形態に係る不揮発メモリ134では、図中Y方向に隣接する二つのメモリセル11それぞれが有するソース・ドレイン領域31が、互いに一体として設けられている。図65および図66に示すように、一体として形成されたソース・ドレイン領域31は、一のビットコンタクト56を介してビット線44と接続する。また、ソース・ドレイン領域31が一体として設けられた二つのメモリセル11は、互いに異なるワード線42と接続する。
また、図65に示すように、図中X方向に隣接する二つのメモリセル11のソース・ドレイン領域31は、素子分離膜210によって互いに分離されている。
As shown in FIG. 65, in the
As shown in FIG. 65, the source /
本実施形態によれば、一体として形成されたソース・ドレイン領域31には、一のビットコンタクト56のみが設けられる。すなわち、リソグラフィの解像限界等によるビットコンタクト56の径の制限が緩和される。これにより、ビットコンタクト56の径を大きくし、ビットコンタクト56におけるコンタクト抵抗を低減することができる。従って、不揮発メモリの動作速度を向上することが可能となる。
According to the present embodiment, only one
図65に示すように、本実施形態に係る不揮発メモリ134では、図中X方向に隣接する二つのメモリセル11それぞれが有する上部電極16が、互いに一体として形成される。図65中X方向に隣接する当該二つのメモリセル11は、互いに異なるビット線44と接続している。図65および図66に示すように、一体として設けられた、二つのメモリセル11それぞれが有する上部電極16は、一のプレートコンタクト52を介してプレート線40と接続する。
上部電極16が一体として形成されたメモリセル11それぞれが有する下部電極14は、互いに離間している(図示せず)。互いに離間した各下部電極14は、それぞれ異なるソース・ドレインコンタクト54を介して、異なるソース・ドレイン領域32と接続する。このため、上部電極16が一体として形成された各抵抗変化素子10は、互いに離間した各下部電極14に対応してそれぞれ独立に制御可能となる。従って、上部電極16が一体として形成された各メモリセル11を、互いに独立したメモリセル11として機能させることができる。
As shown in FIG. 65, in the
The
本実施形態によれば、上部電極16が一体として形成された図65中X方向に隣接する二つのメモリセル11は、一のプレート線40と接続する。このため、プレート線40の本数を減らすことができる。従って、セルアレイ構造の面積を縮小することが可能となる。
According to the present embodiment, two
本実施形態においても、第20の実施形態と同様の効果を得ることができる。 Also in this embodiment, the same effect as that in the twentieth embodiment can be obtained.
図67は、第22の実施形態に係る不揮発メモリ136を構成するセルアレイ構造を示す上面図であり、セルアレイ構造の一部を示している。
本実施形態に係る不揮発メモリ136では、プレート線40およびビット線44が、基板30平面と水平な面内において、ワード線42と垂直に設けられていない。また、互いに異なるビット線44と接続し、かつ一の方向に配列された複数のメモリセル11は、上部電極16が互いに一体として形成されており、下部電極14が互いに離間している。
本実施形態に係る不揮発メモリ136は、これらの点を除いて第1の実施形態に係る不揮発メモリ100と同様の構成を有する。
FIG. 67 is a top view showing a cell array structure constituting the
In the
Except for these points, the
図67に示すように、プレート線40およびビット線44は、基板30平面と水平な面内において、ワード線42に対して斜めに延伸するように設けられる。また、プレート線40とビット線44は、互いに平行に設けられる。プレート線40およびビット線44の延伸方向に配列された複数のメモリセル11は、互いに共通のプレート線40およびビット線44と接続し、かつ互いに異なるワード線42と接続する。
プレート線40およびビット線44がワード線42に対して斜めに延伸する場合、プレート線40とビット線44の間隔は、ワード線42に対して垂直方向へ延伸する場合と比較して大きくなる。本実施形態において、プレート線40およびビット線44は、例えばワード線42の延伸方向から45°傾いた方向へ延伸するように設けられる。この場合、プレート線40とビット線44の間隔は、ワード線42に対して垂直方向へ延伸する場合と比較して、1.4倍程度大きくなる。
As shown in FIG. 67, the
When the
図67に示すように、本実施形態に係る不揮発メモリ136では、図中Y方向に配列された複数のメモリセル11それぞれが有する上部電極16が、互いに一体として形成される。また、図57中Y方向に配列された複数のメモリセル11は、互いに異なるビット線44と接続する。
本実施形態では、図67に示すように、上部電極16は、例えばY方向に延伸した直線状に設けることができる。このため、上部電極16の加工が容易となる。従って、例えばPtのようにエッチングが容易でない材料を上部電極として適用した場合であっても、抵抗変化素子を容易に形成することが可能となる。
As shown in FIG. 67, in the
In the present embodiment, as shown in FIG. 67, the
本実施形態においても、第1の実施形態と同様の効果を得ることができる。 Also in this embodiment, the same effect as that of the first embodiment can be obtained.
プレート線40はソース・ドレイン領域32と接続し、ビット線44はソース・ドレイン領域31と接続している。このため、第1の実施形態のようにプレート線40およびビット線44がゲート電極22と垂直に設けられる場合、プレート線40およびビット線44を平行に設けられるだけのゲート幅が必要となる。
本実施形態によれば、プレート線40およびビット線44は、ワード線42に対し斜めに延伸するように設けられる。これにより、プレート線40とビット線44の間隔を大きくすることができる。すなわち、ゲート幅を小さくした場合においても、プレート線40とビット線44の間隔を維持することができる。従って、ゲート幅の小さい微細な選択トランジスタを有するセルアレイ構造を実現することが可能となる。
The
According to the present embodiment, the
(実施例1)
図16は、実施例1に係る不揮発メモリ100の動作挙動を示すグラフである。実施例1は、Ru(ΔHf=152.5kJ/mol)、TiO2(ΔHf=472.5kJ/mol)、Ta2O5(ΔHf=409.2kJ/mol)、W(ΔHf=280.9667〜294.85kJ/mol)を順に積層して得られた抵抗変化素子10に電圧を印加して、不揮発メモリ100の動作挙動を調べた。このとき、Wは抵抗変化素子10における第1の電極を構成し、Ruは抵抗変化素子10における第2の電極を構成する。
なお、図16では、第2の電極に印加される電圧値と、抵抗変化素子10に流れる電流値との関係を示している。以下、図17〜図21において同様である。
Example 1
FIG. 16 is a graph illustrating the operation behavior of the
FIG. 16 shows the relationship between the voltage value applied to the second electrode and the current value flowing through the
図16に示すように、実施例1においては、第2の電極に正電圧を印加した場合に、高抵抗状態(OFF状態)への遷移および低抵抗状態(ON状態)への遷移が生じた。これに対し、第1の電極に正電圧(第2の電極に負電圧)を印加した場合に、高抵抗状態への遷移は生じなかった。 As shown in FIG. 16, in Example 1, when a positive voltage was applied to the second electrode, a transition to a high resistance state (OFF state) and a transition to a low resistance state (ON state) occurred. . On the other hand, when a positive voltage was applied to the first electrode (a negative voltage applied to the second electrode), no transition to the high resistance state occurred.
(実施例2)
図17は、実施例2に係る不揮発メモリ100の動作挙動を示すグラフである。実施例2は、Ru(ΔHf=152.5kJ/mol)、TiO2(ΔHf=472.5kJ/mol)、Ta2O5(ΔHf=409.2kJ/mol)、TiN(ΔHf=303.5kJ/mol)を順に積層して得られた抵抗変化素子10に電圧を印加して、不揮発メモリ100の動作挙動を調べた。このとき、TiNは第1の電極を構成し、Ruは第2の電極を構成する。
(Example 2)
FIG. 17 is a graph illustrating the operation behavior of the
図17に示すように、実施例2においては、第2の電極に正電圧を印加した場合に、高抵抗状態(OFF状態)への遷移および低抵抗状態(ON状態)への遷移が生じた。これに対し、第1の電極に正電圧(第2の電極に負電圧)を印加した場合に、高抵抗状態への遷移は生じなかった。 As shown in FIG. 17, in Example 2, when a positive voltage was applied to the second electrode, a transition to a high resistance state (OFF state) and a transition to a low resistance state (ON state) occurred. . On the other hand, when a positive voltage was applied to the first electrode (a negative voltage applied to the second electrode), no transition to the high resistance state occurred.
(実施例3)
図18は、実施例3に係る不揮発メモリ100の動作挙動を示すグラフである。実施例3は、Ru(ΔHf=152.5kJ/mol)、TiO2(ΔHf=472.5kJ/mol)、Ta2O5(ΔHf=409.2kJ/mol)、TiO2、W(ΔHf=280.9667〜294.85kJ/mol)を順に積層して得られた抵抗変化素子10に電圧を印加して、不揮発メモリ100の動作挙動を調べた。このとき、Wは第1の電極を構成し、Ruは第2の電極を構成する。
(Example 3)
FIG. 18 is a graph illustrating the operation behavior of the
図18に示すように、実施例3においては、第2の電極に正電圧を印加した場合に、高抵抗状態(OFF状態)への遷移および低抵抗状態(ON状態)への遷移が生じた。これに対し、第1の電極に正電圧(第2の電極に負電圧)を印加した場合に、高抵抗状態への遷移は生じなかった。 As shown in FIG. 18, in Example 3, when a positive voltage was applied to the second electrode, a transition to a high resistance state (OFF state) and a transition to a low resistance state (ON state) occurred. . On the other hand, when a positive voltage was applied to the first electrode (a negative voltage applied to the second electrode), no transition to the high resistance state occurred.
(実施例4)
図19は、実施例4に係る不揮発メモリ100の動作挙動を示すグラフである。実施例4は、Ru(ΔHf=152.5kJ/mol)、Ta2O5(ΔHf=409.2kJ/mol)、TiO2(ΔHf=472.5kJ/mol)、TiN(ΔHf=303.5kJ/mol)を順に積層して得られた抵抗変化素子10に電圧を印加して、不揮発メモリ100の動作挙動を調べた。このとき、TiNは第1の電極を構成し、Ruは第2の電極を構成する。
Example 4
FIG. 19 is a graph illustrating the operation behavior of the
図19に示すように、実施例4においては、第2の電極に正電圧を印加した場合に、高抵抗状態(OFF状態)への遷移および低抵抗状態(ON状態)への遷移が生じた。これに対し、第1の電極に正電圧(第2の電極に負電圧)を印加した場合に、高抵抗状態への遷移は生じなかった。 As shown in FIG. 19, in Example 4, when a positive voltage was applied to the second electrode, a transition to a high resistance state (OFF state) and a transition to a low resistance state (ON state) occurred. . On the other hand, when a positive voltage was applied to the first electrode (a negative voltage applied to the second electrode), no transition to the high resistance state occurred.
(比較例1)
図20は、比較例1に係る不揮発メモリの動作挙動を示すグラフである。比較例1は、Ru(ΔHf=152.5kJ/mol)、TiO2(ΔHf=472.5kJ/mol)、Ta2O5(ΔHf=409.2kJ/mol)、Ruを順に積層して得られた抵抗変化素子10に電圧を印加して、不揮発メモリの動作挙動を調べた。このとき、Ruは、第1の電極および第2の電極を構成する。
(Comparative Example 1)
FIG. 20 is a graph showing the operation behavior of the nonvolatile memory according to Comparative Example 1. In Comparative Example 1, Ru (ΔH f = 152.5 kJ / mol), TiO 2 (ΔH f = 472.5 kJ / mol), Ta 2 O 5 (ΔH f = 409.2 kJ / mol), and Ru are sequentially stacked. A voltage was applied to the
図20に示すように、比較例1では、第1の電極および第2の電極のいずれに正電圧を印加した場合においても、高抵抗状態(OFF状態)への遷移および低抵抗状態(ON状態)への遷移が生じた。 As shown in FIG. 20, in Comparative Example 1, even when a positive voltage is applied to either the first electrode or the second electrode, the transition to the high resistance state (OFF state) and the low resistance state (ON state) ) Occurred.
(比較例2)
図21は、比較例2に係る不揮発メモリの動作挙動を示すグラフである。比較例2は、Ru(ΔHf=152.5kJ/mol)、TiO2(ΔHf=472.5kJ/mol)、Ta2O5(ΔHf=409.2kJ/mol)、TiO2、Ruを順に積層して得られた抵抗変化素子10に電圧を印加して、不揮発メモリの動作挙動を調べた。このとき、Ruは、第1の電極および第2の電極を構成する。
(Comparative Example 2)
FIG. 21 is a graph showing the operation behavior of the nonvolatile memory according to Comparative Example 2. Comparative Example 2 includes Ru (ΔH f = 152.5 kJ / mol), TiO 2 (ΔH f = 472.5 kJ / mol), Ta 2 O 5 (ΔH f = 409.2 kJ / mol), TiO 2 and Ru. A voltage was applied to the
図21に示すように、比較例2では、第1の電極および第2の電極のいずれに正電圧を印加した場合においても、高抵抗状態(OFF状態)への遷移および低抵抗状態(ON状態)への遷移が生じた。 As shown in FIG. 21, in Comparative Example 2, even when a positive voltage is applied to either the first electrode or the second electrode, the transition to the high resistance state (OFF state) and the low resistance state (ON state) ) Occurred.
実施例および比較例の結果から、第1の電極の規格化酸化物生成エネルギーが第2の電極の規格化酸化物生成エネルギーよりも大きい場合、第2の電極に正電圧を印加した場合においてのみ、絶縁膜における高抵抗状態への遷移が生じることがわかる。 From the results of Examples and Comparative Examples, when the normalized oxide formation energy of the first electrode is larger than the normalized oxide formation energy of the second electrode, only when a positive voltage is applied to the second electrode It can be seen that a transition to a high resistance state occurs in the insulating film.
以上、図面を参照して本発明の実施形態について述べたが、これらは本発明の例示であり、上記以外の様々な構成を採用することもできる。 As mentioned above, although embodiment of this invention was described with reference to drawings, these are the illustrations of this invention, Various structures other than the above are also employable.
10、97 抵抗変化素子
11 メモリセル
12 絶縁膜
14 下部電極
16 上部電極
18 界面層
20、98 選択トランジスタ
22 ゲート電極
24 ゲート絶縁膜
30 基板
31、32 ソース・ドレイン領域
34、36 層間絶縁膜
38 配線層
40、401、402 プレート線
42、421、422 ワード線
44、441、442 ビット線
52 プレートコンタクト
54 ソース・ドレインコンタクト
56 ビットコンタクト
60、62、72 層間絶縁膜
70 配線
80 制御部
90、94 配線
96、99 酸素欠損
100、102、104、106、108、110、112、114、116、118、120、122、124、126、128、130、132、134、136 不揮発メモリ
200 第一配線層
202 第二配線層
204 第三配線層
210 素子分離膜
220、224、228 金属膜
222、226、230 バリアメタル膜
232 シリサイド層
236 素子分離用電極
10, 97
Claims (29)
前記メモリセルに印加する電圧を制御する制御部と、
を備え、
前記抵抗変化素子は、
第1の金属材料を含有する第1の電極と、
第2の金属材料を含有する第2の電極と、
前記第1の電極と前記第2の電極との間に設けられ、第3の金属材料を含有し、かつ酸素を含有する絶縁膜と、
を有しており、
前記第1の金属材料は、前記第2の金属材料よりも規格化酸化物生成エネルギーが大きく、
前記制御部は、前記絶縁膜の抵抗値を高抵抗化させる動作時および低抵抗化させる動作時において前記第2の電極に正電圧を印加し、前記絶縁膜の抵抗値を読み出す動作時において前記第1の電極に正電圧を印加し、
前記絶縁膜は、Ta 2 O 5 、Ta 2 O 5 とTiO 2 の積層膜、ZrO 2 、ZrO 2 とTa 2 O 5 の積層膜、NiO、SrTiO 3 、SrRuO 3 、Al 2 O 3 、La 2 O 3 、HfO 2 、Y 2 O 3 またはV 2 O 5 によって構成されている半導体装置。 A memory cell having a resistance change element;
A control unit for controlling a voltage applied to the memory cell;
With
The variable resistance element is
A first electrode containing a first metal material;
A second electrode containing a second metal material;
An insulating film provided between the first electrode and the second electrode, containing a third metal material and containing oxygen;
Have
The first metal material has a higher normalized oxide generation energy than the second metal material,
The control unit applies a positive voltage to the second electrode during an operation of increasing the resistance value of the insulating film and an operation of decreasing the resistance value, and reads the resistance value of the insulating film during the operation of reading the resistance value of the insulating film. Applying a positive voltage to the first electrode ;
The insulating film includes Ta 2 O 5 , a laminated film of Ta 2 O 5 and TiO 2, a laminated film of ZrO 2 , ZrO 2 and Ta 2 O 5 , NiO, SrTiO 3 , SrRuO 3 , Al 2 O 3 , La 2. A semiconductor device composed of O 3 , HfO 2 , Y 2 O 3 or V 2 O 5 .
前記第1の金属材料、前記第2の金属材料、および前記第3の金属材料の規格化酸化物生成エネルギーを、それぞれΔHf1、ΔHf2、ΔHf3としたときに、ΔHf1≧ΔHf3/7+220(kJ/mol)であり、ΔHf2≦ΔHf3/7+100(kJ/mol)である半導体装置。 The semiconductor device according to claim 1,
When normalized oxide generation energies of the first metal material, the second metal material, and the third metal material are ΔH f1 , ΔH f2 , and ΔH f3 , respectively, ΔH f1 ≧ ΔH f3 / A semiconductor device in which 7 + 220 (kJ / mol) and ΔH f2 ≦ ΔH f3 / 7 + 100 (kJ / mol).
前記抵抗変化素子は、ユニポーラ型である半導体装置。 The semiconductor device according to claim 1 or 2,
The variable resistance element is a unipolar semiconductor device.
前記絶縁膜は、Ta2O5によって構成されており、
前記第1の金属材料および前記第2の金属材料の規格化酸化物生成エネルギーをそれぞれΔHf1、ΔHf2としたときに、ΔHf1>280(kJ/mol)であり、ΔHf2<160(kJ/mol)である半導体装置。 The semiconductor device according to any one of claims 1 to 3 ,
The insulating film is made of Ta 2 O 5 ,
When normalized oxide generation energies of the first metal material and the second metal material are ΔH f1 and ΔH f2 , respectively, ΔH f1 > 280 (kJ / mol) and ΔH f2 <160 (kJ) / Mol).
前記第1の電極は、W、Al、TiN、Ti、Ta、TaN、Hf、HfN、Zr、ZrN、またはこれらの合金によって構成されている半導体装置。 The semiconductor device according to any one of claims 1 to 4,
The first electrode is a semiconductor device made of W, Al, TiN, Ti, Ta, TaN, Hf, HfN, Zr, ZrN, or an alloy thereof.
前記第2の電極は、Ru、RuO2、Pt、Ir、Rh、Pd、Cu、またはこれらの合金によって構成されている半導体装置。 The semiconductor device according to any one of claims 1 to 5 ,
The second electrode is a semiconductor device made of Ru, RuO 2 , Pt, Ir, Rh, Pd, Cu, or an alloy thereof.
前記絶縁膜の抵抗値を読み出す動作時において前記第1の電極に印加する正電圧は、0.8V以上である半導体装置。 The semiconductor device according to any one of claims 1 to 6,
A semiconductor device in which a positive voltage applied to the first electrode during an operation of reading a resistance value of the insulating film is 0.8 V or more.
前記第1の電極と前記絶縁膜との間に設けられ、MxOy(M:金属元素)で示される組成を化学量論組成として有し、かつ金属元素Mに対する酸素の組成比がy/xよりも小さい第1界面層を備える半導体装置。 The semiconductor device according to any one of claims 1 to 7,
Provided between the first electrode and the insulating film, has a composition represented by M x O y (M: metal element) as a stoichiometric composition, and the composition ratio of oxygen to the metal element M is y A semiconductor device comprising a first interface layer smaller than / x.
前記第1界面層は、Ta2O5を化学量論組成として有する半導体装置。 The semiconductor device according to claim 8 ,
The first interface layer is a semiconductor device having Ta 2 O 5 as a stoichiometric composition.
前記第1の電極と前記絶縁膜との間に設けられ、かつ伝導帯の下端における電子状態密度が、価電子帯の上端における電子状態密度と同じ、または価電子帯の上端における電子状態密度よりも小さい金属酸化物からなる第2界面層を備える半導体装置。 The semiconductor device according to any one of claims 1 to 9 ,
The electronic state density at the lower end of the conduction band provided between the first electrode and the insulating film is the same as the electronic state density at the upper end of the valence band, or the electronic state density at the upper end of the valence band. A semiconductor device comprising a second interface layer made of a small metal oxide.
前記第2界面層は、MgO、CaO、Al2O3、Ga2O3、もしくはSiO2により構成される層、またはMgO、CaO、Al2O3、Ga2O3、もしくはSiO2の少なくとも一つを含む層である半導体装置。 The semiconductor device according to claim 1 0,
The second interface layer, MgO, CaO, Al 2 O 3, Ga 2 O 3, or layer composed of SiO 2, or MgO, CaO, Al 2 O 3 , Ga 2 O 3, or of SiO 2 at least A semiconductor device which is a layer including one.
前記第1の電極と前記絶縁膜との間に設けられ、かつ前記絶縁膜を構成する前記第3の金属材料よりも価数が小さい金属材料の酸化物からなる第3界面層を備える半導体装置。 The semiconductor device according to any one of claims 1 to 7,
A semiconductor device comprising a third interface layer made of an oxide of a metal material that is provided between the first electrode and the insulating film and that has a lower valence than the third metal material that constitutes the insulating film .
前記第3の金属材料は、Al、YまたはLaであり、
前記第3界面層は、MgOもしくはCaOにより構成される層、またはMgOもしくはCaOの少なくとも一つを含む層である半導体装置。 The semiconductor device according to claim 1 2,
The third metal material is Al, Y or La;
The third interface layer is a semiconductor device that is a layer made of MgO or CaO, or a layer containing at least one of MgO or CaO.
前記第3の金属材料は、Ti、ZrまたはHfであり、
前記第3界面層は、MgO、CaO、Al2O3、Y2O3もしくはLa2O3により構成される層、またはMgO、CaO、Al2O3、Y2O3もしくはLa2O3の少なくとも一つを含む層である半導体装置。 The semiconductor device according to claim 1 2,
The third metal material is Ti, Zr or Hf;
The third interface layer is a layer composed of MgO, CaO, Al 2 O 3 , Y 2 O 3 or La 2 O 3 , or MgO, CaO, Al 2 O 3 , Y 2 O 3 or La 2 O 3. A semiconductor device which is a layer including at least one of the following.
前記第3の金属材料は、VまたはTaであり、
前記第3界面層は、MgO、CaO、Al2O3、Y2O3、La2O3、TiO2、ZrO2、もしくはHfO2により構成される層、またはMgO、CaO、Al2O3、Y2O3、La2O3、TiO2、ZrO2、もしくはHfO2の少なくとも一つを含む層である半導体装置。 The semiconductor device according to claim 1 2,
The third metal material is V or Ta;
The third interface layer is composed of MgO, CaO, Al 2 O 3 , Y 2 O 3 , La 2 O 3 , TiO 2 , ZrO 2 , or HfO 2 , or MgO, CaO, Al 2 O 3. , Y 2 O 3 , La 2 O 3 , TiO 2 , ZrO 2 , or a layer containing at least one of HfO 2 .
前記第1の電極と前記絶縁膜との間に設けられ、かつドナーとして機能する不純物を有する第4界面層を備える半導体装置。 The semiconductor device according to any one of claims 1 to 7,
A semiconductor device comprising a fourth interface layer having an impurity which is provided between the first electrode and the insulating film and functions as a donor.
前記メモリセルは、選択トランジスタを有しており、
前記制御部は、前記絶縁膜の抵抗値を読み出す動作時において、前記第1の電極側に正電圧を印加した後、前記第1の電極側への正電圧の印加を止め、前記選択トランジスタに正電圧を印加する半導体装置。 The semiconductor device according to any one of claims 1 to 16 ,
The memory cell has a selection transistor,
In the operation of reading out the resistance value of the insulating film, the control unit stops applying the positive voltage to the first electrode side after applying a positive voltage to the first electrode side, A semiconductor device that applies a positive voltage.
前記第1の電極は、前記選択トランジスタと接続している半導体装置。 The semiconductor device according to claim 17 ,
The semiconductor device in which the first electrode is connected to the selection transistor.
前記メモリセル上に設けられた配線を備え、
前記メモリセルは、選択トランジスタを有しており、
前記第1の電極または前記第2の電極のうち、一方が前記配線と接続し、他方が前記選択トランジスタのソース・ドレイン領域と接続する半導体装置。 The semiconductor device according to any one of claims 1 to 16 ,
A wiring provided on the memory cell;
The memory cell has a selection transistor,
One of the first electrode and the second electrode is connected to the wiring, and the other is connected to a source / drain region of the selection transistor.
前記第1の電極または前記第2の電極のうちの前記他方は、前記絶縁膜と前記ソース・ドレイン領域とを接続する第1コンタクトによって構成されている半導体装置。 The semiconductor device according to claim 19 ,
The other of the first electrode and the second electrode is constituted by a first contact that connects the insulating film and the source / drain region.
前記ソース・ドレイン領域の表面に形成されたシリサイド層を備え、
前記第1の電極または前記第2の電極のうちの前記他方は、前記シリサイド層により構成されている半導体装置。 The semiconductor device according to claim 19 ,
A silicide layer formed on the surface of the source / drain region;
The semiconductor device, wherein the other of the first electrode and the second electrode is constituted by the silicide layer.
アレイ状に配列された複数の前記メモリセルを備える半導体装置。 The semiconductor device according to 2 1 any one the preceding claims 19,
A semiconductor device comprising a plurality of the memory cells arranged in an array.
隣接する二つの前記メモリセルは、前記ソース・ドレイン領域のうち前記抵抗変化素子と接続していない一方が互いに一体として形成されており、かつ一体として形成された前記ソース・ドレイン領域が一のビットコンタクトを介してビット線と接続する半導体装置。 The semiconductor device according to claim 2 2,
Two adjacent memory cells are formed such that one of the source / drain regions not connected to the variable resistance element is integrally formed with each other, and the integrally formed source / drain region has one bit. A semiconductor device connected to a bit line through a contact.
一の前記メモリセルが有する前記選択トランジスタと、前記一のメモリセルと隣接する他の前記メモリセルが有する前記選択トランジスタとの間に位置する素子分離用電極を備える半導体装置。 The semiconductor device according to claim 2 2, or 2 3,
A semiconductor device comprising an element isolation electrode positioned between the selection transistor included in one memory cell and the selection transistor included in another memory cell adjacent to the one memory cell.
同一のビット線と接続する隣接する二つの前記メモリセルは、前記第1の電極または前記第2の電極のうちの前記一方が互いに一体として形成され、前記他方が互いに離間しており、かつ一体として形成された前記第1の電極または前記第2の電極のうちの前記一方が一のプレートコンタクトを介してプレート線と接続する半導体装置。 The semiconductor device according to any one of claims 2 2 to 2 4,
In the two adjacent memory cells connected to the same bit line, the one of the first electrode and the second electrode is formed integrally with each other, the other is separated from each other, and is integrated. The one of the first electrode and the second electrode formed as a semiconductor device is connected to a plate line via a plate contact.
互いに異なるビット線と接続する隣接する二つの前記メモリセルは、前記第1の電極または前記第2の電極のうちの前記一方が互いに一体として形成され、前記他方が互いに離間しており、かつ一体として形成された前記第1の電極または前記第2の電極のうちの前記一方が一のプレートコンタクトを介してプレート線と接続する半導体装置。 The semiconductor device according to any one of claims 2 2 to 2 5,
In the two adjacent memory cells connected to different bit lines, the one of the first electrode and the second electrode is formed integrally with each other, the other is separated from each other, and is integrated. The one of the first electrode and the second electrode formed as a semiconductor device is connected to a plate line via a plate contact.
互いに異なるビット線と接続し、かつ一の方向に配列された複数の前記メモリセルは、前記第1の電極または前記第2の電極のうちの前記一方が互いに一体として形成され、かつ前記他方が互いに離間している半導体装置。 It claim 2 2 no The semiconductor device according to 2 6 any one,
In the plurality of memory cells connected to different bit lines and arranged in one direction, one of the first electrode and the second electrode is formed integrally with each other, and the other is Semiconductor devices that are separated from each other.
前記第1の電極または前記第2の電極のうちの前記一方は、前記配線と前記絶縁膜とを接続する第2コンタクトによって構成されている半導体装置。 The preceding claims 19 The semiconductor device according to 2 4 any one,
The one of the first electrode and the second electrode is a semiconductor device configured by a second contact that connects the wiring and the insulating film.
前記第1の電極または前記第2の電極のうちの前記一方は、前記配線により構成されている半導体装置。 The preceding claims 19 A semiconductor device according to 2 4 any one,
The one of the first electrode and the second electrode is a semiconductor device configured by the wiring.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011237272A JP5723253B2 (en) | 2011-01-31 | 2011-10-28 | Semiconductor device |
TW101101426A TWI528428B (en) | 2011-01-31 | 2012-01-13 | Semiconductor device and control method of semiconductor device |
US13/359,449 US8787067B2 (en) | 2011-01-31 | 2012-01-26 | Semiconductor device and method of controlling semiconductor device |
KR1020120009203A KR20120088594A (en) | 2011-01-31 | 2012-01-30 | Semiconductor device and method of controlling semiconductor device |
CN201210021853.4A CN102623047B (en) | 2011-01-31 | 2012-01-31 | Semiconductor device and method of controlling semiconductor device |
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011018703 | 2011-01-31 | ||
JP2011018703 | 2011-01-31 | ||
JP2011125331 | 2011-06-03 | ||
JP2011125331 | 2011-06-03 | ||
JP2011237272A JP5723253B2 (en) | 2011-01-31 | 2011-10-28 | Semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013012285A JP2013012285A (en) | 2013-01-17 |
JP5723253B2 true JP5723253B2 (en) | 2015-05-27 |
Family
ID=46562912
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011237272A Active JP5723253B2 (en) | 2011-01-31 | 2011-10-28 | Semiconductor device |
Country Status (5)
Country | Link |
---|---|
US (1) | US8787067B2 (en) |
JP (1) | JP5723253B2 (en) |
KR (1) | KR20120088594A (en) |
CN (1) | CN102623047B (en) |
TW (1) | TWI528428B (en) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5909155B2 (en) * | 2012-06-19 | 2016-04-26 | ルネサスエレクトロニクス株式会社 | Resistance change type memory and resistance change element forming method |
JP2014103326A (en) * | 2012-11-21 | 2014-06-05 | Panasonic Corp | Nonvolatile memory element and manufacturing method thereof |
US9130162B2 (en) * | 2012-12-20 | 2015-09-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Resistance variable memory structure and method of forming the same |
JP6021688B2 (en) * | 2013-02-25 | 2016-11-09 | ルネサスエレクトロニクス株式会社 | Semiconductor device and control method thereof |
US9312306B2 (en) * | 2013-09-03 | 2016-04-12 | Kabushiki Kaisha Toshiba | Nonvolatile memory device and method of manufacturing the same |
FR3011117A1 (en) * | 2013-09-24 | 2015-03-27 | St Microelectronics Sa | METHOD AND DEVICE FOR CONTROLLING A RERAM MEMORY |
TWI612698B (en) * | 2013-10-09 | 2018-01-21 | 財團法人工業技術研究院 | Non-volatile memory cell and non-volatile memory for multi-bit storage |
JP6282505B2 (en) * | 2014-03-26 | 2018-02-21 | ルネサスエレクトロニクス株式会社 | Semiconductor device |
TWI488347B (en) | 2014-04-08 | 2015-06-11 | Winbond Electronics Corp | Method for forming memory device |
US20180001107A1 (en) | 2016-07-01 | 2018-01-04 | Btl Holdings Limited | Aesthetic method of biological structure treatment by magnetic field |
CN106558509B (en) * | 2015-09-25 | 2019-09-03 | 中芯国际集成电路制造(上海)有限公司 | A kind of measurement structure and measurement method, electronic device of FinFET contact resistance |
US10134470B2 (en) | 2015-11-04 | 2018-11-20 | Micron Technology, Inc. | Apparatuses and methods including memory and operation of same |
US11247039B2 (en) | 2016-05-03 | 2022-02-15 | Btl Healthcare Technologies A.S. | Device including RF source of energy and vacuum system |
US11534619B2 (en) | 2016-05-10 | 2022-12-27 | Btl Medical Solutions A.S. | Aesthetic method of biological structure treatment by magnetic field |
US10583287B2 (en) | 2016-05-23 | 2020-03-10 | Btl Medical Technologies S.R.O. | Systems and methods for tissue treatment |
US10556122B1 (en) | 2016-07-01 | 2020-02-11 | Btl Medical Technologies S.R.O. | Aesthetic method of biological structure treatment by magnetic field |
US10446226B2 (en) | 2016-08-08 | 2019-10-15 | Micron Technology, Inc. | Apparatuses including multi-level memory cells and methods of operation of same |
US10157670B2 (en) * | 2016-10-28 | 2018-12-18 | Micron Technology, Inc. | Apparatuses including memory cells and methods of operation of same |
US9859336B1 (en) * | 2017-01-09 | 2018-01-02 | Macronix International Co., Ltd. | Semiconductor device including a memory cell structure |
US12156689B2 (en) | 2019-04-11 | 2024-12-03 | Btl Medical Solutions A.S. | Methods and devices for aesthetic treatment of biological structures by radiofrequency and magnetic energy |
EP4417249A3 (en) * | 2019-04-11 | 2024-11-06 | BTL Medical Solutions a.s. | Devices for aesthetic treatment of biological structures by radiofrequency and magnetic energy |
KR102676269B1 (en) * | 2019-09-26 | 2024-06-19 | 에스케이하이닉스 주식회사 | Semiconductor device |
US11411181B2 (en) * | 2020-03-30 | 2022-08-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Phase-change memory device and method |
CA3173876A1 (en) | 2020-05-04 | 2021-11-11 | Tomas SCHWARZ | Device and method for unattended treatment of a patient |
US11878167B2 (en) | 2020-05-04 | 2024-01-23 | Btl Healthcare Technologies A.S. | Device and method for unattended treatment of a patient |
CN114267393B (en) * | 2021-06-02 | 2023-12-26 | 青岛昇瑞光电科技有限公司 | Nonvolatile memory and conductive filament generating method, setting/resetting method thereof |
WO2023062563A1 (en) | 2021-10-13 | 2023-04-20 | Btl Medical Solutions A.S. | Devices for aesthetic treatment of biological structures by radiofrequency and magnetic energy |
JP2023062307A (en) * | 2021-10-21 | 2023-05-08 | 株式会社デンソー | Semiconductor device and its manufacturing method |
US11896816B2 (en) | 2021-11-03 | 2024-02-13 | Btl Healthcare Technologies A.S. | Device and method for unattended treatment of a patient |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7859896B2 (en) * | 2006-02-02 | 2010-12-28 | Renesas Electronics Corporation | Semiconductor device |
US7760539B2 (en) * | 2006-06-16 | 2010-07-20 | Panasonic Corporation | Nonvolatile memory device |
JP4823316B2 (en) * | 2006-09-05 | 2011-11-24 | 富士通株式会社 | Writing method for nonvolatile semiconductor memory device |
KR101136870B1 (en) * | 2006-11-30 | 2012-04-20 | 후지쯔 가부시끼가이샤 | Method for fabricating resistance storage element |
JP4967176B2 (en) * | 2007-05-10 | 2012-07-04 | シャープ株式会社 | Variable resistance element, method of manufacturing the same, and nonvolatile semiconductor memory device |
JP2010015662A (en) * | 2008-07-07 | 2010-01-21 | Panasonic Corp | Resistance change type non volatile storage device |
JP4485605B2 (en) * | 2008-09-30 | 2010-06-23 | パナソニック株式会社 | Resistance change element driving method, initial processing method, and nonvolatile memory device |
CN102099863B (en) * | 2009-06-08 | 2014-04-02 | 松下电器产业株式会社 | Method of writing for resistance-change non-volatile memory element, and resistance-change non-volatile memory device |
JP5542550B2 (en) * | 2010-07-08 | 2014-07-09 | 株式会社東芝 | Resistance change memory |
-
2011
- 2011-10-28 JP JP2011237272A patent/JP5723253B2/en active Active
-
2012
- 2012-01-13 TW TW101101426A patent/TWI528428B/en not_active IP Right Cessation
- 2012-01-26 US US13/359,449 patent/US8787067B2/en active Active
- 2012-01-30 KR KR1020120009203A patent/KR20120088594A/en not_active Withdrawn
- 2012-01-31 CN CN201210021853.4A patent/CN102623047B/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
TW201234460A (en) | 2012-08-16 |
JP2013012285A (en) | 2013-01-17 |
CN102623047A (en) | 2012-08-01 |
CN102623047B (en) | 2015-06-17 |
TWI528428B (en) | 2016-04-01 |
US8787067B2 (en) | 2014-07-22 |
US20120195100A1 (en) | 2012-08-02 |
KR20120088594A (en) | 2012-08-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5723253B2 (en) | Semiconductor device | |
US10319785B2 (en) | Semiconductor device and method of manufacturing same | |
CN102576709B (en) | Nonvolatile storage device and method for manufacturing same | |
JP6180700B2 (en) | Nonvolatile semiconductor memory device and manufacturing method thereof | |
JP5542550B2 (en) | Resistance change memory | |
JP4948688B2 (en) | Resistance variable nonvolatile memory element, variable resistance nonvolatile memory device, and method of manufacturing variable resistance nonvolatile memory element | |
CN101395716B (en) | Nonvolatile storage element, nonvolatile storage device and method for manufacturing such element and device | |
JP4937413B2 (en) | Resistance change element and nonvolatile semiconductor memory device using the same | |
JP2005317976A (en) | Memory device utilizing multilayer structure with stepwise resistance value | |
JP6329349B2 (en) | Nonvolatile resistance change memory device and bias method of resistance change memory structure | |
JP6071825B2 (en) | Nonvolatile storage device | |
CN101542727A (en) | Non-volatile storage element array, and its manufacturing method | |
JP6021688B2 (en) | Semiconductor device and control method thereof | |
JP2008235637A (en) | Nonvolatile semiconductor storage device and its manufacturing method | |
TWI476903B (en) | Non-volatile storage element with dual work function electrodes | |
JP2016192478A (en) | Storage device | |
JP2015167200A (en) | Non-volatile semiconductor storage device | |
JP4113199B2 (en) | Semiconductor device | |
US9025373B2 (en) | Non-volatile programmable switch | |
US9006701B2 (en) | Non-volatile memory device having bit lines and source lines arranged in parallel and manufacturing method thereof | |
US10074694B2 (en) | Memory device and method for manufacturing the same | |
JP5374865B2 (en) | Resistance change element, memory device using the same, and manufacturing method thereof | |
TWI681577B (en) | Memory device | |
CN113629098B (en) | resistive memory device | |
TWI545698B (en) | Semiconductor memory storage array device and method of manufacturing the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140729 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150123 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150127 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150306 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150324 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150327 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5723253 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |