JP5670120B2 - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP5670120B2 JP5670120B2 JP2010181468A JP2010181468A JP5670120B2 JP 5670120 B2 JP5670120 B2 JP 5670120B2 JP 2010181468 A JP2010181468 A JP 2010181468A JP 2010181468 A JP2010181468 A JP 2010181468A JP 5670120 B2 JP5670120 B2 JP 5670120B2
- Authority
- JP
- Japan
- Prior art keywords
- substrate
- semiconductor device
- wiring
- node
- internal terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 195
- 238000004519 manufacturing process Methods 0.000 title description 96
- 239000000758 substrate Substances 0.000 claims description 222
- 229910052751 metal Inorganic materials 0.000 claims description 109
- 239000002184 metal Substances 0.000 claims description 109
- 239000007769 metal material Substances 0.000 claims description 39
- 239000013078 crystal Substances 0.000 claims description 36
- 239000003566 sealing material Substances 0.000 claims description 28
- 229910052802 copper Inorganic materials 0.000 claims description 24
- 239000000853 adhesive Substances 0.000 claims description 20
- 230000001070 adhesive effect Effects 0.000 claims description 20
- 229910045601 alloy Inorganic materials 0.000 claims description 6
- 239000000956 alloy Substances 0.000 claims description 6
- 229910052719 titanium Inorganic materials 0.000 claims description 5
- 229910052782 aluminium Inorganic materials 0.000 claims description 4
- 229910052759 nickel Inorganic materials 0.000 claims description 3
- 239000010410 layer Substances 0.000 description 187
- 238000000034 method Methods 0.000 description 134
- 235000012431 wafers Nutrition 0.000 description 63
- 230000008569 process Effects 0.000 description 60
- 239000010949 copper Substances 0.000 description 59
- 238000000605 extraction Methods 0.000 description 56
- 238000007733 ion plating Methods 0.000 description 53
- 238000000151 deposition Methods 0.000 description 52
- 230000008021 deposition Effects 0.000 description 51
- 230000001681 protective effect Effects 0.000 description 47
- 238000000206 photolithography Methods 0.000 description 27
- 230000004888 barrier function Effects 0.000 description 26
- 238000012360 testing method Methods 0.000 description 25
- 229910000679 solder Inorganic materials 0.000 description 24
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 22
- 229910052710 silicon Inorganic materials 0.000 description 21
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 20
- 238000010586 diagram Methods 0.000 description 20
- 239000010703 silicon Substances 0.000 description 20
- 150000002500 ions Chemical class 0.000 description 19
- 238000009826 distribution Methods 0.000 description 16
- 239000000463 material Substances 0.000 description 15
- 238000002161 passivation Methods 0.000 description 12
- 239000004020 conductor Substances 0.000 description 11
- 239000011810 insulating material Substances 0.000 description 11
- 238000007747 plating Methods 0.000 description 11
- 235000004522 Pentaglottis sempervirens Nutrition 0.000 description 9
- 230000000694 effects Effects 0.000 description 9
- 240000004050 Pentaglottis sempervirens Species 0.000 description 8
- 241000894007 species Species 0.000 description 8
- 238000007639 printing Methods 0.000 description 7
- 238000012986 modification Methods 0.000 description 6
- 230000004048 modification Effects 0.000 description 6
- 229920002120 photoresistant polymer Polymers 0.000 description 6
- 239000000654 additive Substances 0.000 description 5
- 230000000996 additive effect Effects 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 5
- 239000012467 final product Substances 0.000 description 5
- 230000006870 function Effects 0.000 description 5
- 238000013508 migration Methods 0.000 description 5
- 230000005012 migration Effects 0.000 description 5
- 238000007429 general method Methods 0.000 description 4
- 238000007789 sealing Methods 0.000 description 4
- 239000004593 Epoxy Substances 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 239000007767 bonding agent Substances 0.000 description 3
- 239000011248 coating agent Substances 0.000 description 3
- 238000000576 coating method Methods 0.000 description 3
- 238000011161 development Methods 0.000 description 3
- 238000002474 experimental method Methods 0.000 description 3
- 230000007246 mechanism Effects 0.000 description 3
- 239000012528 membrane Substances 0.000 description 3
- 229910021645 metal ion Inorganic materials 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 239000000843 powder Substances 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 239000000047 product Substances 0.000 description 3
- 229920002050 silicone resin Polymers 0.000 description 3
- 238000002441 X-ray diffraction Methods 0.000 description 2
- 230000001133 acceleration Effects 0.000 description 2
- 230000001154 acute effect Effects 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 229910052804 chromium Inorganic materials 0.000 description 2
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 238000005520 cutting process Methods 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 238000010884 ion-beam technique Methods 0.000 description 2
- 230000009191 jumping Effects 0.000 description 2
- 238000010295 mobile communication Methods 0.000 description 2
- 238000000465 moulding Methods 0.000 description 2
- 238000004806 packaging method and process Methods 0.000 description 2
- 238000004382 potting Methods 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 241000047703 Nonion Species 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 239000012298 atmosphere Substances 0.000 description 1
- 239000010953 base metal Substances 0.000 description 1
- 238000010923 batch production Methods 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000000052 comparative effect Effects 0.000 description 1
- 239000011889 copper foil Substances 0.000 description 1
- 230000007797 corrosion Effects 0.000 description 1
- 238000005260 corrosion Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000010894 electron beam technology Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000003628 erosive effect Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- XEEYBQQBJWHFJM-UHFFFAOYSA-N iron Substances [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 description 1
- 229910052742 iron Inorganic materials 0.000 description 1
- 229910000833 kovar Inorganic materials 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000006386 memory function Effects 0.000 description 1
- 150000002739 metals Chemical group 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000005289 physical deposition Methods 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 238000004080 punching Methods 0.000 description 1
- 239000002994 raw material Substances 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 239000010935 stainless steel Substances 0.000 description 1
- 229910001220 stainless steel Inorganic materials 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- 229910052720 vanadium Inorganic materials 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
- 238000011179 visual inspection Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/10251—Elemental semiconductors, i.e. Group IV
- H01L2924/10253—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
2 チップ取り出し電極(内部端子電極)
3 パッシベーション膜
4,6 バリア金属配線
4a,6a バリア金属材料
5,7 銅配線
8 保護絶縁膜
8a 保護絶縁膜の端部
9 半田ボール
9a 半田ボールの底面
10 シリコンウエハ
21 配線層(第1の配線層)
22 配線層(第2の配線層)
21a 第1の端部
21b 第2の端部
21c 再配線部
21e,22e エッジ部
21s,22s 側面
21u,22u 上面
22a 縁部
30 柱状の塊
31 基板
32,32a,32b スピーシーズ
32c スピーシーズの核
32d 島状の塊
40 ボンディングワイヤ
41 スクライブライン
42 接着剤
43、44 絶縁膜
50、52 絶縁基板(半導体装置の基板、システム基板)
51、a、b、d、e、f、g 絶縁基板配線
100,200 メタルマスク
101,201 開口部
300 第2の半導体装置
301 ステージ
302 リード
303 封止材
304 リードフレーム
305 リード連結部
306 ステージ連結部
Claims (44)
- 第1の電子回路が主面に描画され、前記第1の電子回路がそれぞれ前記第1の電子回路の外部と通信する第1と第2の内部端子電極を有する第1の基板と、
第2の電子回路が主面に描画され、前記第2の電子回路がそれぞれ前記第2の電子回路の外部と通信する第3と第4の内部端子電極を有し、前記第1の基板に積層された第2の基板と、
前記第1の基板の表面の一部に形成され、それぞれが第1及び第2のノードを有する第1、第2及び第8並びに第9の配線を含み、前記第1の基板の表面方向とは異なる方向に伸びる柱状の塊の集合体によって構成されている配線層と、
前記第3及び第4の内部端子電極と、それぞれ対応する前記第1及び第8の配線の第1のノードとを接続する第1と第2のボンディングワイヤと、
前記第9の配線を跨ぐように、前記第8の配線の第2のノードと前記第2の配線の第1のノードとを接続する第8のボンディングワイヤと、
前記第2の配線の第2のノードと前記第1の基板以外の半導体装置内の第10のノードとを接続する第3のボンディングワイヤと、を備え、
前記第1乃至第3及び第8のボンディングワイヤは、それら断面が円状であり、
前記配線層は、前記第1の基板の表面に垂直な方向から見たエッジ部を含み、前記第1の基板と接する前記エッジ部における前記配線層の前記第1の基板の表面と垂直な断面の角度が55°以下である、ことを特徴とする半導体装置。 - 更に、少なくとも前記第1の基板の主面、第2の基板の主面及び前記第1と第2の基板のそれぞれの側面を封止する封止材と、
前記封止材に覆われた第3のノード及び前記封止材の外部から接続できる第4のノードを有する絶縁基板に支持されない金属材料の第3の配線と、を備え、
前記第10のノードは、前記第3の配線である、ことを特徴とする請求項1に記載の半導体装置。 - 前記第3の配線は、少なくとも6面を有し、少なくとも前記封止材が接しない面を有する、ことを特徴とする請求項2に記載の半導体装置。
- 前記第4のノードは、前記封止材が接しない前記面である、ことを特徴とする請求項3に記載の半導体装置。
- 前記封止材に覆われた前記第3の配線の一部は、前記第1の基板に積層する、ことを特徴とする請求項2乃至4のいずれか一項に記載の半導体装置。
- 前記封止材に覆われた前記第3の配線の一部は、前記第2の基板に積層する、ことを特徴とする請求項2乃至5のいずれか一項に記載の半導体装置。
- 前記第3の配線の一部は、前記第1の基板を前記第2の基板と挟むように前記第1の基板の下に配置する、ことを特徴とする請求項2乃至4のいずれか一項に記載の半導体装置。
- 更に、前記第3の配線の一部と前記第1の基板の主面と反対の裏面との間に、前記第3の配線と前記第1の基板を接続する接着剤を備える、ことを特徴とする請求項7に記載の半導体装置。
- 前記接着剤は、電気的に絶縁である、ことを特徴とする請求項8に記載の半導体装置。
- 前記封止材は、前記第4のノードの面を除く前記第3の配線のすべての面を覆う、ことを特徴とする請求項2乃至9のいずれか一項に記載の半導体装置。
- 更に、前記第1の基板の主面と反対の裏面の少なくとも一部の領域に、前記第1の基板を搭載する前記金属材料と同一のステージを備える、ことを特徴とする請求項2乃至10のいずれか一項に記載の半導体装置。
- 前記ステージの一部は、前記封止材の外部から接続できるノードを有する、ことを特徴とする請求項11に記載の半導体装置。
- 前記第1の配線の第2のノードが前記第1の内部端子電極を覆うことによって、前記第1の配線の第2のノードと前記第1の内部端子電極とを接続する、ことを特徴とする請求項2乃至12のいずれか一項に記載の半導体装置。
- 更に、前記第2の基板は、前記第2の電子回路が前記第2の電子回路の外部と通信する第8の内部端子電極を有し、
更に、前記半導体装置は、
前記封止材に少なくとも3つの面が接し、前記封止材に覆われた第5のノード及び前記封止材の外部から接続できる第6のノードを有する前記金属材料と同一の第4の配線と、
前記第8の内部端子電極と前記第4の配線の第5のノードとを接続する第4のボンディングワイヤと、を備える、ことを特徴とする請求項2乃至13のいずれか一項に記載の半導体装置。 - 更に、前記第1の基板は、前記第1の電子回路が前記第1の電子回路の外部と通信する第9の内部端子電極を有し、
更に、前記半導体装置は、
前記封止材に少なくとも3つの面が接し、前記封止材に覆われた第7のノード及び前記封止材の外部から接続できる第8のノードを有する前記金属材料と同一の第5の配線と、
前記第9の内部端子電極と前記第5の配線の第7のノードとを接続する第5のボンディングワイヤと、を備える、ことを特徴とする請求項2乃至14のいずれか一項に記載の半導体装置。 - 更に、前記第1の基板は、前記第1の電子回路が前記第1の電子回路の外部と通信する第10の内部端子電極を有し、
更に、前記第2の基板は、前記第2の電子回路が前記第2の電子回路の外部と通信する第11の内部端子電極を有し、
更に、前記配線層は、第9、第10及び第11のノードを有する第6の配線を有し、
更に、前記半導体装置は、
前記封止材に少なくとも3つの面が接し、前記封止材に覆われた第12のノード及び前記封止材の外部から接続できる第13のノードを有する前記金属材料と同一の第7の配線と、
前記第11の内部端子電極と前記第6の配線の第9のノードとを接続する第6のボンディングワイヤと、
前記第6の配線の第10のノードと前記第7の配線の第12のノードとを接続する第7のボンディングワイヤと、を備える、ことを特徴とする請求項2乃至15のいずれか一項に記載の半導体装置。 - 前記第6の配線の第11のノードが前記第10の内部端子電極を覆うことによって、前記第10の配線の第11のノードと前記第10の内部端子電極とを接続する、ことを特徴とする請求項16に記載の半導体装置。
- 少なくとも前記第1及び第2の配線のいずれかの配線の一部は、前記第1と第2の基板の間に配置する、ことを特徴とする請求項2乃至17のいずれか一項に記載の半導体装置。
- 前記第1の配線の第2のノードが前記第1の内部端子電極を覆うことによって、前記第1の配線の第2のノードと前記第1の内部端子電極とを接続する、ことを特徴とする請求項1に記載の半導体装置。
- 前記第1の配線の一部は、前記第1と第2の基板の間に配置する、ことを特徴とする請求項19に記載の半導体装置。
- 更に、第3の電子回路が描画され、前記第3の電子回路が前記第3の電子回路の外部と通信する第5、第6及び第7の内部端子電極を有する第3の基板と、
前記第1の基板と第3の基板を搭載する第4の基板と、
前記第4の基板の表面の一部に形成され、それぞれが第3及び第4のノードを有する第3及び第4の配線を含む第2の配線層と、を備え、
前記半導体装置内の第10のノードである前記第3の配線の第3のノードが、前記第3の配線の第4のノードを介して前記第5の内部端子電極に電気的に接続する、ことを特徴とする請求項1に記載の半導体装置。 - 前記第2の内部端子電極が、前記第4の配線の第3のノードに接続し、
前記第4の配線の第4のノードが、前記第6の内部端子電極に電気的に接続する、ことを特徴とする請求項21に記載の半導体装置。 - 更に、半導体装置が外部と通信する外部端子を備え、
前記第7の内部端子電極が、前記外部端子に電気的に接続する、ことを特徴とする請求項22に記載の半導体装置。 - 更に、前記第1の基板と前記第2の基板とを接続する接着剤を備える、ことを特徴とする請求項1、21乃至23のいずれか一項に記載の半導体装置。
- 更に、少なくとも前記第1及び第2のボンディングワイヤのいずれか一方を覆う第3の絶縁膜を備え、
前記第3の絶縁膜は、前記第2の配線の第2のノードの領域は覆わない、ことを特徴とする請求項1、21乃至23のいずれか一項に記載の半導体装置。 - 更に、前記第2の基板は第8の内部端子電極を有し、
更に、前記半導体装置は、前記第8の内部端子電極と、前記第1の基板以外の半導体装置内のノードとを、前記第1と第2の配線を介することなく直接に接続する第4の前記ボンディングワイヤを備える、ことを特徴とする請求項1、21乃至25のいずれか一項に記載の半導体装置。 - 更に、少なくとも前記第1と第2のボンディングワイヤのいずれか一方を覆う第3の絶縁膜を備え、
前記第3の絶縁膜は、前記第8の内部端子電極の領域は覆わない、ことを特徴とする請求項26に記載の半導体装置。 - 更に、前記第4の基板と前記第1の基板との間に配置され、第4の電子回路が描画され、第9及び第10の内部端子電極を有する第5の基板と、
前記第2の基板に含み、前記第2の電子回路が前記第2の電子回路の外部と通信する第11の内部端子電極と、
前記第1の基板の表面の一部に形成され、第5及び第6のノードを有する前記配線層である第5の配線と、
前記第11の内部端子電極と、前記第5の配線の第5のノードとを接続する第5の前記ボンディングワイヤと、
前記第9の内部端子電極と、前記第5の配線の第6のノードとを接続する第6の前記ボンディングワイヤと、を備える、ことを特徴とする請求項21に記載の半導体装置。 - 更に、少なくとも前記第1及び第2のボンディングワイヤのいずれか一方を覆う第3の絶縁膜を備え、
前記第3の絶縁膜は、前記第11の内部端子電極の領域は覆わない、ことを特徴とする請求項28に記載の半導体装置。 - 更に、前記第10の内部端子電極と前記第1及び第2の基板以外の半導体装置内の第11のノードとを接続する第7の前記ボンディングワイヤを備える、ことを特徴とする請求項28または29に記載の半導体装置。
- 更に、前記第3の基板に含み、前記第3の電子回路が半導体装置の外部と通信する第12の内部端子電極と、
前記第4の基板の表面の一部に形成され、第7と第8のノードを有する配線層である第6の配線と、を備え、
前記半導体装置内の第11のノードである前記第6の配線の第7のノードが、前記第6の配線の第8のノードを介して前記第12の内部端子電極に電気的に接続する、ことを特徴とする請求項30に記載の半導体装置。 - 前記第1の基板は、前記第5の基板の前記第9と第10の内部端子電極を覆わないように、前記第5の基板上に積層する、ことを特徴とする請求項28乃至31のいずれか一項に記載の半導体装置。
- 前記集合体に含まれる複数の柱状の塊の少なくとも一部は、前記第1の基板の表面からの高さが互いに異なる、ことを特徴とする請求項1に記載の半導体装置。
- 前記集合体に含まれる複数の柱状の塊は、前記配線層を構成する金属材料の結晶体である、ことを特徴とする請求項1又は33に記載の半導体装置。
- 前記集合体に含まれる複数の柱状の塊の少なくとも一部は、互いに結晶方位が異なる、ことを特徴とする請求項34に記載の半導体装置。
- 更に、少なくとも前記第1のノードの領域を除く前記配線層を覆う第1の絶縁膜を備え、
前記第1の絶縁膜の表面の前記第1の基板からの高さは、前記第1と第2のボンディングワイヤがそれぞれ接する前記配線層の表面の前記第1の基板からの高さよりも高い、ことを特徴とする請求項1、33乃至35のいずれか一項に記載の半導体装置。 - 前記配線層は、Cu、Al、Ti、Cr及びNiからなる群より選ばれた金属を主成分として含む、ことを特徴とする請求項1、33乃至35のいずれか一項に記載の半導体装置。
- 前記配線層の主成分がAlである、ことを特徴とする請求37に記載の半導体装置。
- 更に、前記第1の基板の表面に接し且つ少なくとも前記第1と第2の内部端子電極の領域を除く前記第1の基板を覆う第2の絶縁膜とを備え、
前記配線層は、前記第2の絶縁膜に直接被着する、ことを特徴とする請求項38に記載の半導体装置。 - 前記配線層は、複数の金属材料からなる多元合金を含む、ことを特徴とする請求項1、33乃至35のいずれか一項に記載の半導体装置。
- 前記第1乃至第4の内部端子電極は、その表面にメッキが施されている層を含む、ことを特徴とする請求項1乃至40のいずれか一項に記載の半導体装置。
- 少なくとも前記第1及び第2の内部端子電極は、Alからなり、
前記配線層は、Alを主成分として含む、ことを特徴とする請求項1乃至40のいずれか一項に記載の半導体装置。 - 前記第1の基板は、前記第1の電子回路が主面に描画される半導体の基板と、前記半導体の基板の表面に接し且つ少なくとも前記第1と第2の内部端子電極の領域を除く前記半導体の基板を覆う第2の絶縁膜とを含む、ことを特徴とする請求項1、33乃至42のいずれか一項に記載の半導体装置。
- 前記配線層は前記第2の絶縁膜の表面に接し且つ前記第2の絶縁膜の一部を覆う、ことを特徴とする請求項43に記載の半導体装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2010/063782 WO2011019080A1 (ja) | 2009-08-13 | 2010-08-13 | 回路基板及びその製造方法 |
JP2010181468A JP5670120B2 (ja) | 2009-08-13 | 2010-08-13 | 半導体装置及びその製造方法 |
US13/371,323 US8508046B2 (en) | 2009-08-13 | 2012-02-10 | Circuit substrate and method of manufacturing same |
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009203084 | 2009-08-13 | ||
JP2009203084 | 2009-08-13 | ||
JP2010056712 | 2010-03-12 | ||
JP2010056712 | 2010-03-12 | ||
JP2010181468A JP5670120B2 (ja) | 2009-08-13 | 2010-08-13 | 半導体装置及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011211150A JP2011211150A (ja) | 2011-10-20 |
JP5670120B2 true JP5670120B2 (ja) | 2015-02-18 |
Family
ID=44941860
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010181468A Active JP5670120B2 (ja) | 2009-08-13 | 2010-08-13 | 半導体装置及びその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5670120B2 (ja) |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3770007B2 (ja) * | 1999-11-01 | 2006-04-26 | 凸版印刷株式会社 | 半導体装置の製造方法 |
JP3768761B2 (ja) * | 2000-01-31 | 2006-04-19 | 株式会社日立製作所 | 半導体装置およびその製造方法 |
JP4373122B2 (ja) * | 2003-04-28 | 2009-11-25 | 大日本印刷株式会社 | 樹脂封止型半導体装置とその製造方法 |
JP3776427B2 (ja) * | 2003-11-17 | 2006-05-17 | 沖電気工業株式会社 | 半導体装置及びその製造方法 |
JP4103796B2 (ja) * | 2003-12-25 | 2008-06-18 | 沖電気工業株式会社 | 半導体チップパッケージ及びマルチチップパッケージ |
JP4611943B2 (ja) * | 2006-07-13 | 2011-01-12 | Okiセミコンダクタ株式会社 | 半導体装置 |
JP2008147491A (ja) * | 2006-12-12 | 2008-06-26 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
JP5150242B2 (ja) * | 2007-12-27 | 2013-02-20 | 株式会社東芝 | 半導体記憶装置 |
-
2010
- 2010-08-13 JP JP2010181468A patent/JP5670120B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2011211150A (ja) | 2011-10-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5618579B2 (ja) | 半導体装置及びその製造方法 | |
CN102484101A (zh) | 电路基板及其制造方法 | |
US8945985B2 (en) | Semiconductor package and method of manufacturing the same | |
TWI597788B (zh) | 半導體裝置及其製造方法 | |
JP5112275B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
US20190273000A1 (en) | Semiconductor device packages and structures | |
US8241953B2 (en) | Method of fabricating stacked wire bonded semiconductor package with low profile bond line | |
WO2007027994A2 (en) | Method for fabricating low resistance, low inductance interconnections in high current semiconductor devices | |
CN104425432A (zh) | 半导体装置 | |
TW200828554A (en) | Stack package having reduced electrical connection length suitable for high speed operations and method of manufacturing the same | |
WO2011019080A1 (ja) | 回路基板及びその製造方法 | |
US7560304B2 (en) | Method of making a semiconductor device having multiple die redistribution layer | |
US8361838B2 (en) | Semiconductor package and method for manufacturing the same via holes in semiconductor chip for plurality stack chips | |
US20080157398A1 (en) | Semiconductor device package having pseudo chips | |
JP2011211149A (ja) | 半導体装置及びその製造方法 | |
JP5670119B2 (ja) | 半導体装置及びその製造方法 | |
JP5670120B2 (ja) | 半導体装置及びその製造方法 | |
EP2330618A1 (en) | Rebuilt wafer assembly | |
CN113764383A (zh) | 具有emi屏蔽的微电子装置封装、制造方法和相关电子系统 | |
TWI361480B (en) | Semiconductor device having multiple die redistribution layer and method of making the same | |
CN1521818A (zh) | 半导体芯片封装结构及工序 | |
CN109427695B (zh) | 封装结构及其制作方法 | |
TW202425239A (zh) | 半導體封裝及其製造方法 | |
CN100447973C (zh) | 芯片结构及其制造工艺 | |
CN112820716A (zh) | 用于密集堆叠管芯封装的丝线键合焊盘设计 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20120413 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20120413 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130705 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140819 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141009 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141216 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141217 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5670120 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |