JP5665725B2 - 符号化装置及びこれを用いた半導体メモリシステム - Google Patents
符号化装置及びこれを用いた半導体メモリシステム Download PDFInfo
- Publication number
- JP5665725B2 JP5665725B2 JP2011272624A JP2011272624A JP5665725B2 JP 5665725 B2 JP5665725 B2 JP 5665725B2 JP 2011272624 A JP2011272624 A JP 2011272624A JP 2011272624 A JP2011272624 A JP 2011272624A JP 5665725 B2 JP5665725 B2 JP 5665725B2
- Authority
- JP
- Japan
- Prior art keywords
- matrix
- symbol sequence
- columns
- rows
- parity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/116—Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/118—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/61—Aspects and characteristics of methods and arrangements for error correction or error detection, not provided for otherwise
- H03M13/611—Specific encoding aspects, e.g. encoding by means of decoding
Landscapes
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Probability & Statistics with Applications (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Error Detection And Correction (AREA)
- Detection And Correction Of Errors (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Description
パリティ検査行列の性質は、当該パリティ検査行列に行基本変形及び列基本変形が施されても変化しない。従って、以降の説明において、第1のパリティ検査行列に対して行基本変形及び列基本変形の少なくとも一方を任意に施すことによって導出可能な第2のパリティ検査行列は、第1のパリティ検査行列と同一とみなされる。
符号化とは、長さf=q(N−J)のデータシンボル列mに対して、下記数式(1)を満足させる長さr=qJのパリティシンボル列(パリティベクトル)pを生成する処理と定義される。尚、以降の説明において、「T」は、行列またはベクトルの転置を表す記号である。
行列計算部101,102は、上記数式(8)に従って、第1のパリティシンボル列p1を生成する。行列計算部103,104及びベクトル加算部105は、上記数式(9)に従って、第2のパリティシンボル列p2を生成する。
第2の実施形態に係る符号化装置は、パリティ検査行列の一部において第1の実施形態に係る符号化装置と異なる。具体的には、本実施形態に係る符号化装置は、図7及び下記数式(20)に示されるパリティ検査行列Hに対応する。
第1乃至第2の実施形態に係る符号化装置は、例えば記憶システム、通信システムなどに組み込まれる。第3の実施形態に係る半導体メモリシステムは、第1乃至第2の実施形態に係る符号化装置を組み込む。尚、詳細な説明は省略されるが、第1乃至第2の実施形態に係る符号化装置は、通信システム、光記録システム、磁気記録システムなど、誤り訂正符号を利用可能なあらゆるシステムに組み込まれてよい。
101,102,103,104,201,301,302,306・・・行列計算部
105,305・・・ベクトル加算部
500・・・半導体メモリシステム
501・・・LDPC符号化部
502・・・不揮発性半導体メモリ
503・・・LDPC復号部
Claims (8)
- q(N−J)個(q,J,Nは自然数であって、N>J)のシンボルを備えるデータシンボル列を入力し、qJ個のシンボルを備えるパリティシンボル列を前記データシンボル列に付加してqN個のシンボルを備える符号語を生成する符号化装置において、
前記符号語は、qJ行×qN列のパリティ検査行列を用いたパリティ検査を満足し、
前記パリティ検査行列において前記パリティシンボル列に対応するqJ行×qJ列の第1の部分行列は、qL行×qL列(Lは自然数であって、J>L)の第1の単位行列とq(J−L)行×qL列の第1の非零行列とを備えるqJ行×qL列の第2の部分行列を含む、
符号化装置。 - 前記前記第1の部分行列は、qL行×q(J−L)列の第2の非零行列とq(J−L)行×q(J−L)列の第2の単位行列とを備えるqJ行×q(J−L)列の第3の部分行列を更に含み、
前記第1の非零行列及び前記第2の非零行列の行列積は零行列である、
請求項1の符号化装置。 - 前記パリティシンボル列は、q(J−L)個のシンボルを備える第1の部分パリティシンボル列と、qL個のシンボルを備える第2の部分パリティシンボル列とを備え、
前記第1の部分パリティシンボル列は、前記データシンボル列に基づいて生成され、
前記第2の部分パリティシンボル列は、前記第1の部分パリティシンボル列及び前記データシンボル列に基づいて生成される、
請求項1または2の符号化装置。 - 前記パリティ検査行列は、J×N個のq行×q列のブロック行列を配列することによって形成され、
前記ブロック行列の各々は、非零行列及び零行列のいずれか一方である、
請求項1乃至3のいずれか1項に記載の符号化装置。 - 前記ブロック行列の各々は、巡回シフト行列及び零行列のいずれか一方である、
請求項4の符号化装置。 - 前記ブロック行列の各々は、各行に1つだけ非零要素を含む非零行列及び零行列のいずれか一方である、
請求項4の符号化装置。 - L=J−2であり、
前記第1の非零行列は、2×(J−2)個のq行×q列のブロック行列を配列することによって形成され、
前記ブロック行列の各々は、非零行列である、
請求項1または2の符号化装置。 - 請求項1または2の符号化装置と、
前記符号語を記憶する半導体メモリと
を具備する半導体メモリシステム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011272624A JP5665725B2 (ja) | 2011-12-13 | 2011-12-13 | 符号化装置及びこれを用いた半導体メモリシステム |
US13/706,663 US8966351B2 (en) | 2011-12-13 | 2012-12-06 | Encoding apparatus, encoding method and semiconductor memory system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011272624A JP5665725B2 (ja) | 2011-12-13 | 2011-12-13 | 符号化装置及びこれを用いた半導体メモリシステム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013126028A JP2013126028A (ja) | 2013-06-24 |
JP5665725B2 true JP5665725B2 (ja) | 2015-02-04 |
Family
ID=48573199
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011272624A Expired - Fee Related JP5665725B2 (ja) | 2011-12-13 | 2011-12-13 | 符号化装置及びこれを用いた半導体メモリシステム |
Country Status (2)
Country | Link |
---|---|
US (1) | US8966351B2 (ja) |
JP (1) | JP5665725B2 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8972649B2 (en) * | 2012-10-05 | 2015-03-03 | Microsoft Technology Licensing, Llc | Writing memory blocks using codewords |
WO2016185911A1 (ja) * | 2015-05-19 | 2016-11-24 | ソニーセミコンダクタソリューションズ株式会社 | 符号化装置及び符号化方法 |
US9927990B2 (en) * | 2015-09-10 | 2018-03-27 | Toshiba Memory Corporation | Memory system, memory controller and memory control method |
US10268539B2 (en) * | 2015-12-28 | 2019-04-23 | Intel Corporation | Apparatus and method for multi-bit error detection and correction |
CN115225095A (zh) * | 2021-04-19 | 2022-10-21 | 华为技术有限公司 | 用于循环码编码的方法、芯片、电路组件和电子设备 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL8104342A (nl) * | 1981-09-21 | 1983-04-18 | Philips Nv | Rekenmachinesysteem, gebaseerd op een symboolkorrigerende kode met twee werkmodes. |
EP0386506A3 (en) * | 1989-03-06 | 1991-09-25 | International Business Machines Corporation | Low cost symbol error correction coding and decoding |
KR100809619B1 (ko) * | 2003-08-26 | 2008-03-05 | 삼성전자주식회사 | 이동 통신 시스템에서 블록 저밀도 패러티 검사 부호부호화/복호 장치 및 방법 |
WO2005069492A1 (ja) * | 2004-01-20 | 2005-07-28 | Nec Corporation | 検査行列生成方法、データ伝送システム、符号化装置、復号装置および検査行列生成プログラム |
US7219289B2 (en) * | 2005-03-15 | 2007-05-15 | Tandberg Data Corporation | Multiply redundant raid system and XOR-efficient method and apparatus for implementing the same |
EP2568612A1 (en) * | 2007-01-24 | 2013-03-13 | Qualcomm Incorporated | LDPC encoding and decoding of packets of variable sizes |
FR2921529B1 (fr) * | 2007-09-21 | 2009-11-13 | Alcatel Lucent | Procede de transmission de donnees depuis une infrastructure d'un reseau de radiocommunication vers des equipements utilisateur, et equipements pour la mise en oeuvre du procede |
US9141467B2 (en) * | 2012-03-23 | 2015-09-22 | Samsung Electronics Co., Ltd. | Semiconductor memory system including Reed-Solomon low density parity check decoder and read method thereof |
-
2011
- 2011-12-13 JP JP2011272624A patent/JP5665725B2/ja not_active Expired - Fee Related
-
2012
- 2012-12-06 US US13/706,663 patent/US8966351B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2013126028A (ja) | 2013-06-24 |
US20130151921A1 (en) | 2013-06-13 |
US8966351B2 (en) | 2015-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5509165B2 (ja) | 誤り訂正符号化装置、誤り訂正復号装置、不揮発性半導体記憶システム及びパリティ検査行列生成方法 | |
KR102347823B1 (ko) | 구조화된 ldpc의 부호화 및 복호화 방법 및 장치 | |
JP4062435B2 (ja) | 誤り訂正符号復号装置 | |
US8352847B2 (en) | Matrix vector multiplication for error-correction encoding and the like | |
US8347170B2 (en) | Method and apparatus for performing decoding using LDPC code | |
EP3110009A1 (en) | Encoding method, decoding method, encoding device and decoding device for structured ldpc | |
KR102274328B1 (ko) | 체크 노드 계산유닛을 관리하는 방법, 장치, 및 상기 방법을 실행하기 위한 소프트웨어 | |
EP1798861B1 (en) | LDPC encoding through decoding algorithm | |
JP5665725B2 (ja) | 符号化装置及びこれを用いた半導体メモリシステム | |
WO2010073922A1 (ja) | 誤り訂正符号化装置、復号装置、符号化方法、復号方法、及びそのプログラム | |
JP2016012945A (ja) | 符号化装置、送信装置、符号化方法及び送信方法 | |
CN101604977A (zh) | 利用低密度奇偶校验矩阵进行数字数据编码的方法及编码器 | |
US10606697B2 (en) | Method and apparatus for improved data recovery in data storage systems | |
US9088302B2 (en) | Low-density parity-check code decoder and decoding method | |
CN114499541A (zh) | 分层译码方法、装置、终端设备及介质 | |
KR100550101B1 (ko) | 저밀도 패리티 검사 부호의 부호화와 복호 장치 및 그방법 | |
JP4572937B2 (ja) | 復号装置および方法、プログラム、並びに記録媒体 | |
JP5269936B2 (ja) | 符号化器及び記憶装置 | |
JP2012050008A (ja) | 誤り検出訂正方法および半導体メモリ装置 | |
JP4832447B2 (ja) | チャネルコードを用いた復号化装置及び方法 | |
JP4645645B2 (ja) | 復号装置及び検査行列生成方法 | |
KR101923116B1 (ko) | 분산 저장 시스템에서 부분접속 복구 부호를 이용하는 부호화/복호화 장치 및 방법 | |
Bocharova et al. | Distance properties of short LDPC codes and their impact on the BP, ML and near-ML decoding performance | |
CN115237662A (zh) | 一种分布式存储节点纠错方法及系统 | |
JP4985843B2 (ja) | 復号装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20131205 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20131212 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20131219 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20131226 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20140109 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140207 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140730 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140819 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141111 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141209 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5665725 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |