JP5590849B2 - 複数の処理モジュールを有する並列処理回路を備えるデータ処理装置、その制御装置、およびその制御方法、プログラム - Google Patents
複数の処理モジュールを有する並列処理回路を備えるデータ処理装置、その制御装置、およびその制御方法、プログラム Download PDFInfo
- Publication number
- JP5590849B2 JP5590849B2 JP2009234021A JP2009234021A JP5590849B2 JP 5590849 B2 JP5590849 B2 JP 5590849B2 JP 2009234021 A JP2009234021 A JP 2009234021A JP 2009234021 A JP2009234021 A JP 2009234021A JP 5590849 B2 JP5590849 B2 JP 5590849B2
- Authority
- JP
- Japan
- Prior art keywords
- module
- processing
- data
- packet
- modules
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000012545 processing Methods 0.000 title claims description 375
- 238000000034 method Methods 0.000 title claims description 83
- 230000006870 function Effects 0.000 claims description 4
- 230000005540 biological transmission Effects 0.000 description 127
- 238000004891 communication Methods 0.000 description 20
- 238000012546 transfer Methods 0.000 description 6
- YYYMFKRTPPSNJH-UHFFFAOYSA-N [Sn+] Chemical compound [Sn+] YYYMFKRTPPSNJH-UHFFFAOYSA-N 0.000 description 5
- 238000010586 diagram Methods 0.000 description 5
- 230000005570 vertical transmission Effects 0.000 description 4
- 238000003672 processing method Methods 0.000 description 2
- 230000001174 ascending effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 230000005571 horizontal transmission Effects 0.000 description 1
- 230000008707 rearrangement Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000035807 sensation Effects 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 238000011144 upstream manufacturing Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3867—Concurrent instruction execution, e.g. pipeline or look ahead using instruction pipelines
- G06F9/3875—Pipelining a single stage, e.g. superpipelining
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/20—Processor architectures; Processor configuration, e.g. pipelining
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- Image Processing (AREA)
- Advance Control (AREA)
- Multi Processors (AREA)
- Bus Control (AREA)
Description
しかし特許文献1、2の方法では、異なる順番で処理する複数のパイプライン処理を複数の処理モジュールに設定する場合、後段で処理しきれない量のデータを前段の処理モジュールが後段へ転送することで転送効率の低下が生じる恐れがある。
前記モジュールは、当該モジュールで処理するデータを格納するパケットを取り込み、当該データに前記パイプライン処理の一部の処理を実行する処理手段と、当該モジュールの処理したデータの許容出力量を示す設定を記憶する記憶手段と、前記処理手段の処理したデータを、前記設定に基づいて当該モジュールより一つ後段のモジュールへ出力する出力手段と、を備え、
前記制御手段は、前記複数のモジュールについて前記パイプライン処理の後段のモジュールから逆順に着目し、着目したモジュールのデータ処理時間を当該着目したモジュールの記憶手段の記憶する設定に基づいて推定する推定手段と、前記着目したモジュールから一つ前段のモジュールの設定が前記着目したモジュールの処理時間以上になるように、前記着目したモジュールから一つ前段のモジュールの記憶手段に許容出力量を設定する設定手段とを備えることを特徴とする。
図8は、本発明の一実施例であるデータ処理装置の概略構成を示す。制御部900は、演算制御用のCPU901、固定データやプログラムを格納するROM902、データの一時保存やプログラムのロードに用いるRAM903および、外部データを保持する外部記憶装置904を有する。RAM903はSRAMやDRAMであってもよいし、複数種類から構成されていてもよい。
図1は、図3におけるデータ処理回路304と通信処理部303とを有する処理モジュール101の詳細な構成を示す。入力データ受信部105は上流の通信処理部からパケットを受信する。入力データ識別部106は、入力データ受信部105の受信しているパケット(以降、入力パケットと称する)のnode ID204を確認し、入力パケットの格納するデータがモジュール内のデータ処理回路304で処理すべきかどうかを識別する。入力データ識別部106は不図示のレジスタにIDを格納している。そして、レジスタのIDとnode ID204が一致する入力パケットで且つvalidフラグが“1”であると入力データ識別部106が判定したものは、モジュール内で処理すべきデータを格納していると判断する。入力データ識別部106が、入力パケットはモジュール内のデータ処理回路304で処理すべきデータを保持していると判定した場合は、処理データ出力部107がデータ処理回路304へ送出する。そして、入力データ識別部106は、データを抽出した入力パケットのvalidフラグを“0”に設定し、出力データ生成部112へ送信する。(ここで、入力データ識別部106が入力パケットはモジュール内で処理すべきデータを格納していないと判定した場合、入力パケットは出力データ生成部112を通って、出力データ送信部113が下流の通信処理部へ送信する。また、入力データ識別部106によって、入力パケットがモジュール内のデータ処理回路394で処理すべきデータを格納していると判定されても、データ処理回路304がデータを受付けられない状態である場合は入力パケットの処理を保留する。入力パケットを保留するために、入力データ識別部が入力パケットのstallフラグ202に“1”を設定し、その入力パケットを出力データ生成部112に転送する。)
データ処理回路304は処理データ出力部107から入力されるデータに予め設定された処理を施して、処理結果としての処理済データを処理済データ入力部108へ送信する。前述したように、データ処理回路304はデータに付加されているコマンドに沿った処理をしてもよい。処理済データ入力部108はモジュール内のデータ処理回路304が処理したデータを受け取る。
図7(a)は、図3におけるデータ取得部301と通信処理部302とを有する入力モジュール701の構成を示す。図1の処理モジュールと同じ構成には同じ符号を付すとともに、機能が変わらないものについては説明を省略する。
図7(b)は、図3におけるデータ出力部306と通信処理部305とを有する出力モジュール801の構成を示す。図1の処理モジュールと同じ構成には同じ符号を付すとともに、機能が変わらないものについては説明を省略する。
各モジュールのデータ送信間隔レジスタ110の値は制御部900のCPU901の実現する設定部906が設定する。
一方で、パイプライン処理の順序と逆の順序で着目して設定する場合、着目モジュールに論理的に一つ後段のモジュールが受信可能な送信間隔を設定する。
次に、画像データなどの入力データに対しバンド画像内縦スキャン処理を用いた変倍処理などの処理を行う処理モジュールを有する並列処理部920について説明する。なお、実施例1と機能的に変わらない処理や構成についてはその説明を省略する。
また、n×L番目以外の画素、(画素1又は画素3)は第1処理時間で処理する。
ステップS1001において、変数iに(横方向画素数)をセットする。ステップS1002において、送信する画素を特定するIDを表す変数xに1をセットする。画素はxを添字とした配列に昇順に格納されていることとする。ステップS1003において、変数jに(縦方向画素数−1)をセットする。ステップS1004において、j 又は iが1未満であるか判断する。ステップS1004でj 又は iが1未満(YES)ならばステップS1009にジャンプする。ステップS1004でj 又は iが1未満でない(NO)ならばステップS1005に進む。
TinW(i)=縦の倍率×(ToutH(i))+縦方向画素数×縦の倍率×(横の倍率−1)×(ToutH(i))…(1)
TinH(i)=縦の倍率×(ToutH(i))…(2)
このようにして求められた横方向・縦方向それぞれの処理時間(TinW(i)、TinH(i))を元に、データ送信間隔レジスタ110を設定する。
・TinW(i)=縦の倍率×ToutH(i)+縦方向画素数×縦の倍率×(横の倍率−1)×ToutH(i)
=2×32+2×2×1×32=192
・TinH(i)=縦の倍率×ToutH(i)
=2×32 =64
これらの処理時間(TinW(i)、TinH(i))は論理的に1つ前段のモジュール(ID=0x08)のデフォルトの送信間隔11より大きいので、論理的に1つ前段のモジュールの第2送信間隔を192、第1送信間隔を64と設定する。図5に示す処理によって図9(b)に示す各モジュールの送信間隔は図9(d)のように設定できる。
Claims (18)
- 通信可能に接続されている複数のモジュールがデータを所定の順序で処理するように、制御手段で制御することでパイプライン処理を実行するデータ処理装置であって、
前記モジュールは、
当該モジュールで処理するデータを取り込み、当該データに前記パイプライン処理の一部の処理を実行する処理手段と、
当該モジュールの処理したデータの許容出力量を示す設定を記憶する記憶手段と、
前記処理手段の処理したデータを、前記設定に基づいて当該モジュールより一つ後段のモジュールへ出力する出力手段と、を備え、
前記制御手段は、
前記複数のモジュールについて前記パイプライン処理の後段のモジュールから逆順に着目し、着目したモジュールのデータの処理時間を当該着目したモジュールの記憶手段の記憶する設定に基づいて推定する推定手段と、
前記着目したモジュールの処理時間に応じて、前記着目したモジュールから一つ前段のモジュールの記憶手段に許容出力量を設定する設定手段と
を備えることを特徴とするデータ処理装置。 - 通信可能に接続されている複数のモジュールがデータを格納するパケットを所定の順序で処理するように、制御手段で制御することでパイプライン処理を実行するデータ処理装置であって、
前記モジュールは、
当該モジュールで処理するデータを格納するパケットを取り込み、当該データに前記パイプライン処理の一部の処理を実行する処理手段と、
当該モジュールの処理したデータの出力間隔を記憶する記憶手段と、
前記処理手段の処理したデータをパケットに格納して、前記出力間隔に基づいて当該モジュールより一つ後段のモジュールへ出力する出力手段と、を備え、
前記制御手段は、
前記複数のモジュールについて前記パイプライン処理の後段のモジュールから逆順に着目し、着目したモジュールのパケットあたりの処理時間を当該着目したモジュールの記憶する出力間隔に基づいて推定する推定手段と、
前記着目したモジュールから一つ前段のモジュールの出力間隔が前記着目したモジュールの処理時間以上になるように、前記着目したモジュールから一つ前段のモジュールの記憶手段の出力間隔を設定する設定手段と
を備えることを特徴とするデータ処理装置。 - 前記推定手段の推定する処理時間は、前記着目したモジュールがパケットを取得してから当該パケットの格納するデータを処理して前記出力手段で出力するまでの時間であることを特徴とする請求項2に記載のデータ処理装置。
- 前記推定手段は、前記着目したモジュールの処理内容と当該着目したモジュールの出力間隔とに基づいて、前記着目したモジュールのパケットあたりの処理時間を推定することを特徴とする請求項2に記載のデータ処理装置。
- 前記着目したモジュールの処理内容が変倍の場合、前記推定手段の推定する処理時間は、前記着目したモジュールがパケットを取得してから当該パケットの格納するデータを処理して、当該データによって生成するデータの全てを前記出力手段で出力するまでの時間であることを特徴とする請求項4に記載のデータ処理装置。
- 前記処理時間または前記出力間隔は、サイクルタイム又はクロック数によって示されることを特徴とする請求項2乃至5のいずれか1項に記載のデータ処理装置。
- 前記複数のモジュールはリング状に単方向のバスで接続されていることを特徴とする請求項2乃至6のいずれか1項に記載のデータ処理装置。
- 前記設定手段は、パイプライン処理上で最後段のモジュールの記憶手段に所定の値を設定することを特徴とする請求項2乃至7のいずれか1項に記載のデータ処理装置。
- m×n画素の画像を所定方向にスキャンした順に1画素ずつ前記パケットの夫々が格納し、前記着目したモジュールの処理内容が変倍処理の場合に、前記推定手段は前記画像の一部を格納するパケットについて、n×L(Lは1〜mの自然数)番目のパケットの処理に要する時間を第1処理時間として推定し、n×L番目以外のパケットの処理に要する時間を第2処理時間として推定し、
前記設定手段は前記着目したモジュールから一つ前段のモジュールの記憶手段に設定する出力間隔として、第1処理時間に対応する第1出力間隔と、第2処理時間に対応する第2出力間隔とを設定し、
前記着目したモジュールから一つ前段のモジュールの出力手段は、前記画像の一部を格納するパケットについて、n×L(Lは1からmの自然数)番目の次のパケットを出力する際には第1出力間隔に基づいてパケットを出力し、n×L番目以外のパケットの次のパケットを出力する際には第2出力間隔に基づいてパケットを出力することを特徴とする請求項2乃至8のいずれか1項に記載のデータ処理装置。 - 通信可能に接続されている複数のモジュールがデータを所定の順序で処理するように、制御手段で制御することでパイプライン処理を実行するデータ処理装置の制御方法であって、
前記モジュールが、
当該モジュールで処理するデータを取り込み、当該データに前記パイプライン処理の一部の処理を実行する処理工程と、
当該モジュールの処理したデータの許容出力量を示す設定を記憶する記憶工程と、
前記処理工程で処理したデータを、前記設定に基づいて当該モジュールより一つ後段のモジュールへ出力する出力工程と、を実行し、
前記制御手段が、
前記複数のモジュールについて前記パイプライン処理の後段のモジュールから逆順に着目 し、着目したモジュールのデータの処理時間を当該着目したモジュールの記憶工程における設定に基づいて推定する推定工程と、
前記着目したモジュールから一つ前段のモジュールの許容出力量の設定が前記着目したモジュールの処理時間に対応したものとなるように、前記着目したモジュールから一つ前段のモジュールの記憶手段に許容出力量を設定する設定工程と、を実行する
ことを特徴とする制御方法。 - 通信可能に接続されている複数のモジュールがデータを格納するパケットを所定の順序で処理するように、制御手段で制御することでパイプライン処理を実行するデータ処理装置の制御方法であって、
前記モジュールが、
当該モジュールで処理するデータを格納するパケットを取り込み、当該データに前記パイプライン処理の一部の処理を実行する処理工程と、
当該モジュールの処理したデータの出力間隔を記憶する記憶工程と、
前記処理工程で処理したデータをパケットに格納して、前記出力間隔に基づいて当該モジュールより一つ後段のモジュールへ出力する出力工程と、を実行し、
前記制御手段が、
前記複数のモジュールについて前記パイプライン処理の後段のモジュールから逆順に着目し、着目したモジュールのパケットあたりの処理時間を当該着目したモジュールの記憶する出力間隔に基づいて推定する推定工程と、
前記着目したモジュールから一つ前段のモジュールの出力間隔が前記着目したモジュールの処理時間以上になるように、前記着目したモジュールから一つ前段のモジュールの記憶工程の出力間隔を設定する設定工程と、を実行する
ことを特徴とする制御方法。 - 通信可能に接続されている複数のモジュールがデータを格納するパケットを所定の順序で処理するように、制御手段で制御することでパイプライン処理を実行するデータ処理装置であって、
前記モジュールは、
当該モジュールで処理するデータを格納するパケットを取り込み、当該データに前記パイプライン処理の一部の処理を実行する処理手段と、
当該モジュールの処理したデータの出力間隔を記憶する記憶手段と、
前記処理手段の処理したデータをパケットに格納して、前記出力間隔に基づいて当該モジュールより後段のモジュールへ出力する出力手段と、を備え、
前記制御手段は、
前記複数のモジュールについて前記パイプライン処理の後段のモジュールから逆順に着目し、当該着目したモジュールの出力間隔に基づいて、前記着目したモジュールから一つ前段のモジュールの出力間隔を設定する設定手段と
を備えることを特徴とするデータ処理装置。 - 通信可能に接続されている複数のモジュールがデータを格納するパケットを所定の順序で処理することで、パイプライン処理を実行するデータ処理装置を制御する制御装置であって、
前記複数のモジュールにおいて前記データを処理する順序を示す順序情報を取得する取得手段と、
前記順序情報に従って、前記複数のモジュールについて前記パイプライン処理の後段のモジュールから逆順に着目し、当該着目したモジュールにおける前記パイプライン処理の一部の処理によるデータの出力間隔に基づいて、前記着目したモジュールより前段のモジュールにおける前記パイプライン処理の一部の処理によるデータの出力間隔を設定する設定手段とを有することを特徴とする制御装置。 - 通信可能に接続されている複数のモジュールがデータを格納するパケットを所定の順序で処理することで、パイプライン処理を実行するデータ処理装置を制御する制御装置であって、
前記複数のモジュールにおいて前記データを処理する順序を示す順序情報を取得する取得手段と、
前記順序情報に従って、前記複数のモジュールについて前記パイプライン処理の後段のモジュールから逆順に着目し、当該着目したモジュールにおける前記パイプライン処理の一部の処理によるデータの出力間隔に基づいて、前記着目したモジュールから前段のモジュールにおける前記パイプライン処理の一部の処理によるデータの出力間隔を設定する設定手段と、
前記データ処理装置に前記データの処理内容を登録するデータを配信する配信手段、とを有することを特徴とする制御装置。 - 前記複数のモジュールがリング状に単方向のバスで接続されたデータ処理装置を制御することを特徴とする請求項13または14のいずれか一項に記載の制御装置。
- 前記順序情報は、前記複数のモジュールが物理的に接続されている順序とは異なる順序を示すことを特徴とする請求項13または14のいずれか一項に記載の制御装置。
- 通信可能に接続されている複数のモジュールがデータを格納するパケットを所定の順序で処理することで、パイプライン処理を実行するデータ処理装置の制御方法であって、前記複数のモジュールにおいて前記データを処理する順序を示す順序情報を取得する取得工程と、
前記順序情報に従って、前記複数のモジュールについて前記パイプライン処理の後段のモジュールから逆順に着目し、当該着目したモジュールにおける前記パイプライン処理の一部の処理によるデータの出力間隔に基づいて、前記着目したモジュールより前段のモジュールの出力間隔を設定する設定工程とを実行することを特徴とする制御方法。 - 通信可能に接続されている複数のモジュールがデータを格納するパケットを所定の順序で処理することで、パイプライン処理を実行するデータ処理装置の制御装置に、前記複数のモジュールにおいて前記データを処理する順序を示す順序情報を取得する取得手段と、
前記順序情報に従って、前記複数のモジュールについて前記パイプライン処理の後段のモジュールから逆順に着目し、当該着目したモジュールにおける前記パイプライン処理の一部の処理によるデータの出力間隔に基づいて、前記着目したモジュールより前段のモジュールにおける前記パイプライン処理の一部の処理によるデータの出力間隔を設定する設定手段として機能させることを特徴とするプログラム。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009234021A JP5590849B2 (ja) | 2009-10-08 | 2009-10-08 | 複数の処理モジュールを有する並列処理回路を備えるデータ処理装置、その制御装置、およびその制御方法、プログラム |
US12/897,625 US8754896B2 (en) | 2009-10-08 | 2010-10-04 | Data processing apparatus having a parallel processing circuit including a plurality of processing modules, and method for controlling the same |
US14/263,760 US9286078B2 (en) | 2009-10-08 | 2014-04-28 | Data processing apparatus having a parallel processing circuit including a plurality of processing modules, and method for controlling the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009234021A JP5590849B2 (ja) | 2009-10-08 | 2009-10-08 | 複数の処理モジュールを有する並列処理回路を備えるデータ処理装置、その制御装置、およびその制御方法、プログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011081643A JP2011081643A (ja) | 2011-04-21 |
JP5590849B2 true JP5590849B2 (ja) | 2014-09-17 |
Family
ID=43855752
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009234021A Expired - Fee Related JP5590849B2 (ja) | 2009-10-08 | 2009-10-08 | 複数の処理モジュールを有する並列処理回路を備えるデータ処理装置、その制御装置、およびその制御方法、プログラム |
Country Status (2)
Country | Link |
---|---|
US (2) | US8754896B2 (ja) |
JP (1) | JP5590849B2 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5534711B2 (ja) * | 2009-05-01 | 2014-07-02 | キヤノン株式会社 | 情報処理装置、情報処理方法およびプログラム |
JP5600492B2 (ja) * | 2010-06-28 | 2014-10-01 | キヤノン株式会社 | データ処理装置、データ処理方法、制御装置、制御方法およびプログラム |
JP5853465B2 (ja) * | 2011-07-27 | 2016-02-09 | 沖電気工業株式会社 | ネットワーク分析システム |
JP5930834B2 (ja) * | 2011-09-27 | 2016-06-08 | キヤノン株式会社 | 画像処理装置、画像処理方法、画像処理装置の制御方法 |
WO2013108873A1 (ja) * | 2012-01-18 | 2013-07-25 | オリンパス株式会社 | 内視鏡用画像プロセッサ |
JP6338379B2 (ja) * | 2014-01-20 | 2018-06-06 | キヤノン株式会社 | 情報処理装置及び情報処理装置の制御方法 |
JP2023085819A (ja) * | 2021-12-09 | 2023-06-21 | 富士通株式会社 | パケット制御装置及びパケット制御方法 |
CN117669462A (zh) * | 2022-08-24 | 2024-03-08 | 长鑫存储技术有限公司 | 电路布局结构与芯片 |
Family Cites Families (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS607538A (ja) * | 1983-06-27 | 1985-01-16 | Dainippon Screen Mfg Co Ltd | デ−タ転送制御方法 |
JP2522952B2 (ja) | 1987-07-20 | 1996-08-07 | 三洋電機株式会社 | リング状ネットワ−ク装置 |
US5369775A (en) * | 1988-12-20 | 1994-11-29 | Mitsubishi Denki Kabushiki Kaisha | Data-flow processing system having an input packet limiting section for preventing packet input based upon a threshold value indicative of an optimum pipeline processing capacity |
JP3083582B2 (ja) | 1991-04-30 | 2000-09-04 | 株式会社日立製作所 | 並列処理装置 |
US5437045A (en) * | 1992-12-18 | 1995-07-25 | Xerox Corporation | Parallel processing with subsampling/spreading circuitry and data transfer circuitry to and from any processing unit |
JPH06276205A (ja) * | 1993-03-18 | 1994-09-30 | Hitachi Ltd | ネットワークシステム |
JP2806252B2 (ja) * | 1994-03-04 | 1998-09-30 | 日本電気株式会社 | データ処理装置 |
US5557734A (en) * | 1994-06-17 | 1996-09-17 | Applied Intelligent Systems, Inc. | Cache burst architecture for parallel processing, such as for image processing |
US5835753A (en) * | 1995-04-12 | 1998-11-10 | Advanced Micro Devices, Inc. | Microprocessor with dynamically extendable pipeline stages and a classifying circuit |
US5799165A (en) * | 1996-01-26 | 1998-08-25 | Advanced Micro Devices, Inc. | Out-of-order processing that removes an issued operation from an execution pipeline upon determining that the operation would cause a lengthy pipeline delay |
JPH09223010A (ja) * | 1996-02-16 | 1997-08-26 | Toshiba Corp | マイクロプロセッサおよびその処理方法 |
US5930492A (en) * | 1997-03-19 | 1999-07-27 | Advanced Micro Devices, Inc. | Rapid pipeline control using a control word and a steering word |
US6076159A (en) * | 1997-09-12 | 2000-06-13 | Siemens Aktiengesellschaft | Execution of a loop instructing in a loop pipeline after detection of a first occurrence of the loop instruction in an integer pipeline |
JPH11331842A (ja) * | 1998-03-19 | 1999-11-30 | Matsushita Electric Ind Co Ltd | 画像データ圧縮装置及びその方法 |
US6288730B1 (en) * | 1998-08-20 | 2001-09-11 | Apple Computer, Inc. | Method and apparatus for generating texture |
US6292200B1 (en) * | 1998-10-23 | 2001-09-18 | Silicon Graphics, Inc. | Apparatus and method for utilizing multiple rendering pipes for a single 3-D display |
US6753878B1 (en) * | 1999-03-08 | 2004-06-22 | Hewlett-Packard Development Company, L.P. | Parallel pipelined merge engines |
JP2002185560A (ja) * | 2000-12-15 | 2002-06-28 | Sharp Corp | シリアル転送方式 |
TWI234737B (en) * | 2001-05-24 | 2005-06-21 | Ip Flex Inc | Integrated circuit device |
JP4041944B2 (ja) * | 2001-10-18 | 2008-02-06 | 日本電気株式会社 | ネットワークの混雑制御システムと混雑制御ノード、及び混雑制御プログラム |
US7376811B2 (en) * | 2001-11-06 | 2008-05-20 | Netxen, Inc. | Method and apparatus for performing computations and operations on data using data steering |
US20040012600A1 (en) * | 2002-03-22 | 2004-01-22 | Deering Michael F. | Scalable high performance 3d graphics |
JP3719509B2 (ja) * | 2002-04-01 | 2005-11-24 | 株式会社ソニー・コンピュータエンタテインメント | シリアル演算パイプライン、演算装置、算術論理演算回路およびシリアル演算パイプラインによる演算方法 |
SE525183C2 (sv) * | 2002-04-04 | 2004-12-21 | Xelerated Ab | Förfarande och medel för behandling med pipelining av datapaket |
EP1687732A4 (en) * | 2003-11-19 | 2008-11-19 | Lucid Information Technology Ltd | METHOD AND SYSTEM FOR A MULTIPLEXED 3D GRAPHIC PIPELINE VIA A PC BUS |
ATE422258T1 (de) * | 2003-12-16 | 2009-02-15 | Nxp Bv | Speichereffizientes anweisungsverarbeitungsschema |
US20070285429A1 (en) * | 2003-12-22 | 2007-12-13 | Koninklijke Philips Electronic, N.V. | System for Generating a Distributed Image Processing Application |
US7634776B2 (en) * | 2004-05-13 | 2009-12-15 | Ittiam Systems (P) Ltd. | Multi-threaded processing design in architecture with multiple co-processors |
JP2006018413A (ja) * | 2004-06-30 | 2006-01-19 | Fujitsu Ltd | プロセッサおよびパイプライン再構成制御方法 |
JP4731344B2 (ja) * | 2006-02-06 | 2011-07-20 | 三菱電機株式会社 | リング型ネットワークシステム |
US8099583B2 (en) * | 2006-08-23 | 2012-01-17 | Axis Semiconductor, Inc. | Method of and apparatus and architecture for real time signal processing by switch-controlled programmable processor configuring and flexible pipeline and parallel processing |
JP5406558B2 (ja) * | 2009-02-24 | 2014-02-05 | キヤノン株式会社 | データ処理装置、データ処理方法およびプログラム |
JP5460088B2 (ja) * | 2009-03-17 | 2014-04-02 | キヤノン株式会社 | 情報処理装置、情報処理方法およびプログラム |
-
2009
- 2009-10-08 JP JP2009234021A patent/JP5590849B2/ja not_active Expired - Fee Related
-
2010
- 2010-10-04 US US12/897,625 patent/US8754896B2/en not_active Expired - Fee Related
-
2014
- 2014-04-28 US US14/263,760 patent/US9286078B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US9286078B2 (en) | 2016-03-15 |
JP2011081643A (ja) | 2011-04-21 |
US20140229639A1 (en) | 2014-08-14 |
US20110087863A1 (en) | 2011-04-14 |
US8754896B2 (en) | 2014-06-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5590849B2 (ja) | 複数の処理モジュールを有する並列処理回路を備えるデータ処理装置、その制御装置、およびその制御方法、プログラム | |
CN102164072B (zh) | 针对音频/视频流送在设备布局中标识设备 | |
US10148455B2 (en) | Data processing apparatus, method for controlling data processing apparatus, and program | |
US9703731B2 (en) | Data transfer apparatus and data transfer method | |
JP5784664B2 (ja) | 多眼撮像装置 | |
JP5460156B2 (ja) | データ処理装置 | |
JPH08115176A (ja) | 印刷装置 | |
US20100303090A1 (en) | Data processing apparatus using ring bus, data processing method andcomputer-readable storage medium | |
JP5538798B2 (ja) | データ処理装置およびデータ処理方法またはプログラム | |
JP4883520B2 (ja) | メモリ制御装置およびメモリ制御方法 | |
JPH0670076A (ja) | ファクシミリ蓄積交換システム | |
US9672874B2 (en) | Buffer, method for controlling buffer, synchronization control device, synchronization control method, image processing apparatus, and image processing method | |
JP4839489B2 (ja) | ディスクリプタ制御方法、ダイレクトメモリ転送装置およびプログラム | |
TWI514888B (zh) | 高速傳送接收影像資料方法及裝置 | |
EP2199919B1 (en) | Method for processing data using triple buffering | |
KR20140090260A (ko) | 단단히 커플링된 저전력 이미지 프로세싱을 위한 방법 및 장치 | |
JP5534711B2 (ja) | 情報処理装置、情報処理方法およびプログラム | |
CN113365015B (zh) | 一种视频数据处理装置及方法 | |
JPH07320027A (ja) | 画像処理装置 | |
JP2020191520A (ja) | 撮像装置及び撮像装置の制御方法 | |
JP2012037434A (ja) | 画像データ転送装置及びその制御方法 | |
JPH07191934A (ja) | 二重バス装置 | |
JP2917369B2 (ja) | 回線ネットワークコントローラ | |
JP2010218379A (ja) | データ転送装置 | |
JPS63228853A (ja) | テキスト流量制御方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120913 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131218 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140121 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140324 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140415 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140613 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140701 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140729 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5590849 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
LAPS | Cancellation because of no payment of annual fees |