JP5522077B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP5522077B2 JP5522077B2 JP2011030770A JP2011030770A JP5522077B2 JP 5522077 B2 JP5522077 B2 JP 5522077B2 JP 2011030770 A JP2011030770 A JP 2011030770A JP 2011030770 A JP2011030770 A JP 2011030770A JP 5522077 B2 JP5522077 B2 JP 5522077B2
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- substrate
- semiconductor device
- surface wiring
- insulating film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 46
- 239000004020 conductor Substances 0.000 claims description 111
- 239000003990 capacitor Substances 0.000 claims description 99
- 239000000758 substrate Substances 0.000 claims description 58
- 230000000149 penetrating effect Effects 0.000 claims description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 19
- 229910052710 silicon Inorganic materials 0.000 description 19
- 239000010703 silicon Substances 0.000 description 19
- 230000001681 protective effect Effects 0.000 description 5
- 229910000679 solder Inorganic materials 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 4
- 230000005855 radiation Effects 0.000 description 3
- 230000004323 axial length Effects 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 238000004806 packaging method and process Methods 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 239000011521 glass Substances 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000012536 packaging technology Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19107—Disposition of discrete passive components off-chip wires
Landscapes
- Semiconductor Integrated Circuits (AREA)
Description
本発明の第1実施形態について説明する。図1は、本実施形態にかかる半導体装置に備えられるキャパシタ構造部を有する配線基板の断面図である。また、図2(a)、(b)は、図1に示す配線基板の上面図と下面図である。以下、これらの図を参照して、本実施形態にかかる半導体装置に備えられる配線基板について説明する。
本発明の第2実施形態について説明する。本実施形態では、第1実施形態で示した配線基板を備えた半導体装置の一例について説明する。
本発明の第3実施形態について説明する。本実施形態は、第2実施形態と同様、配線基板を備えた半導体装置の一例について説明する。
本発明の第4実施形態について説明する。本実施形態では、第2実施形態で示した構造の半導体装置において配線基板を複数枚積層する場合について説明する。
上記各実施形態では、基板としてシリコン基板1を用いる場合について説明したが、シリコン基板1以外の基板、例えばガラス基板や金属基板などを用いることができる。なお、シリコン基板1の不純物濃度が高い場合や金属基板を用いる場合において、外側導体2aと基板とを絶縁したい場合には、外側導体2aと基板との間に絶縁膜を配置すれば良い。
2 キャパシタ構造部
2a 外側導体
2b 誘電体
2c 中心導体
3 スルーホール
5 上面配線
6 第1下面配線
7 第2下面配線
8 1層目絶縁膜
9 2層目絶縁膜
10 保護膜
11 リードフレーム
13 LSIチップ
14 ボンディングワイヤ
30a 外側導体用接続部
30b 中心導体用接続部
31 絶縁膜
Claims (8)
- 表面および裏面を有し、前記表面から前記裏面に貫通するスルーホール(3)が形成された基板(1)と、
前記基板(1)の前記スルーホール(3)内に、中心導体(2c)を中心として誘電体(2b)と外側導体(2a)とが同軸状に配置された複数のキャパシタ構造部(2)と、
前記基板(1)の表面側に形成され、前記中心導体(2c)と電気的に接続された上面配線(5)と、
前記基板(1)の裏面側に形成され、前記複数のキャパシタ構造部(2)における前記中心導体(2c)同士を接続する第1下面配線(6)と、
前記基板(1)の裏面側において、前記第1下面配線(6)を挟んで前記基板(1)と反対側において、前記第1下面配線(6)を覆いつつ、前記複数のキャパシタ構造部(2)における前記外側配線(2a)同士を接続する第2下面配線(7)と、を有してなる配線基板を備え、
前記上面配線(5)と前記中心導体(2c)および前記第1下面配線(6)にて信号線を構成すると共に、前記外側導体(2a)および前記第2下面配線(7)にてシールド線を構成し、前記第2下面配線(7)は、前記複数のキャパシタ構造部(2)と対応する場所を一様に覆っていることを特徴とする配線基板を有する半導体装置。 - 前記基板(1)の裏面に形成され、前記外側導体(2a)を露出させるコンタクトホール(8a)と共に前記中心導体(2c)を露出させるコンタクトホール(8b)が備えられた1層目絶縁膜(8)を有し、前記第1下面配線(6)は、前記1層目絶縁膜(8)上に形成されていると共に、前記中心導体(2c)を露出させるコンタクトホール(8b)を通じて前記複数のキャパシタ構造部(2)における前記中心導体(2c)同士を接続しており、
さらに、前記基板(1)の前記裏面側において、前記1層目絶縁膜(8)および前記第1下面配線(6)を覆うように形成されていると共に、前記1層目絶縁膜(8)に形成された前記外側導体(2a)を露出させるコンタクトホール(8a)を通じて前記外側導体(2a)と電気的接続を図るためのコンタクトホール(9a)が形成された2層目絶縁膜(9)を有し、前記第2下面配線(7)は、前記2層目絶縁膜(9)上に形成されていると共に前記2層目絶縁膜(9)に形成されたコンタクトホール(9a)を通じて前記複数のキャパシタ構造部(2)における前記外側導体(2a)同士を接続していることを特徴とする請求項1に記載の配線基板を有する半導体装置。 - 前記2層目絶縁膜(9)上の全面に一様に前記第2下面配線(7)が形成されていることを特徴とする請求項2に記載の配線基板を有する半導体装置。
- 前記基板(1)の表面側において前記上面配線(5)に対して半導体チップ(13)を電気的に接続すると共に、前記上面配線(5)のうち前記半導体チップ(13)よりも外側に配置された部分を接続端子(5a)として、該接続端子(5a)がボンディングワイヤ(14)を介して外部端子(11b)に電気的に接続されていることを特徴とする請求項1ないし3のいずれか1つに記載の配線基板を有する半導体装置。
- 前記基板(1)の表面側において前記上面配線(5)に対して半導体チップ(13)を電気的に接続すると共に、前記上面配線(5)のうち前記半導体チップ(13)よりも外側に設けられた前記キャパシタ構造部(2)の中心導体(2c)が前記基板(1)の裏面側において接続端子(6a)に電気的に接続されており、該接続端子(6a)が外部端子(11b)に電気的に接続されていることを特徴とする請求項1または2に記載の配線基板を有する半導体装置。
- 前記基板(1)に対して形成された前記複数のキャパシタ構造部(2)の複数を直列接続することでキャパシタ容量設定が行われていることを特徴とする請求項1ないし5のいずれか1つに記載の配線基板を有する半導体装置。
- 前記基板(1)に対して前記複数のキャパシタ構造部(2)を形成した配線基板を複数枚積層し、各配線基板に備えられた前記複数のキャパシタ構造部(2)における前記中心導体(2c)同士および前記外側導体(2a)同士が電気的に接続されることで、各配線基板に備えられた前記複数のキャパシタ構造部(2)が直列接続されてキャパシタ容量設定が行われていることを特徴とする請求項1ないし5のいずれか1つに記載の配線基板を有する半導体装置。
- 前記キャパシタ構造部(2)は、同心円状もしくは同心多角形状によって構成されていることを特徴とする請求項1ないし7のいずれか1つに記載の半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011030770A JP5522077B2 (ja) | 2011-02-16 | 2011-02-16 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011030770A JP5522077B2 (ja) | 2011-02-16 | 2011-02-16 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012169525A JP2012169525A (ja) | 2012-09-06 |
JP5522077B2 true JP5522077B2 (ja) | 2014-06-18 |
Family
ID=46973382
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011030770A Active JP5522077B2 (ja) | 2011-02-16 | 2011-02-16 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5522077B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107039400A (zh) * | 2016-01-04 | 2017-08-11 | 格罗方德半导体公司 | 具有几何截面的芯片上可变电容器 |
US10903309B2 (en) | 2017-09-19 | 2021-01-26 | Murata Manufacturing Co., Ltd. | Capacitor |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5938918B2 (ja) * | 2012-01-24 | 2016-06-22 | 株式会社デンソー | 配線基板を有する半導体装置 |
JP6015567B2 (ja) * | 2013-06-12 | 2016-10-26 | 株式会社デンソー | 貫通型コンデンサ |
JP5575309B1 (ja) * | 2013-08-05 | 2014-08-20 | 有限会社 ナプラ | 集積回路装置 |
JP6634696B2 (ja) * | 2015-04-20 | 2020-01-22 | 富士通株式会社 | コンデンサを有するプリント基板の製造方法 |
JP6481518B2 (ja) * | 2015-06-02 | 2019-03-13 | 日産自動車株式会社 | コンデンサ構造体、コンデンサモジュール及びコンデンサ構造体の製造方法 |
JP7160594B2 (ja) * | 2018-08-09 | 2022-10-25 | 太陽誘電株式会社 | キャパシタ |
JP7165612B2 (ja) * | 2019-03-27 | 2022-11-04 | 日産自動車株式会社 | 半導体コンデンサ装置及び半導体コンデンサ装置モジュール |
WO2024095610A1 (ja) * | 2022-11-04 | 2024-05-10 | ソニーセミコンダクタソリューションズ株式会社 | 電子デバイス |
-
2011
- 2011-02-16 JP JP2011030770A patent/JP5522077B2/ja active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107039400A (zh) * | 2016-01-04 | 2017-08-11 | 格罗方德半导体公司 | 具有几何截面的芯片上可变电容器 |
US10903309B2 (en) | 2017-09-19 | 2021-01-26 | Murata Manufacturing Co., Ltd. | Capacitor |
Also Published As
Publication number | Publication date |
---|---|
JP2012169525A (ja) | 2012-09-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5522077B2 (ja) | 半導体装置 | |
KR102591624B1 (ko) | 반도체 패키지 | |
US7968991B2 (en) | Stacked package module and board having exposed ends | |
JP5514560B2 (ja) | 半導体装置 | |
US8623753B1 (en) | Stackable protruding via package and method | |
US8253228B2 (en) | Package on package structure | |
KR101145041B1 (ko) | 반도체칩 패키지, 반도체 모듈 및 그 제조 방법 | |
JP2009070965A (ja) | 半導体装置 | |
KR20140057979A (ko) | 반도체 패키지 및 반도체 패키지의 제조 방법 | |
JP2001244293A (ja) | 半導体素子及びこれを用いた半導体装置 | |
KR20140118908A (ko) | 배선 기판 | |
JP2011066344A (ja) | 半導体装置および電子装置 | |
CN103889145B (zh) | 线路板及电子总成 | |
US20080230886A1 (en) | Stacked package module | |
US9019032B2 (en) | EBG structure, semiconductor device, and printed circuit board | |
JP2010232616A (ja) | 半導体装置及び配線基板 | |
TWI681414B (zh) | 電子模組 | |
US10021784B1 (en) | Electronic device and electronic circuit board thereof | |
JP2020025076A (ja) | モジュール | |
JP6806520B2 (ja) | 半導体装置および配線基板の設計方法 | |
JP2010245269A (ja) | 半導体装置 | |
CN112768425B (zh) | 一种多芯片模块 | |
CN112309999A (zh) | 半导体封装结构 | |
US9392696B2 (en) | Semiconductor package | |
KR20140086417A (ko) | 반도체 패키지 및 그 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130326 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140131 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140311 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140324 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5522077 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |