JP5331998B2 - 不揮発性半導体記憶装置 - Google Patents
不揮発性半導体記憶装置 Download PDFInfo
- Publication number
- JP5331998B2 JP5331998B2 JP2008000127A JP2008000127A JP5331998B2 JP 5331998 B2 JP5331998 B2 JP 5331998B2 JP 2008000127 A JP2008000127 A JP 2008000127A JP 2008000127 A JP2008000127 A JP 2008000127A JP 5331998 B2 JP5331998 B2 JP 5331998B2
- Authority
- JP
- Japan
- Prior art keywords
- line
- row
- memory
- level
- word lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 18
- 230000005291 magnetic effect Effects 0.000 claims abstract description 34
- 230000004044 response Effects 0.000 claims description 4
- 230000008859 change Effects 0.000 claims description 2
- 239000002184 metal Substances 0.000 abstract description 48
- 238000010586 diagram Methods 0.000 description 12
- 230000005415 magnetization Effects 0.000 description 12
- 101100102920 Arabidopsis thaliana WEB1 gene Proteins 0.000 description 11
- 101100309794 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) SEC31 gene Proteins 0.000 description 11
- 230000005641 tunneling Effects 0.000 description 10
- 230000004913 activation Effects 0.000 description 7
- 230000000052 comparative effect Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 101100184713 Arabidopsis thaliana PMI2 gene Proteins 0.000 description 3
- 239000012535 impurity Substances 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 102100040841 C-type lectin domain family 5 member A Human genes 0.000 description 2
- 101150008824 CLEC5A gene Proteins 0.000 description 2
- 101150056111 MDL1 gene Proteins 0.000 description 2
- 101100386697 Magnaporthe oryzae (strain 70-15 / ATCC MYA-4617 / FGSC 8958) DCL1 gene Proteins 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 101150095628 MDL2 gene Proteins 0.000 description 1
- 101100062770 Magnaporthe oryzae (strain 70-15 / ATCC MYA-4617 / FGSC 8958) DCL2 gene Proteins 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005294 ferromagnetic effect Effects 0.000 description 1
- 230000002779 inactivation Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1673—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1675—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1693—Timing circuits or methods
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Mram Or Spin Memory Techniques (AREA)
- Hall/Mr Elements (AREA)
Description
Claims (4)
- 複数のメモリブロックに分割されたメモリアレイを備え、
各メモリブロックは、複数行複数列に配置され、各々が抵抗値の変化によってデータを記憶するトンネル磁気抵抗素子を含む複数のメモリセルと、それぞれ前記複数行に対応して設けられた複数組の2本のワード線と、それぞれ前記複数行に対応して設けられた複数のディジット線と、それぞれ前記複数列に対応して設けられた複数のビット線とを含み、
同じ行の隣接する2つのメモリセルのうちの一方のメモリセルは、対応の2本のワード線のうちのいずれか一方のワード線と対応のビット線との交点に配置され、他方のメモリセルは対応の2本のワード線のうちの他方のワード線と対応のビット線との交点に配置され、
前記複数のメモリブロックは前記ワード線の延在方向に配列され、
さらに、各行に対応して前記複数のメモリブロックに共通に設けられ、それぞれ対応の各組の2本のワード線に接続された2本の杭打ちワード線と、
行アドレス信号に従って、前記複数行のうちのいずれかの行と、その行に属する2本の杭打ちワード線のうちのいずれかの杭打ちワード線を選択し、選択した杭打ちワード線を選択レベルにする行デコーダと、
列アドレス信号に従って、前記複数のビット線のうちのいずれかのビット線を選択する列デコーダと、
各ディジット線に対応して設けられ、書込動作時に、対応の行の2本の杭打ちワード線のうちのいずれか一方の杭打ちワード線が前記選択レベルにされたことに応じて対応のディジット線に磁場印加電流を流すディジット線駆動回路と、
前記書込動作時に、前記列デコーダによって選択されたビット線に書込電流を流すビット線駆動回路とを備える、不揮発性半導体記憶装置。 - 各メモリセルは前記トンネル磁気抵抗素子とトランジスタを含み、
各トランジスタは、対応のビット線と基準電位のラインとの間に対応の抵抗体記憶素子と直列接続され、対応のワード線が前記選択レベルにされたことに応じて導通し、
前記行アドレス信号は、前記複数行のうちのいずれかの行を選択するための第1の副行アドレス信号と、同じ行の2本のワード線のうちのいずれかのワード線を選択するための1ビットの第2の副行アドレス信号とを含み、
さらに、前記行アドレス信号を受け、読出動作時は前記行アドレス信号を前記行デコーダにそのまま通過させ、前記書込動作時は、前記第1の副行アドレス信号を前記行デコーダにそのまま通過させるとともに、前記第2の副行アドレス信号の論理レベルを反転させて前記行デコーダに与えるゲート回路と、
前記読出動作時に、前記列デコーダによって選択されたビット線を介して、前記行デコーダによって選択された杭打ちワード線に対応するメモリセルの記憶データを読み出す読出回路とを備える、請求項1に記載の不揮発性半導体記憶装置。 - 前記ビット線駆動回路は、前記書込動作時に、前記行デコーダによって前記選択レベルにされた杭打ちワード線に対応する各トランジスタに接続された各ビット線に前記基準電位を与える、請求項2に記載の不揮発性半導体記憶装置。
- 前記列デコーダは、前記列アドレス信号に従って、前記複数のメモリブロックのうちのいずれかのメモリブロックと、そのメモリブロックに属する前記複数のビット線のうちのいずれかのビット線を選択し、
前記ディジット線駆動回路は、対応のメモリブロックが前記列デコーダによって選択され、かつ対応の行の2本の杭打ちワード線のうちのいずれか一方の杭打ちワード線が前記選択レベルにされたことに応じて対応のディジット線に前記磁場印加電流を流す、請求項1から請求項3までのいずれかに記載の不揮発性半導体記憶装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008000127A JP5331998B2 (ja) | 2008-01-04 | 2008-01-04 | 不揮発性半導体記憶装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008000127A JP5331998B2 (ja) | 2008-01-04 | 2008-01-04 | 不揮発性半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009164319A JP2009164319A (ja) | 2009-07-23 |
JP5331998B2 true JP5331998B2 (ja) | 2013-10-30 |
Family
ID=40966601
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008000127A Expired - Fee Related JP5331998B2 (ja) | 2008-01-04 | 2008-01-04 | 不揮発性半導体記憶装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5331998B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6121961B2 (ja) * | 2014-09-17 | 2017-04-26 | 株式会社東芝 | 抵抗変化メモリ |
JP7258764B2 (ja) | 2017-10-13 | 2023-04-17 | 株式会社半導体エネルギー研究所 | 記憶装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4726292B2 (ja) * | 2000-11-14 | 2011-07-20 | ルネサスエレクトロニクス株式会社 | 薄膜磁性体記憶装置 |
JP4208500B2 (ja) * | 2002-06-27 | 2009-01-14 | 株式会社ルネサステクノロジ | 薄膜磁性体記憶装置 |
JP4274790B2 (ja) * | 2002-12-25 | 2009-06-10 | 株式会社ルネサステクノロジ | 磁気記憶装置 |
-
2008
- 2008-01-04 JP JP2008000127A patent/JP5331998B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009164319A (ja) | 2009-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101312366B1 (ko) | 자기 메모리 장치를 위한 라이트 드라이버 회로 및 자기 메모리 장치 | |
JP4883982B2 (ja) | 不揮発性記憶装置 | |
JP4771631B2 (ja) | 薄膜磁性体記憶装置 | |
US8902644B2 (en) | Semiconductor storage device and its manufacturing method | |
US9653137B2 (en) | STT-MRAM bitcell for embedded flash applications | |
US9754664B2 (en) | Semiconductor memory | |
US6903965B2 (en) | Thin film magnetic memory device permitting high precision data read | |
US20100034015A1 (en) | Semiconductor device | |
JP4274790B2 (ja) | 磁気記憶装置 | |
US9437270B2 (en) | Nonvolatile memory apparatus for controlling a voltage level of enabling a local switch | |
JP5267626B2 (ja) | 不揮発性メモリセルおよび不揮発性メモリ | |
US20170076791A1 (en) | Semiconductor memory device | |
JP5503480B2 (ja) | 半導体装置 | |
JP4262969B2 (ja) | 薄膜磁性体記憶装置 | |
JP5331998B2 (ja) | 不揮発性半導体記憶装置 | |
JP2007213639A (ja) | 不揮発性半導体記憶装置 | |
US10446213B1 (en) | Bitline control in differential magnetic memory | |
JP5076182B2 (ja) | 不揮発性半導体記憶装置 | |
JP2012195038A (ja) | 半導体記憶装置 | |
JP5150935B2 (ja) | 半導体記憶装置 | |
JP2017037691A (ja) | 不揮発性半導体メモリ | |
JP2007164837A (ja) | 不揮発性記憶装置 | |
JP5076175B2 (ja) | 不揮発性半導体記憶装置 | |
JP4315703B2 (ja) | 薄膜磁性体記憶装置 | |
WO2011055420A1 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100602 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20101215 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130327 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130402 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130424 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130702 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130709 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |