JP5301418B2 - Semiconductor light emitting device and method for manufacturing semiconductor light emitting device - Google Patents
Semiconductor light emitting device and method for manufacturing semiconductor light emitting device Download PDFInfo
- Publication number
- JP5301418B2 JP5301418B2 JP2009274272A JP2009274272A JP5301418B2 JP 5301418 B2 JP5301418 B2 JP 5301418B2 JP 2009274272 A JP2009274272 A JP 2009274272A JP 2009274272 A JP2009274272 A JP 2009274272A JP 5301418 B2 JP5301418 B2 JP 5301418B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor film
- etching
- semiconductor
- forming
- film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 202
- 238000000034 method Methods 0.000 title claims abstract description 69
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 21
- 238000005530 etching Methods 0.000 claims abstract description 155
- 239000000758 substrate Substances 0.000 claims abstract description 88
- 230000001681 protective effect Effects 0.000 claims abstract description 67
- 238000000059 patterning Methods 0.000 claims description 10
- 238000010438 heat treatment Methods 0.000 claims description 4
- 230000002093 peripheral effect Effects 0.000 claims description 2
- 230000000694 effects Effects 0.000 claims 1
- 238000000926 separation method Methods 0.000 abstract description 5
- 238000000638 solvent extraction Methods 0.000 abstract description 3
- 229910052594 sapphire Inorganic materials 0.000 description 38
- 239000010980 sapphire Substances 0.000 description 38
- 239000007789 gas Substances 0.000 description 12
- 239000000463 material Substances 0.000 description 12
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical group [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 11
- 238000012545 processing Methods 0.000 description 11
- 229910052710 silicon Inorganic materials 0.000 description 11
- 239000010703 silicon Substances 0.000 description 11
- 238000005452 bending Methods 0.000 description 9
- 229910004298 SiO 2 Inorganic materials 0.000 description 8
- 238000001020 plasma etching Methods 0.000 description 8
- XCZXGTMEAKBVPV-UHFFFAOYSA-N trimethylgallium Chemical compound C[Ga](C)C XCZXGTMEAKBVPV-UHFFFAOYSA-N 0.000 description 8
- 239000000460 chlorine Substances 0.000 description 6
- 239000002184 metal Substances 0.000 description 6
- 229910052751 metal Inorganic materials 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 5
- 150000002500 ions Chemical class 0.000 description 5
- 238000000206 photolithography Methods 0.000 description 5
- 238000001039 wet etching Methods 0.000 description 5
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 4
- 238000001312 dry etching Methods 0.000 description 4
- 230000005496 eutectics Effects 0.000 description 4
- 230000002411 adverse Effects 0.000 description 3
- 238000004140 cleaning Methods 0.000 description 3
- 230000006378 damage Effects 0.000 description 3
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 2
- 229910052801 chlorine Inorganic materials 0.000 description 2
- 230000032798 delamination Effects 0.000 description 2
- 238000006073 displacement reaction Methods 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 238000005566 electron beam evaporation Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 229910052733 gallium Inorganic materials 0.000 description 2
- 229910052757 nitrogen Inorganic materials 0.000 description 2
- JLTRXTDYQLMHGR-UHFFFAOYSA-N trimethylaluminium Chemical compound C[Al](C)C JLTRXTDYQLMHGR-UHFFFAOYSA-N 0.000 description 2
- IBEFSUTVZWZJEL-UHFFFAOYSA-N trimethylindium Chemical compound C[In](C)C IBEFSUTVZWZJEL-UHFFFAOYSA-N 0.000 description 2
- 229910002704 AlGaN Inorganic materials 0.000 description 1
- KZBUYRJDOAKODT-UHFFFAOYSA-N Chlorine Chemical compound ClCl KZBUYRJDOAKODT-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- 229910052774 Proactinium Inorganic materials 0.000 description 1
- 229910052786 argon Inorganic materials 0.000 description 1
- 239000012298 atmosphere Substances 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 238000003486 chemical etching Methods 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 238000005253 cladding Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000005336 cracking Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000000354 decomposition reaction Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 239000012299 nitrogen atmosphere Substances 0.000 description 1
- 230000001902 propagating effect Effects 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 238000000992 sputter etching Methods 0.000 description 1
- 238000013022 venting Methods 0.000 description 1
Images
Landscapes
- Drying Of Semiconductors (AREA)
- Led Devices (AREA)
Abstract
Description
本発明は、LED(発光ダイオード)等の半導体発光装置に関する。 The present invention relates to a semiconductor light emitting device such as an LED (light emitting diode).
特許文献1には、サファイア基板上に形成された半導体膜に素子分割溝を形成し、この素子分割溝を形成することによって露出した半導体膜の側面に保護膜を形成した半導体発光装置の構成が開示されている。 Patent Document 1 discloses a configuration of a semiconductor light emitting device in which an element dividing groove is formed in a semiconductor film formed on a sapphire substrate, and a protective film is formed on a side surface of the semiconductor film exposed by forming the element dividing groove. It is disclosed.
一方、半導体膜をサファイア基板とは別の支持基板で支持するいわゆる貼り合わせ構造のLEDが知られている。このような構造のLEDは、サファイア基板上に半導体膜を成長させ、支持基板と半導体膜を貼り合せた後、サファイア基板をレーザリフトオフ(以下LLOと称する)等の方法で除去することによって得ることができる。貼り合わせ構造とすることにより支持基板の材料の選択によってLEDの熱伝導率や光取り出し効率の向上を図ることも可能である。また、支持基板を導電層として利用することも可能である。 On the other hand, an LED having a so-called bonded structure in which a semiconductor film is supported by a support substrate different from a sapphire substrate is known. An LED having such a structure is obtained by growing a semiconductor film on a sapphire substrate, bonding the support substrate and the semiconductor film, and then removing the sapphire substrate by a method such as laser lift-off (hereinafter referred to as LLO). Can do. By adopting a bonded structure, it is possible to improve the thermal conductivity and light extraction efficiency of the LED by selecting the material of the support substrate. It is also possible to use the support substrate as a conductive layer.
LLO法においては、サファイア基板等の成長用基板の裏面側からレーザを照射し、成長用基板の上に形成されているGaN層を金属GaとN2ガスに分解する。サファイア基板上に形成されたGaN層は、このとき発生したN2ガスの圧力によって破壊してしまうことが知られている。これを回避するために、LLO前に各LEDチップの外縁に沿って素子分割溝(ストリート)を形成しておく手法が提案されている。予め素子分割溝を半導体膜に形成しておくことによりLLO時に発生するN2ガスの放出経路が確保され、素子破壊を回避することが可能となる。素子分割溝を形成することによって露出した半導体膜の側面に導電性の異物が付着すると特性に悪影響を及ぼす可能性がある。このため、露出した半導体膜の側面はSiO2等の絶縁性の保護膜で覆われる。このとき、素子分割溝の底面において露出しているサファイア基板上も部分的に保護膜で覆われる。その後、LLO法を用いてサファイア基板を半導体膜から除去する際に、保護膜へのレーザ照射やN2ガスの発生などによってサファイア基板上に形成された保護膜にクラックや剥離が生じる場合がある。保護膜として一般的に使用されるSiO2は、硬くもろいため、サファイア基板との界面付近で生じたクラックや剥離は、半導体膜の側面を覆う部分にも伝搬する。半導体膜側面を覆う保護膜に剥離やクラックが生じると保護膜としての機能を十分に果たすことができなくなり、歩留りや信頼性が低下してしまう。 In the LLO method, laser is irradiated from the back side of a growth substrate such as a sapphire substrate, and the GaN layer formed on the growth substrate is decomposed into metal Ga and N 2 gas. It is known that the GaN layer formed on the sapphire substrate is destroyed by the pressure of the N 2 gas generated at this time. In order to avoid this, a method has been proposed in which element dividing grooves (streets) are formed along the outer edge of each LED chip before LLO. By forming the element dividing grooves in the semiconductor film in advance, a discharge path for N 2 gas generated during LLO is secured, and element destruction can be avoided. If conductive foreign matter adheres to the side surface of the semiconductor film exposed by forming the element dividing groove, the characteristics may be adversely affected. For this reason, the exposed side surface of the semiconductor film is covered with an insulating protective film such as SiO 2 . At this time, the sapphire substrate exposed at the bottom surface of the element dividing groove is also partially covered with the protective film. Thereafter, when the sapphire substrate is removed from the semiconductor film using the LLO method, the protective film formed on the sapphire substrate may be cracked or peeled off due to laser irradiation to the protective film or generation of N 2 gas. . Since SiO 2 that is generally used as a protective film is hard and brittle, cracks and delamination that occur near the interface with the sapphire substrate also propagate to the portion that covers the side surface of the semiconductor film. If peeling or cracking occurs in the protective film that covers the side surface of the semiconductor film, the function as the protective film cannot be performed sufficiently, and yield and reliability are lowered.
かかる問題を回避するためには、LLOの際にサファイア基板上で生じる保護膜のクラックや剥離を半導体側面に形成されている部分にまで伝搬させないようにする必要がある。例えば、半導体膜の側面においてp−GaN層、活性層およびn−GaN層の一部を覆い、サファイア基板には達しないような保護膜を形成することにより、クラックや剥離の伝搬を回避することができる。すなわち、半導体膜側面の保護膜をサファイア基板から離間した位置で終端させるように保護膜のパターニングを行うのである。特許文献1には、このような構成の保護膜をウェットエッチングにおけるサイドエッチにより形成することが記載されている。 In order to avoid such a problem, it is necessary to prevent the cracks and separation of the protective film generated on the sapphire substrate during LLO from propagating to the portion formed on the side surface of the semiconductor. For example, avoiding the propagation of cracks and delamination by forming a protective film that covers part of the p-GaN layer, active layer and n-GaN layer on the side of the semiconductor film and does not reach the sapphire substrate Can do. That is, the protective film is patterned so that the protective film on the side surface of the semiconductor film is terminated at a position separated from the sapphire substrate. Patent Document 1 describes that a protective film having such a structure is formed by side etching in wet etching.
しかしながら、Cl2プラズマ等を用いた一般的なドライエッチングにより素子分割溝を形成した場合、半導体膜の側面の主面に対する傾斜角は90°若しくはこれに近い値となり、ウェットエッチング工程におけるサイドエッチ量を制御してGaN半導体膜の側面上の適切な範囲で保護膜を除去することは加工精度の問題から困難である。 However, when the element dividing groove is formed by general dry etching using Cl 2 plasma or the like, the inclination angle of the side surface of the semiconductor film with respect to the main surface becomes 90 ° or a value close thereto, and the amount of side etching in the wet etching process Therefore, it is difficult to remove the protective film in an appropriate range on the side surface of the GaN semiconductor film due to the problem of processing accuracy.
図1は、半導体膜100の側面にn層110側面の中間位置で終端している保護膜200を有する半導体発光装置の断面図および平面図である。保護膜200は、露出した半導体膜100の側面への異物付着などを防止して、リーク電流の増大等を回避する役割を担う。このため、保護膜200は、少なくともp層130、活性層120、n層110の一部を覆うように形成しなければならない。
FIG. 1 is a cross-sectional view and a plan view of a semiconductor light emitting device having a
例えば、塩素ガスとアルゴンプラズマを用いたRIEによって素子分割溝を形成することにより分割された半導体膜100の側面の辺の長さは、3〜7μm程度である。保護膜200の部分的なエッチングを行う際、レジストを露光するためのマスクの位置合わせが必要となる。この位置合わせは、顕微鏡越しにウエハを上方から目視しながら行う。半導体膜10の側面の辺の長さが3〜7μm程度である場合、ウエハを上方から眺めたときの半導体膜側面部分の投影寸法は、およそ1.5〜4.5μmとなり、マスクの位置合わせが困難となる。すなわち、僅かなマスクずれによって所望の保護膜を得ることができなくなる。
For example, the side length of the side surface of the
また、例えばSiO2からなる保護膜200をエッチングする場合、エッチャントとしてバッファードフッ酸が一般的に用いられる。この場合、エッチングレートは、SiO2の膜質、エッチャントが接する表面積、環境温度などに左右され、およそ数nm/sec〜数百nm/secの幅を有する。エッチングレートを最大限に安定制御したとしても、上記したような寸法の半導体膜側面の保護膜200の部分的な除去を行うためには、1秒未満〜数秒単位のエッチング時間のコントロールが必要となる。また、エッチャントからウエハを引き上げて洗浄するまでのわずかな時間に進行するエッチングも問題となる。更に、デバイスの段差構造に残留したエッチャントによって洗浄中にも保護膜のエッチングが進行する可能性があり、保護膜200を狙いどおりに形成できない場合がある。このように、従来の手法によっては、ウェットエッチングによる加工精度の問題から半導体膜の側面に適切なパターンを有する保護膜を安定的に形成することは困難であった。
For example, when etching the
本発明は、上記した点に鑑みてなされたものであり、個々の半導体発光装置を区画する素子分割溝を形成することによって表出した半導体膜の側面に所望のパターンを有する保護膜を安定的に形成することにより、高い歩留りを確保することができる半導体発光装置およびその製造方法を提供することを目的とする。 The present invention has been made in view of the above points, and stably forms a protective film having a desired pattern on the side surface of a semiconductor film exposed by forming element dividing grooves for partitioning individual semiconductor light emitting devices. It is an object of the present invention to provide a semiconductor light emitting device and a method for manufacturing the same that can secure a high yield.
本発明の半導体発光装置の製造方法は、成長用基板の上に半導体膜を形成する工程と、前記半導体膜を素子分割ラインに沿って前記半導体膜の主面からエッチングを行い、前記半導体膜に素子分割溝を形成する工程と、前記素子分割溝を形成することによって表出した前記半導体膜の側面を部分的に覆い且つ前記成長用基板から離間している保護膜を形成する工程と、を含み、前記素子分割溝を形成する工程は、エッチングによる表出面の前記半導体膜の主面に対する傾斜角が第1の傾斜角を有するように前記半導体膜をエッチングする第1エッチング工程と、前記第1エッチング工程の後に、エッチングによる表出面の前記半導体膜に対する傾斜角が前記第1の傾斜角よりも大きい第2の傾斜角を有するように前記半導体膜をエッチングして傾斜角が異なる表出面を形成する第2エッチング工程と、を含むことを特徴としている。 According to another aspect of the present invention, there is provided a method for manufacturing a semiconductor light emitting device, comprising: forming a semiconductor film on a growth substrate; etching the semiconductor film from a main surface of the semiconductor film along an element dividing line; Forming an element dividing groove; and forming a protective film partially covering a side surface of the semiconductor film exposed by forming the element dividing groove and spaced apart from the growth substrate. The step of forming the element dividing groove includes a first etching step of etching the semiconductor film such that an inclination angle of an exposed surface with respect to the main surface of the semiconductor film has a first inclination angle; After the one etching step, the semiconductor film is etched so that an inclination angle of the exposed surface with respect to the semiconductor film has a second inclination angle larger than the first inclination angle. A second etching step of the inclination angle to form a different exposed surface, and comprising a.
本発明に係る半導体発光装置の製造方法によれば、素子分割溝(ストリート)を形成する際に行われるエッチングにおいて、エッチング面の傾斜角度を制御することとしたので、半導体膜の側面上に形成された保護膜のパターニングを容易に行うことができ、高い歩留りを確保することが可能となる。 According to the method for manufacturing a semiconductor light emitting device according to the present invention, since the inclination angle of the etching surface is controlled in the etching performed when the element dividing groove (street) is formed, it is formed on the side surface of the semiconductor film. The protective film thus patterned can be easily patterned, and a high yield can be secured.
以下、本発明の実施例について図面を参照しつつ説明する。尚、以下に示す図において、実質的に同一又は等価な構成要素、部分には同一の参照符を付している。以下の説明では、一例としてAlxInyGazN(0≦x≦1、0≦y≦1、0≦z≦1、x+y+z=1)からなるLEDに本発明を適用した場合について説明する。 Embodiments of the present invention will be described below with reference to the drawings. In the drawings shown below, substantially the same or equivalent components and parts are denoted by the same reference numerals. In the following description, the present invention is applied to an LED made of Al x In y Ga z N (0 ≦ x ≦ 1, 0 ≦ y ≦ 1, 0 ≦ z ≦ 1, x + y + z = 1) as an example. The case will be described.
図2は、本発明の実施例1に係る半導体発光装置1の構成を示す断面図である。半導体発光装置1は、いわゆる貼り合わせ構造を有し、n−GaN層21、活性層22、p−GaN層23を含む半導体膜20が支持基板としてのシリコン基板80に接合されている。半導体膜20のシリコン基板80への接合は、シリコン基板80上に形成された共晶材を含む電極層81とp電極70とを接合することにより行われる。半導体膜20の成長に使用されるサファイア基板等の成長用基板(図示せず)は、半導体膜20をシリコン基板80に接合した後、除去される。成長用基板を除去することによって表出したn−GaN層21の表面には、n電極71が形成されている。
FIG. 2 is a cross-sectional view illustrating the configuration of the semiconductor light emitting device 1 according to the first embodiment of the invention. The semiconductor light emitting device 1 has a so-called bonded structure, and a
半導体膜20は、その主面に対する傾斜角度が互いに異なる2つの側面30aおよび30bを有している。すなわち、半導体膜20は、n−GaN層21の側面において屈曲点Aを有しており、図2において屈曲点Aから上方部分の側面30aの半導体膜20の主面に対する傾斜角度は20〜25°と比較的緩くなっている。一方、屈曲点Aから下方部分の側面30bの半導体膜20の主面に対する傾斜角度は40〜45°と比較的急峻である。このような2段階の傾斜角を有する半導体膜20の側面の辺の長さの全長は20〜30μmとなり、半導体膜20の主面方向から眺めたときの側面部分の投影寸法Lは5〜15μmとなる。すなわち、本実施例に係る半導体発光装置1は、従来構造(1.5〜4.5μm)と比較して、十分に長い投影寸法Lを有している。
The
半導体膜20の側面はSiO2等の絶縁材料からなる保護膜50が形成されている。保護膜50は、半導体膜20への異物の付着を防止する等の役割を担う。保護膜50は、p−GaN層23の上面の一部と、半導体膜20の側面においてp−GaN層23、活性層22、n−GaN層21の一部を覆うように形成されている。保護膜50は、n−GaN層21側面の傾斜角が比較的緩やかな側面30a上で終端するように形成されている。保護膜50は、成長用基板を除去する前に形成される。仮に保護膜50が、半導体膜20の側面全体を覆い成長用基板に接していると、成長用基板をLLO法により除去する際に成長用基板との界面付近で発生した保護膜50のクラックや剥離が、半導体膜20の側面を覆う部分にまで伝搬する危険性がある。本実施例のように、保護膜50を成長用基板から離間したn−GaN層21の側面上で終端させることによりLLO時におけるクラックの伝搬を防止することが可能となる。このような保護膜50のパターニングは、半導体膜20の側面が緩やかな傾斜を有し、側面の辺の長さおよびその投影寸法Lが十分確保されていることにより通常の精度のフォトリソグラフィ技術を用いて行うことが可能となる。一般的にフォトリソグラフィの精度は2〜5μm程度であるので、半導体膜20の側面に形成された保護膜50を適正にパターニングするためには、半導体膜20の側面部分の投影寸法Lは少なくとも5μm以上であることが望ましい。本発明に係る半導体発光装置1の半導体膜20の側面の投影寸法Lは、上記したように5〜15μmであるので、既存のフォトリソグラフィ技術の精度の範囲内で、半導体膜側面に適切な保護膜50のパターニングを行うことが可能である。尚、半導体膜側面の傾斜角度が2段階となっているのは、後述するように斜辺長の確保と半導体膜のエッチング時間の短縮とを両立させるためである。
A
次に、上記した構造を有する半導体発光装置1の製造方法について説明する。図3〜図5は本発明の実施例である半導体発光装置1の製造方法を示す断面図である。 Next, a method for manufacturing the semiconductor light emitting device 1 having the above structure will be described. 3-5 is sectional drawing which shows the manufacturing method of the semiconductor light-emitting device 1 which is an Example of this invention.
(半導体膜形成工程)
半導体膜の成長用基板として使用するサファイア基板10を用意する。サファイア基板10を水素雰囲気中で1000℃、10分間加熱してサファイア基板10のサーマルクリーニングを行う。次にMOCVD法(有機金属気相成長法)によりサファイア基板10上にAlxInyGazNからなる半導体膜20を形成する。具体的には、基板温度を500℃とし、TMG(トリメチルガリウム)(流量10.4μmol/min)およびNH3(流量3.3LM)を約3分間供給してGaNからなる低温バッファ層(図示せず)をサファイア基板10上に形成する。その後、基板温度を1000℃まで昇温し、約30秒間保持することで低温バッファ層を結晶化させる。続いて、基板温度を1000℃に保持したままTMG(流量45μmol/min)およびNH3(流量4.4LM)を約20分間供給し、膜厚1μm程度の下地GaN層(図示せず)を形成する。次に、基板温度1000℃にてTMG(流量45μmol/min)、NH3(流量4.4LM)およびドーパントガスとしてSiH4(流量2.7×10-9mol/min)を約120分間供給し、膜厚7μm程度のn−GaN層21を形成する。続いて、n−GaN層21の上に活性層22を形成する。本実施例では、活性層22としてInGaN/GaNからなる多重量子井戸構造を適用した。すなわち、InGaN/GaNを1周期として5周期の成長を行う。具体的には、基板温度を700℃とし、TMG(流量3.6μmol/min)、TMI(トリメチルインジウム)(流量10μmol/min)、NH3(流量4.4LM)を約33秒間供給し、膜厚約2.2nmのInGaN井戸層を形成し、続いてTMG(流量3.6μmol/min)、NH3(流量4.4LM)を約320秒間供給して膜厚約15nmのGaN障壁層を形成する。かかる処理を5周期分繰り返すことにより活性層22が形成される。次に、基板温度を870℃まで昇温し、TMG(流量8.1μmol/min)、TMA(トリメチルアルミニウム)(流量7.5μmol/min)、NH3(流量4.4LM)およびドーパントとしてCp2Mg(bis-cyclopentadienyl Mg)(流量2.9×10-7μmol/min)を約5分間供給し、膜厚約40nmのp型AlGaNクラッド層(図示せず)を形成する。続いて、基板温度を保持したまま、TMG(流量18μmol/min)、NH3(流量4.4LM)およびドーパントとしてCp2Mg(流量2.9×10-7μmol/min)を約7分間供給し、膜厚約150nmのp−GaN層23を形成する。サファイア基板10上には、これらの各層によって構成される半導体膜20が形成される(図3(a))。
(Semiconductor film formation process)
A
(第1エッチング工程)
次に、半導体膜20に個々の半導体発光装置を区画する素子分割溝(ストリート)30を形成する。素子分割溝(ストリート)30は、第1エッチング工程および第2エッチング工程において、素子分割ラインに沿って互いに異なるエッチングレートで半導体膜20をドライエッチング(RIE:反応性イオンエッチング)することにより形成する。
(First etching process)
Next, element dividing grooves (streets) for partitioning individual semiconductor light emitting devices are formed in the
RIEではプロセスガスに高周波電力を印加してプラズマ状態にし、プラズマ中に含まれるイオンとラジカルによってエッチングを行う。エッチングされる対象物はチャンバ内の平行平板電極の片側に設置され、平行平板電極に電圧を印加することによりイオンを対象物に引き寄せ、衝突させることでエッチングを行う。このため、イオンによるエッチングは異方性を有し、物理的に行われる(異方性エッチング、物理エッチング)。一方ラジカルによるエッチングは、化学反応によるものであり、エッチングする対象物によって程度は異なるが、イオンによるエッチングに比べて等方的に進行する(等方性エッチング、化学エッチング)。このように、RIEでは、性質の異なる2種類のエッチングを同時に行うことで進行する。本発明に係る第1エッチング工程および第2エッチング工程では各パラメータの調整によりエッチングレートおよび異方性エッチングと等方性エッチングが行われる割合を操作して所望の半導体膜形状を得ている。すなわち、異方性エッチングが支配的であるとエッチングにより形成される半導体膜の側面の傾斜角はより急となり、半導体積層方向のエッチングレートが高くなる。一方、異方性エッチングの割合が減少すると、エッチングにより形成される半導体膜の側面の傾斜角はより緩やかとなり、半導体積層方向のエッチングレートが低くなる。 In RIE, high-frequency power is applied to a process gas to form a plasma state, and etching is performed with ions and radicals contained in the plasma. The object to be etched is placed on one side of the parallel plate electrode in the chamber, and by applying a voltage to the parallel plate electrode, ions are attracted to the object and collide with the object to perform etching. For this reason, etching by ions has anisotropy and is physically performed (anisotropic etching, physical etching). On the other hand, radical etching is caused by a chemical reaction and progresses more isotropically than ion etching (isotropic etching, chemical etching), although the degree varies depending on the object to be etched. Thus, RIE proceeds by simultaneously performing two types of etching with different properties. In the first etching step and the second etching step according to the present invention, the desired semiconductor film shape is obtained by adjusting the etching rate and the ratio of anisotropic etching and isotropic etching by adjusting each parameter. That is, if anisotropic etching is dominant, the inclination angle of the side surface of the semiconductor film formed by etching becomes steeper and the etching rate in the semiconductor stacking direction becomes higher. On the other hand, when the ratio of anisotropic etching decreases, the inclination angle of the side surface of the semiconductor film formed by etching becomes gentler, and the etching rate in the semiconductor stacking direction becomes lower.
第1エッチング工程では、はじめに、p−GaN層23の表面にレジスト材を塗布した後、露光・現像処理によりレジスト材に素子分割溝(ストリート)に対応したパターニングを施してレジストマスク40を形成する。次に、ウエハをRIE(反応性イオンエッチング)装置に投入し、Cl2プラズマによるドライエッチングによりレジストマスク40の開口部において露出した半導体膜20をエッチングする。第1エッチング工程におけるエッチング条件は、プロセス圧力1.0Pa、アンテナパワー100W、バイアスパワー50W、Cl2供給量20sccm、処理時間280秒とした。
In the first etching step, first, a resist material is applied to the surface of the p-
ここで、プロセス圧力とは、処理チャンバ内のプロセスガスの圧力のことをいい、プロセス圧力が低いと、プラズマ中のイオンの運動方向が揃いやすくなるため異方性エッチング(物理的エッチング)成分が大きくなり、これにより半導体膜積層方向のエッチングレートが高くなり、エッチングによって形成される凹部の側面の傾斜角が急となる。アンテナパワーとは、RIE装置に設けられているアンテナに印加する高周波電力をいい、アンテナパワーを印加することによりプロセスガスをプラズマ状態にする。アンテナパワーが大きい程プラズマ密度が高くなり、エッチングレートが高くなる傾向がある。また、アンテナパワーを大きくすると低いプロセスガス圧力でも安定したプラズマ状態を作り出すことができる。バイアスパワーとは、処理チャンバ内において処理対象であるウエハを載せるための載置面を有する基板電極に印加する高周波電力をいい、バイアスパワーを印加することにより、ウエハ上に照射されるイオンを加速させる。バイアスパワーが大きい程、異方性エッチング成分が大きくなり、エッチングレートが高くなる。 Here, the process pressure refers to the pressure of the process gas in the processing chamber. When the process pressure is low, the movement direction of ions in the plasma easily aligns, so that the anisotropic etching (physical etching) component is included. As a result, the etching rate in the semiconductor film stacking direction increases, and the inclination angle of the side surface of the recess formed by etching becomes steep. The antenna power refers to high frequency power applied to an antenna provided in the RIE apparatus, and the process gas is brought into a plasma state by applying the antenna power. As the antenna power increases, the plasma density increases and the etching rate tends to increase. Further, when the antenna power is increased, a stable plasma state can be created even at a low process gas pressure. Bias power refers to high-frequency power applied to a substrate electrode having a mounting surface on which a wafer to be processed is placed in a processing chamber. By applying bias power, ions irradiated on the wafer are accelerated. Let The larger the bias power, the larger the anisotropic etching component and the higher the etching rate.
上記したエッチング条件によれば、半導体膜20のエッチングレートは2.5nm/secと比較的低くなり、このエッチングによって形成される溝31の側面30aと半導体膜20の主面とのなす角は20〜25°と、比較的緩くなる。このように、第1エッチング工程では、比較的低いエッチングレートでエッチングを行って素子分割ラインに沿って、その側面が比較的緩やかな傾斜角を有するように、サファイア基板10に達しない深さ(例えば0.7〜1μm)の溝31を形成する(図3(b))。
According to the etching conditions described above, the etching rate of the
(第2エッチング工程)
第2エッチング工程では、第1エッチング工程におけるエッチングレートよりも高いエッチングレートで更にドライエッチングを行って、サファイア基板10にまで達する素子分割溝(ストリート)30を形成する。第2エッチング工程におけるエッチング条件は、プロセス圧力0.2Pa、アンテナパワー200W、バイアスパワー50W、Cl2供給量20sccm、処理時間1660秒とした。かかるエッチング条件によれば半導体膜20のエッチングレートは3.5nm/secと、先の第1エッチング工程におけるエッチングレートよりも高くなる。また、第2エッチング工程におけるエッチングによって形成される溝側面30bと半導体膜20の主面とのなす角は、40〜45°となり、先の第1エッチング工程における傾斜角よりも急となる。すなわち、プロセス圧力を1.0Paから0.2Paと低く設定することで、前述のように、異方性エッチングが起る割合を増やし、特に半導体膜積層方向のエッチングレートを加速させた。また、プロセスガスの圧力が低下するとプラズマ状態を保ちにくくなるためアンテナパワーを増加した。
(Second etching process)
In the second etching process, dry etching is further performed at an etching rate higher than the etching rate in the first etching process to form element dividing grooves (streets) 30 reaching the
互いにエッチングレートの異なる2段階のエッチング処理により、半導体膜20は、その主面に対する傾斜角度が互いに異なった側面30aおよび30bを有することとなり、n−GaN層20の側面において屈曲点Aが形成される(図3(c))。図3(c)において、半導体膜20の屈曲点Aから下方部分の側面30aは、上記第1エッチング工程におけるエッチングレートに基づく傾斜角(約20〜25°)有する。半導体膜20の屈曲点Aから上方部分の側面30bは、第2エッチング工程におけるエッチングレートに基づく傾斜角(約40°〜45°)を有する。2回のエッチング処理によって表出した半導体膜20の側面の辺の長さの全長は20〜30μmとなり、かかる側面部分を半導体膜20の主面方向から眺めたときの投影寸法Lは5〜15μmとなり、図1に示す従来構造と比較して大幅に拡大する。
By the two-stage etching process with different etching rates, the
(保護膜形成工程)
次に、素子分割溝(ストリート)30を形成したことによって露出した半導体膜20の側面に例えばSiO2からなる保護膜50を形成する。保護膜50は、半導体膜20の露出表面に異物が付着しないようにする等、半導体膜20を保護する役割を担う。保護膜50は、後のLLO法によるサファイア基板10の除去工程において、クラックや剥離が生じないようにサファイア基板10から離間した位置、すなわちn−GaN層21の側面上で終端するようにパターニングする。このような保護膜50のパターニングは、例えばリフトオフ法を用いることができる。具体的には、半導体膜20の全面にレジスト材を塗布し、これを露光・現像し、保護膜50のパターンに対応したパターンのレジストマスク60を形成する。レジストマスク60は保護膜50を形成しないp−GaN層23の上面の一部と、素子分割溝(ストリート)30を形成することによって露出したn−GaN層21の側面の一部およびサファイア基板10上を覆うように形成される。レジスト材をパターニングするための露光処理においては、顕微鏡越しにウエハを上面から観察して露光部分を画定するマスクの位置合わせを行う。半導体膜20の側面の投影寸法Lは、上記したように従来と比較して十分な長さが確保されているので、マスクずれに対する許容範囲が拡大する。すなわち、レジストマスク60を形成するためのマスクの位置合わせにおいて、従来構造の場合のような高い精度は要求されず、通常のレベルの精度であっても適切なパターニングを行うことが可能となる。
(Protective film formation process)
Next, a
次に、スパッタ法等によってウエハ全面に保護膜50を構成するSiO2膜を形成する(図4(a))。その後、レジストリムーバによってレジストマスク60を不要部分のSiO2膜ごと除去することにより保護膜50をパターニングする。このようにして、半導体膜20の側面において、p−GaN層23、活性層22およびn−GaN層21の一部を覆い、サファイア基板10上から離間している保護膜50が形成される。
Next, an SiO 2 film constituting the
(p電極形成工程)
次に、p−GaN層23の表面に、p電極のパターンに対応したレジストマスクを形成しておき、電子ビーム蒸着法などによってPt(1nm)/Ag(150nm)/Ti(100nm)/Au(200nm)を半導体膜20の表面に順次堆積する。尚、括弧内は膜厚を表す。その後、レジストマスク上に堆積されたこれらの金属膜をリフトオフすることによりp−GaN層23の表面に反射層としての機能をも併せ持つp電極70を形成する(図4(b))。尚、p電極70は、素子分割溝30を形成した後であって保護膜50を形成する前に形成してもよい。この場合、必要に応じて半導体膜20の表面をレジストで覆うなどの処理を行う。
(P electrode formation process)
Next, a resist mask corresponding to the pattern of the p electrode is formed on the surface of the p-
(支持基板貼り合わせ工程)
支持基板として使用するシリコン単結晶等からなるシリコン基板80を用意する。次に、シリコン基板80の表面にPt(200nm)、Ti(1500nm)、Ni(500nm)、Au(100nm)、Pt(200nm)、AuSn(1000nm)を順次成膜することにより、共晶材を含む電極層81を形成する。尚、支持基板としては、シリコン基板以外にもGe基板やGaAs基板、Cu等からなる金属基板を用いることが可能である。
(Support substrate bonding process)
A
次に、p電極層70と共晶材を含む電極層81とが対向した状態で半導体膜20とシリコン基板80とを密着させ、窒素雰囲気下で熱圧着する。シリコン基板20上の電極層81に含まれる共晶材の溶融および固化によって半導体膜20とシリコン基板80とが接合される(図4(c))。
Next, the
(サファイア基板除去工程)
次に、サファイア基板10を半導体膜20から剥離する。サファイア基板10の剥離には、LLO(レーザリフトオフ)法を用いることができる。LLO法においては、照射されたレーザがサファイア基板10上に形成されているGaN層を金属GaとN2ガスに分解する。このため、半導体膜内のn−GaN層21内で上記分解が起り、サファイア基板10を剥離した面には、n−GaN層21が表出する。半導体膜20に形成された素子分割溝30がN2ガスの放出経路として機能するため、素子破壊を防止することができる。半導体膜20の側面を覆う保護膜50は、サファイア基板10から離間した位置で終端するようにパターニングされているので、LLOの際に保護膜50にクラックや剥離が生じることはない(図5(a))。
(Sapphire substrate removal process)
Next, the
(n電極形成工程)
次に、サファイア基板10を剥離することによって表出したn−GaN層21の表面にn電極のパターンに対応したレジストマスクを形成しておき、電子ビーム蒸着法などによってTi/Au等を堆積する。その後、レジストマスク上に堆積されたこれらの金属膜をリフトオフすることにより、n−GaN層21の表面にn電極70を形成する(図5(b))。
(N-electrode formation process)
Next, a resist mask corresponding to the pattern of the n electrode is formed on the surface of the n-
(素子分割工程)
次に、レーザスクライブ法又はダイシング法等によって素子分割溝30に沿って素子分割溝30から露出した支持基板80を分割してチップ状に個片化する(図5(c))。以上の各工程を経て半導体発光装置が完成する。
(Element splitting process)
Next, the
半導体膜20の側面の辺の長さを確保するべく傾斜角を緩やかにすると、半導体膜20の外縁部の膜厚が薄くなる。このため、この部分の強度が低下し、LLOの際にクラックが生じることが懸念される。半導体膜20に生じたクラックは、保護膜50にも伝搬するため、半導体発光装置の歩留りを悪化させる要因となる。実施例2に係る半導体発光装置2においては、半導体膜20の外縁部の強度を向上させた構造となっている。以下本発明の実施例2に係る半導体発光装置2について実施例1のものと異なる部分について説明する。
When the inclination angle is moderated so as to ensure the length of the side surface of the
図6は、本発明の実施例2に係る半導体発光装置2の構成を示す断面図である。半導体膜20の側面は凸状の曲面となっており、図6において破線で囲む半導体膜20の外縁部Bの膜厚が、上記実施例1の場合と比較して厚くなっている。これにより、半導体膜20の側面の辺の長さを確保しつつ外縁部の強度を確保することができる。
FIG. 6 is a cross-sectional view showing the configuration of the semiconductor
このような半導体膜20の側面の形状は、半導体膜20に素子分割溝を形成するためのエッチングに使用するレジストマスクの形状を工夫することにより、上記実施例1と同じエッチング条件で、このような曲面形状を得ることができる。以下、実施例2に係る半導体発光装置2の製造工程のうち、主に実施例1と異なる部分について図7を参照しつつ説明する。
The shape of the side surface of the
(厚膜レジストの形成)
サファイア基板10上にn−GaN層21、活性層22、p−GaN層23を含む半導体膜20を形成した後、半導体膜20の表面にスピンコート法により通常の約2倍程度の膜厚(例えば12μm)でレジスト材(例えばクラリアントジャパン製:AZ6130)を塗布する。次に90℃、120秒間の熱処理を行う(ファーストベーク)。その後、所定のマスクを用いて250mJ/cm2にてレジスト材を露光する。次に110℃、120秒間の熱処理によりレジスト材を固化する(セカンドベーク)。その後、50分間のガス抜きを行う。次に、現像液(例えばAZ600MIF)を使用して現像処理を行いレジストをパターニングし、レジストマスク40aを形成する。その後、更に130℃、20分間の熱処理(サードベーク)を行う。これにより、一旦固化したレジストが再び軟化し、レジストマスク40aの外縁部が熱収縮により引き締まり、レジストマスク40aの肩部分の形状が丸みを帯びるとともにこの部分の膜厚が他の部分よりも厚くなる。この状態から降温過程を経る間にレジストは再び固化し、厚膜のレジストマスク40aが形成される(図7(a))。
(Formation of thick film resist)
After forming the
(第1エッチング工程)
レジストマスク40aを形成した後、実施例1の第1エッチング工程におけるエッチング条件(プロセス圧力1.0Pa、Antパワー100W、バイアスパワー50W、Cl2供給量20sccm、処理時間280秒)にて半導体膜20のエッチングを行う。このとき、レジストマスク40aの肩部分が曲面であり且つ他の部分よりも膜厚が厚くなっているので、レジスト肩部分のエッチング耐性は他の部分よりも向上している。このため、レジストマスク40aの周辺部のサイドエッチングが緩やかに進行し、レジストマスク40aの直下に順次現れる半導体膜20のサイドエッチングの進行も緩やかとなる。この結果、半導体膜20の深さ方向のエッチング速度に対して水平方向のエッチング速度が遅くなり、エッチングによって表出する半導体膜20の側面は曲面となる。第1エッチング工程では、比較的低いエッチングレートとなり、半導体膜20の側面の傾斜角は緩やかとなる。第1エッチング工程では、n−GaN層21に達し、且つサファイア基板10に達しない深さ(例えば0.7〜1μm)の溝が形成される(図7(b))。
(First etching process)
After forming the resist
(第2エッチング工程)
次に、実施例1の第2エッチング工程におけるエッチング条件(プロセス圧力0.2Pa、Antパワー200W、バイアスパワー50W、Cl2供給量20sccm、処理時間1660秒)にて半導体膜20のエッチングを行って、半導体膜20の表面からサファイア基板10にまで達する素子分割溝(ストリート)30を完成させる。このエッチングによって形成される溝の傾斜角は、先の第1エッチング工程における傾斜角よりも急となる。つまり、エッチングレートの異なる2段階のエッチング処理により、n−GaN層20内において屈曲点Aが形成される。半導体膜20の屈曲点Aから下方部分は、上記第1エッチング工程におけるエッチングレートに基づく傾斜角となり、曲面形状もほぼそのまま維持される。屈曲点Aから上方部分は、第2エッチング工程におけるエッチングレートに基づく傾斜角となる。互いにエッチングレートの異なる2回のエッチング処理によって表出した半導体膜20の側面部分の投影寸法は5〜15μmとなり、図1に示す従来構造と比較して大幅に拡大する(図7(c))。また、半導体膜20の側面が曲面形状となることにより、図7(c)において破線で囲む外縁部分Bの膜厚を厚くすることができ、この部分の強度を増すことが可能となる。
(Second etching process)
Next, the
このように、本発明に係る半導体発光装置の製造方法においては、比較的低いエッチングレートで半導体膜をエッチングする第1エッチング工程と、比較的高いエッチングレートで半導体膜をエッチングする第2エッチング工程の2段階のエッチングにより素子分割溝30が形成される。第1エッチング工程において、エッチングレートを比較的低くすることにより、半導体膜20(n−GaN層21)の側面の傾斜角度は緩やかとなり、半導体膜20の側面の辺の長さを確保することが可能となる。本発明の製法によれば、半導体発光装置の主面方向から眺めたときの半導体膜側面部分の投影寸法は、5〜15μmとなり、従来のエッチング方法を用いた場合の寸法(1.5〜4.5μm)よりも大幅に長くすることが可能である。これにより、既存のフォトリソ技術の精度でも半導体膜側面上におけるレジストのパターニングが容易となり、通常レベルの加工精度で適切な保護膜のパターニングを行うことが可能となる。つまり、半導体膜20の側面において、p−GaN層23、活性層22およびn−GaN層21の一部を覆い、サファイア基板10上から離間しているような保護膜のパターニングを容易に行うことが可能となり、半導体発光装置の歩留りを向上させることが可能となる。
As described above, in the method for manufacturing a semiconductor light emitting device according to the present invention, the first etching process for etching the semiconductor film at a relatively low etching rate and the second etching process for etching the semiconductor film at a relatively high etching rate. The
上記した実施例では、2段階のエッチングにより、素子分割溝を形成することとしたが、低いエッチングレートによるエッチングのみで素子分割溝を形成することも可能である。しかし、この場合、長時間半導体膜をプラズマに曝すことになり、特性に悪影響を与える可能性があり好ましくない。また、上記した実施例とは逆に、先に比較的高いエッチングレートで半導体膜20をエッチングした後、比較的低いエッチングレートで半導体膜20をエッチングして素子分割溝を形成することも可能である。この場合、上記した実施例と同様の側面形状(傾斜角)を得ることができる。しかしながら、最終的に、低いエッチングレートで所望の傾斜角を得るためには、長時間に亘って半導体膜をプラズマに曝すことになり、特性に悪影響を与える可能性があり好ましくない。本実施例においては、先に低いエッチングレートでエッチングして半導体膜20の側面において所望の傾斜角度を得ることとし、その後高いエッチングレートでエッチングして素子分割溝を完成させるようにしたので、最終的に表出するp−GaN層23および活性層22表面がプラズマに曝される時間を短縮することが可能となる。すなわち、素子分割溝30を形成する際のエッチングにおいて、低エッチングレート、高エッチングレートの順でエッチングを行うことにより、半導体膜の側面の傾斜角度を緩やかにするとともに、エッチング時のプラズマによる半導体膜へのダメージを抑制することができ、トータルのエッチング処理時間も短縮することができる。
In the embodiment described above, the element dividing groove is formed by two-stage etching, but it is also possible to form the element dividing groove only by etching at a low etching rate. However, in this case, the semiconductor film is exposed to plasma for a long time, which may adversely affect the characteristics. Contrary to the above-described embodiment, it is also possible to form the element dividing groove by etching the
また、上記した実施例においては、リフトオフ法により保護膜50のパターニングを行うこととしたが、フォトリソ/エッチングによりパターニングを行うことも可能である。この場合、半導体膜20の表面に保護膜50を形成した後、保護膜50の表面に、リフトオフの場合と逆のパターンのレジストマスクを形成し、レジストマスクの開口部において露出している保護膜50をバッファードフッ酸などによりエッチングして保護膜をパターニングする。本発明に係る製法によれば、このようなウェットエッチングによるパターニングであっても、半導体膜20の側面の辺の長さが十分確保されているので、多少のサイドエッチが生じても問題になることはない。すなわち、保護膜50をウェットエッチングによりパターニングする際に、エッチング条件の厳密な管理を要せず、安定的に所望のパターンを得ることができる。
In the above embodiment, the
10 サファイア基板
20 半導体膜
21 n−GaN層
22 活性層
23 p−GaN層
30 素子分割溝(ストリート)
40 レジストマスク
50 保護膜
70 p電極
71 n電極
80 支持基板
DESCRIPTION OF
40 resist
Claims (10)
前記半導体膜を素子分割ラインに沿って前記半導体膜の主面からエッチングを行い、前記半導体膜に素子分割溝を形成する工程と、
前記素子分割溝を形成することによって表出した前記半導体膜の側面を部分的に覆い且つ前記成長用基板から離間している保護膜を形成する工程と、を含み、
前記素子分割溝を形成する工程は、エッチングによる表出面の前記半導体膜の主面に対する傾斜角が第1の傾斜角を有するように前記半導体膜をエッチングする第1エッチング工程と、前記第1エッチング工程の後に、エッチングによる表出面の前記半導体膜に対する傾斜角が前記第1の傾斜角よりも大きい第2の傾斜角を有するように前記半導体膜をエッチングして傾斜角が異なる表出面を形成する第2エッチング工程と、を含むことを特徴とする半導体発光装置の製造方法。 Forming a semiconductor film on a growth substrate;
Etching the semiconductor film from the main surface of the semiconductor film along an element dividing line to form an element dividing groove in the semiconductor film;
Forming a protective film partially covering a side surface of the semiconductor film exposed by forming the element dividing groove and spaced apart from the growth substrate,
The step of forming the element dividing groove includes a first etching step of etching the semiconductor film such that an inclination angle of an exposed surface with respect to the main surface of the semiconductor film has a first inclination angle, and the first etching. After the step, the semiconductor film is etched to form exposed surfaces having different inclination angles so that the inclination angle of the exposed surface with respect to the semiconductor film by etching has a second inclination angle larger than the first inclination angle. A method of manufacturing a semiconductor light emitting device, comprising: a second etching step.
前記レジストマスクは、その外縁部分の膜厚が他の部分よりも厚いことを特徴とする請求項1乃至4のいずれか1つに記載の製造方法。 The first and second etching steps include a step of etching the semiconductor film through a resist mask formed on the surface of the semiconductor film,
The manufacturing method according to claim 1, wherein the resist mask has a thicker outer peripheral portion than the other portions.
前記電極を介して前記半導体膜と支持基板とを接合する工程と、
前記成長用基板を前記半導体膜から剥離する工程と、を更に含むことを特徴とする請求項1乃至6のいずれか1つに記載の製造方法。 Forming an electrode on the surface of the semiconductor film;
Bonding the semiconductor film and the support substrate through the electrodes;
The method according to claim 1, further comprising a step of peeling the growth substrate from the semiconductor film.
前記半導体膜は、その側面において前記半導体膜の主面に対する傾斜角度が変化しており、前記保護膜は、前記傾斜角度が相対的に低い傾斜面上で終端していることを特徴とする半導体発光装置。 A first semiconductor layer having a first conductivity type, a second semiconductor layer having a second conductivity type different from the first conductivity type, and an activity formed between the first and second semiconductor layers A semiconductor light-emitting device comprising: a semiconductor film including a layer; and a protective film covering at least a part of a side surface of the semiconductor film,
The semiconductor film is characterized in that an inclination angle with respect to a main surface of the semiconductor film is changed on a side surface thereof, and the protective film terminates on an inclined surface with a relatively low inclination angle. Light emitting device.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009274272A JP5301418B2 (en) | 2009-12-02 | 2009-12-02 | Semiconductor light emitting device and method for manufacturing semiconductor light emitting device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009274272A JP5301418B2 (en) | 2009-12-02 | 2009-12-02 | Semiconductor light emitting device and method for manufacturing semiconductor light emitting device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011119383A JP2011119383A (en) | 2011-06-16 |
JP5301418B2 true JP5301418B2 (en) | 2013-09-25 |
Family
ID=44284390
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009274272A Expired - Fee Related JP5301418B2 (en) | 2009-12-02 | 2009-12-02 | Semiconductor light emitting device and method for manufacturing semiconductor light emitting device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5301418B2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017064112A1 (en) * | 2015-10-16 | 2017-04-20 | Osram Opto Semiconductors Gmbh | Optoelectronic semiconductor chip and method for fabricating an optoelectronic semiconductor chip |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8573469B2 (en) | 2011-11-18 | 2013-11-05 | LuxVue Technology Corporation | Method of forming a micro LED structure and array of micro LED structures with an electrically insulating layer |
US9620478B2 (en) | 2011-11-18 | 2017-04-11 | Apple Inc. | Method of fabricating a micro device transfer head |
US8426227B1 (en) | 2011-11-18 | 2013-04-23 | LuxVue Technology Corporation | Method of forming a micro light emitting diode array |
US8349116B1 (en) | 2011-11-18 | 2013-01-08 | LuxVue Technology Corporation | Micro device transfer head heater assembly and method of transferring a micro device |
JP6068165B2 (en) | 2013-01-29 | 2017-01-25 | スタンレー電気株式会社 | Semiconductor optical device and method of manufacturing semiconductor optical device |
JP2014175427A (en) * | 2013-03-07 | 2014-09-22 | Toshiba Corp | Semiconductor light-emitting element and method of manufacturing the same |
JP5397795B1 (en) * | 2013-06-21 | 2014-01-22 | Roca株式会社 | Semiconductor device and manufacturing method thereof, crystal and manufacturing method thereof |
JP6398323B2 (en) | 2014-05-25 | 2018-10-03 | 日亜化学工業株式会社 | Manufacturing method of semiconductor light emitting device |
JP6828595B2 (en) | 2017-05-29 | 2021-02-10 | 三菱電機株式会社 | Manufacturing method of semiconductor devices |
US20200251460A1 (en) * | 2017-08-25 | 2020-08-06 | Sharp Kabushiki Kaisha | Micro-led element, image display element, and production method |
US20220320366A1 (en) * | 2021-03-31 | 2022-10-06 | Semileds Corporation | Method To Remove An Isolation Layer On The Corner Between The Semiconductor Light Emitting Device To The Growth Substrate |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004281571A (en) * | 2003-03-13 | 2004-10-07 | Seiko Epson Corp | Method for manufacturing semiconductor device |
JP2006196692A (en) * | 2005-01-13 | 2006-07-27 | Sony Corp | Method for manufacturing semiconductor device |
JP2007281387A (en) * | 2006-04-12 | 2007-10-25 | Mitsubishi Electric Corp | Semiconductor light emitting element, and manufacturing method of semiconductor light emitting element |
JP5446059B2 (en) * | 2006-04-24 | 2014-03-19 | 豊田合成株式会社 | GaN-based semiconductor light emitting device manufacturing method |
JP2007329465A (en) * | 2006-05-09 | 2007-12-20 | Mitsubishi Chemicals Corp | Method of manufacturing semiconductor light-emitting device |
JP5198793B2 (en) * | 2007-05-10 | 2013-05-15 | ソニー株式会社 | Semiconductor device and manufacturing method thereof |
JP2009010209A (en) * | 2007-06-28 | 2009-01-15 | Sumitomo Electric Ind Ltd | Semiconductor light emitting device and manufacturing method thereof |
-
2009
- 2009-12-02 JP JP2009274272A patent/JP5301418B2/en not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017064112A1 (en) * | 2015-10-16 | 2017-04-20 | Osram Opto Semiconductors Gmbh | Optoelectronic semiconductor chip and method for fabricating an optoelectronic semiconductor chip |
US10374126B2 (en) | 2015-10-16 | 2019-08-06 | Osram Opto Semiconductors Gmbh | Optoelectronic semiconductor chip and method for fabricating an optoelectronic semiconductor chip |
Also Published As
Publication number | Publication date |
---|---|
JP2011119383A (en) | 2011-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5301418B2 (en) | Semiconductor light emitting device and method for manufacturing semiconductor light emitting device | |
KR100867541B1 (en) | Manufacturing method of vertical light emitting device | |
US7465592B2 (en) | Method of making vertical structure semiconductor devices including forming hard and soft copper layers | |
EP2063469B1 (en) | Method of manufacturing vertical light emitting diode | |
JP5237763B2 (en) | Manufacturing method of semiconductor device | |
JP5612336B2 (en) | Manufacturing method of semiconductor light emitting device | |
JP5403754B2 (en) | Manufacturing method of semiconductor light emitting device | |
CN102097558B (en) | Method of forming vertical structure light emitting diode with heat removal structure | |
KR101000311B1 (en) | Semiconductor light emitting device and manufacturing method thereof | |
US8790944B2 (en) | Manufacturing method of semiconductor element | |
TWI419354B (en) | Group III nitride semiconductor light-emitting element and method of manufacturing same | |
CN102683513B (en) | Optical semiconductor and manufacture method thereof | |
JP2009541989A (en) | Vertical light emitting device and manufacturing method thereof | |
JP4951443B2 (en) | Manufacturing method of light emitting diode | |
JP2010093186A (en) | Method of manufacturing gallium nitride-based compound semiconductor light-emitting element, layered structure of gallium nitride-based compound semiconductor element, gallium nitride-based compound semiconductor light-emitting element, and lamp | |
US10305000B2 (en) | Method for producing light-emitting device | |
JP2007096116A (en) | Light emitting element | |
JP5281536B2 (en) | Manufacturing method of semiconductor light emitting device | |
CN112993116A (en) | Light emitting device manufacturing method, light emitting device and display device | |
JP2008251605A (en) | Manufacturing process of light-emitting element | |
JP5628641B2 (en) | Manufacturing method of semiconductor light emitting device and semiconductor wafer | |
JP5422341B2 (en) | Semiconductor light emitting device and manufacturing method thereof | |
JP2006135222A (en) | Etching method and manufacturing method of semiconductor element | |
JP2015088701A (en) | Manufacturing method of semiconductor device | |
JP2011530816A (en) | Optoelectronic device and manufacturing method of optoelectronic device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20121023 |
|
TRDD | Decision of grant or rejection written | ||
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130531 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130604 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130619 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5301418 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |