JP5185304B2 - 半導体集積回路 - Google Patents
半導体集積回路 Download PDFInfo
- Publication number
- JP5185304B2 JP5185304B2 JP2010028117A JP2010028117A JP5185304B2 JP 5185304 B2 JP5185304 B2 JP 5185304B2 JP 2010028117 A JP2010028117 A JP 2010028117A JP 2010028117 A JP2010028117 A JP 2010028117A JP 5185304 B2 JP5185304 B2 JP 5185304B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- precharge
- signal
- circuit
- inverter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 30
- 230000001934 delay Effects 0.000 claims 1
- 239000000872 buffer Substances 0.000 description 17
- 238000010586 diagram Methods 0.000 description 8
- 238000000034 method Methods 0.000 description 6
- 239000000758 substrate Substances 0.000 description 6
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 238000011156 evaluation Methods 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 230000003044 adaptive effect Effects 0.000 description 1
- 238000007792 addition Methods 0.000 description 1
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- 230000001902 propagating effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 238000011144 upstream manufacturing Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2884—Testing of integrated circuits [IC] using dedicated test connectors, test elements or test circuits on the IC under test
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/133—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Semiconductor Integrated Circuits (AREA)
- Tests Of Electronic Circuits (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Description
まず、本発明の第1の実施の形態に係る半導体集積回路を、図1を参照して説明する。
図1に示すように、このNMOSディレイ回路50は、4つのトランジスタ51〜54を備え、2つのインバータ55、56を備えている。このような4個のトランジスタ51〜54(2個のインバータ55,56)を有するNMOSディレイ回路50が複数個縦列接続されて、インバータチェーン回路が構成される(図1では、4個のインバータ、及び2個のNMOSディレイ回路のみが図示されている)。複数個のNMOSディレイ回路50の構成は全て同一であるので、以下では最前列のNMOSディレイ回路50の構成を説明する。
一方、最前列のトランジスタ52のゲートには、インバータチェーン回路の信号伝搬動作を開始させるためのイネーブル信号ENの反転信号である反転イネーブル信号ENBが入力される。反転イネーブル信号ENBは、信号伝搬動作の間は、”L”(接地電圧VSS)となる。なお、以下の説明において、「プリチャージ」とは、あるノードの電圧を低い電圧から高い電圧に変化させる動作(狭義の「プリチャージ」)だけでなく、逆にあるノードを高い電圧から低い電圧に変化させる動作(プリディスチャージ)も含む広義の意味に用いられる。
従来の通常のインバータチェーン回路では、トランジスタ51もPMOSトランジスタで構成されているので、同様に動作をさせた場合、信号伝搬動作時においてPMOSトランジスタにも電流が流れる。従って、そのようなインバータチェーンの出力信号波形を分析しても、NMOSトランジスタの特性を正確に知ることができない。
バッファ回路60Aは、PMOSトランジスタ61、62、NMOSトランジスタ63、64、及びインバータ65を備えている。NMOSトランジスタ63は、ソースを接地され、ゲートはインバータチェーン回路501の出力端子に接続されている。NMOSトランジスタ63のドレインは、インバータ65の入力端子に接続されている。
その後、信号伝搬動作が進み、インバータチェーン回路501の出力信号が”H”から”L”に切り替わると、トランジスタ63は非導通状態に切り替わり、インバータ65の入力端子は”H”に切り替わる。こうして、インバータチェーン回路501の出力信号が、後段の回路(70A)に伝搬される。
一方、反転イネーブル信号ENBが”H”のときには、トランジスタ61、62は非導通状態となる。NMOSトランジスタ64は、反転イネーブル信号ENBが”H”のときに導通してインバータ65の入力端子を”L”にリセットする。
この図4の回路構成によれば、インバータチェーン回路501、502の一方がプリチャージ動作中において、他方を動作中とすることができ、インバータチェーン回路501、502の一方におけるプリチャージ時間が他方の動作により隠ぺいされたような状態となる。プリチャージ動作は、PMOSトランジスタに電流を流すことで実行されるため、当然にPMOSトランジスタの特性の影響を受ける。しかし、インバータチェーン回路501、502の一方がプリチャージ動作を行っている間は、他方の回路では信号伝搬動作が行われ、この信号伝搬動作が評価されるので、プリチャージ動作はNMOSモニタ回路1101の出力信号に影響を与えない。従って、PMOSトランジスタの特性に左右されずにNMOSトランジスタの特性を評価することができる。
なお、インバータチェーン回路501、502は、プリチャージ動作時におけるトランジスタ52,54の信号伝搬動作の速度が、信号伝搬動作時におけるトランジスタ52、54の信号伝搬速度よりも速くなるよう、設計される必要がある。そうすることにより、PMOSトランジスタの特性が、NMOSモニタ回路1101の出力信号に影響しなくなるからである。インバータチェーン回路501、502を同一の構成を有する場合には、上述の閾値落ちの関係で、通常は前者の速度が後者の速度よりも速くなる。その他の外部条件により、前者の速度が後者の速度よりも遅くなる場合には、例えばトランジスタサイズの変更を行うなどして、上記の状態が得られるような設計にすることが可能である。
次に、本発明の第2の実施の形態に係る半導体集積回路を、図5を参照して説明する。第1の実施の形態は、NMOSトランジスタの特性を測定するためのNMOSディレイ回路に関するものであるが、この第2の実施の形態は、PMOSトランジスタの特性を測定するためのPMOSディレイ回路に関するものである。
図5は、第2の実施の形態に係る半導体集積回路に係るPMOSディレイ回路50’の構成を示す等価回路図である。図5に示すように、このPMOSディレイ回路50’は、4つのトランジスタ51’〜54’を備えている。このような4個のトランジスタ51’〜54’を有するPMOSディレイ回路50’が複数個縦列接続されて、インバータチェーン回路が構成される。このPMOSディレイ回路50’は、NMOSディレイ回路50におけるNMOSトランジスタを全てPMOSトランジスタに置き換え、PMOSトランジスタを全てNMOSトランジスタに置き換えた構造を有しており、基本的な動作原理は同一である。
また、複数個のPMOSディレイ回路50’の構成は全て同一であるので、以下では最前列のPMOSディレイ回路50’の構成を説明する。
次に、本発明の第3の実施の形態に係る半導体集積回路を、図7を参照して説明する。図7は、第3の実施の形態に係る半導体集積回路に係るNMOSディレイ回路50’’の構成を示す等価回路図である。
図7に示すように、このNMOSディレイ回路50’’は、4つのトランジスタ51’’〜54’’を備えている。このような4個のトランジスタ51’’〜54’’を有するNMOSディレイ回路50’’が複数個縦列接続されて、インバータチェーン回路が構成される。複数個のNMOSディレイ回路50’’の構成は全て同一であるので、以下では最前列のNMOSディレイ回路50’’の構成を説明する。
従って、トランジスタ51’’と53’’は、導通・非導通の状態を第1の実施の形態のトランジスタ51、53と同様に制御できるために、同様のプリチャージ・信号伝搬動作を行うことが可能である。従って、このNMOSディレイ回路50’’によるインバータチェーン回路を用いれば、NMOSトランジスタの特性をモニタすることが可能になる。この図7の回路の場合、電源電圧端子100の電圧が電源電圧VDDである場合、ノードN1、N2は電圧VDD−Vthまでしか上昇しないが、同様の信号伝搬動作は可能である。また、プリチャージ信号PC、反転プリチャージ信号PCBをVDD+Vth〜VSSの間で振幅させることにより、ノードN1、N2を電源電圧VDDまでプリチャージすることも可能である。
なお、図7において、全てのNMOSトランジスタをPMOSトランジスタに置き換えることも可能である。
次に、本発明の第4の実施の形態に係る半導体集積回路を、図8を参照して説明する。この実施の形態では、図4に示すようなNMOSモニタ回路1001、PMOSモニタ回路1002を半導体チップ上に搭載し、これらモニタ回路の出力信号に従い、NMOS基板バイアス調整回路1003、電源電圧調整回路1004、PMOS基板バイアス調整回路1005を制御し、電源電圧、基板バイアスを調整するものである。なお、この図8はモニタ回路1001、1002の応用例のあくまでも1つであり、この例に本発明の適用範囲が限定されるものでないことは言うまでもない。
次に、本発明の第5の実施の形態に係る半導体集積回路を、図9を参照して説明する。この実施の形態のNMOSディレイ回路は、図1のNMOSディレイ回路と基本構成は同一である。ただし、この実施の形態では、NMOSトランジスタ51、PMOSトランジスタ53は複数のトランジスタを直列接続して構成される。すなわち、PMOSトランジスタ53の駆動力は、NMOSトランジスタ54等のそれに比べ小さくなり、従ってプリチャージ動作時の貫通電流を抑制することができる。また、NMOSトランジスタ51の駆動力も、NMOSトランジスタ52のそれに比べて小さいので、信号伝搬動作時の貫通電流を抑制することができる。
次に、本発明の第6の実施の形態に係る半導体集積回路を、図10を参照して説明する。この実施の形態は、トランジスタ51のゲートが、電源電圧VDDを供給され、プリチャージ信号PCに拘わらず常時オンとされている点で、第4の実施の形態と異なっている。
ノードN1の電位は、トランジスタ51と52の駆動能力の差から、ノードN1の電位は、プリチャージ動作時(トランジスタ53の導通時)においても”L”
となり、従ってトランジスタ54は非導通状態となり、ノードN2は電源電圧VDDまでプリチャージすることができる。
以上、発明の実施の形態を説明したが、本発明はこれらに限定されるものでないことは言うまでもなく、発明の趣旨を逸脱しない範囲内において様々な変更、追加、改変、削除、置換等が可能である。例えば、図9、図10に示した構成は、PMOSディレイ回路でも採用可能である。
また、上記の実施の形態では、入力端子側から見て偶数番目のインバータにプリチャージ用のトランジスタを設ける例を説明したが、奇数番目のインバータにプリチャージ用のトランジスタを設けるようにしてもよい。例えば、図11に示すように、トランジスタ51をPMOSトランジスタとしてプリチャージトランジスタとして機能させる一方、トランジスタ53は特性評価のためのNMOSトランジスタとすることもできる。この場合、トランジスタ52に入力される信号は、反転イネーブル信号ENBでなく、イネーブル信号ENとなる。
また、図1のようなディレイ回路50と、図7のようなディレイ回路50とを、同一のインバータチェーン回路内で混在させることも可能である(図12参照)。
要するに、信号伝搬動作時に導通状態となるトランジスタの全て又は殆どが同じ導電型のトランジスタであればよい。そうすることにより、同じ導電型のトランジスタの特性を個別に且つ正確に測定することができる。従って、プリチャージ時に導通状態となるトランジスタの導電型の種類は不問である。
Claims (5)
- 第1電圧を供給される第1端子と、
前記第1電圧とは異なる値を有する第2電圧を供給される第2端子と、
複数のインバータを縦列接続してなるインバータチェーン回路と
を備え、
前記複数のインバータの各々は、
前記第1端子に一端を接続される第1トランジスタと、
前記第2端子に一端を接続され他端を前記第1トランジスタの他端に接続された第2トランジスタと
を備え、
前記複数のインバータは、前段の前記インバータの出力端子を後段の前記インバータの前記第2トランジスタの制御端子に接続することで縦列接続され、
前記インバータチェーン回路の入力端子の側から数えて奇数番目又は偶数番目のいずれかの前記インバータに含まれる第1トランジスタは、プリチャージ信号が第1状態のときに導通状態とされて前記第1トランジスタの他端をプリチャージする一方、前記プリチャージ信号が第2状態のときは非導通状態とされるプリチャージトランジスタとして機能し、
前記プリチャージトランジスタ以外の前記第1トランジスタは、前記プリチャージ信号が第1状態のときに非導通状態とされる一方、前記プリチャージ信号が第2状態のときに導通状態とされる
ことを特徴とする半導体集積回路。 - 前記プリチャージトランジスタは、前記プリチャージトランジスタ以外の前記第1トランジスタとは異なる導電型を有することを特徴とする請求項1記載の半導体集積回路。
- 前記プリチャージトランジスタ以外の前記第1トランジスタ、及び前記第2トランジスタは、同一の導電型のトランジスタである請求項2記載の半導体集積回路。
- 前記プリチャージトランジスタ以外の前記第1トランジスタは、前記プリチャージ信号が第1状態にあるか第2状態にあるかに拘わらず常時導通状態とされることを特徴とする請求項1記載の半導体集積回路。
- 前記インバータチェーン回路を備え入力信号を遅延させた第1の信号を出力する第1の信号遅延回路と、
前記インバータチェーン回路を備え入力信号を遅延させた第2の信号を出力する第2の信号遅延回路と、
前記第1及び第2の信号により決定される出力信号を生成する順序回路と、
前記出力信号を遅延させて前記第1制御信号を出力する第1の遅延回路と、
前記出力信号の反転信号を遅延させて前記第2制御信号を出力する第2の遅延回路と
を備え、
前記第1の信号遅延回路は、前記第2の信号遅延回路が前記プリチャージトランジスタを導通させて前記第1トランジスタの他端へのプリチャージ動作を実行する間において、前記入力信号に従って前記プリチャージトランジスタを非導通状態にさせる一方、
前記第2の信号遅延回路は、前記第1の信号遅延回路が前記プリチャージトランジスタを導通させて前記第1トランジスタの他端へのプリチャージ動作を実行する間において、前記入力信号に従って前記プリチャージトランジスタを非導通状態にさせる
ことを特徴とする請求項1記載の半導体集積回路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010028117A JP5185304B2 (ja) | 2010-02-10 | 2010-02-10 | 半導体集積回路 |
US12/886,685 US8193833B2 (en) | 2010-02-10 | 2010-09-21 | Semiconductor integrated circuit for monitoring characteristics of a semiconductor chip |
US13/461,983 US8629693B2 (en) | 2010-02-10 | 2012-05-02 | Semiconductor integrated circuit with a chain of inverters |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010028117A JP5185304B2 (ja) | 2010-02-10 | 2010-02-10 | 半導体集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011163983A JP2011163983A (ja) | 2011-08-25 |
JP5185304B2 true JP5185304B2 (ja) | 2013-04-17 |
Family
ID=44353208
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010028117A Expired - Fee Related JP5185304B2 (ja) | 2010-02-10 | 2010-02-10 | 半導体集積回路 |
Country Status (2)
Country | Link |
---|---|
US (2) | US8193833B2 (ja) |
JP (1) | JP5185304B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101528413B (zh) * | 2006-10-26 | 2013-07-24 | 株式会社津上 | 车床及车床的加工方法 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI612509B (zh) | 2006-09-29 | 2018-01-21 | 半導體能源研究所股份有限公司 | 顯示裝置和電子裝置 |
EP2515438A1 (en) * | 2009-02-17 | 2012-10-24 | Nxp B.V. | Pulse-Shrinking delay line based on feed forward |
JP5185304B2 (ja) * | 2010-02-10 | 2013-04-17 | 株式会社東芝 | 半導体集積回路 |
US9425772B2 (en) | 2011-07-27 | 2016-08-23 | Nvidia Corporation | Coupling resistance and capacitance analysis systems and methods |
CN103650345A (zh) | 2011-07-22 | 2014-03-19 | 辉达公司 | 部件分析系统及方法 |
US8952705B2 (en) * | 2011-11-01 | 2015-02-10 | Nvidia Corporation | System and method for examining asymetric operations |
US9448125B2 (en) | 2011-11-01 | 2016-09-20 | Nvidia Corporation | Determining on-chip voltage and temperature |
US8866510B2 (en) | 2012-05-02 | 2014-10-21 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US9171842B2 (en) * | 2012-07-30 | 2015-10-27 | Semiconductor Energy Laboratory Co., Ltd. | Sequential circuit and semiconductor device |
CN103983809A (zh) | 2013-02-08 | 2014-08-13 | 辉达公司 | Pcb板及其在线测试结构以及该在线测试结构的制造方法 |
US9383407B2 (en) * | 2013-10-16 | 2016-07-05 | Apple Inc. | Instantaneous IR drop measurement circuit |
GB2567420B (en) * | 2017-10-02 | 2020-07-08 | Advanced Risc Mach Ltd | Adaptive voltage scaling methods and systems therefor |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11101851A (ja) | 1997-09-26 | 1999-04-13 | Toshiba Corp | 遅延時間測定回路及び遅延時間測定方法 |
JPH11122083A (ja) * | 1997-10-09 | 1999-04-30 | Toshiba Corp | リングオシレータ及びゲート遅延時間測定法 |
US5999019A (en) * | 1997-10-10 | 1999-12-07 | The Research Foundation Of State University Of New York | Fast CMOS logic circuit with critical voltage transition logic |
JP4571431B2 (ja) * | 2004-04-30 | 2010-10-27 | ルネサスエレクトロニクス株式会社 | 信号増幅回路 |
JP2007043661A (ja) * | 2005-06-30 | 2007-02-15 | Oki Electric Ind Co Ltd | 遅延回路 |
JP4010328B2 (ja) * | 2005-11-14 | 2007-11-21 | ソニー株式会社 | 遅延回路 |
KR100691108B1 (ko) * | 2005-12-28 | 2007-03-12 | 동부일렉트로닉스 주식회사 | 입출력 시차가 감소한 지연 회로 |
EP1895545B1 (en) * | 2006-08-31 | 2014-04-23 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
TWI612509B (zh) * | 2006-09-29 | 2018-01-21 | 半導體能源研究所股份有限公司 | 顯示裝置和電子裝置 |
KR100933811B1 (ko) * | 2007-11-23 | 2009-12-24 | 주식회사 하이닉스반도체 | 다중 위상 펄스 발생기 |
JP4693880B2 (ja) * | 2008-08-12 | 2011-06-01 | 株式会社東芝 | 半導体集積回路 |
JP5185304B2 (ja) * | 2010-02-10 | 2013-04-17 | 株式会社東芝 | 半導体集積回路 |
-
2010
- 2010-02-10 JP JP2010028117A patent/JP5185304B2/ja not_active Expired - Fee Related
- 2010-09-21 US US12/886,685 patent/US8193833B2/en not_active Expired - Fee Related
-
2012
- 2012-05-02 US US13/461,983 patent/US8629693B2/en not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101528413B (zh) * | 2006-10-26 | 2013-07-24 | 株式会社津上 | 车床及车床的加工方法 |
Also Published As
Publication number | Publication date |
---|---|
US20120218000A1 (en) | 2012-08-30 |
US8629693B2 (en) | 2014-01-14 |
US20110193594A1 (en) | 2011-08-11 |
US8193833B2 (en) | 2012-06-05 |
JP2011163983A (ja) | 2011-08-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5185304B2 (ja) | 半導体集積回路 | |
US7479806B2 (en) | Semiconductor integrated circuit device | |
US8970274B2 (en) | Pulse latches | |
US8656238B2 (en) | Flip-flop circuit and scan flip-flop circuit | |
US9225334B2 (en) | Methods, integrated circuits, apparatuses and buffers with adjustable drive strength | |
US10312915B2 (en) | Dynamic decode circuit with active glitch control method | |
US9160315B2 (en) | Ring oscillator and semiconductor device | |
US8890542B2 (en) | On-chip measurement of AC variability in individual transistor devices | |
JP2011050004A (ja) | 半導体装置及び位相検知回路 | |
CN105493405B (zh) | 可重构的延迟电路及使用该延迟电路的延迟监测电路、偏差校正电路、偏差测定方法和偏差校正方法 | |
US8258883B2 (en) | System and method for characterizing process variations | |
US7915932B2 (en) | Semiconductor integrated circuit | |
KR100847765B1 (ko) | 지연 회로 | |
KR20100134935A (ko) | 멀티플렉싱 기능을 갖는 다이내믹 회로, 이를 포함하는 플립-플롭 회로 및 파이프라인 회로 | |
US7759999B2 (en) | Externally asynchronous internally clocked system | |
JP2008092271A (ja) | 遅延回路 | |
US20120032703A1 (en) | Pulse-shrinking delay line based on feed forward | |
KR101388833B1 (ko) | 입력 버퍼 회로 | |
US8841945B2 (en) | Semiconductor device and method of driving the same | |
JP2010283054A (ja) | プロセスモニタ回路およびプロセス特性の判定方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120302 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121214 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121225 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130117 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160125 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |