JP5128093B2 - 複数のアドレス・キャッシュ・エントリを無効化する装置 - Google Patents
複数のアドレス・キャッシュ・エントリを無効化する装置 Download PDFInfo
- Publication number
- JP5128093B2 JP5128093B2 JP2006217586A JP2006217586A JP5128093B2 JP 5128093 B2 JP5128093 B2 JP 5128093B2 JP 2006217586 A JP2006217586 A JP 2006217586A JP 2006217586 A JP2006217586 A JP 2006217586A JP 5128093 B2 JP5128093 B2 JP 5128093B2
- Authority
- JP
- Japan
- Prior art keywords
- address
- address cache
- data
- entry
- register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000013519 translation Methods 0.000 claims description 34
- 238000013479 data entry Methods 0.000 claims description 3
- 238000013507 mapping Methods 0.000 claims description 2
- 230000004044 response Effects 0.000 claims description 2
- 238000000034 method Methods 0.000 description 23
- 238000006243 chemical reaction Methods 0.000 description 9
- 241000208140 Acer Species 0.000 description 7
- 239000004568 cement Substances 0.000 description 6
- 241000257465 Echinoidea Species 0.000 description 5
- 238000010586 diagram Methods 0.000 description 5
- 230000006870 function Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 229960001716 benzalkonium Drugs 0.000 description 1
- CYDRXTMLKJDRQH-UHFFFAOYSA-N benzododecinium Chemical compound CCCCCCCCCCCC[N+](C)(C)CC1=CC=CC=C1 CYDRXTMLKJDRQH-UHFFFAOYSA-N 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 239000004071 soot Substances 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0891—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches using clearing, invalidating or resetting means
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Description
104 I/O変換論理
106 I/Oバス
108 メモリ
110 システムバス
112 変換テーブル
114 アドレス・キャッシュ
120 アドレス・キャッシュ・エントリ除去論理
Claims (1)
- 入力/出力(I/O)アドレス変換を行うためのアドレス・キャッシュからI/Oアドレスおよび実アドレスのマッピングを保持するアドレス・キャッシュ・エントリを除去する装置であって、
データ配列及び該データ配列内のデータ・エントリに対応するタグ・エントリを格納するディレクトリ配列から成る前記アドレス・キャッシュに結合されたキャッシュ・エントリ除去論理を備え、
前記キャッシュ・エントリ除去論理は、
前記アドレス・キャッシュから除去すべき第1のアドレス・キャッシュ・エントリのアドレス、前記アドレス・キャッシュから除去すべきアドレス・キャッシュ・エントリの数N、及びアドレス・キャッシュ・エントリ除去が進行中であることを示すアドレス・キャッシュ・エントリ除去状態ビットを格納する無効レジスタと、
第1及び第2の入力を有し、最初は該第1の入力を介して前記無効レジスタから前記第1のアドレス・キャッシュ・エントリのアドレスの第1の部分を受け取り且つこれを現アドレス・レジスタに出力し、その後は該第2の入力を介して該現アドレス・レジスタの出力に結合されたインクリメント論理からインクリメントされた新しいアドレス・キャッシュ・エントリのアドレスの第1の部分を受け取り且つこれを該現アドレス・レジスタに出力する第1マルチプレクサと、
第1及び第2の入力を有し、最初は該第1の入力を介して前記無効レジスタから前記アドレス・キャッシュ・エントリの数Nを受け取り且つこれをカウント・レジスタに出力し、その後は該第2の入力を介して該カウント・レジスタの出力に結合されたデクリメント論理からデクリメントされた新しいアドレス・キャッシュ・エントリの数を受け取り且つこれを該カウント・レジスタに出力する第2マルチプレクサと、
前記現アドレス・レジスタから前記第1のアドレス・キャッシュ・エントリのアドレスの第1の部分又は前記インクリメントされた新しいアドレス・キャッシュ・エントリのアドレスの第1の部分を受け取り且つこれを前記ディレクトリ配列内の少なくとも1つのタグ・エントリにアクセスするためのインデックスに変換して前記ディレクトリ配列に出力するハッシング論理と、
前記無効レジスタから前記第1のアドレス・キャッシュ・エントリのアドレスの第2の部分を受け取り、これを前記ディレクトリ配列内の前記少なくとも1つのタグ・エントリから出力されたアドレス・データと比較し、両者が一致する場合は、該少なくとも1つのタグ・エントリに対応する前記データ配列内の少なくとも1つのデータ・エントリが無効であることを示すように、該少なくとも1つのタグ・エントリ内の有効ビットを更新する比較論理と、
前記カウント・レジスタ内に格納されている前記新しいアドレス・キャッシュ・エントリの数が0値を有するかどうかを検知するように前記カウント・レジスタの出力に結合された無効状態ビット設定論理とを有し、
単一の命令に応答して、前記第1のアドレス・キャッシュ・エントリのアドレス、前記アドレス・キャッシュ・エントリの数N、及び前記アドレス・キャッシュ・エントリ除去状態ビットを前記無効レジスタに書き込み、
前記第1のアドレス・キャッシュ・エントリから始まる連続アドレスに対応するN個のアドレス・キャッシュ・エントリが前記アドレス・キャッシュから除去されるまで、前記第1マルチプレクサ、前記第2マルチプレクサ、前記ハッシング論理及び前記比較論理の操作を繰り返し、
前記カウント・レジスタ内に格納されている前記新しいアドレス・キャッシュ・エントリの数が0値を有することを前記無効状態ビット設定論理が検知した場合、アドレス・キャッシュ・エントリ除去が完了していることを示すように、前記無効レジスタ内に格納されている前記アドレス・キャッシュ・エントリ除去状態ビットを前記無効状態ビット設定論理によって更新する、装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/201,971 US7472227B2 (en) | 2005-08-11 | 2005-08-11 | Invalidating multiple address cache entries |
US11/201971 | 2005-08-11 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007048296A JP2007048296A (ja) | 2007-02-22 |
JP5128093B2 true JP5128093B2 (ja) | 2013-01-23 |
Family
ID=37721794
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006217586A Expired - Fee Related JP5128093B2 (ja) | 2005-08-11 | 2006-08-09 | 複数のアドレス・キャッシュ・エントリを無効化する装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7472227B2 (ja) |
JP (1) | JP5128093B2 (ja) |
CN (1) | CN100392623C (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7468975B1 (en) * | 2002-05-06 | 2008-12-23 | Foundry Networks, Inc. | Flexible method for processing data packets in a network routing system for enhanced efficiency and monitoring capability |
CN101667158B (zh) | 2009-09-15 | 2015-07-01 | 威盛电子股份有限公司 | 串流上下文的高速缓存系统 |
US8214598B2 (en) * | 2009-12-22 | 2012-07-03 | Intel Corporation | System, method, and apparatus for a cache flush of a range of pages and TLB invalidation of a range of entries |
JP5845910B2 (ja) | 2012-01-13 | 2016-01-20 | 富士通株式会社 | 画像描画装置、画像描画プログラム、及び、画像描画方法 |
JP5982847B2 (ja) * | 2012-02-08 | 2016-08-31 | 大日本印刷株式会社 | コンピュータ装置、情報処理システム、及び、プログラム |
JP5915221B2 (ja) * | 2012-02-08 | 2016-05-11 | 大日本印刷株式会社 | コンピュータ装置、情報処理システム及びプログラム |
US9223717B2 (en) * | 2012-10-08 | 2015-12-29 | Wisconsin Alumni Research Foundation | Computer cache system providing multi-line invalidation messages |
US10254999B2 (en) * | 2016-03-31 | 2019-04-09 | EMC IP Holding Company LLC | Method and system for optimistic flow control for push-based input/output with buffer stealing |
US10223305B2 (en) | 2016-06-27 | 2019-03-05 | International Business Machines Corporation | Input/output computer system including hardware assisted autopurge of cache entries associated with PCI address translations |
US10268580B2 (en) * | 2016-09-30 | 2019-04-23 | Intel Corporation | Processors and methods for managing cache tiering with gather-scatter vector semantics |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4682281A (en) * | 1983-08-30 | 1987-07-21 | Amdahl Corporation | Data storage unit employing translation lookaside buffer pointer |
JPS63201852A (ja) * | 1987-02-18 | 1988-08-19 | Nec Corp | キヤツシユメモリのアクセス制御方式 |
JPS63231648A (ja) * | 1987-03-20 | 1988-09-27 | Nec Corp | キヤツシユメモリ消去方式 |
JPH06139149A (ja) * | 1992-10-29 | 1994-05-20 | Mitsubishi Electric Corp | 多重仮想空間制御装置 |
JPH09231133A (ja) * | 1996-02-21 | 1997-09-05 | Nec Corp | キャッシュメモリ装置 |
US6345352B1 (en) * | 1998-09-30 | 2002-02-05 | Apple Computer, Inc. | Method and system for supporting multiprocessor TLB-purge instructions using directed write transactions |
JP2001134490A (ja) * | 1999-11-01 | 2001-05-18 | Fujitsu Ltd | キャッシュメモリの制御方法及びその方法を実現する計算機 |
US6604187B1 (en) * | 2000-06-19 | 2003-08-05 | Advanced Micro Devices, Inc. | Providing global translations with address space numbers |
EP1182571B1 (en) * | 2000-08-21 | 2011-01-26 | Texas Instruments Incorporated | TLB operations based on shared bit |
US7188215B2 (en) * | 2003-06-19 | 2007-03-06 | Ip-First, Llc | Apparatus and method for renaming a cache line |
US7069389B2 (en) * | 2003-11-26 | 2006-06-27 | Microsoft Corporation | Lazy flushing of translation lookaside buffers |
-
2005
- 2005-08-11 US US11/201,971 patent/US7472227B2/en not_active Expired - Fee Related
-
2006
- 2006-08-02 CN CNB2006101091323A patent/CN100392623C/zh not_active Expired - Fee Related
- 2006-08-09 JP JP2006217586A patent/JP5128093B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2007048296A (ja) | 2007-02-22 |
US7472227B2 (en) | 2008-12-30 |
CN100392623C (zh) | 2008-06-04 |
US20070038797A1 (en) | 2007-02-15 |
CN1912854A (zh) | 2007-02-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5128093B2 (ja) | 複数のアドレス・キャッシュ・エントリを無効化する装置 | |
US7958298B2 (en) | System and method for providing address decode and virtual function (VF) migration support in a peripheral component interconnect express (PCIE) multi-root input/output virtualization (IOV) environment | |
US5347636A (en) | Data processor which efficiently accesses main memory and input/output devices | |
JP3666689B2 (ja) | 仮想アドレス変換方法 | |
US7472253B1 (en) | System and method for managing table lookaside buffer performance | |
US5666509A (en) | Data processing system for performing either a precise memory access or an imprecise memory access based upon a logical address value and method thereof | |
CN100390756C (zh) | 一种将储存数据重新导向的虚拟集合高速缓存 | |
KR100228940B1 (ko) | 메모리 일관성 유지 방법 | |
US7549035B1 (en) | System and method for reference and modification tracking | |
US6463514B1 (en) | Method to arbitrate for a cache block | |
US5530835A (en) | Computer memory data merging technique for computers with write-back caches | |
CN101833517B (zh) | 快取存储器系统及其存取方法 | |
US7111127B2 (en) | System for supporting unlimited consecutive data stores into a cache memory | |
EP0173909A2 (en) | Look-aside buffer least recently used marker controller | |
JPS6237752A (ja) | 別々の命令及びデ−タインタ−フエ−ス及びキヤツシユを持つたマイクロプロセサを有するマルチプルバスシステム | |
US4737908A (en) | Buffer memory control system | |
JPH02308349A (ja) | バッファ記憶制御装置 | |
US7546439B1 (en) | System and method for managing copy-on-write faults and change-protection | |
JP4116346B2 (ja) | 演算処理装置及びそのアドレス変換方法 | |
KR20040047398A (ko) | 캐쉬 메모리를 이용한 데이터 억세스 방법 | |
JPH03271859A (ja) | 情報処理装置 | |
JPH0212358A (ja) | データ転送方式 | |
JP3260466B2 (ja) | メモリ更新方式 | |
JPH02259945A (ja) | ストア処理方式 | |
JPH0567975B2 (ja) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090427 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111214 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111220 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120307 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120612 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120710 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20120912 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121009 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121031 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5128093 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151109 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |