JP5119901B2 - Source driver, electro-optical device, projection display device, and electronic device - Google Patents
Source driver, electro-optical device, projection display device, and electronic device Download PDFInfo
- Publication number
- JP5119901B2 JP5119901B2 JP2007327191A JP2007327191A JP5119901B2 JP 5119901 B2 JP5119901 B2 JP 5119901B2 JP 2007327191 A JP2007327191 A JP 2007327191A JP 2007327191 A JP2007327191 A JP 2007327191A JP 5119901 B2 JP5119901 B2 JP 5119901B2
- Authority
- JP
- Japan
- Prior art keywords
- gradation
- voltage
- data
- potential side
- voltages
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
本発明は、ソースドライバ、電気光学装置、投写型表示装置及び電子機器等に関する。 The present invention relates to a source driver, an electro-optical device, a projection display device, an electronic apparatus, and the like.
従来より、携帯電話機や投写型表示装置に用いられる液晶パネル(電気光学装置)として、薄膜トランジスタ(Thin Film Transistor:以下、TFTと略す)等のスイッチング素子を用いたアクティブマトリクス方式の液晶パネルが知られている。 2. Description of the Related Art Conventionally, an active matrix type liquid crystal panel using a switching element such as a thin film transistor (hereinafter referred to as TFT) is known as a liquid crystal panel (electro-optical device) used in a mobile phone or a projection display device. ing.
これまで、携帯電話機等の携帯型の電子機器にアクティブマトリクス方式の液晶パネルを採用する際、アクティブマトリクス方式は、低消費電力化が難しいと考えられてきた。しかし、近年では、アクティブマトリクス方式の液晶パネルでも、十分な低消費電力化を実現している。その一方、アクティブマトリクス方式の液晶パネルによる多色化や動画表示に適しているという利点が注目されている。 Until now, when an active matrix liquid crystal panel is used in a portable electronic device such as a mobile phone, it has been considered difficult to reduce power consumption in the active matrix method. However, in recent years, even in an active matrix liquid crystal panel, a sufficiently low power consumption has been realized. On the other hand, the advantage of being suitable for multi-coloring and moving image display by an active matrix liquid crystal panel has been attracting attention.
高精度な画像表示を行うために、一般に、表示装置の駆動信号は表示装置の階調特性に応じてガンマ補正が行われる。液晶パネルを例にとれば、ガンマ補正により、階調表示を行うための階調データに基づいて、最適な画素の透過率を実現するように補正された階調電圧が出力される。そして、この階調電圧に基づいてソース線が駆動される。
ところが、近年、表示画像の高画質化の要求がより一層高まり、電気光学装置のソース線を駆動するソースドライバに対する多階調化の要望が高まっている。この場合、電気光学装置の複数のソース線の各ソース線を駆動する各出力バッファに対して、より多くの種類の階調電圧を供給しなければならない。 However, in recent years, the demand for higher image quality of displayed images has further increased, and there has been an increasing demand for multi-gradation for a source driver that drives a source line of an electro-optical device. In this case, it is necessary to supply more types of gradation voltages to the output buffers that drive the source lines of the plurality of source lines of the electro-optical device.
一般的に、ソースドライバを半導体基板上に集積化させると、半導体基板の長辺方向に沿って複数の出力バッファが並ぶ構成が採用される。そのため、階調電圧信号線群もまた、半導体基板の長辺方向に延びるように配置されることになる。従って、階調電圧信号線の数を増加させる場合には、半導体基板の長辺方向と交差する該半導体基板の短辺方向のレイアウト面積(回路規模)を増加させてしまう。例えば、各ドットの階調データのビット数を6とすると、階調電圧信号線の数は64(=26)本となるが、階調データのビット数を8とすると、階調電圧信号線の数が256(=28)本となり、階調電圧信号線群のレイアウト面積が4(=28−6)倍に増加してしまう。 Generally, when a source driver is integrated on a semiconductor substrate, a configuration in which a plurality of output buffers are arranged along the long side direction of the semiconductor substrate is employed. Therefore, the gradation voltage signal line group is also arranged so as to extend in the long side direction of the semiconductor substrate. Therefore, when the number of gradation voltage signal lines is increased, the layout area (circuit scale) in the short side direction of the semiconductor substrate intersecting the long side direction of the semiconductor substrate is increased. For example, if the number of bits of gradation data for each dot is 6, the number of gradation voltage signal lines is 64 (= 2 6 ), but if the number of bits of gradation data is 8, the gradation voltage signal The number of lines becomes 256 (= 2 8 ), and the layout area of the grayscale voltage signal line group increases 4 times (= 2 8-6 ) times.
一方、特許文献1には、階調電圧信号線の数を削減するために、階段状電圧を生成し、階段状に設定された複数の電圧の中から所望の電圧をサンプリングすることでパルス幅変調信号を生成して中間階調を表現する技術が開示されている。しかしながら、階調表現がパルス幅変調方式に限定されてしまう上に、より多くの階調数を必要とする場合には高画質化は困難という問題がある。
On the other hand, in
また、階段状に設定された複数の電圧のレベルをすべて高精度で設定することは困難であり、高精度で設定できたとしても回路規模が複雑になってしまう。特に階調数が増加し、各階調間の電圧の差が小さくなる程、特許文献1に開示されたような各電圧のレベルが高精度の設定される階段状電圧を生成することは困難となる。
In addition, it is difficult to set all the levels of a plurality of voltages set in a staircase shape with high accuracy, and even if the level can be set with high accuracy, the circuit scale becomes complicated. In particular, as the number of gradations increases and the voltage difference between the gradations decreases, it is difficult to generate a stepped voltage in which the level of each voltage is set with high accuracy as disclosed in
更に、高精細な画像表示に対する要求は、投写型表示装置にも共通している。投写型表示装置に採用されるソースドライバに対しては、低消費電力化への要求は高くないものの、装置の小型化を目的としてソースドライバの回路規模の削減への要求が高い。 Furthermore, the demand for high-definition image display is common to projection display devices. Although the demand for reducing the power consumption is not high for the source driver employed in the projection display device, the demand for reducing the circuit scale of the source driver is high for the purpose of downsizing the device.
本発明の幾つかの態様によれば、回路規模の増大を招くことなく高精細な画像表示が可能なソースドライバ、電気光学装置、投写型表示装置及び電子機器を提供できる。 According to some embodiments of the present invention, it is possible to provide a source driver, an electro-optical device, a projection display device, and an electronic apparatus that can display a high-definition image without causing an increase in circuit scale.
上記課題を解決するために本発明は、
(j+k)(j、kは自然数)ビットの階調データに基づいて電気光学装置のソース線を駆動するためのソースドライバであって、
2j本の階調信号線と、
2j本の階調信号線により供給される2j種類の階調電圧のうち2つの階調電圧を出力する階調電圧選択回路と、
前記階調電圧選択回路からの低電位側階調電圧及び高電位側階調電圧を含む両電圧間の電圧のうち前記階調データの下位kビットのデータに対応した階調電圧をソース線に出力するソース線駆動回路とを含むソースドライバに関係する。
In order to solve the above problems, the present invention
A source driver for driving a source line of an electro-optical device based on (j + k) (j, k are natural numbers) bit gradation data,
2 j gradation signal lines;
A gradation voltage selection circuit for outputting two gray scale voltages of 2 j types of gradation voltages supplied by 2 j present grayscale signal lines,
Of the voltages between the two voltages including the low potential side gradation voltage and the high potential side gradation voltage from the gradation voltage selection circuit, the gradation voltage corresponding to the lower k bits of the gradation data is used as the source line. The present invention relates to a source driver including a source line driver circuit for outputting.
本発明によれば、階調信号線の本数を大幅に削減できるので、回路規模の増大を招くことなく高精細な画像表示が可能なソースドライバを提供できるようになる。 According to the present invention, since the number of gradation signal lines can be greatly reduced, it is possible to provide a source driver capable of displaying a high-definition image without increasing the circuit scale.
また本発明に係るソースドライバでは、
前記ソース線駆動回路が、
差動トランジスタ対を有する差動増幅器と、前記差動増幅器の出力に基づいてソース線を駆動する駆動部とを含むボルテージフォロワ回路であり、
前記差動トランジスタ対の電流駆動能力を変更することで、前記低電位側階調電圧及び高電位側階調電圧を含む両電圧間の電圧のうち前記階調データの下位kビットのデータに対応した階調電圧をソース線に出力することができる。
In the source driver according to the present invention,
The source line driving circuit is
A voltage follower circuit including a differential amplifier having a differential transistor pair and a drive unit that drives a source line based on an output of the differential amplifier;
By changing the current drive capability of the differential transistor pair, it corresponds to the lower k-bit data of the gradation data among the voltages between the two voltages including the low potential side gradation voltage and the high potential side gradation voltage. The gradation voltage thus produced can be output to the source line.
また本発明に係るソースドライバでは、
前記差動トランジスタ対を構成する第1及び第2の差動トランジスタ群のうち前記第2の差動トランジスタ群が、k個のトランジスタであり、
前記k個のトランジスタの各トランジスタのゲートに、前記階調データの下位kビットの各ビットのデータに対応した信号が供給されてもよい。
In the source driver according to the present invention,
Of the first and second differential transistor groups constituting the differential transistor pair, the second differential transistor group is k transistors,
A signal corresponding to each bit data of the lower k bits of the gradation data may be supplied to the gate of each of the k transistors.
また本発明に係るソースドライバでは、
前記階調データの下位kビットのデータをデコードする下位ビットデコーダを含み、
前記差動トランジスタ対を構成する第1及び第2の差動トランジスタ群のうち前記第2の差動トランジスタ群の各トランジスタの電流駆動能力が同一であり、
各トランジスタのゲートに、前記下位ビットデコーダのデコード結果に対応した信号が供給されてもよい。
In the source driver according to the present invention,
A lower bit decoder for decoding lower k bits of the gradation data;
Of the first and second differential transistor groups constituting the differential transistor pair, the current drive capability of each transistor of the second differential transistor group is the same,
A signal corresponding to the decoding result of the lower bit decoder may be supplied to the gate of each transistor.
上記のいずれかの発明によれば、ソース線駆動回路を構成するボルテージフォロワ回路の差動トランジスタ対の電流駆動能力を制御することで、階調電圧選択回路からの低電位側階調電圧と高電位側階調電圧とを含む両電圧間の電圧を、階調データの下位ビットのデータに応じて出力できるようにしたので、より簡素な構成で、回路規模の増大を招くことなく高精細な画像表示が可能なソースドライバを提供できるようになる。 According to any one of the above inventions, by controlling the current drive capability of the differential transistor pair of the voltage follower circuit that constitutes the source line drive circuit, the low potential side grayscale voltage and the high potential grayscale voltage from the grayscale voltage selection circuit are controlled. Since the voltage between the two voltages including the potential-side gradation voltage can be output according to the lower bit data of the gradation data, it has a simpler structure and high definition without increasing the circuit scale. A source driver capable of displaying an image can be provided.
また本発明に係るソースドライバでは、
第1の階調選択例外処理レジスタを含み、
前記階調電圧選択回路が、前記低電位側階調電圧をVSEL1として、前記下位kビットのデータに基づいて高電位側に順次VSEL1〜VSEL(2k)に割り当てられる階調電圧を出力する場合に、
前記第1の階調選択例外処理レジスタの設定値に応じて、前記高電位側階調電圧がVSEL(2k)に割り当てられてもよい。
In the source driver according to the present invention,
Including a first gradation selection exception handling register;
When the gradation voltage selection circuit outputs the gradation voltage sequentially assigned to VSEL1 to VSEL (2 k ) to the high potential side based on the low-order k-bit data with the low potential side gradation voltage as VSEL1. In addition,
The high potential side gradation voltage may be assigned to VSEL (2 k ) in accordance with a set value of the first gradation selection exception processing register.
また本発明に係るソースドライバでは、
第2の階調選択例外処理レジスタを含み、
前記第1の階調選択例外処理レジスタにより、前記高電位側階調電圧がVSEL(2k)に割り当てられている場合に、
前記階調データの各ビットのデータがすべて0のときのみ又は前記階調データの各ビットのデータがすべて1のときのみ、前記第2の階調選択例外処理レジスタの設定値に応じて、前記高電位側階調電圧として、前記2j種類の階調電圧のうち最高電位の階調電圧が割り当てられてもよい。
In the source driver according to the present invention,
A second gradation selection exception handling register;
When the high potential side gradation voltage is assigned to VSEL (2 k ) by the first gradation selection exception processing register,
Only when the data of each bit of the gradation data is all 0 or when the data of each bit of the gradation data is all 1, according to the set value of the second gradation selection exception processing register, As the high potential side gradation voltage, the highest potential gradation voltage among the 2j kinds of gradation voltages may be assigned.
また本発明に係るソースドライバでは、
第1の階調選択例外処理レジスタを含み、
前記階調電圧選択回路が、前記高電位側階調電圧をVSEL1として、前記下位kビットのデータに基づいて低電位側に順次VSEL1〜VSEL(2k)に割り当てられる階調電圧を出力する場合に、
前記第1の階調選択例外処理レジスタの設定値に応じて、前記低電位側階調電圧がVSEL(2k)に割り当てられてもよい。
In the source driver according to the present invention,
Including a first gradation selection exception handling register;
When the gradation voltage selection circuit outputs the gradation voltage sequentially assigned to VSEL1 to VSEL (2 k ) to the low potential side based on the low-order k-bit data with the high-potential-side gradation voltage as VSEL1. In addition,
The low potential side gradation voltage may be assigned to VSEL (2 k ) in accordance with a set value of the first gradation selection exception processing register.
また本発明に係るソースドライバでは、
第2の階調選択例外処理レジスタを含み、
前記第1の階調選択例外処理レジスタにより、前記低電位側階調電圧がVSEL(2k)に割り当てられている場合に、
前記階調データの各ビットのデータがすべて0のときのみ又は前記階調データの各ビットのデータがすべて1のときのみ、前記第2の階調選択例外処理レジスタの設定値に応じて、前記低電位側階調電圧として、前記2j種類の階調電圧のうち最低電位の階調電圧が割り当てられてもよい。
In the source driver according to the present invention,
A second gradation selection exception handling register;
When the low potential side gradation voltage is assigned to VSEL (2 k ) by the first gradation selection exception processing register,
Only when the data of each bit of the gradation data is all 0 or when the data of each bit of the gradation data is all 1, according to the set value of the second gradation selection exception processing register, As the low potential side gradation voltage, the lowest potential gradation voltage among the 2j kinds of gradation voltages may be assigned.
上記のいずれかの発明によれば、例外処理として、階調信号線の削減に伴う階調電圧の割り当て方法を変更できるようにしたので、電気光学装置の階調特性に応じた最適な階調表現を簡素な構成で実現できるようになる。 According to any one of the above inventions, as an exception process, the gradation voltage assignment method associated with the reduction of the gradation signal lines can be changed, so that the optimum gradation according to the gradation characteristics of the electro-optical device can be changed. The expression can be realized with a simple configuration.
また本発明は、
(j+k)(j、kは自然数)ビットの階調データに基づいて電気光学装置のソース線を駆動するためのソースドライバであって、
2j種類の階調電圧のうち2つの隣り合う階調電圧を出力する階調電圧選択回路と、
前記階調電圧選択回路からの前記2つの隣り合う階調電圧間の2k種類の階調電圧のうち前記階調データの下位kビットのデータに対応した階調電圧をソース線に出力するソース線駆動回路とを含むことを特徴とするソースドライバに関係する。
The present invention also provides
A source driver for driving a source line of an electro-optical device based on (j + k) (j, k are natural numbers) bit gradation data,
A gradation voltage selection circuit which outputs the two adjacent gradation voltage of 2 j types of gray scale voltages,
A source that outputs, to a source line, a gradation voltage corresponding to lower k bits of the gradation data among 2 k kinds of gradation voltages between the two adjacent gradation voltages from the gradation voltage selection circuit. The present invention relates to a source driver including a line driver circuit.
また本発明は、
複数のゲート線と、
複数のソース線と、
各画素が、各ゲート線及び各ソース線により特定される複数の画素と、
前記複数のソース線を駆動するための上記のいずれか記載のソースドライバを含む電気光学装置に関係する。
The present invention also provides
Multiple gate lines,
Multiple source lines,
Each pixel is a plurality of pixels specified by each gate line and each source line;
The present invention relates to an electro-optical device including the source driver described above for driving the plurality of source lines.
また本発明に係る電気光学装置では、
前記複数のゲート線を走査するためのゲートドライバを含むことができる。
In the electro-optical device according to the invention,
A gate driver for scanning the plurality of gate lines may be included.
また本発明は、
上記のいずれか記載のソースドライバを含む電気光学装置に関係する。
The present invention also provides
The present invention relates to an electro-optical device including the source driver described above.
上記のいずれかの発明によれば、回路規模の増大を招くことなく高精細な画像表示が可能なソースドライバが適用された電気光学装置を提供できる。 According to any one of the above-described inventions, it is possible to provide an electro-optical device to which a source driver capable of displaying a high-definition image without causing an increase in circuit scale is applied.
また本発明は、
上記のいずれか記載の電気光学装置と、
前記電気光学装置に光を入射するための光源と、
前記電気光学装置から出射される光を投写するための投写手段とを含む投写型表示装置に関係する。
The present invention also provides
Any of the above electro-optical devices;
A light source for entering light into the electro-optical device;
The present invention relates to a projection display apparatus including projection means for projecting light emitted from the electro-optical device.
また本発明は、
上記のいずれか記載のソースドライバを含む投写型表示装置に関係する。
The present invention also provides
The present invention relates to a projection display apparatus including any one of the source drivers described above.
上記のいずれかの発明によれば、回路規模の増大を招くことなく高精細な画像表示が可能なソースドライバが適用された投写型表示装置を提供できる。 According to any one of the above inventions, it is possible to provide a projection display device to which a source driver capable of displaying a high-definition image without causing an increase in circuit scale is applied.
また本発明は、
上記のいずれか記載の電気光学装置を含む電子機器に関係する。
The present invention also provides
The present invention relates to an electronic apparatus including any of the electro-optical devices described above.
また本発明は、
上記のいずれか記載の電気光学装置と、
前記電気光学装置に対して階調データを供給する手段とを含む電子機器に関係する。
The present invention also provides
Any of the above electro-optical devices;
The present invention relates to an electronic apparatus including means for supplying gradation data to the electro-optical device.
また本発明は、
上記のいずれか記載のソースドライバを含む電子機器に関係する。
The present invention also provides
The present invention relates to an electronic device including any of the source drivers described above.
上記のいずれかの発明によれば、回路規模の増大を招くことなく高精細な画像表示が可能なソースドライバを含む電子機器を提供できる。 According to any one of the above inventions, it is possible to provide an electronic apparatus including a source driver capable of displaying a high-definition image without causing an increase in circuit scale.
以下、本発明の実施の形態について図面を用いて詳細に説明する。なお、以下に説明する実施の形態は、特許請求の範囲に記載された本発明の内容を不当に限定するものではない。また以下で説明される構成のすべてが本発明の必須構成要件であるとは限らない。 Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. The embodiments described below do not unduly limit the contents of the present invention described in the claims. Also, not all of the configurations described below are essential constituent requirements of the present invention.
1. 液晶装置
図1に、本実施形態におけるアクティブマトリックス型の液晶装置の構成の概要を示す。
1. Liquid Crystal Device FIG. 1 shows an outline of the configuration of an active matrix liquid crystal device according to this embodiment.
液晶装置10は、液晶表示(Liquid Crystal Display:LCD)パネル(広義には表示パネル、更に広義には電気光学装置)20を含む。LCDパネル20は、例えばガラス基板上に形成される。このガラス基板上には、Y方向に複数配列されそれぞれX方向に伸びるゲート線(走査線)GL1〜GLM(Mは2以上の整数)と、X方向に複数配列されそれぞれY方向に伸びるソース線(データ線)SL1〜SLN(Nは2以上の整数)とが配置されている。また、ゲート線GLm(1≦m≦M、mは整数、以下同様。)とソース線SLn(1≦n≦N、nは整数、以下同様。)との交差位置に対応して、画素領域(画素)が設けられ、該画素領域に薄膜トランジスタ(Thin Film Transistor:以下、TFTと略す。)22mnが配置されている。電気光学装置は、有機EL(Electro Luminescence)素子、無機EL素子等の発光素子を用いた装置を含むことができる。
The
TFT22mnのゲートは、ゲート線GLmに接続されている。TFT22mnのソースは、ソース線SLnに接続されている。TFT22mnのドレインは、画素電極26mnに接続されている。画素電極26mnと、これに対向する対向電極28mnとの間に液晶が封入され、素子容量である液晶容量(広義には液晶素子)24mnが形成される。画素電極26mnと対向電極28mnとの間の印加電圧に応じて画素の透過率が変化するようになっている。対向電極28mnには、対向電極電圧Vcomが供給される。素子容量は、液晶素子に形成される液晶容量や、無機EL素子等のEL素子に形成される容量を含むことができる。 The gate of the TFT 22mn is connected to the gate line GLm. The source of the TFT 22mn is connected to the source line SLn. The drain of the TFT 22mn is connected to the pixel electrode 26mn. Liquid crystal is sealed between the pixel electrode 26mn and the counter electrode 28mn facing the pixel electrode 26mn, thereby forming a liquid crystal capacitor (liquid crystal element in a broad sense) 24mn that is an element capacitor. The transmittance of the pixel changes according to the applied voltage between the pixel electrode 26mn and the counter electrode 28mn. The counter electrode voltage Vcom is supplied to the counter electrode 28mn. The element capacitance can include a liquid crystal capacitance formed in a liquid crystal element and a capacitance formed in an EL element such as an inorganic EL element.
このようなLCDパネル20は、例えば画素電極及びTFTが形成された第1の基板と、対向電極が形成された第2の基板とを貼り合わせ、両基板の間に電気光学材料としての液晶を封入させることで形成される。
Such an
液晶装置10は、ソースドライバ(広義には表示ドライバ、更に広義には駆動回路)30を含む。ソースドライバ30は、(j+k)(j、kは自然数)ビットの階調データに基づいて、LCDパネル20のソース線SL1〜SLNを駆動する。
The
液晶装置10は、ゲートドライバ(広義には走査ドライバ)32を含むことができる。ゲートドライバ32は、一垂直走査期間内に、LCDパネル20のゲート線GL1〜GLMを走査する。
The
液晶装置10は、電源回路100を含むことができる。電源回路100は、ソース線の駆動に必要な電圧を生成し、これらをソースドライバ30に対して供給する。電源回路100は、例えばソースドライバ30のソース線の駆動に必要な電源電圧VDDH、VSSHや、ソースドライバ30のロジック部の電圧を生成する。
The
また電源回路100は、ゲート線の走査に必要な電圧を生成し、これをゲートドライバ32に対して供給する。
The
更に電源回路100は、対向電極電圧Vcomを生成する。電源回路100は、ソースドライバ30によって生成された極性反転信号POLのタイミングに合わせて、高電位側電圧VCOMHと低電位側電圧VCOMLとを周期的に繰り返す対向電極電圧Vcomを、LCDパネル20の対向電極に出力する。或いは、対向電極電圧Vcomの変化によりLCDパネル20の色むらが発生する場合、電源回路100は、固定の一定電圧である対向電極電圧VcomをLCDパネル20の対向電極に出力してもよい。
Further, the
液晶装置10は、表示コントローラ38を含むことができる。表示コントローラ38は、図示しない中央処理装置(Central Processing Unit:以下、CPUと略す。)等のホストにより設定された内容に従って、ソースドライバ30、ゲートドライバ32、電源回路100を制御する。例えば、表示コントローラ38は、ソースドライバ30及びゲートドライバ32に対し、動作モードの設定、内部で生成した垂直同期信号や水平同期信号の供給を行う。ここで、表示コントローラ38又はホストは、階調データをソースドライバ30に供給できる。
The
なお図1では、液晶装置10に電源回路100又は表示コントローラ38を含めて構成するようにしているが、これらのうち少なくとも1つを液晶装置10の外部に設けて構成するようにしてもよい。或いは、液晶装置10に、ホストを含めるように構成することも可能である。
In FIG. 1, the
また、ソースドライバ30は、ゲートドライバ32及び電源回路100のうち少なくとも1つを内蔵してもよい。
The
更にまた、ソースドライバ30、ゲートドライバ32、表示コントローラ38及び電源回路100の一部又は全部をLCDパネル20上に形成してもよい。例えば図2では、LCDパネル20上に、ソースドライバ30及びゲートドライバ32が形成されている。このようにLCDパネル20は、複数のソース線と、複数のゲート線と、複数のゲート線の各ゲート線及び複数のソース線の各ソース線とに接続された複数のスイッチ素子と、複数のソース線を駆動する表示ドライバとを含むように構成することができる。LCDパネル20の画素形成領域80に、複数の画素が形成されている。
Furthermore, some or all of the
1.1 ゲートドライバ
図3に、図1又は図2のゲートドライバ32の構成例を示す。
1.1 Gate Driver FIG. 3 shows a configuration example of the
ゲートドライバ32は、シフトレジスタ40、レベルシフタ42、出力バッファ44を含む。
The
シフトレジスタ40は、各ゲート線に対応して設けられ、順次接続された複数のフリップフロップを含む。このシフトレジスタ40は、クロック信号CPVに同期してスタートパルス信号STVをフリップフロップに保持すると、順次クロック信号CPVに同期して隣接するフリップフロップにスタートパルス信号STVをシフトする。ここで入力されるクロック信号CPVは水平同期信号であり、スタートパルス信号STVは垂直同期信号である。
The
レベルシフタ42は、シフトレジスタ40からの電圧のレベルを、LCDパネル20の液晶素子とTFTのトランジスタ能力とに応じた電圧のレベルにシフトする。この電圧レベルとしては、例えば20V〜50Vの高い電圧レベルが必要になる。
The
出力バッファ44は、レベルシフタ42によってシフトされた走査電圧をバッファリングしてゲート線に出力し、ゲート線を駆動する。
The
1.2 ソースドライバ
図4に、図1又は図2のソースドライバ30の構成例のブロック図を示す。
1.2 Source Driver FIG. 4 shows a block diagram of a configuration example of the
ソースドライバ30は、I/Oバッファ50、表示メモリ52、ラインラッチ54、階調電圧発生回路56、DAC(Digital/Analog Converter)58(広義には階調電圧選択回路)、ソース線駆動回路60を含む。
The
ソースドライバ30には、例えば表示コントローラ38から階調データDが入力される。この階調データDは、ドットクロック信号DCLKに同期して入力され、I/Oバッファ50においてバッファリングされる。ドットクロック信号DCLKは、表示コントローラ38から供給される。
For example, the gradation data D is input to the
I/Oバッファ50は、表示コントローラ38又は図示しないホストによってアクセスされる。I/Oバッファ50にバッファリングされた階調データは、表示メモリ52に書き込まれる。また、表示メモリ52から読み出された階調データは、I/Oバッファ50でバッファリングされた後に、表示コントローラ38等に対して出力されるようになっている。
The I /
表示メモリ(階調データメモリ)52は、各メモリセルが各ソース線に接続される各出力線に対応して設けられた複数のメモリセルを含む。各メモリセルは、ロウアドレス及びカラムアドレスによって特定される。また1走査ライン分の各メモリセルは、ラインアドレスによって特定される。 The display memory (gradation data memory) 52 includes a plurality of memory cells provided corresponding to the output lines in which the memory cells are connected to the source lines. Each memory cell is specified by a row address and a column address. Each memory cell for one scan line is specified by a line address.
アドレス制御回路62は、表示メモリ52内のメモリセルを特定するためのロウアドレス、カラムアドレス及びラインアドレスを生成する。アドレス制御回路62は、階調データを表示メモリ52に書き込む際には、ロウアドレス及びカラムアドレスを生成する。即ち、I/Oバッファ50にバッファリングされた階調データが、ロウアドレス及びカラムアドレスによって特定される表示メモリ52のメモリセルに書き込まれる。
The
ロウアドレスデコーダ64は、ロウアドレスをデコードし、該ロウアドレスに対応した表示メモリ52のメモリセルを選択する。カラムアドレスデコーダ66は、カラムアドレスをデコードし、該カラムアドレスに対応した表示メモリ52のメモリセルを選択する。
The
階調データを表示メモリ52から読み出してラインラッチ54に出力する際には、アドレス制御回路62は、ラインアドレスを生成する。即ち、ラインアドレスデコーダ68は、ラインアドレスをデコードし、該ラインアドレスに対応した表示メモリ52のメモリセルを選択する。そして、ラインアドレスによって特定されるメモリセルから読み出された1水平走査分の階調データがラインラッチ54に出力される。
When the gradation data is read from the
アドレス制御回路62は、階調データを表示メモリ52から読み出してI/Oバッファ50に出力する際には、ロウアドレス及びカラムアドレスを生成する。即ち、ロウアドレス及びカラムアドレスによって特定される表示メモリ52のメモリセルに保持された階調データがI/Oバッファ50に読み出される。I/Oバッファ50に読み出された階調データは、表示コントローラ38又は図示しないホストにより取り出される。
The
従って、図4において、ロウアドレスデコーダ64、カラムアドレスデコーダ66及びアドレス制御回路62が表示メモリ52への階調データの書き込み制御を行う書き込み制御回路として機能する。一方、図4において、ラインアドレスデコーダ68、カラムアドレスデコーダ66及びアドレス制御回路62が表示メモリ52からの階調データの読み出し制御を行う読み出し制御回路として機能する。
Therefore, in FIG. 4, the
ラインラッチ54は、表示メモリ52から読み出された一水平走査分の階調データを、水平同期信号HSYNCの変化タイミングでラッチする。ラインラッチ54は、各レジスタが1ドット分の階調データを保持する複数のレジスタを含む。ラインラッチ54の複数のレジスタの各レジスタには、表示メモリ52から読み出された1ドット分の階調データが取り込まれる。
The
階調電圧発生回路(広義には基準電圧発生回路)56は、各階調電圧(基準電圧)が各階調データに対応する複数の階調電圧を生成する。より具体的には、階調電圧発生回路56は、高電位側電源電圧VDDHと低電位側電源電圧VSSHとに基づいて、各階調電圧が各階調データに対応する複数の階調電圧を生成する。より具体的には、(j+k)ビットの階調データのうち上位のjビットのデータに基づいて、2j種類の階調電圧を生成する。ソースドライバ30は、2j種類の階調信号線を有し、各階調信号線には2j種類の階調電圧の各階調電圧が供給される。このような階調電圧発生回路56は、両端に高電位側電源電圧VDDHと低電位側電源電圧VSSHが供給された抵抗回路の複数の分割ノードの電圧のうち、同時に2j種類の階調電圧を出力させる。
A gradation voltage generation circuit (reference voltage generation circuit in a broad sense) 56 generates a plurality of gradation voltages in which each gradation voltage (reference voltage) corresponds to each gradation data. More specifically, the gradation
DAC58は、ラインラッチ54から出力される階調データ(より具体的には階調データの上位jビットのデータ)に対応した階調電圧を、ソース線駆動回路60の出力である出力線ごとに生成する。より具体的には、DAC58は、階調電圧発生回路56によって生成された複数の階調電圧の中から、ラインラッチ54から出力されたソース線駆動回路60の1出力線分の階調データ(より具体的には階調データの上位jビットのデータ)に対応した階調電圧を選択し、選択した階調電圧を出力する。
The
DAC58は、出力線毎に設けられた電圧選択回路DEC1〜DECNを含む。各電圧選択回路は、階調電圧発生回路56からの複数の階調電圧の中から、階調データに対応した1つの階調電圧を出力する。
The
ソース線駆動回路60は、各出力線がLCDパネル20の各ソース線に接続される複数の出力線を駆動する。より具体的には、ソース線駆動回路60は、DAC58の電圧選択回路によって出力線毎に出力された階調電圧に基づいて、各出力線を駆動する。ソース線駆動回路60は、出力線毎に設けられた出力回路OUT1〜OUTNを含む。各出力回路は、各電圧選択回路からの階調電圧に基づいてソース線を駆動する。各出力回路は、ボルテージフォロワ回路であり、このボルテージフォロワ回路は、ボルテージフォロワ接続された演算増幅器等により構成できる。
The source
図5に、本実施形態におけるソースドライバの動作説明図を示す。 FIG. 5 is a diagram for explaining the operation of the source driver in this embodiment.
本実施形態では、DAC58の各電圧選択回路が、ソースドライバ30が各ソース線に供給可能な2(j+k)種類の階調電圧のうち、高電位側電源電圧VDDHと低電位側電源電圧VSSHとを含む両電源電圧間の2つの電圧SELA、SELBを階調データの上位jビットのデータに基づいて選択する。その後、ソース線駆動回路60の各出力回路が、各電圧選択回路で選択された2つの電圧SELA、SELBを含む両電圧間の電圧を、階調データの下位kビットのデータに基づいて出力する。
In the present embodiment, each voltage selection circuit of the
図6に、本実施形態におけるソースドライバの要部の構成例を示す。 FIG. 6 shows a configuration example of a main part of the source driver in the present embodiment.
図6は、図4のソースドライバ30のうち、ラインラッチ54、階調電圧発生回路56、DAC58、ソース線駆動回路60を示す。
FIG. 6 shows the
ラインラッチ54は、出力先毎に設けられたデータラッチDLAT1〜DLATNを有する。データラッチDLAT1〜DLATNの各データラッチには、1ドット分の(j+k)ビットの階調データがラッチされる。
The
2j本の階調信号線は、電圧選択回路DEC1〜DECNに2j種類の階調電圧が供給されるように設けられる。各電圧選択回路は、階調データの上位jビットのデータに対応した1区間が特定される低電位側電圧SELAと高電位側電圧SELBとを出力する。
2 j This gradation signal lines is 2 j types of gray scale voltages to the
ソースドライバ30は、出力線毎に設けられた出力制御ブロックOCB1〜OCBNを有する。出力制御ブロックOCB1〜OCBNは、それぞれ同様の構成を有している。出力制御ブロックOCB1〜OCBNの各出力制御ブロックは、各出力回路を構成するボルテージフォロワ回路の制御信号を出力する。より具体的には、各出力制御ブロックは、各電圧選択回路からの電圧SELA、SELBのいずれかに基づいて各出力回路を制御する制御信号を出力する。図6では、各出力制御ブロックが、階調データの下位kビットのデータに対応した制御信号を出力する。この制御信号の電圧レベルは、電圧SELA又は電圧SELBである。出力回路は、出力制御ブロックからの制御信号に基づいて、電圧SELA、SELBを含む両電圧間のいずれかの電圧を出力する。
The
図7に、図6の電圧選択回路の構成例のブロック図を示す。 FIG. 7 shows a block diagram of a configuration example of the voltage selection circuit of FIG.
図7では、jが6、kが4であるものとする。図7では、電圧選択回路DEC1〜DECNのうち電圧選択回路DEC1の構成例を示すが、他の電圧選択回路DEC2〜DECNも電圧選択回路DEC1と同様の構成を有している。
In FIG. 7, it is assumed that j is 6 and k is 4. 7 shows a configuration example of the voltage selection circuit DEC 1 of the
電圧選択回路DEC1は、複数の電圧選択ブロックを有している。図7の各電圧選択ブロックは、それぞれ同様の構成を有している。複数の電圧選択ブロックには、電圧VDD、VNL、VSSH、VPH、VDDH、データD5〜D1、反転データXD5〜XD1、XDA、XDBが入力されている。反転データXD5〜XD1は、階調データの下位6ビットのデータのうち最下位ビットを除く5ビットのデータD5〜D1を反転したデータである。反転データXDAは、階調データの最下位ビットのデータD0が「1」のときにHレベルとなる。反転データXDBは、階調データの最下位ビットのデータD0が「0」のときにHレベルとなる。 The voltage selection circuit DEC 1 has a plurality of voltage selection blocks. Each voltage selection block in FIG. 7 has the same configuration. Voltages VDD, VNL, VSSH, VPH, VDDH, data D5 to D1, and inverted data XD5 to XD1, XDA, and XDB are input to the plurality of voltage selection blocks. The inversion data XD5 to XD1 are data obtained by inverting the 5-bit data D5 to D1 excluding the least significant bit among the lower 6 bits of the gradation data. The inversion data XDA becomes H level when the least significant bit data D0 of the gradation data is “1”. The inversion data XDB becomes H level when the least significant bit data D0 of the gradation data is “0”.
例えば階調電圧V1〜V3の中から2つの電圧を選択する電圧選択ブロックには、反転データXD5〜XD1が入力され、階調電圧V3〜V5の中から2つの電圧を選択する電圧選択ブロックには、反転データXD5〜XD2、データD1が入力され、・・・、階調電圧V63〜V64が入力される最後の電圧選択ブロックには、データD5〜D1が入力される。 For example, inversion data XD5 to XD1 are input to the voltage selection block that selects two voltages from the gradation voltages V1 to V3, and the voltage selection block that selects two voltages from the gradation voltages V3 to V5. Inverted data XD5 to XD2, data D1 are inputted,..., And data D5 to D1 are inputted to the last voltage selection block to which gradation voltages V63 to V64 are inputted.
また複数の電圧選択ブロックのうち、各電圧選択ブロックには、26(=j)種類の階調電圧のうちの階調電圧V1〜V3、V3〜V5、V5〜V7、・・・が入力されている。各電圧選択ブロックは、3種類の階調電圧の中から電圧SELA、SELBを出力する。 Of the plurality of voltage selection blocks, gradation voltages V1 to V3, V3 to V5, V5 to V7,... Among 26 (= j) kinds of gradation voltages are input to each voltage selection block. Has been. Each voltage selection block outputs voltages SELA and SELB from three kinds of gradation voltages.
図8に、図7の電圧選択ブロックの構成の概要を示す。 FIG. 8 shows an outline of the configuration of the voltage selection block of FIG.
電圧選択ブロック200は、デコーダ210、レベルシフタ220、セレクタ230を含む。デコーダ210は、反転データxd5〜xd1、xda、xdbに基づいてスイッチ制御信号を生成する。このスイッチ制御信号は、レベルシフタ220によって電圧VDDH及び電圧VSSH間の電圧レベルに変換される。セレクタ230は、レベルシフタ220によってレベル変換されたスイッチ制御信号に基づいて、電圧GRADA〜GRADCの中から電位が高い順に電圧SELB、SELAとして出力する。
The
図9に、図8の電圧選択ブロックの構成例の回路図を示す。 FIG. 9 shows a circuit diagram of a configuration example of the voltage selection block of FIG.
デコーダ210は、6個のp型(第1導電型)の金属酸化膜半導体(Metal Oxide Semiconductor:以下、MOS)トランジスタが直列に接続された2組のデコーダ回路を有する。各デコーダ回路の一端には、それぞれ電圧VDDが供給される。また各デコーダ回路の他端には、n型(第2導電型)のMOSトランジスタが接続される。一方のデコーダ回路のp型のMOSトランジスタのゲートには、xd5〜xd1、xdaが供給され、n型のMOSトランジスタのゲートには電圧VNLが供給される。他方のデコーダ回路のp型のMOSトランジスタのゲートには、xd5〜xd1、xdbが供給され、n型のMOSトランジスタのゲートには電圧VNLが供給される。
The
電圧VNLは、n型のMOSトランジスタの閾値電圧より高い電圧である。この電圧VNLによりn型のMOSトランジスタのドレイン電流を発生させることにより、xd5〜xd1、xdaのすべてがLレベル、或いはxd5〜xd1、xdbのすべてがLレベルのとき、直列に接続されたp型の各MOSトランジスタのソース・ドレイン間に定電流が発生し、レベルシフタ220に対してHレベルの信号を出力できる。
The voltage VNL is higher than the threshold voltage of the n-type MOS transistor. By generating the drain current of the n-type MOS transistor by this voltage VNL, when all of xd5 to xd1 and xda are at the L level, or when all of xd5 to xd1 and xdb are at the L level, the p-type connected in series A constant current is generated between the source and drain of each of the MOS transistors, and an H level signal can be output to the
レベルシフタ220は、2素子レベルシフタである。更に、レベルシフタ220は、ゲートに電圧VPHが供給されるp型のMOSトランジスタを有する。電圧VPHは、電圧VDDを基準に、少なくともp型のMOSトランジスタの閾値電圧だけ低電位の電圧であり、このp型のMOSトランジスタに定電流であるドレイン電流が発生するように設定された電圧である。これにより、レベルシフタ220を構成するn型のMOSトランジスタがオンとなったときレベルシフタ220の出力をHレベル、該n型のMOSトランジスタがオフとなったときレベルシフタ220の出力をLレベルにすることができる。
The
セレクタ230は、レベルシフタ220の出力に基づいて、電圧GRADA、GRADBのいずれかを電圧SELBとして出力し、電圧GRADB、GRADCのいずれかを電圧SELAとして出力する。
Based on the output of the
図10に、図8の電圧選択回路の動作例のタイミング図を示す。 FIG. 10 shows a timing chart of an operation example of the voltage selection circuit of FIG.
図10では、反転データxd5〜xd1、xda、xdbにより、順次SELB、SELAが高電位側に変化している。しかも、反転データxd5〜xd1、xda、xdbが変化しても、電圧SELA、SELBに間には電位差がある。図10では、反転データxd5〜xd1、xda、xdbが変化するたびに、電圧SELA、SELBを出力する電圧選択ブロックが異なっている。 In FIG. 10, SELB and SELA are sequentially changed to the high potential side by the inverted data xd5 to xd1, xda, and xdb. In addition, even if the inverted data xd5 to xd1, xda, and xdb change, there is a potential difference between the voltages SELA and SELB. In FIG. 10, each time the inverted data xd5 to xd1, xda, and xdb change, the voltage selection block that outputs the voltages SELA and SELB is different.
出力回路は、この電圧SELA、SELBを含む両電圧の間の電圧を出力するようになっている。 The output circuit outputs a voltage between the two voltages including the voltages SELA and SELB.
図11に、図6の出力制御ブロックOCB1の構成例のブロック図を示す。 FIG. 11 shows a block diagram of a configuration example of the output control block OCB 1 of FIG.
出力制御ブロックOCB1は、出力回路OUT1に対して制御信号p1〜p4を出力することができる。出力制御ブロックOCB1は、電圧選択回路DEC1からの電圧SELA、SELBのいずれかを、階調データの下位4(=k)ビットのデータD3〜D0に基づいて制御信号p1〜p4として出力する。 The output control block OCB 1 can output control signals p1 to p4 to the output circuit OUT 1 . The output control block OCB 1 outputs one of the voltages SELA and SELB from the voltage selection circuit DEC 1 as control signals p1 to p4 based on the lower 4 (= k) bit data D3 to D0 of the gradation data. .
更に、出力制御ブロックOCB1は、例外処理回路ECB1を含むことができる。例外処理回路ECB1は、LCDパネル20の特性に応じて階調特性を改善させるための制御信号p5を出力回路OUT1に対して出力できる。例えば、LCDパネル20の黒表示の強調や白表示の強調等を目的としたコントラストの調整のために、例外処理回路ECB1からの制御信号p5を用いる。そのため、ソースドライバ30は、図示しない制御回路に制御レジスタ部を有し、例外処理回路ECB1は、該制御レジスタ部の設定値に基づいて制御信号p5を出力する。
Further, the output control block OCB 1 can include an exception processing circuit ECB 1 . The exception processing circuit ECB 1 can output to the output circuit OUT 1 a control signal p5 for improving gradation characteristics according to the characteristics of the
図12に、本実施形態におけるソースドライバ30の制御レジスタ部の構成の概要を示す。
FIG. 12 shows an outline of the configuration of the control register unit of the
ソースドライバ30は、図4の構成において、図12に示す制御レジスタ部250を有する。制御レジスタ部250は複数の制御レジスタを有し、各制御レジスタは、表示コントローラ38又は図示しないホストによりアクセス可能に構成されている。表示コントローラ38又はホストは、各制御レジスタに制御データ(設定値)を設定することで、ソースドライバ30の各部は制御レジスタの制御データに対応した制御を行う。
The
制御レジスタ部250は、第1及び第2の階調選択例外処理レジスタ252、254を含む。第1の階調選択例外処理レジスタ252は、第1の例外処理を行うか否かを指定するための制御レジスタである。ここで、第1の例外処理は、高電位側又は低電位側の階調電圧に対応した階調表現を強調する処理である。第2の階調選択例外処理レジスタ254は、第1の例外処理時の例外処理としての第2の例外処理を行うか否かを指定するための制御レジスタである。ここで、第2の例外処理は、階調データの各ビットがすべて「0」又は「1」のときの階調電圧に対応した階調表現を強調する処理である。
The
第1の階調選択例外処理レジスタ252の設定値に対応した制御信号REG1は、出力制御ブロックOCB1〜OCBNの各例外処理回路に入力される。第2の階調選択例外処理レジスタ254の設定値に対応した制御信号REG2は、制御信号REG1と同様に、出力制御ブロックOCB1〜OCBNの各例外処理回路に入力される。
Control signal REG1 corresponding to the setting value of the first gradation selecting exception processing registers 252 is input to the exception processing circuit of the
図13(A)、図13(B)、図14(A)、図14(B)に、第1の例外処理の説明図を示す。 FIG. 13A, FIG. 13B, FIG. 14A, and FIG. 14B are explanatory diagrams of the first exception processing.
図13(A)、図13(B)、図14(A)、図14(B)では、説明を簡略化するために、電圧SELA、SELBを含む両電圧間に4種類の連続する階調値に対応した階調電圧が分割される例を示している。そして、LCDパネル20が極性反転駆動される場合に、図13(A)、図13(B)は、対向電極電圧が画素電極の電圧より低い正極性のときの説明図を表している。また、図14(A)、図14(B)は、対向電極電圧が画素電極の電圧より高い負極性の時の説明図を表している。
In FIG. 13A, FIG. 13B, FIG. 14A, and FIG. 14B, in order to simplify the description, four types of continuous gradations are present between both voltages including the voltages SELA and SELB. An example is shown in which gradation voltages corresponding to values are divided. When the
図13(A)では、第1の階調選択例外処理レジスタ252により第1の例外処理を行わないように指定された例を示している。一方、図13(B)では、第1の階調選択例外処理レジスタ252により第1の例外処理を行うように指定された例を示している。
FIG. 13A shows an example in which the first
本実施形態では、対向電極を極性反転駆動して正極性の場合又は対向電極電圧を固定する場合には、DAC58が、低電位側の電圧(低電位側階調電圧)をVSEL1として、階調データの下位kビットのデータに基づいて高電位側に順次VSEL1〜VSEL(2k)に割り当てられる階調電圧を出力する場合に、第1の階調選択例外処理レジスタ252の設定値に応じて、高電位側の電圧(高電位側階調電圧)がVSEL(2k)に割り当てられる。即ち、図13(A)に示すように、第1の例外処理を行わない場合には、電圧SELA、SELBを含む両電圧間に4種類の階調電圧が割り当てられるものの、階調データの上位ビットに対応して選択された当該電圧間では最も高電位側の電圧SELBが階調電圧として割り当てられない。これに対して、図13(B)に示すように、第1の例外処理を行う場合には、電圧SELA、SELBを含む両電圧間に4種類の階調電圧が割り当てられるものの、階調データの上位ビットに対応して選択された当該電圧間では最も低電位側の電圧SELAが階調電圧として割り当てられない。このような第1の例外処理を行うためには、図11の制御信号p5を電圧SELBに固定することで実現できる。なお、第1の例外処理を行わない場合には、図11の制御信号p5が例えば電圧SELAに固定される。
In the present embodiment, in the case of positive polarity or fixing the counter electrode voltage by inverting the polarity of the counter electrode, the
また本実施形態では、対向電極を極性反転駆動して負極性の場合、DAC58が、高電位側の電圧(高電位側階調電圧)をVSEL1として、階調データの下位kビットのデータに基づいて低電位側に順次VSEL1〜VSEL(2k)に割り当てられる階調電圧を出力する場合に、第1の階調選択例外処理レジスタ252の設定値に応じて、低電位側の電圧(低電位側階調電圧)がVSEL(2k)に割り当てられる。即ち、図14(A)に示すように、第1の例外処理を行わない場合には、電圧SELA、SELBを含む両電圧間に4種類の階調電圧が割り当てられるものの、階調データの上位ビットに対応して選択された当該電圧間では最も低電位側の電圧SELAが階調電圧として割り当てられない。これに対して、図14(B)に示すように、第1の例外処理を行う場合には、電圧SELA、SELBを含む両電圧間に4種類の階調電圧が割り当てられるものの、階調データの上位ビットに対応して選択された当該電圧間では最も低電位側の電圧SELAが階調電圧として割り当てられない。このような第1の例外処理を行うためには、図11の制御信号p5を電圧SELAに固定することで実現できる。なお、第1の例外処理を行わない場合には、図11の制御信号p5が、例えば電圧SELBに固定される。
In the present embodiment, in the case of negative polarity by driving the counter electrode with the polarity reversed, the
以上のような第1の例外処理を行うことで、黒表示(又は白表示)の階調表現を細かく設定できるようになる。 By performing the first exception processing as described above, it is possible to finely set the gradation expression for black display (or white display).
図15(A)〜図15(D)、図16(A)〜図16(B)に、第2の例外処理の説明図を示す。図15(A)〜図15(D)及び図16(A)〜図16(B)では、説明の簡略化のために、高電位側電源電圧VDDHと低電位側電源電圧VSSHとを含む両電圧間で4種類の階調電圧を出力するものとして説明するが、本実施形態では両電圧間で2j種類の階調電圧を出力することができる。また、図15(A)〜図15(D)及び図16(A)〜図16(B)では、第2の例外処理として、階調データの全ビットが「0」のときのみ又は全ビットが「1」のときのみ、高電位側電源電圧VDDHと低電位側電源電圧VSSHとを含む両電圧間で出力される階調電圧の割り当てを変更するものとして説明するが、階調データの上位ビットに対応して選択された当該電圧間で、階調データの全ビットが「0」のときのみ又は全ビットが「1」のときのみ、階調電圧の割り当てを変更するものであってもよい。 FIGS. 15A to 15D and FIGS. 16A to 16B are explanatory diagrams of the second exception processing. In FIGS. 15A to 15D and FIGS. 16A to 16B, both the high-potential-side power supply voltage VDDH and the low-potential-side power supply voltage VSSH are included for simplification of description. Although it is assumed that four kinds of gradation voltages are output between the voltages, 2j kinds of gradation voltages can be outputted between the two voltages in this embodiment. Also, in FIGS. 15A to 15D and FIGS. 16A to 16B, as the second exception process, only when all the bits of the gradation data are “0” or all the bits Only when “1” is “1”, the assignment of the gradation voltage output between the two voltages including the high-potential-side power supply voltage VDDH and the low-potential-side power supply voltage VSSH will be described. Even when all the bits of the gradation data are “0” or only when all the bits are “1” between the voltages selected corresponding to the bits, the assignment of the gradation voltages may be changed. Good.
図15(A)、図15(C)は、第1の例外処理を行う一方で、第2の例外処理を行わない場合を示している。図15(B)、図15(D)は、第1の例外処理を行い、且つ第2の例外処理を行う場合を示している。図15(C)及び図15(D)は、図15(A)及び図15(B)の別の例である。 FIG. 15A and FIG. 15C show a case where the first exception processing is performed while the second exception processing is not performed. FIG. 15B and FIG. 15D show cases where the first exception processing is performed and the second exception processing is performed. 15C and 15D are other examples of FIGS. 15A and 15B.
まず、図15(A)では、第1の例外処理により、例えば高電位側電源電圧VDDHが階調電圧に割り当てられる。このため、低電位側電源電圧VSSHが階調電圧として出力されない。これに対して、図15(B)では、第1の例外処理において第2の例外処理を行うことで、例えば低電位側電源電圧VSSHが階調電圧に割り当てられ、且つ高電位側電源電圧VDDHが階調電圧として出力される。即ち、第1の階調選択例外処理レジスタ252により、高電位側階調電圧がVSEL(2k)に割り当てられている場合に、階調データの各ビットのデータがすべて0のときのみ又は階調データの各ビットのデータがすべて1のときのみ、第2の階調選択例外処理レジスタ254の設定値に応じて、高電位側階調電圧として、2j種類の階調電圧のうち最高電位の階調電圧が割り当てられる。
First, in FIG. 15A, for example, the high potential side power supply voltage VDDH is assigned to the gradation voltage by the first exception process. For this reason, the low potential side power supply voltage VSSH is not output as the gradation voltage. On the other hand, in FIG. 15B, by performing the second exception process in the first exception process, for example, the low-potential-side power supply voltage VSSH is assigned to the gradation voltage, and the high-potential-side power supply voltage VDDH Is output as a gradation voltage. In other words, when the high potential side gradation voltage is assigned to VSEL (2 k ) by the first gradation selection
同様に、図15(C)では、第1の例外処理により、例えば低電位側電源電圧VSSHが階調電圧に割り当てられる。このため、高電位側電源電圧VDDHが階調電圧として出力されない。これに対して、図15(D)では、第1の例外処理において第2の例外処理を行うことで、例えば高電位側電源電圧VDDHが階調電圧に割り当てられ、且つ低電位側電源電圧VSSHが階調電圧として出力される。即ち、第1の階調選択例外処理レジスタ252により、低電位側階調電圧がVSEL(2k)に割り当てられている場合に、階調データの各ビットのデータがすべて0のときのみ又は階調データの各ビットのデータがすべて1のときのみ、第2の階調選択例外処理レジスタ254の設定値に応じて、低電位側階調電圧として、2j種類の階調電圧のうち最低電位の階調電圧が割り当てられる。
Similarly, in FIG. 15C, for example, the low-potential-side power supply voltage VSSH is assigned to the gradation voltage by the first exception process. For this reason, the high potential side power supply voltage VDDH is not output as the gradation voltage. On the other hand, in FIG. 15D, by performing the second exception process in the first exception process, for example, the high potential side power supply voltage VDDH is assigned to the gradation voltage, and the low potential side power supply voltage VSSH is assigned. Is output as a gradation voltage. That is, when the low potential side gradation voltage is assigned to VSEL (2 k ) by the first gradation selection
図15(B)及び図15(D)では、途中の階調表現の連続性が損なわれる可能性があるものの、電源電圧VDDH〜VSSHの範囲で階調電圧を出力できる。こうすることで、図15(B)では、真っ白又は真っ黒の階調表示の表示品質を改善させることができるようになる。また図15(D)では、真っ黒又は真っ白の部分の階調表現を細かく設定できるようになる。 In FIG. 15B and FIG. 15D, although there is a possibility that the continuity of gradation expression in the middle may be impaired, the gradation voltage can be output in the range of the power supply voltages VDDH to VSSH. By doing so, in FIG. 15B, the display quality of the gradation display of pure white or pure black can be improved. In FIG. 15D, the gradation expression of the black or white portion can be set finely.
図16(A)、図16(C)は、第1の例外処理を行う一方で、第2の例外処理を行わない場合を示している。図16(B)、図16(D)は、第1の例外処理を行い、且つ第2の例外処理を行う場合を示している。図16(C)及び図16(D)は、図16(A)及び図16(B)の別の例である。 FIG. 16A and FIG. 16C show a case where the first exception processing is performed while the second exception processing is not performed. FIG. 16B and FIG. 16D show a case where the first exception processing is performed and the second exception processing is performed. FIGS. 16C and 16D are other examples of FIGS. 16A and 16B.
まず、図16(A)では、第1の例外処理により、例えば低電位側電源電圧VSSHが階調電圧に割り当てられる。このため、高電位側電源電圧VDDHが階調電圧として出力されない。これに対して、図16(B)では、第1の例外処理において第2の例外処理を行うことで、例えば高電位側電源電圧VDDHが階調電圧に割り当てられ、且つ低電位側電源電圧VSSHが階調電圧として出力される。 First, in FIG. 16A, for example, the low-potential-side power supply voltage VSSH is assigned to the gradation voltage by the first exception process. For this reason, the high potential side power supply voltage VDDH is not output as the gradation voltage. On the other hand, in FIG. 16B, by performing the second exception process in the first exception process, for example, the high potential side power supply voltage VDDH is assigned to the gradation voltage, and the low potential side power supply voltage VSSH is assigned. Is output as a gradation voltage.
同様に、図16(C)では、第1の例外処理により、例えば高電位側電源電圧VDDHが階調電圧に割り当てられる。このため、低電位側電源電圧VSSHが階調電圧として出力されない。これに対して、図16(D)では、第1の例外処理において第2の例外処理を行うことで、例えば低電位側電源電圧VSSHが階調電圧に割り当てられ、且つ高電位側電源電圧VDDHが階調電圧として出力される。 Similarly, in FIG. 16C, for example, the high potential side power supply voltage VDDH is assigned to the gradation voltage by the first exception process. For this reason, the low potential side power supply voltage VSSH is not output as the gradation voltage. On the other hand, in FIG. 16D, by performing the second exception process in the first exception process, for example, the low-potential-side power supply voltage VSSH is assigned to the gradation voltage, and the high-potential-side power supply voltage VDDH Is output as a gradation voltage.
図16(B)及び図16(D)では、途中の階調表現の連続性が損なわれる可能性があるものの、電源電圧VDDH〜VSSHの範囲で階調電圧を出力できる。こうすることで、図16(B)では、真っ白又は真っ黒の階調表示の表示品質を改善させることができるようになる。また図16(D)では、真っ黒又は真っ白の部分の階調表現を細かく設定できるようになる。 In FIG. 16B and FIG. 16D, the gradation voltage can be output in the range of the power supply voltages VDDH to VSSH although there is a possibility that the continuity of gradation expression in the middle may be impaired. By doing so, in FIG. 16B, the display quality of the gradation display of pure white or pure black can be improved. In FIG. 16D, it is possible to finely set the gradation expression of the black or white portion.
図17に、図6の出力回路OUT1の構成例の回路図を示す。 FIG. 17 shows a circuit diagram of a configuration example of the output circuit OUT 1 of FIG.
図17では出力回路OUT1の構成例を示すが、他の出力回路OUT2〜OUTNも同様の構成を有している。 Although FIG. 17 shows a configuration example of the output circuit OUT 1 , the other output circuits OUT 2 to OUT N have the same configuration.
出力回路OUT1は、差動増幅器DIF1と駆動部DRV1とを含むボルテージフォロワ回路VTG1である。差動増幅器DIF1は、差動トランジスタ対を有する。駆動部DRV1は、差動増幅器DIF1の出力に基づいてソース線を駆動する。そして、差動増幅器DIF1の差動トランジスタ対の電流駆動能力を変更することで、低電位側階調電圧及び高電位側階調電圧を含む両電圧間の電圧のうち階調データの下位kビットのデータに対応した階調電圧をソース線に出力することができる。 The output circuit OUT 1 is a voltage follower circuit VTG 1 including a differential amplifier DIF 1 and a drive unit DRV 1 . The differential amplifier DIF 1 has a differential transistor pair. The drive unit DRV 1 drives the source line based on the output of the differential amplifier DIF 1 . Then, by changing the current driving capability of the differential transistor pair of the differential amplifier DIF 1 , the low-order k of the grayscale data among the voltages between the two voltages including the low potential side grayscale voltage and the high potential side grayscale voltage is changed. The gradation voltage corresponding to the bit data can be output to the source line.
図17では、差動増幅器DIF1の差動トランジスタ対を構成する第1及び第2の差動トランジスタ群のうち第2の差動トランジスタ群が、k個のトランジスタを有する。そして、k個のトランジスタの各トランジスタのゲートに、階調データの下位kビットの各ビットのデータに対応した信号(図17では制御信号p1〜p4)が供給される。 In FIG. 17, the second differential transistor group among the first and second differential transistor groups constituting the differential transistor pair of the differential amplifier DIF 1 has k transistors. Then, signals (control signals p1 to p4 in FIG. 17) corresponding to the data of the lower k bits of the gradation data are supplied to the gates of the k transistors.
更に、上述の例外処理を行う場合には、上記のk個のトランジスタと並列に、制御信号p5がゲートに供給される例外処理用トランジスタが設けられる。この場合、第1の差動トランジスタ群がすべて導通状態となったときの電流駆動能力が、第2の差動トランジスタ群と例外処理用トランジスタがすべて導通状態となったときの電流駆動能力が等しい。こうすることで、上述のように、簡素な構成で、第1及び第2の例外処理を実現できる。 Further, in the case of performing the above-described exception processing, an exception processing transistor is provided in parallel with the above-mentioned k transistors so that the control signal p5 is supplied to the gate. In this case, the current drive capability when the first differential transistor group is all in the conductive state is equal to the current drive capability when the second differential transistor group and the exception processing transistor are all in the conductive state. . By doing so, as described above, the first and second exception processing can be realized with a simple configuration.
このような出力回路OUT1は、第1及び第2のトランジスタ群の電流駆動能力が等しいとき(例えばすべての制御信号p1〜p5が電圧SELBのとき)、出力回路OUT1は入力電圧と同じ電圧を出力できる。また出力回路OUT1は、第2のトランジスタ群を構成するトランジスタの導通状態を変更することで、第1及び第2のトランジスタ群の電流駆動能力を異ならせることができる。その結果、出力回路OUT1は、例えば電圧SELBと異なる電圧を出力できる。制御信号p1〜p5の電圧レベルを電圧SELA、SELBの間の電圧レベルとすることで、出力回路OUT1は、電圧SELA、SELBの間の電圧レベルの出力電圧を出力できる。 Such an output circuit OUT 1 is (eg, when all the control signals p1~p5 the voltage SELB) when the current driving capability of the first and second transistor groups are equal, the output circuit OUT 1 is the same voltage as the input voltage Can be output. Further, the output circuit OUT 1 can change the current drive capability of the first and second transistor groups by changing the conduction state of the transistors constituting the second transistor group. As a result, the output circuit OUT 1 can output a voltage different from the voltage SELB, for example. By setting the voltage level of the control signals p1 to p5 to a voltage level between the voltages SELA and SELB, the output circuit OUT 1 can output an output voltage having a voltage level between the voltages SELA and SELB.
なお、出力回路OUT1が、階調データの下位kビットのデータをデコードする下位ビットデコーダを含み、差動トランジスタ対を構成する第1及び第2の差動トランジスタ群のうち第2の差動トランジスタ群の各トランジスタの電流駆動能力が同一であり、各トランジスタのゲートに、下位ビットデコーダのデコード結果に対応した信号が供給されてもよい。こうすることで、差動トランジスタ群を構成するトランジスタの個数を削減できるようになる。 The output circuit OUT 1 includes a lower-order bit decoder that decodes lower-order k-bit data of the gradation data, and the second differential transistor group of the first and second differential transistor groups constituting the differential transistor pair. The current drive capability of each transistor in the transistor group may be the same, and a signal corresponding to the decoding result of the lower bit decoder may be supplied to the gate of each transistor. By doing so, the number of transistors constituting the differential transistor group can be reduced.
2. 電子機器
次に、本実施形態における液晶装置10(ソースドライバ30)が適用される電子機器について説明する。
2. Electronic Device Next, an electronic device to which the liquid crystal device 10 (source driver 30) in the present embodiment is applied will be described.
2.1 投写型表示装置
上述の液晶装置10を用いて構成される電子機器として、投写型表示装置がある。
2.1 Projection Display Device As an electronic apparatus configured using the
図18に、本実施形態における液晶装置10が適用された投写型表示装置の構成例のブロック図を示す。
FIG. 18 shows a block diagram of a configuration example of a projection display device to which the
投写型表示装置700は、表示情報出力源710、表示情報処理回路720、表示駆動回路730(表示ドライバ)、液晶パネル740、クロック発生回路750及び電源回路760を含んで構成される。表示情報出力源710は、ROM(Read Only Memory)及びRAM(Random Access Memory)、光ディスク装置等のメモリ、画像信号を同調して出力する同調回路等を含み、クロック発生回路750からのクロック信号に基づいて、所定フォーマットの画像信号等の表示情報を表示情報処理回路720に出力する。表示情報処理回路720は、増幅・極性反転回路、相展開回路、ローテーション回路、ガンマ補正回路、或いはクランプ回路等を含むことができる。表示駆動回路730は、ゲートドライバ及びソースドライバを含んで構成され、液晶パネル740を駆動する。電源回路760は、上述の各回路に電力を供給する。
The
図19に、投写型表示装置の要部の概略構成図を示す。 FIG. 19 shows a schematic configuration diagram of a main part of the projection display device.
投写型表示装置は、光源810、ダイクロイックミラー813、814、反射ミラー815、816、817、入射レンズ818、リレーレンズ819、出射レンズ820、液晶光変調装置822、823、824、クロスダイクロイックプリズム825、投写レンズ826を含む。光源810は、メタルハライド等のランプ811とランプの光を反射するリフレクタ812とを含む。青色光・緑色光反射のダイクロイックミラー813は、光源810からの光束のうち赤色光を透過させるとともに、青色光と緑色光とを反射する。透過した赤色光は反射ミラー817で反射されて、赤色光用液晶光変調装置822に入射される。一方、ダイクロイックミラー813で反射された色光のうち緑色光は緑色光反射のダイクロイックミラー814によって反射され、緑色光用液晶光変調装置823に入射される。一方、青色光は第2のダイクロイックミラー814も透過する。青色光に対しては、長い光路により光損失を防ぐため、入射レンズ818、リレーレンズ819、出射レンズ820を含むリレーレンズ系からなる導光手段821が設けられ、これを介して青色光が青色光用液晶光変調装置824に入射される。各光変調回路により変調された3つの色光はクロスダイクロイックプリズム825に入射する。このプリズムは、4つの直角プリズムが貼り合わされ、その内面に赤色光を反射する誘電体多層膜と青色光を反射する誘電体多層膜とが十字状に形成されている。これらの誘電体多層膜によって3つの色光が合成されて、カラー画像を表す光が形成される。以上のように、投写型表示装置の投写手段が構成される。この投写手段によって合成された光は、投写光学系である投写レンズ826によってスクリーン827に投写され、画像が拡大されて表示される。
The projection display device includes a
2.2 携帯電話機
また上述の液晶装置10を用いて構成される電子機器として、携帯電話機がある。
2.2 Mobile Phone Another example of electronic equipment configured using the
図20に、本実施形態における液晶装置10が適用された携帯電話機の構成例のブロック図を示す。図20において、図1又は図2と同一部分には同一符号を付し、適宜説明を省略する。
FIG. 20 is a block diagram showing a configuration example of a mobile phone to which the
携帯電話機900は、カメラモジュール910を含む。カメラモジュール910は、CCDカメラを含み、CCDカメラで撮像した画像のデータを、YUVフォーマットで表示コントローラ38に供給する。
The
携帯電話機900は、LCDパネル20を含む。LCDパネル20は、ソースドライバ30及びゲートドライバ32によって駆動される。LCDパネル20は、複数のゲート線、複数のソース線、複数の画素を含む。
表示コントローラ38は、ソースドライバ30及びゲートドライバ32に接続され、ソースドライバ30に対してRGBフォーマットの階調データを供給する。
The
電源回路100は、ソースドライバ30及びゲートドライバ32に接続され、各ドライバに対して、駆動用の電源電圧を供給する。またLCDパネル20の対向電極に、対向電極電圧Vcomを供給する。
The
ホスト940は、表示コントローラ38に接続される。ホスト940は、表示コントローラ38を制御する。またホスト940は、アンテナ960を介して受信された階調データを、変復調部950で復調した後、表示コントローラ38に供給できる。表示コントローラ38は、この階調データに基づき、ソースドライバ30及びゲートドライバ32によりLCDパネル20に表示させる。
The
ホスト940は、カメラモジュール910で生成された階調データを変復調部950で変調した後、アンテナ960を介して他の通信装置への送信を指示できる。
The
ホスト940は、操作入力部970からの操作情報に基づいて階調データの送受信処理、カメラモジュール910の撮像、LCDパネル20の表示処理を行う。
The
図20では、ホスト940又は表示コントローラ38が、階調データを供給する手段ということができる。
In FIG. 20, it can be said that the
なお、本発明は上述した実施の形態に限定されるものではなく、本発明の要旨の範囲内で種々の変形実施が可能である。例えば、本発明は上述の液晶表示パネルの駆動に適用されるものに限らず、エレクトロルミネッセンス、プラズマディスプレイ装置の駆動に適用可能である。 The present invention is not limited to the above-described embodiment, and various modifications can be made within the scope of the gist of the present invention. For example, the present invention is not limited to being applied to driving the above-described liquid crystal display panel, but can be applied to driving electroluminescence and plasma display devices.
また、本発明のうち従属請求項に係る発明においては、従属先の請求項の構成要件の一部を省略する構成とすることもできる。また、本発明の1の独立請求項に係る発明の要部を、他の独立請求項に従属させることもできる。 In the invention according to the dependent claims of the present invention, a part of the constituent features of the dependent claims can be omitted. Moreover, the principal part of the invention according to one independent claim of the present invention can be made dependent on another independent claim.
10 液晶装置、 20 LCDパネル、 30 ソースドライバ、
32 ゲートドライバ、 38 表示コントローラ、 50 I/Oバッファ、
52 表示メモリ、 54 ラインラッチ、 56 階調電圧発生回路、
58 DAC、 60 ソース線駆動回路、 100 電源回路、
DEC1〜DECN 電圧選択回路、 DLAT1〜DLATN データラッチ、
GL1〜GLM ゲート線、 OCB1〜OCBN 出力制御ブロック、
OUT1〜OUTN 出力回路、 SL1〜SLN ソース線
10 liquid crystal device, 20 LCD panel, 30 source driver,
32 gate drivers, 38 display controllers, 50 I / O buffers,
52 display memory, 54 line latch, 56 gradation voltage generation circuit,
58 DAC, 60 source line drive circuit, 100 power supply circuit,
DEC 1 to DEC N voltage selection circuit, DLAT 1 to DLATN data latch,
GL1~GLM gate lines, OCB 1 ~OCB N output control block,
OUT 1 to OUT N output circuit, SL1 to SLn source line
Claims (12)
2j本の階調信号線と、
2j本の階調信号線により供給される2j種類の階調電圧のうち2つの階調電圧を出力する階調電圧選択回路と、
前記階調電圧選択回路からの低電位側階調電圧及び高電位側階調電圧を含む両電圧間の電圧のうち前記階調データの下位kビットのデータに対応した階調電圧をソース線に出力するソース線駆動回路とを含み、
前記ソース線駆動回路が、
差動トランジスタ対を有する差動増幅器と、前記差動増幅器の出力に基づいてソース線を駆動する駆動部とを含むボルテージフォロワ回路であり、
前記差動トランジスタ対を構成する第1及び第2の差動トランジスタ群のうち前記第2の差動トランジスタ群は、各トランジスタ群が2 k−1 個のトランジスタにより構成される第1〜第kのトランジスタ群であり、
前記ソース線駆動回路が、
前記第1〜第kのトランジスタ群の各トランジスタ群のゲートに、前記階調データの下位kビットの各ビットのデータに対応した制御信号であって前記低電位側階調電圧又は前記高電位側階調電圧のいずれかの電圧レベルに設定された制御信号が供給されることで、前記低電位側階調電圧及び高電位側階調電圧を含む両電圧間の電圧のうち前記階調データの下位kビットのデータに対応した階調電圧をソース線に出力することを特徴とするソースドライバ。 A source driver for driving a source line of an electro-optical device based on (j + k) (j, k are natural numbers) bit gradation data,
2 j gradation signal lines;
A gradation voltage selection circuit for outputting two gray scale voltages of 2 j types of gradation voltages supplied by 2 j present grayscale signal lines,
Of the voltages between the two voltages including the low potential side gradation voltage and the high potential side gradation voltage from the gradation voltage selection circuit, the gradation voltage corresponding to the lower k bits of the gradation data is used as the source line. A source line driving circuit for outputting ,
The source line driving circuit is
A voltage follower circuit including a differential amplifier having a differential transistor pair and a drive unit that drives a source line based on an output of the differential amplifier;
Of the first and second differential transistor groups constituting the differential transistor pair, the second differential transistor group includes first to kth transistors each having 2 k−1 transistors. Transistor group,
The source line driving circuit is
A control signal corresponding to each bit data of the lower k bits of the gradation data is applied to the gate of each transistor group of the first to kth transistor groups, and the low potential side gradation voltage or the high potential side By supplying a control signal set to any voltage level of the gradation voltage, the gradation data of the voltage between the two voltages including the low potential side gradation voltage and the high potential side gradation voltage is changed. A source driver characterized in that a gradation voltage corresponding to lower-order k-bit data is output to a source line .
第1の階調選択例外処理レジスタを含み、
前記階調電圧選択回路が、前記低電位側階調電圧をVSEL1として、前記下位kビットのデータに基づいて高電位側に順次VSEL1〜VSEL(2k)に割り当てられる階調電圧を出力する場合に、
VSEL(2 k )に前記高電位側階調電圧を割り当てるか否かが、前記第1の階調選択例外処理レジスタの設定値に応じて決定されることを特徴とするソースドライバ。 In claim 1 ,
Including a first gradation selection exception handling register;
When the gradation voltage selection circuit outputs the gradation voltage sequentially assigned to VSEL1 to VSEL (2 k ) to the high potential side based on the low-order k-bit data with the low potential side gradation voltage as VSEL1. In addition,
A source driver characterized in that whether or not to assign the high potential side gradation voltage to VSEL (2 k ) is determined according to a set value of the first gradation selection exception processing register .
第2の階調選択例外処理レジスタを含み、
前記第1の階調選択例外処理レジスタにより、前記高電位側階調電圧がVSEL(2k)に割り当てられている場合に、
前記階調データの各ビットのデータがすべて0のときのみ又は前記階調データの各ビットのデータがすべて1のときのみ、前記第2の階調選択例外処理レジスタの設定値に応じて、前記高電位側階調電圧として、前記2j種類の階調電圧のうち最高電位の階調電圧が割り当てられることを特徴とするソースドライバ。 In claim 2 ,
A second gradation selection exception handling register;
When the high potential side gradation voltage is assigned to VSEL (2 k ) by the first gradation selection exception processing register,
Only when the data of each bit of the gradation data is all 0 or when the data of each bit of the gradation data is all 1, according to the set value of the second gradation selection exception processing register, The source driver characterized in that the highest potential gradation voltage among the 2j kinds of gradation voltages is assigned as the high potential side gradation voltage.
前記階調電圧選択回路が、前記高電位側階調電圧をVSEL1として、前記下位kビットのデータに基づいて低電位側に順次VSEL1〜VSEL(2k)に割り当てられる階調電圧を出力する場合に、
VSEL(2 k )に前記低電位側階調電圧を割り当てるか否かが、前記第1の階調選択例外処理レジスタの設定値に応じて決定されることを特徴とするソースドライバ。 In any one of Claims 1 thru | or 3 ,
Before Kikaicho voltage selection circuit, as VSEL1 the high potential side gradation voltage, and outputs the gray scale voltage to be assigned to sequential VSEL1~VSEL (2 k) to the low potential side based on the data of the lower k bits In case,
A source driver characterized in that whether or not to assign the low potential side gradation voltage to VSEL (2 k ) is determined according to a set value of the first gradation selection exception processing register .
複数のソース線と、
各画素が、各ゲート線及び各ソース線により特定される複数の画素と、
前記複数のソース線を駆動するための請求項1乃至4のいずれか記載のソースドライバを含むことを特徴とする電気光学装置。 Multiple gate lines,
Multiple source lines,
Each pixel is a plurality of pixels specified by each gate line and each source line;
Electro-optical device characterized in that it comprises a source driver according to any one of claims 1 to 4 for driving the plurality of source lines.
前記複数のゲート線を走査するためのゲートドライバを含むことを特徴とする電気光学装置。 In claim 5 ,
An electro-optical device comprising a gate driver for scanning the plurality of gate lines.
前記電気光学装置に光を入射するための光源と、
前記電気光学装置から出射される光を投写するための投写手段とを含むことを特徴とする投写型表示装置。 An electro-optical device according to any one of claims 5 to 7 ,
A light source for entering light into the electro-optical device;
And a projection means for projecting light emitted from the electro-optical device.
前記電気光学装置に対して階調データを供給する手段とを含むことを特徴とする電子機器。 An electro-optical device according to any one of claims 5 to 7 ,
Means for supplying gradation data to the electro-optical device.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007327191A JP5119901B2 (en) | 2007-01-10 | 2007-12-19 | Source driver, electro-optical device, projection display device, and electronic device |
US12/003,912 US8378942B2 (en) | 2007-01-10 | 2008-01-03 | Source driver, electro-optical device, projection-type display device, and electronic instrument |
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007001984 | 2007-01-10 | ||
JP2007001984 | 2007-01-10 | ||
JP2007154726 | 2007-06-12 | ||
JP2007154726 | 2007-06-12 | ||
JP2007327191A JP5119901B2 (en) | 2007-01-10 | 2007-12-19 | Source driver, electro-optical device, projection display device, and electronic device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009020479A JP2009020479A (en) | 2009-01-29 |
JP5119901B2 true JP5119901B2 (en) | 2013-01-16 |
Family
ID=40360128
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007327191A Active JP5119901B2 (en) | 2007-01-10 | 2007-12-19 | Source driver, electro-optical device, projection display device, and electronic device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5119901B2 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6010913B2 (en) * | 2012-02-03 | 2016-10-19 | セイコーエプソン株式会社 | Drive circuit, electro-optical device, and electronic apparatus |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02130586A (en) * | 1988-11-10 | 1990-05-18 | Toshiba Corp | Liquid crystal display driving device |
JP3641913B2 (en) * | 1997-06-10 | 2005-04-27 | ソニー株式会社 | Display device |
JPH11239059A (en) * | 1998-02-20 | 1999-08-31 | Hitachi Ltd | Digital-to-analog converter |
JP2002164788A (en) * | 2000-11-28 | 2002-06-07 | Kawasaki Microelectronics Kk | Differential output type da converter |
JP4207865B2 (en) * | 2004-08-10 | 2009-01-14 | セイコーエプソン株式会社 | Impedance conversion circuit, drive circuit, and control method |
JP4371006B2 (en) * | 2004-08-17 | 2009-11-25 | セイコーエプソン株式会社 | Source driver and electro-optical device |
-
2007
- 2007-12-19 JP JP2007327191A patent/JP5119901B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2009020479A (en) | 2009-01-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8427415B2 (en) | Source driver, electro-optical device, projection-type display device, and electronic instrument | |
US6778163B2 (en) | Liquid crystal display device, driving circuit, driving method, and electronic apparatus | |
KR100524443B1 (en) | Reference voltage generation circuit, display drive circuit, display device and reference voltage generation method | |
KR100564283B1 (en) | Reference voltage generating circuit, display driving circuit, display device and reference voltage generating method | |
US8018422B2 (en) | Source driver, electro-optical device, and electronic instrument | |
KR101037554B1 (en) | Active matrix display device and driving method thereof | |
US7580021B2 (en) | Display driver converting ki bits gray-scale data to converted gray-scale data of J bits, electro-optical device and gamma correction method | |
JP2008250118A (en) | Liquid crystal device, driving circuit for liquid crystal device, driving method for liquid crystal device, and electronic apparatus | |
JP2008139860A (en) | Liquid crystal display system with improved display quality and driving method thereof | |
US20060071893A1 (en) | Source driver, electro-optic device, and electronic instrument | |
JP4158658B2 (en) | Display driver and electro-optical device | |
US20090002358A1 (en) | Source driver, electro-optical device, projection-type display device, and electronic instrument | |
US20080084408A1 (en) | Gate driver, electro-optical device, electronic instrument, and drive method | |
US8378942B2 (en) | Source driver, electro-optical device, projection-type display device, and electronic instrument | |
US20080316234A1 (en) | Method of driving electro-optical device, source driver, electro-optical device, projection-type display device, and electronic instrument | |
JP5633609B2 (en) | Source driver, electro-optical device, projection display device, and electronic device | |
US20080174285A1 (en) | Common electrode voltage generation circuit, display driver and electronic instrument | |
JP2008185993A (en) | Electro-optical device, processing circuit, processing method, and projector | |
JP4576836B2 (en) | Pixel circuit, electro-optical device, and electronic apparatus | |
US20070080915A1 (en) | Display driver, electro-optical device, electronic instrument, and drive method | |
US20070008265A1 (en) | Driver circuit, electro-optical device, and electronic instrument | |
JP5119901B2 (en) | Source driver, electro-optical device, projection display device, and electronic device | |
JP5374867B2 (en) | Source driver, electro-optical device, projection display device, and electronic device | |
JP2007219091A (en) | Drive circuit, electro-optical device, and electronic apparatus | |
JP2010026085A (en) | Driving device and method for electrooptical device, electrooptical device, and electronic apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20101216 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120619 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120620 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120817 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120925 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121008 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151102 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5119901 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |