JP5076912B2 - Terminal sheet manufacturing method - Google Patents
Terminal sheet manufacturing method Download PDFInfo
- Publication number
- JP5076912B2 JP5076912B2 JP2008001671A JP2008001671A JP5076912B2 JP 5076912 B2 JP5076912 B2 JP 5076912B2 JP 2008001671 A JP2008001671 A JP 2008001671A JP 2008001671 A JP2008001671 A JP 2008001671A JP 5076912 B2 JP5076912 B2 JP 5076912B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- sheet
- terminal
- circuit board
- plating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Wire Bonding (AREA)
Description
本発明は、端子シートの製造方法に関する。 The present invention is related to producing how the pin seat.
はんだボール等のバンプを介して半導体チップと回路基板とを電気的に接続する半導体装置(半導体パッケージ)では、電気的接続後の半導体チップと回路基板との間に、それらの熱膨張差に起因する応力を緩和する等の目的で、絶縁性樹脂のアンダーフィルを充填することが広く行われている。 In a semiconductor device (semiconductor package) in which a semiconductor chip and a circuit board are electrically connected via bumps such as solder balls, the difference is caused by the difference in thermal expansion between the semiconductor chip after the electrical connection and the circuit board. In order to relieve the stress that occurs, filling with an underfill of an insulating resin is widely performed.
近年では、絶縁性樹脂シートの所定位置に形成した貫通孔に導電性粒子を埋設した端子シートを作製しておき、これを半導体チップと回路基板との間に挟み込んでそれらを仮接着した後、リフローを実施し、導電性粒子を溶融させることで、半導体チップと回路基板とを電気的に接続する技術も提案されている(例えば、特許文献1参照。)。この場合、導電性粒子がバンプとして、絶縁性樹脂部分がアンダーフィルとして、それぞれ機能する。 In recent years, a terminal sheet in which conductive particles are embedded in through holes formed at predetermined positions of an insulating resin sheet has been prepared, and this is sandwiched between a semiconductor chip and a circuit board to temporarily bond them, A technique for electrically connecting a semiconductor chip and a circuit board by reflowing and melting conductive particles has also been proposed (see, for example, Patent Document 1). In this case, the conductive particles function as bumps, and the insulating resin portion functions as underfill.
なお、従来は、セラミックや金属の積層体において、異なる層間に生じる応力を緩和するための層を設ける技術等も提案されている(例えば、特許文献2〜4参照。)。
しかし、近年の半導体装置は、電子機器の部品の高密度化に対応して小型化が進み、また、その機能の増大に伴って信号処理用及び接地用の入出力端子の数も増加している。そのため、半導体チップと回路基板とをバンプで電気的に接続するような半導体装置では、バンプの狭ピッチ化が必要になってくる。 However, recent semiconductor devices have been reduced in size in response to the increase in the density of electronic equipment components, and the number of input / output terminals for signal processing and grounding has increased with the increase in functions. Yes. Therefore, in a semiconductor device in which a semiconductor chip and a circuit board are electrically connected by bumps, it is necessary to reduce the bump pitch.
狭ピッチ化のためには、個々のバンプ径を小さくすることが必要になってくるが、その場合、電気的接続後に絶縁性樹脂を充填する方法、及び端子シートを用いて電気的接続を行う方法のいずれの方法においても、次のような問題が発生する。 In order to reduce the pitch, it is necessary to reduce the individual bump diameters. In that case, electrical connection is performed using a method of filling an insulating resin after electrical connection and a terminal sheet. In any of the methods, the following problems occur.
すなわち、バンプ径を小さくして狭ピッチ化を図ると、半導体チップと回路基板との間の空間的ギャップが狭くなり、アンダーフィルとして機能する絶縁性樹脂の充填率が低下する。そのため、リフローの加熱・冷却過程で半導体チップと回路基板との熱膨張差に起因して発生する応力を、絶縁性樹脂だけでは十分に緩和することができなくなる。 That is, when the bump diameter is reduced to reduce the pitch, the spatial gap between the semiconductor chip and the circuit board is reduced, and the filling rate of the insulating resin functioning as an underfill is lowered. Therefore, the stress generated due to the difference in thermal expansion between the semiconductor chip and the circuit board during the reflow heating / cooling process cannot be sufficiently relaxed by the insulating resin alone.
さらに、リフローの加熱時にバンプが溶融状態になるとともに周囲の絶縁性樹脂が軟化して流動的になることで、溶融状態のバンプがそのような絶縁性樹脂を突き抜け、近接するバンプ同士が接触してショートが発生してしまう場合もある。さらにまた、バンプ径が小さいことに加え、熱膨張差のある半導体チップと回路基板に対してリフローの加熱・冷却が行われることで、バンプ−半導体チップ間或いはバンプ−回路基板間の接続不良が発生してしまったりする場合もある。 In addition, when the reflow is heated, the bumps become molten and the surrounding insulating resin softens and becomes fluid, so that the molten bumps penetrate such insulating resin and adjacent bumps come into contact with each other. May cause a short circuit. Furthermore, in addition to the small bump diameter, reflow heating / cooling is performed on the semiconductor chip and the circuit board having a thermal expansion difference, so that the connection failure between the bump and the semiconductor chip or between the bump and the circuit board is eliminated. It may occur.
本発明の一観点によれば、第1の導電層からなる第1の端子部を有する第1の絶縁シートを形成する工程と、前記第1の導電層よりも融点が低い第2の導電層と前記第1の導電層よりも融点が高い第3の導電層とが積層形成された第2の端子部を有する第2の絶縁シートを形成する工程と、前記第2の絶縁シートの両側にそれぞれ前記第1の絶縁シートを配置した後、前記第1の端子部と前記第2の端子部の位置を合わせて前記第1の絶縁シートと前記第2の絶縁シートとを貼り合せる工程とを有する端子シートの製造方法が提供される。According to one aspect of the present invention, a step of forming a first insulating sheet having a first terminal portion made of a first conductive layer, and a second conductive layer having a melting point lower than that of the first conductive layer Forming a second insulating sheet having a second terminal portion formed by laminating a third conductive layer having a melting point higher than that of the first conductive layer, and on both sides of the second insulating sheet After disposing each of the first insulating sheets, the step of aligning the positions of the first terminal portion and the second terminal portion to bond the first insulating sheet and the second insulating sheet together A method for producing a terminal sheet is provided.
このような方法を用いて製造される端子シートによれば、第1の導電層、第2の導電層及び第3の導電層を備えた端子部により、その表裏面間の導通が確保されるとともに、端子部の多層化により応力緩和機能が発現する。 According to the terminal sheet manufactured using such a method , conduction between the front and back surfaces is ensured by the terminal portion including the first conductive layer, the second conductive layer, and the third conductive layer. At the same time, the stress relaxation function is exhibited by the multi-layered terminal portion.
開示の方法によれば、応力を緩和し、接続不良やショートの発生を効果的に抑制する端子シートを得ることができ、それにより、接続信頼性の高い半導体装置を得ることが可能になる。
According to the disclosed method, it is possible to obtain a terminal sheet that relieves stress and effectively suppresses the occurrence of connection failure and short circuit, and thus a semiconductor device with high connection reliability can be obtained.
以下、図面を参照して詳細に説明する。
図1は端子シートの説明図、図2及び図3は端子シートを用いた半導体装置の説明図である。
Hereinafter, it will be described in detail with reference to the drawings.
FIG. 1 is an explanatory view of a terminal sheet, and FIGS. 2 and 3 are explanatory views of a semiconductor device using the terminal sheet.
図1に示すように、端子シート10は、絶縁性樹脂シート11の所定位置に、複数の端子部12がそれぞれ表裏面を露出させた状態で配置された構成を有している。端子シート10は、半導体チップ20と回路基板30との間に挟まれて配置される。半導体チップ20及び回路基板30には、互いに対応する位置に、外部接続用の複数の電極21及び電極31がそれぞれ形成されていて、端子部12は、それらの電極21及び電極31に対応する位置に配置されている。このような構成を有する端子シート10の表裏面に、図2に示すように半導体チップ20及び回路基板30を仮接着し、その状態でリフローを実施することにより、半導体チップ20の電極21と回路基板30の電極31とが端子部12を介して電気的に接続されるようになる。
As shown in FIG. 1, the
なお、半導体チップ20は、大きく分けて、トランジスタ等が形成された半導体基板部分20aと、配線やビアが形成された配線層部分20bとからなっているが、ここでは便宜上、外部接続用に設けた電極21以外のトランジスタ、配線、ビア等の内部の要素については図示を省略している。また、回路基板30は、1又は2以上の絶縁基板及び配線層が積層されて構成されるが、ここでは便宜上、1層の絶縁基板30aとその表面に形成された配線層30bのみを図示し、その配線層30bのソルダレジスト30cでコートされていない露出部分を外部接続用の電極31とした場合を図示している。
The
ここで、端子シート10の絶縁性樹脂シート11には、アンダーフィル材をシート状に形成したもの(アンダーフィルシート)を用いることができる。アンダーフィル材としては、熱可塑性のポリイミド樹脂やフッ素樹脂を主成分とする樹脂材料等を挙げることができる。
Here, as the
端子シート10の端子部12は、ここでは、端子シート10の表裏面に設けられた接着層12a、接着層12aよりも内部に設けられた応力緩和層12b、及び接着層12aと応力緩和層12bとの間に設けられたバリア層12cの3種類の層を含んだ多層構造で構成されている。
Here, the
接着層12aは、例えばリフローにおける加熱温度(リフロー温度)で溶融する金属材料を用いて構成され、リフローの加熱・冷却過程を経て、半導体チップ20の電極21及び回路基板30の電極31に接合される。応力緩和層12bは、接着層12aよりも低融点の金属材料を用いて構成され、リフローの加熱過程においては接着層12aよりも早く溶融し、また、リフローの冷却過程においては接着層12aよりも遅く凝固して、リフロー時に端子シート10に加わる応力を緩和する役割を果たす。バリア層12cは、その融点が接着層12aよりも高い高融点の金属材料を用いて構成され、端子部12の高さを調節するとともに、リフロー時に溶融状態となった接着層12a及び応力緩和層12bが接着することでそれらの側方への流出を留める役割を果たす。
The
このような端子シート10を半導体チップ20と回路基板30との間に配置してリフローを実施すると、半導体チップ20と回路基板30との熱膨張差に起因する応力、主に回路基板30の熱膨張によって発生した反りによる応力が、端子シート10に加わることになる。
When such a
その際、端子シート10では、リフローの加熱過程で、まず端子部12の最も融点の低い応力緩和層12bが溶融し始め、次いで、より融点の高い接着層12aが溶融し始める。この加熱過程で端子シート10に加わる応力は、その応力の方向(例えば、図1及び図2の上下方向或いは左右方向等。)を問わず、溶融状態の応力緩和層12bで吸収されて緩和される。さらに、端子シート10に加わる応力は、溶融状態となった接着層12aによっても緩和され、接着層12aは、応力を緩和しつつ、半導体チップ20の電極21及び回路基板30の電極31と接着するようになる。
At that time, in the
このとき、接着層12aと電極21及び電極31との界面領域においては、接着層12aの金属材料の拡散、並びに電極21及び電極31の金属材料の溶解により、接着層12aと電極21及び電極31との反応(金属反応)が起こる。
At this time, in the interface region between the
また、このようなリフローの加熱過程では、バリア層12cにより、溶融状態の接着層12a及び応力緩和層12bの側方への流出が防止される。そのため、この加熱過程において絶縁性樹脂シート11が軟化して流動的になっていた場合にも、一の端子部12の金属材料が、そのような軟化した絶縁性樹脂シート11を突き抜け、隣接する他の端子部12の方へ流れて、隣接する端子部12同士が接触してしまうのを防止することができる。
In the reflow heating process, the
リフローの冷却過程では、加熱過程で溶融状態となった接着層12a及び応力緩和層12bの凝固が起こる。この冷却過程においても、半導体チップ20と回路基板30との熱膨張差に起因する応力、例えば熱膨張で生じた回路基板30の反りが減少することによって発生する応力が、端子シート10に加わることになる。
In the reflow cooling process, the
その際、端子シート10では、冷却に伴い、接着層12a及び応力緩和層12bのうち、まず融点の高い接着層12aが凝固し、次いで、より融点の低い応力緩和層12bが凝固する。上記のような金属反応が起こった接着層12aと電極21及び電極31との界面領域には、拡散・溶解した金属を含有する金属間化合物の層(図示せず。)が形成され、接着層12aの凝固に伴い、電極21及び電極31との間には強固な接合が形成される。さらに、この冷却過程で端子シート10に加わる応力は、バリア層12cで流出を抑えられつつ溶融状態にある接着層12a及び応力緩和層12bによって緩和されるとともに、接着層12aの凝固後は、それよりも遅いタイミングで凝固する応力緩和層12bによって緩和される。
At that time, in the
なお、リフローの際(加熱・冷却過程)には、絶縁性樹脂シート11によっても、端子シート10に加わる応力が緩和される。
このようなリフローの加熱・冷却過程を経て、図3に示すように、端子シート10の端子部12は、場合により当初の形状からの変形を伴いながら、半導体チップ20と回路基板30とを電気的に接続する。
During reflow (heating / cooling process), the stress applied to the
Through such reflow heating / cooling process, as shown in FIG. 3, the
半導体チップ20と回路基板30との電気的接続に、このような端子シート10を用いることにより、リフロー時に発生する応力をその方向を問わず効果的に緩和し、端子部12と電極21及び電極31との接続不良、隣接する端子部12間でのショートの発生を効果的に抑制することができる。
By using such a
端子シート10に設ける端子部12の接着層12a、応力緩和層12b及びバリア層12cに用いる金属材料の選択にあたっては、電気伝導性及びリフロー温度等を考慮するとともに、上記のようにそれらの融点について、応力緩和層12b<接着層12a<バリア層12c、の関係を満たすような金属材料を選択する。
In selecting the metal materials used for the
接着層12a及び応力緩和層12bには、例えば、はんだとして用いられる金属材料を用いることができる。そのような金属材料としては、スズ−銅(Sn−Cu)、スズ−銀−銅(Sn−Ag−Cu)、スズ−亜鉛(Sn−Zn)、スズ−アンチモン(Sn−Sb)、スズ−銀(Sn−Ag)、スズ−ビスマス(Sn−Bi)、スズ−亜鉛−ビスマス(Sn−Zn−Bi)、スズ−ビスマス−銀(Sn−Bi−Ag)等を挙げることができ、融点について上記関係(応力緩和層12b<接着層12a)を満たすような組合せが選択される。
For the
バリア層12cには、端子部12の中で最も融点が高くなるような金属材料(接着層12a<バリア層12c)を用い、例えば、銅(Cu)やCuを主体とする金属材料、ニッケル(Ni)やNiを主体とする金属材料等を用いることができる。バリア層12cは、接着層12a及び応力緩和層12bと接触する層であり、リフローによってその界面領域に金属間化合物層が形成され得る。そのため、バリア層12cの金属材料の選択にあたっては、融点のほか、その成分が溶解したときに接着層12a及び応力緩和層12bが受ける影響(成分混入による融点の変動等。)を考慮する。
For the
表1に、端子部12の各層に用いることのできる金属材料の組合せ例を示す。なお、表1における各金属材料のかっこ内の数字は、各金属材料の融点(℃)を示している。
Table 1 shows examples of combinations of metal materials that can be used for each layer of the
また、端子部12の厚さは、特に制限されるものではないが、それを含む端子シート10が用いられる半導体装置の構成に応じて、100μm〜700μm程度の範囲に設定される。端子部12を構成する接着層12a、応力緩和層12b及びバリア層12cの各層の厚さは、応力緩和層12b<接着層12a<バリア層12c、の関係となるように設定しておくことが好ましい。
The thickness of the
その場合、応力緩和層12bは、リフロー時に端子シート10に加わる応力、例えばそのリフロー時の回路基板30の変形(反り)量等を考慮し、その厚さを設定すればよい。特に、応力緩和層12bを厚く形成しすぎると、リフロー時に端子部12の形状が大きく変形したり、バリア層12cでその側方への流出を抑えきれなかったりする可能性がある点に留意する。また、接着層12aは、電極21及び電極31との接合に要する厚さに設定するとともに、応力緩和層12bと同様、リフロー時に端子シート10に加わる応力等を考慮してその厚さを設定すればよい。バリア層12cについては、端子部12全体の厚さ、並びに接着層12a及び応力緩和層12bの各厚さ等を考慮し、その厚さを設定すればよい。
In that case, the thickness of the
例えば、厚さ約100μmの端子部12を形成する場合には、応力緩和層12bの厚さを10μm程度とすれば、接着層12aの厚さを20μm程度、バリア層12cの厚さを25μm程度としたり、接着層12aの厚さを15μm程度、バリア層12cの厚さを30μm程度としたりすることができる。
For example, when the
なお、上記のような端子シート10において、端子部12のバリア層12cは、必ずしも応力緩和層12bの両面に形成されていることを要しない。このようにバリア層12cが応力緩和層12bの一方の面側にのみ形成されている場合(この場合、応力緩和層12bの他方の面側には接着層12aが形成される。)であっても、そのバリア層12cによって応力緩和層12b及び接着層12aの流出を抑えつつ、リフロー時に加わる応力を緩和することが可能である。
In the
以下、端子シートとそれを用いた半導体装置の構成及び形成方法について、より具体的に説明する。
まず、第1の実施の形態について説明する。
Hereinafter, the configuration and forming method of the terminal sheet and the semiconductor device using the terminal sheet will be described more specifically.
First, the first embodiment will be described.
ここでは、めっき法を用いて端子シートを形成する場合について説明する。この場合、端子シートは、接着層を含む第1シート部材と、バリア層及び応力緩和層を含む第2シート部材の2種類のシート部材をそれぞれ形成した後に、それらのシート部材を積層することによって形成する。 Here, the case where a terminal sheet is formed using a plating method will be described. In this case, the terminal sheet is formed by laminating these two sheet members after forming the first sheet member including the adhesive layer and the second sheet member including the barrier layer and the stress relaxation layer, respectively. Form.
図4は第1シート部材の形成プロセスの説明図であって、(A)はアンダーフィルシートの打ち抜き工程を示す図、(B)はアンダーフィルシートの打ち抜き後の状態を示す図、(C)は保護フィルム貼り付け工程を示す図、(D)は無電解Snめっき処理工程を示す図、(E)は電解Sn−Cuめっき処理工程を示す図である。 4A and 4B are explanatory views of the formation process of the first sheet member, in which FIG. 4A is a diagram illustrating a punching process of the underfill sheet, FIG. 4B is a diagram illustrating a state after punching the underfill sheet, and FIG. Is a figure which shows a protective film sticking process, (D) is a figure which shows an electroless Sn plating treatment process, (E) is a figure which shows an electrolytic Sn-Cu plating treatment process.
ここでは絶縁性樹脂シートとして、熱可塑性ポリイミド樹脂にエポキシ系、シアネートエステル系、ポリオレフィン系、フェノール系、ナフタレン系及びシリコーン系の樹脂成分を配合したアンダーフィルシートを用いた。このような組成のアンダーフィルシートは、加熱温度200℃以上で粘度が低下し、また、硬化が始まると5分以内程度で反応が終了する。 Here, as the insulating resin sheet, an underfill sheet in which an epoxy, cyanate ester, polyolefin, phenol, naphthalene, and silicone resin component was blended with a thermoplastic polyimide resin was used. The underfill sheet having such a composition decreases in viscosity at a heating temperature of 200 ° C. or higher, and when the curing starts, the reaction is completed within about 5 minutes.
まず、図4(A)に示したように、アンダーフィルシート41(縦100mm×横100mm)の片面にポリエチレンテレフタレート(PET)フィルム42(縦100mm×横100mm×厚さ0.03mm)を貼り合せたものを準備した。アンダーフィルシート41の厚さは、形成する接着層の厚さに基づいて設定した。アンダーフィルシート41の厚さは、例えば0.03mmとすることができる。アンダーフィルシート41とPETフィルム42との貼り合せには、アクリル系接着剤(図示せず。)を用い、120℃に加熱しながら加圧することによってそれらを貼り合せた。
First, as shown in FIG. 4A, a polyethylene terephthalate (PET) film 42 (
その後、図4(A)及び(B)に示したように、所定の金型を用いたPETフィルム42側からの打ち抜きプレスにより、複数の貫通孔43を同時に形成した。ここでは、アンダーフィルシート41の中央部に、格子状に、直径0.1mmの貫通孔43を0.3mmピッチで計400個形成した。貫通孔43の形成後、保護フィルムとして、図4(C)に示したように、打ち抜いたPETフィルム42を貼り付けている面と反対側の面にも同様のPETフィルム44(縦100mm×横100mm×厚さ0.03mm)を同様の方法で貼り付けた。
Thereafter, as shown in FIGS. 4A and 4B, a plurality of through
PETフィルム44の貼り付け後、図4(D)に示したように、無電解Snめっき処理を施し、無電解Snめっき層45aを形成した。無電解Snめっき層45aの厚さは、例えば0.5μm〜1μm程度とすればよい。ここでは、この無電解Snめっき処理を、塩化第一スズ40g/L、チオ尿素300g/L、酒石酸200g/L、デキストリン5g/Lの組成のめっき液を用い、めっき液温度80℃、めっき時間15分間の条件で行った。
After pasting the
続いて、図4(E)に示したように、電解Sn−Cuめっき処理を施し、先に形成した無電解Snめっき層45a上に電解Sn−Cuめっき層45bを形成し、アンダーフィルシート41の貫通孔43を埋め込んだ。電解Sn−Cuめっき層45bの厚さは、下地の無電解Snめっき層45aと合せて形成すべき接着層の厚さになるように設定すればよく、例えば0.03mm程度とすることができる。ここでは、この電解Sn−Cuめっき処理を、酸化第一スズ30g/L、酸化第二銅0.5g/L、メタンスルホン酸200g/L、アセチルチオ尿素6g/L、オクチルフェノールエトキシレートのエチレンオキサイド10モル付加物8g/L、カテコール1g/Lの組成のめっき液を用い、アノードに金属Snを用いて、電流密度15A/dm2、めっき時間8分間の条件で行った。
Subsequently, as shown in FIG. 4E, an electrolytic Sn—Cu plating process is performed to form an electrolytic Sn—
このようにして形成される第1シート部材40における無電解Snめっき層45a及び電解Sn−Cuめっき層45bからなる層(以下、「Sn−Cu層」という。)45は、最終的に端子シートにおける端子部の接着層として機能する。
The layer (hereinafter referred to as “Sn—Cu layer”) 45 composed of the electroless
図5は第2シート部材の形成プロセスの説明図であって、(A)はアンダーフィルシートの打ち抜き工程を示す図、(B)はアンダーフィルシートの打ち抜き後の状態を示す図、(C)は保護フィルム貼り付け工程を示す図、(D)は無電解Cuめっき処理工程を示す図、(E)は電解Cuめっき処理工程を示す図、(F)は保護フィルム剥離工程を示す図、(G)はレジスト形成工程を示す図、(H)は電解Sn−Znめっき処理工程を示す図、(I)はレジスト剥離工程を示す図である。 5A and 5B are explanatory views of the formation process of the second sheet member, in which FIG. 5A is a view showing a punching process of the underfill sheet, FIG. 5B is a view showing a state after punching the underfill sheet, and FIG. Is a diagram showing a protective film attaching step, (D) is a diagram showing an electroless Cu plating treatment step, (E) is a diagram showing an electrolytic Cu plating treatment step, (F) is a diagram showing a protective film peeling step, ( (G) is a figure which shows a resist formation process, (H) is a figure which shows an electrolytic Sn-Zn plating process, (I) is a figure which shows a resist peeling process.
まず、上記の第1シート部材40の形成と同様に、図5(A)に示したように、アンダーフィルシート51(縦100mm×横100mm)の片面に、アクリル系接着剤(図示せず。)を用い120℃で加圧してPETフィルム52(縦100mm×横100mm×厚さ0.03mm)を貼り合せた。アンダーフィルシート51の厚さは、形成するバリア層及び応力緩和層の厚さに基づいて設定した。アンダーフィルシート51の厚さは、例えば0.120mmとすることができる。
First, as in the formation of the
その後も同様にして、図5(A)及び(B)に示したように、金型を用いたPETフィルム52側からの打ち抜きプレスにより、アンダーフィルシート51の中央部に、格子状に、直径0.1mmの貫通孔53を0.3mmピッチで計400個、同時に形成した。貫通孔53の形成後、保護フィルムとして、図5(C)に示したように、打ち抜いたPETフィルム52を貼り付けている面と反対側の面にも同様のPETフィルム54(縦100mm×横100mm×厚さ0.03mm)を同様の方法で貼り付けた。
Thereafter, in the same manner, as shown in FIGS. 5A and 5B, the diameter of the
PETフィルム54の貼り付け後、図5(D)に示したように、無電解Cuめっき処理を施し、無電解Cuめっき層55aを形成した。無電解Cuめっき層55aの厚さは、0.5μm〜1μm程度とすればよい。ここでは、この無電解Cuめっき処理を、硫酸銅・5水和物10g/L、エチレンジアミン四酢酸・4ナトリウム30g/L、37%ホルムアルデヒド3ml/L、ポリエチレングリコール2g/L、α,α´−ジピリジルの組成のめっき液を用い、めっき液温度60℃、めっき時間15分間の条件で行った。
After pasting the
続いて、図5(E)に示したように、電解Cuめっき処理を施し、無電解Cuめっき層55a上に、貫通孔53を埋め込むように電解Cuめっき層55bを形成した。電解Cuめっき層55bの厚さは、下地の無電解Cuめっき層55aと合せて形成すべきバリア層の厚さになるように設定すればよく、例えば0.11mm程度とすることができる。ここでは、この電解Cuめっき処理を、硫酸銅・5水和物225g/L、98%硫酸55g/L、塩素イオン60mg/L、アミン類とグリシジルエーテル反応縮合物(互応化学工業製KB12)250mg/L、ビススルホ有機化合物(SO3H−C3H6−S−S−C3H6−SO3H)6mg/Lの組成のめっき液を用い、アノードに金属Cuを用いて、電流密度2A/dm2、めっき時間80分間の条件で行った。
Subsequently, as shown in FIG. 5E, electrolytic Cu plating treatment was performed, and an electrolytic
このようにして形成される無電解Cuめっき層55a及び電解Cuめっき層55bからなる層(「Cu層」という。)55は、最終的に端子シートにおける端子部のバリア層として機能する。
The layer (hereinafter referred to as “Cu layer”) 55 formed of the electroless
Cu層55の形成後は、図5(F)に示したように、アンダーフィルシート51の一方の面側のPETフィルム52を剥離した。そして、図5(G)に示したように、全面にレジスト56を厚さ0.015mm〜0.02mm程度で塗布して、それをアンダーフィルシート51の貫通孔53に開口部を有するようにパターニングした。
After the formation of the
このようなパターニングを行った上で、図5(H)に示したように、電解Sn−Znめっき処理を施し、Cu層55上に電解Sn−Znめっき層(「Sn−Zn層」という。)57を形成した。Sn−Zn層の厚さは、形成すべき応力緩和層の厚さを基に設定すればよく、例えば0.01mm程度とすることができる。ここでは、この電解Sn−Znめっき処理を、硫酸スズ30g/L、フェノールスルホン酸60g/L、硫酸亜鉛250g/L、硫酸アンモニウム30g/L、非イオン活性剤(第一工業製薬製ノイゲン)6g/Lの組成のめっき液を用い、電流密度5A/dm2、めっき時間30分間の条件で行った。処理後、図5(I)に示したように、レジスト56を除去した。 After performing such patterning, as shown in FIG. 5H, electrolytic Sn—Zn plating treatment is performed, and an electrolytic Sn—Zn plating layer (“Sn—Zn layer”) is formed on the Cu layer 55. ) 57 was formed. What is necessary is just to set the thickness of a Sn-Zn layer based on the thickness of the stress relaxation layer which should be formed, for example, can be about 0.01 mm. Here, this electrolytic Sn—Zn plating treatment is carried out using tin sulfate 30 g / L, phenolsulfonic acid 60 g / L, zinc sulfate 250 g / L, ammonium sulfate 30 g / L, nonionic active agent (Daiichi Kogyo Seiyaku Neugen) 6 g / Using a plating solution of composition L, the current density was 5 A / dm 2 and the plating time was 30 minutes. After the treatment, the resist 56 was removed as shown in FIG.
なお、図5(E)に示した電解Cuめっき層55bの形成工程後に、この電解Sn−Znめっき処理を行ってSn−Zn層57を形成することも可能である。ただし、その場合、形成するSn−Zn層57の厚さが薄いと、PETフィルム52の剥離時にそのようなSn−Zn層57も一緒に剥離してしまう可能性に留意する。
Note that it is also possible to form the Sn—
このようにして形成される第2シート部材50におけるSn−Zn層57は、最終的に端子シートにおける端子部の応力緩和層として機能する。
1枚の端子シートを形成するために、上記のような第1シート部材40及び第2シート部材50をそれぞれ1組ずつ形成し、それらを積層することによって端子シートを形成した。
The Sn—
In order to form one terminal sheet, each of the
図6は端子シートの形成プロセスの説明図であって、(A)は第1シート部材及び第2シート部材の配置関係を示す図、(B)は積層後の状態を示す図である。
第1シート部材40及び第2シート部材50を用いて端子シートを形成するに際しては、図6(A)に示したように、PETフィルム54を剥離した1組の第2シート部材50をSn−Zn層57同士を対向させて配置し、それを挟むように、PETフィルム42を剥離した第1シート部材40をSn−Cu層45を第2シート部材50のCu層55に対向させて配置した。
6A and 6B are explanatory diagrams of a process for forming a terminal sheet, in which FIG. 6A is a diagram showing the arrangement relationship between the first sheet member and the second sheet member, and FIG. 6B is a diagram showing a state after lamination.
When the terminal sheet is formed using the
そして、正確に位置合せを行った後に、第2シート部材50同士の間及び第1シート部材40と第2シート部材50との間を仮圧着することによって全体を一体化し、図6(B)に示したような端子シート60を得た。この仮圧着は、温度120℃〜150℃程度の条件下で、0.1MPa〜0.5MPaの圧力を印加することによって行うことができる。このような仮圧着により、主にアンダーフィルシート41及びアンダーフィルシート51の部分で、第1シート部材40と第2シート部材50との間、及び第2シート部材50同士の間を接着し、一体化された端子シート60を得た。ただし、図6(B)では、図6(A)に示した1組のSn−Zn層57を単層のSn−Zn層57として図示し、さらに、図6(A)に示した1組のアンダーフィルシート41及び1組のアンダーフィルシート51を単層のアンダーフィルシート61として図示している。
And after aligning correctly, the whole is integrated by temporarily crimping | bonding between the
このようにして、アンダーフィルシート61内に、接着層であるSn−Cu層45、応力緩和層であるSn−Zn層57、及びバリア層であるCu層55を積層した端子部62を有する端子シート60を形成した。
In this way, the terminal having the
続いて、このようにして得られる端子シート60を用いて、FR−4のプリント回路基板と所定サイズの半導体チップとを接続した。
図7は端子シートとプリント回路基板との接続プロセスの説明図である。
Subsequently, the printed circuit board of FR-4 and a semiconductor chip of a predetermined size were connected using the
FIG. 7 is an explanatory diagram of a connection process between the terminal sheet and the printed circuit board.
まず、両面のPETフィルム44を剥離した端子シート60の接着層であるSn−Cu層45と、プリント回路基板70の電極71との位置合せを行った。そして、その位置合せを行った状態から、室温下にて接着を行った。なお、図7には、絶縁基板70a、配線層70b及びソルダレジスト70cを図示しており、プリント回路基板70のソルダレジスト70cでコートされていない配線層70bの露出部分が電極71となっている。
First, the Sn—
図8はプリント回路基板に接続後の端子シートと半導体チップとの接続プロセスの説明図である。
プリント回路基板70への接着後は、まず、その端子シート60の、半導体チップ80が接合される面側のSn−Cu層45上にフラックス82を塗布した。半導体チップ80として、ここでは縦10mm×横10mm×厚さ0.5mmのサイズのものを用いた。なお、図8では、半導体基板部分80aと配線層部分80bとからなる半導体チップ80の、トランジスタや配線等の内部要素の図示を省略し、外部に露出する電極81のみを図示している。
FIG. 8 is an explanatory diagram of a connection process between the terminal sheet and the semiconductor chip after being connected to the printed circuit board.
After bonding to the printed
このような半導体チップ80を、チップボンダを用いて、フラックス82を塗布した後の端子シート60上に、Sn−Cu層45と電極81との位置合せを行って、室温下、0.5kgの荷重を5秒間かけて、接着した。
Such a
図9は半導体装置の構成例を示す図である。
端子シート60と半導体チップ80との接着後は、窒素(N2)雰囲気のリフロー炉(最高温度260℃)に投入し、加熱・冷却を行った。これにより、端子シート60のSn−Cu層45と、プリント回路基板70の電極71及び半導体チップ80の電極81とを接合し、さらにCu層55とその両面のSn−Cu層45及びSn−Zn層57とを接合して、プリント回路基板70と半導体チップ80とを電気的に接続した半導体装置を形成した。
FIG. 9 is a diagram illustrating a configuration example of a semiconductor device.
After the
このリフローの際には、プリント回路基板70と半導体チップ80との熱膨張差に起因する応力が、端子シート60によって吸収され、緩和される。すなわち、リフローの加熱過程では、まず、応力緩和層として機能する最も低融点のSn−Zn層57が溶融し始め、このとき端子シート60に加わる応力を緩和する。接着層として機能するSn−Cu層45は、Sn−Zn層57の溶融に続いて溶融し始め、応力を緩和しつつ、電極71及び電極81との間で金属反応を起こす。バリア層として機能するCu層55は、この加熱過程では溶融せず、Sn−Zn層57及びSn−Cu層45の側方への流出を防止するほか、端子シート60の端子部62の高さ維持に寄与する。そして、リフローの冷却過程では、Sn−Cu層45が凝固して電極71及び電極81との間に強固な接合を形成していく。その際、Sn−Zn層57は、より遅いタイミングで凝固するため、冷却過程で発生する応力もまた、このSn−Zn層57によって緩和される。なお、リフローの際には、アンダーフィルシート61も応力緩和に寄与している。
During this reflow, the stress caused by the difference in thermal expansion between the printed
ここで、この第1の実施の形態の方法で得られた半導体装置について評価を行った結果について述べる。まず、得られた半導体装置の断面SEM観察を行ったところ、端子シート60の端子部62間でショートが発生していないことが確認され、プリント回路基板70及び半導体チップ80と端子シート60の端子部62との間の接続不良もないことが確認された。また、−25℃〜125℃の温度サイクル試験を行ったところ、1000サイクルを経過しても初期値と同等の電気抵抗値が得られ、良好な結果を得ることができた。上記の方法により、接続不良及びショートが効果的に抑制された、接続信頼性の高い半導体装置を得ることができた。
Here, the evaluation results of the semiconductor device obtained by the method of the first embodiment will be described. First, when the cross-sectional SEM observation of the obtained semiconductor device was performed, it was confirmed that no short circuit occurred between the
次に、第2の実施の形態について説明する。
ここでは、端子シートの端子部を、薄板を積層していくことによって形成する場合について説明する。
Next, a second embodiment will be described.
Here, the case where the terminal part of a terminal sheet is formed by laminating | stacking a thin plate is demonstrated.
図10は端子シートの形成プロセスの説明図であって、(A)はアンダーフィルシートの打ち抜き工程を示す図、(B)はアンダーフィルシートの打ち抜き後の状態を示す図、(C)は保護フィルム貼り付け工程を示す図、(D)は第1のSn−Ag−Cu層充填工程を示す図、(E)は第1のCu層充填工程を示す図、(F)はSn−Bi層充填工程を示す図、(G)は第2のCu層充填工程を示す図、(H)は第2のSn−Ag−Cu層充填工程を示す図である。 10A and 10B are explanatory views of the process of forming the terminal sheet, where FIG. 10A is a view showing a punching process of the underfill sheet, FIG. 10B is a view showing a state after the underfill sheet is punched, and FIG. The figure which shows a film sticking process, (D) is a figure which shows a 1st Sn-Ag-Cu layer filling process, (E) is a figure which shows a 1st Cu layer filling process, (F) is a Sn-Bi layer The figure which shows a filling process, (G) is a figure which shows a 2nd Cu layer filling process, (H) is a figure which shows a 2nd Sn-Ag-Cu layer filling process.
ここでは、絶縁性樹脂シートとして、フッ素樹脂にエポキシ系、シアネートエステル系、ポリオレフィン系、フェノール系、ナフタレン系及びシリコーン系の樹脂成分を配合したアンダーフィルシートを用いた。このような組成のアンダーフィルシートは、加熱温度200℃以上で粘度が低下し、また、硬化が始まると5分以内程度で反応が終了する。 Here, as the insulating resin sheet, an underfill sheet in which an epoxy-based resin, a cyanate ester-based resin, a polyolefin-based resin, a phenol-based resin, a naphthalene-based resin, and a silicone-based resin component are blended is used. The underfill sheet having such a composition decreases in viscosity at a heating temperature of 200 ° C. or higher, and when the curing starts, the reaction is completed within about 5 minutes.
まず、図10(A)に示したように、アンダーフィルシート101(縦100mm×横100mm×厚さ0.29mm)の片面にPETフィルム102(縦100mm×横100mm×厚さ0.03mm)を貼り合せたものを準備した。アンダーフィルシート101とPETフィルム102との貼り合せには、アクリル系接着剤(図示せず。)を用い、120℃に加熱しながら加圧することによって貼り合せた。
First, as shown in FIG. 10A, a PET film 102 (
その後、図10(A)及び(B)に示したように、金型を用いたPETフィルム102側からの打ち抜きプレスにより、複数の貫通孔103を同時に形成した。ここでは、アンダーフィルシート101の中央部に、格子状に、直径0.2mmの貫通孔103を0.4mmピッチで計360個形成した。貫通孔103の形成後、保護フィルムとして、図10(C)に示したように、打ち抜いたPETフィルム102を貼り付けている面と反対側の面にも同様のPETフィルム104(縦100mm×横100mm×厚さ0.03mm)を同様の方法で貼り付けた。
Thereafter, as shown in FIGS. 10A and 10B, a plurality of through-
PETフィルム104の貼り付け後、まず、図10(D)に示したように、厚さ0.05mmの薄板状のSn−Ag−Cu系ソルダプリフォーム(「Sn−Ag−Cu層」という。)105aを、貫通孔103の開口部側(PETフィルム102側)から内部に充填した。続いて、図10(E)に示したように、厚さ0.08mmの圧延Cu箔を直径0.2mmに打ち抜いたもの(「Cu層」という。)106aを、Sn−Ag−Cu層105aが充填されている貫通孔103内に充填した。さらに、図10(F)に示したように、厚さ0.03mmの薄板状のSn−Bi系ソルダプリフォーム(「Sn−Bi層」という。)107を、Sn−Ag−Cu層105a及びCu層106aが充填されている貫通孔103内に充填した。
After pasting the
次いで、図10(G)に示したように、再び、厚さ0.08mmの圧延Cu箔を直径0.2mmに打ち抜いたCu層106bを、貫通孔103内のSn−Bi層107上に充填し、さらに、図10(H)に示したように、厚さ0.05mmの薄板状のSn−Ag−Cu系ソルダプリフォーム(Sn−Ag−Cu層)105bを、貫通孔103内のそのCu層106b上に充填した。
Next, as shown in FIG. 10 (G), a
このようにして、Sn−Ag−Cu層105a、Cu層106a、Sn−Bi層107、Cu層106b及びSn−Ag−Cu層105bを順次積層した端子部108を有する端子シート100を形成した。この端子シート100のSn−Ag−Cu層105a及びSn−Ag−Cu層105bは、端子部108の最外層にあって接着層として機能する。その内側に配置されたCu層106a及びCu層106bは、バリア層として機能する。また、中央部のSn−Bi層107は応力緩和層として機能する。
In this way, the
続いて、このようにして得られる端子シート100を用いて、プリント回路基板70と半導体チップ80とを接続した。ここでは、それらの接続に先立ち、まず、プリント回路基板70に対して予備はんだ処理を実施した。
Subsequently, the printed
図11はプリント回路基板の予備はんだプロセスの説明図である。
プリント回路基板70の電極71上に、メタルマスク110を用い、予備はんだ72としてSn−Ag−Cu系ペーストを塗布した。
FIG. 11 is an explanatory diagram of a preliminary soldering process for a printed circuit board.
On the
図12は予備はんだ形成後のプリント回路基板と端子シートとの接続プロセスの説明図である。
電極71に予備はんだ72を形成したプリント回路基板70を、上記端子シート100に対して接続した。その際は、端子シート100の打ち抜いたPETフィルム102を剥離した後、その端子シート100をPETフィルム104側を下にして所定のステージ(図示せず。)上に配置し、ステージ側に吸引して固定した。そして、そのステージ上の端子シート100に、プリント回路基板70の予備はんだ72側を対向させ、端子部108のSn−Ag−Cu層105bと電極71上の予備はんだ72とを位置合せした状態で、接着した。
FIG. 12 is an explanatory diagram of a connection process between the printed circuit board and the terminal sheet after preliminary solder formation.
The printed
以降は、上記第1の実施の形態の図8に示したのと同様に行うことができる。すなわち、プリント回路基板70を端子シート100が接着された面を上にし、その端子シート100に残るPETフィルム104を剥離した後に、半導体チップ80が接合される面側のSn−Ag−Cu層105a上にフラックスを塗布した。そして、Sn−Ag−Cu層105aと半導体チップ80の電極81との位置合せを行い、室温下、1kgの荷重を5秒間かけ、半導体チップ80を接着した。その後、N2雰囲気のリフロー炉(最高温度260℃)に投入し、加熱・冷却を行った。これにより、端子シート100のSn−Ag−Cu層105aと半導体チップ80の電極81、及び端子シート100のSn−Ag−Cu層105bとプリント回路基板70の電極71を接合し、さらに、Cu層106aとSn−Ag−Cu層105a並びにSn−Bi層107、及びCu層106bとSn−Ag−Cu層105b並びにSn−Bi層107を接合して、プリント回路基板70と半導体チップ80とを電気的に接続した半導体装置を形成した。
Thereafter, it can be performed in the same manner as shown in FIG. 8 of the first embodiment. That is, the surface of the printed
このリフローの際には、端子シート100のSn−Ag−Cu層105a及びSn−Ag−Cu層105bが接着層として機能し、Cu層106a及びCu層106bがバリア層として機能し、Sn−Bi層107が応力緩和層として機能する。そのため、プリント回路基板70と半導体チップ80との熱膨張差に起因する応力が効果的に緩和されるようになる。
In this reflow, the Sn—Ag—
この第2の実施の形態の方法で得られた半導体装置について評価を行ったところ、断面SEM観察では端子シート100の端子部108間にショートは確認されず、プリント回路基板70及び半導体チップ80と端子シート100の端子部108との間の接続不良も確認されなかった。また、−25℃〜125℃の温度サイクル試験でも良好な結果を得ることができた。上記の方法により、ショート及び接続不良が効果的に抑制された、接続信頼性の高い半導体装置を得ることができた。
When the semiconductor device obtained by the method of the second embodiment was evaluated, a short circuit between the
なお、以上の説明では、端子シートの端子部について、単層の応力緩和層の両面或いは一方の面にバリア層を設け、さらにその外側に接着層を設ける構成とすることが可能であることについて述べたが、さらに、応力緩和層を2層以上設ける構成とすることも可能である。その場合は、応力緩和層間にもバリア層を設ける構成とする。 In the above description, regarding the terminal portion of the terminal sheet, it is possible to provide a structure in which a barrier layer is provided on both surfaces or one surface of a single stress relaxation layer, and an adhesive layer is provided on the outer side thereof. As described above, two or more stress relaxation layers may be provided. In that case, a barrier layer is also provided between the stress relaxation layers.
また、端子シートの端子部の表裏面に露出する接着層同士、端子部に2層以上設ける場合の応力緩和層同士、バリア層同士はそれぞれ、必ずしも同じ厚さで構成されなくてもよい。 In addition, the adhesive layers exposed on the front and back surfaces of the terminal portion of the terminal sheet, the stress relaxation layers in the case where two or more layers are provided in the terminal portion, and the barrier layers do not necessarily have to have the same thickness.
さらに、端子部の接着層同士、端子部に2層以上設ける場合の応力緩和層同士、バリア層同士はそれぞれ、必ずしも同じ材質で構成されなくてもよい。例えば、表面に露出する接着層と裏面に露出する接着層とを、それぞれに接合される電極の形態(材質等。)に応じ、それぞれに最適な材料を用いて構成するようにしても構わない。 Further, the adhesive layers in the terminal portions, the stress relaxation layers in the case where two or more layers are provided in the terminal portions, and the barrier layers do not necessarily have to be made of the same material. For example, the adhesive layer exposed on the front surface and the adhesive layer exposed on the back surface may be configured using materials that are optimum for each according to the form (material, etc.) of the electrodes to be joined to each. .
また、以上の説明では、端子シートの端子部を構成する接着層、応力緩和層及びバリア層に金属材料を用いる場合を例にして述べたが、金属材料のほか、各層について、上記のような性質及び機能を有する導電材料を用いることが可能であり、また、各層について、金属材料とその他の導電材料を組み合わせて用いることも可能である。 In the above description, the case where a metal material is used for the adhesive layer, the stress relaxation layer, and the barrier layer constituting the terminal portion of the terminal sheet has been described as an example. A conductive material having properties and functions can be used, and for each layer, a metal material and another conductive material can be used in combination.
10,60,100 端子シート
11 絶縁性樹脂シート
12,62,108 端子部
12a 接着層
12b 応力緩和層
12c バリア層
20,80 半導体チップ
20a,80a 半導体基板部分
20b,80b 配線層部分
21,31,71,81 電極
30 回路基板
30a,70a 絶縁基板
30b,70b 配線層
30c,70c ソルダレジスト
40 第1シート部材
41,51,61,101 アンダーフィルシート
42,44,52,54,102,104 PETフィルム
43,53,103 貫通孔
45 Sn−Cu層
45a 無電解Snめっき層
45b 電解Sn−Cuめっき層
50 第2シート部材
55,106a,106b Cu層
55a 無電解Cuめっき層
55b 電解Cuめっき層
56 レジスト
57 Sn−Zn層
70 プリント回路基板
72 予備はんだ
82 フラックス
105a,105b Sn−Ag−Cu層
107 Sn−Bi層
110 メタルマスク
10, 60, 100
Claims (1)
前記第1の導電層よりも融点が低い第2の導電層と前記第1の導電層よりも融点が高い第3の導電層とが積層形成された第2の端子部を有する第2の絶縁シートを形成する工程と、 A second insulation having a second terminal portion in which a second conductive layer having a melting point lower than that of the first conductive layer and a third conductive layer having a melting point higher than that of the first conductive layer are stacked. Forming a sheet;
前記第2の絶縁シートの両側にそれぞれ前記第1の絶縁シートを配置した後、前記第1の端子部と前記第2の端子部の位置を合わせて前記第1の絶縁シートと前記第2の絶縁シートとを貼り合せる工程と After disposing the first insulating sheet on each side of the second insulating sheet, the first insulating sheet and the second terminal are aligned by aligning the positions of the first terminal portion and the second terminal portion. A process of bonding the insulating sheet and
を有することを特徴とする端子シートの製造方法。 A method for producing a terminal sheet, comprising:
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008001671A JP5076912B2 (en) | 2008-01-08 | 2008-01-08 | Terminal sheet manufacturing method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008001671A JP5076912B2 (en) | 2008-01-08 | 2008-01-08 | Terminal sheet manufacturing method |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009164016A JP2009164016A (en) | 2009-07-23 |
JP5076912B2 true JP5076912B2 (en) | 2012-11-21 |
Family
ID=40966407
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008001671A Expired - Fee Related JP5076912B2 (en) | 2008-01-08 | 2008-01-08 | Terminal sheet manufacturing method |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5076912B2 (en) |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0347673A (en) * | 1989-07-17 | 1991-02-28 | Hitachi Ltd | Solder surface joining method and semiconductor integrated circuit device using its method |
JP2961221B2 (en) * | 1990-03-30 | 1999-10-12 | キヤノン株式会社 | Electrical connection members |
JPH11226775A (en) * | 1998-02-12 | 1999-08-24 | Mitsubishi Shindoh Co Ltd | Solder material and manufacturing method thereof |
JP2001230351A (en) * | 2000-02-14 | 2001-08-24 | Shibafu Engineering Corp | Joining material for electronic module, module type semiconductor device, and method of manufacturing the same |
JP2002151549A (en) * | 2000-11-09 | 2002-05-24 | Nitto Denko Corp | Anisotropic conductive film |
JP2002208448A (en) * | 2001-01-11 | 2002-07-26 | Nitto Denko Corp | Anisotropic conductive film |
EP1672685B1 (en) * | 2003-08-26 | 2010-11-03 | Tokuyama Corporation | Substrate for device bonding, device bonded substrate, and method for producing same |
-
2008
- 2008-01-08 JP JP2008001671A patent/JP5076912B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009164016A (en) | 2009-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5146627B2 (en) | Multilayer wiring board and manufacturing method thereof | |
US8028403B2 (en) | Method for forming laminated multiple substrates | |
US8158503B2 (en) | Multilayer interconnection substrate and method of manufacturing the same | |
US6373000B2 (en) | Double-sided circuit board and multilayer wiring board comprising the same and process for producing double-sided circuit board | |
JP3906225B2 (en) | Circuit board, multilayer wiring board, method for manufacturing circuit board, and method for manufacturing multilayer wiring board | |
TW200938020A (en) | Part built-in wiring board, and manufacturing method for the part built-in wiring board | |
JP2009158593A (en) | Bump structure and method of manufacturing the same | |
US6335076B1 (en) | Multi-layer wiring board and method for manufacturing the same | |
JP2017084997A (en) | Printed wiring board and method of manufacturing the same | |
JP2007273654A (en) | Flexible circuit board, method for manufacturing the same, and electronic component | |
JP5541157B2 (en) | Mounting substrate, substrate, and manufacturing method thereof | |
JP5076912B2 (en) | Terminal sheet manufacturing method | |
JP2002083926A (en) | Circuit board for semiconductor chip mounting and its manufacturing method as well as multilayered circuit board | |
JP2002329966A (en) | Wiring board for manufacturing multilayer wiring board, and multilayer wiring board | |
JP4065264B2 (en) | Substrate with relay substrate and method for manufacturing the same | |
JP2011249457A (en) | Wiring board having embedded component, and manufacturing method for the same | |
JP2007165680A (en) | Wiring board for lamination, multilayered wiring board, those manufacturing methods, and semiconductor device | |
JP2004221567A (en) | Solder joint part and multilayer wiring board | |
US20090159318A1 (en) | Printed circuit board and manufacturing method thereof | |
JP2005039136A (en) | Circuit board and method for connection thereof | |
JP2005244163A (en) | Substrate with extension board and its manufacturing method | |
JP2004297053A (en) | Interlayer junction and multilayer printed circuit board having the same | |
JP2007173343A (en) | Multilayer board and electronic apparatus | |
JP2002151839A (en) | Manufacturing method of double-sided circuit board, and multilayer interconnection board | |
JP4556723B2 (en) | Joining method and wiring board manufacturing method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100820 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120130 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120207 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120322 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120731 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120813 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150907 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |