JP4921106B2 - バッファ回路 - Google Patents
バッファ回路 Download PDFInfo
- Publication number
- JP4921106B2 JP4921106B2 JP2006286263A JP2006286263A JP4921106B2 JP 4921106 B2 JP4921106 B2 JP 4921106B2 JP 2006286263 A JP2006286263 A JP 2006286263A JP 2006286263 A JP2006286263 A JP 2006286263A JP 4921106 B2 JP4921106 B2 JP 4921106B2
- Authority
- JP
- Japan
- Prior art keywords
- output
- voltage
- transistor
- differential
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/04—Modifications for accelerating switching
- H03K17/042—Modifications for accelerating switching by feedback from the output circuit to the control circuit
- H03K17/04206—Modifications for accelerating switching by feedback from the output circuit to the control circuit in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/04—Modifications for accelerating switching
- H03K17/042—Modifications for accelerating switching by feedback from the output circuit to the control circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
- H03K17/6874—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor in a symmetrical configuration
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0036—Means reducing energy consumption
Landscapes
- Amplifiers (AREA)
- Logic Circuits (AREA)
- Electronic Switches (AREA)
Description
図1は本発明に係るバッファ回路の第1の実施形態の構成を示す回路図である。図1に示す回路は入力端子inに入力された入力電圧を出力端子outから出力電圧として出力するバッファ回路である。
図4は本発明に係るバッファ回路の第2の実施形態を示す回路図である。図4では図1と同一部分には同一符号を付している。図4のNMOSm5、NMOSm6及び電流源i3からなる回路は図1の差動増幅回路11に対応し、PMOSm9、PMOSm10及び電流源i4からなる回路は差動増幅回路12に対応する。これら差動増幅回路は図1と同様に所定入力オフセット電圧を有するものとする。
11、12 差動増幅回路
21、22 電圧電流変換回路
m1 出力NMOS
m2 出力PMOS
m3 PMOS
m4 NMOS
m5、m6 差動増幅回路を構成するNMOS
m7、m8 カレントミラー回路を構成するPMOS
m9、m10 差動増幅回路を構成するPMOS
m11、m12 カレントミラー回路を構成するNMOS
i1〜i4 バイアス電流源
Claims (6)
- 入力端子から入力された入力信号に応じて、出力端子から出力信号を出力する出力部を有するバッファ回路において、
前記出力部は、一方の主電極が出力端子と電気的に接続された第1のトランジスタと一方の主電極が前記第1のトランジスタの前記一方の主電極および前記出力端子と電気的に接続された第2のトランジスタと、を有し、
前記バッファ回路は、
前記入力端子に制御電極が電気的に接続されるとともに、前記入力信号に基づいて前記第1のトランジスタの制御電極の電位を引き下げる第3のトランジスタと、
前記入力端子に制御電極が電気的に接続されるとともに、前記入力信号に基づいて前記第2のトランジスタの制御電極の電位を引き上げる第4のトランジスタと、
前記入力信号と前記出力信号との差電圧を検出する第1の差電圧検出回路と、
前記出力信号と前記入力信号との差電圧を検出する第2の差電圧検出回路と、
前記第1の差電圧検出回路で検出された差電圧の増大に基づいて前記第3のトランジスタを流れる電流を増加させる第1の電流供給部と、
前記第2の差電圧検出回路で検出された差電圧の増大に基づいて前記第4のトランジスタを流れる電流を増加させる第2の電流供給部と、を有し、
前記第1および第2の差電圧検出回路の各々で検出された前記差電圧の増大に関わらず、前記第1および第2の差電圧検出回路を駆動するバイアス電流は増加しない
ことを特徴とするバッファ回路。 - 前記第1の差電圧検出部は第1のオフセット電圧を有し、
前記入力信号と前記出力信号との差電圧が前記第1のオフセット電圧より大きい場合には、前記第1の電流供給部は前記第3のトランジスタを流れる電流を増加させ、
前記第2の差電圧検出部は第2のオフセット電圧を有し、
前記入力信号と前記出力信号との差電圧が前記第2のオフセット電圧より大きい場合には、前記第2の電流供給部は前記第4のトランジスタを流れる電流を増加させること、
を特徴とする請求項1に記載のバッファ回路。 - 前記第1および第2の差電圧検出回路は、それぞれの入力部を構成する差動対を有し、
前記第1および第2のオフセット電圧は、2つの前記差動対を構成するトランジスタの個数あるいは素子の寸法の比、または差動対を構成するトランジスタの一方に直列に抵抗を接続されたことを特徴とする請求項2に記載のバッファ回路。 - 前記第1の出力トランジスタはnチャンネルトランジスタであって、
前記第2の出力トランジスタはpチャンネルトランジスタであることを特徴とする請求項1ないし3のいずれかに記載のバッファ回路。 - 前記バッファ回路は、MOSトランジスタにより構成されたことを特徴とする請求項1ないし4のいずれかに記載のバッファ回路。
- 前記第1の差電圧検出回路は、前記入力端子および出力端子と電気的に接続された第1の差動対を有し、
前記第2の差電圧検出回路は、前記入力端子および出力端子と電気的に接続された第2の差動対を有し、
前記第1の電流供給部は、前記第1の差動対から出力される差動電流をミラーする第1のカレントミラー回路を有し、
前記第2の電流供給部は、前記第2の差動対から出力される差動電流をミラーする第2のカレントミラー回路を有すること
を特徴とする、請求項1ないし5のいずれかに記載のバッファ回路。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006286263A JP4921106B2 (ja) | 2006-10-20 | 2006-10-20 | バッファ回路 |
US11/866,404 US7521971B2 (en) | 2006-10-20 | 2007-10-02 | Buffer circuit |
CN201010129864.5A CN101777904B (zh) | 2006-10-20 | 2007-10-19 | 缓冲电路 |
CN2007101813199A CN101166026B (zh) | 2006-10-20 | 2007-10-19 | 缓冲电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006286263A JP4921106B2 (ja) | 2006-10-20 | 2006-10-20 | バッファ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008104063A JP2008104063A (ja) | 2008-05-01 |
JP4921106B2 true JP4921106B2 (ja) | 2012-04-25 |
Family
ID=39317335
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006286263A Expired - Fee Related JP4921106B2 (ja) | 2006-10-20 | 2006-10-20 | バッファ回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7521971B2 (ja) |
JP (1) | JP4921106B2 (ja) |
CN (2) | CN101777904B (ja) |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4579027B2 (ja) * | 2005-03-29 | 2010-11-10 | 株式会社日出ハイテック | 負荷駆動回路 |
CN101630944B (zh) * | 2008-07-17 | 2012-10-17 | 联咏科技股份有限公司 | 可提升反应速度的驱动电路 |
RU2454791C1 (ru) * | 2008-08-11 | 2012-06-27 | Шарп Кабусики Кайся | Схема возбуждения емкостной нагрузки и устройство отображения, включающее в себя ее |
US8085098B2 (en) * | 2008-10-10 | 2011-12-27 | Canon Kabushiki Kaisha | PLL circuit |
US7986171B2 (en) * | 2008-10-21 | 2011-07-26 | Himax Technologies Limited | Mixed-voltage I/O buffer |
JP2010103707A (ja) * | 2008-10-22 | 2010-05-06 | Canon Inc | チャージポンプ回路、及びクロック生成器 |
CN101789775B (zh) * | 2009-01-23 | 2012-06-06 | 中芯国际集成电路制造(上海)有限公司 | 传输线驱动电路 |
JP2011205440A (ja) * | 2010-03-26 | 2011-10-13 | Hitachi Ltd | 出力バッファ回路およびそれを用いたドライバ回路 |
JP5562172B2 (ja) | 2010-08-10 | 2014-07-30 | キヤノン株式会社 | 定電流回路及びそれを用いた固体撮像装置 |
JP5624493B2 (ja) | 2011-02-16 | 2014-11-12 | キヤノン株式会社 | 差動増幅装置 |
JP5624501B2 (ja) | 2011-02-25 | 2014-11-12 | キヤノン株式会社 | フィルタ回路 |
JP5941268B2 (ja) | 2011-11-10 | 2016-06-29 | キヤノン株式会社 | 発光素子駆動回路、光学式エンコーダ、カメラ及び発光素子駆動回路の制御方法 |
JP5961042B2 (ja) * | 2012-05-28 | 2016-08-02 | ローム株式会社 | ブリッジ出力回路およびそれを用いたモータ駆動装置、電子機器 |
JP6061604B2 (ja) | 2012-10-11 | 2017-01-18 | キヤノン株式会社 | 増幅回路 |
JP2014173842A (ja) | 2013-03-05 | 2014-09-22 | Canon Inc | 発光素子駆動装置、その制御方法、光学式エンコーダ、およびカメラ |
JP6222980B2 (ja) | 2013-05-09 | 2017-11-01 | キヤノン株式会社 | 音響装置及び電子機器 |
US9467107B2 (en) | 2014-03-10 | 2016-10-11 | Freescale Semiconductor, Inc. | Rail-to-rail follower circuits |
CN104734691B (zh) * | 2015-01-21 | 2017-08-04 | 宁波大学 | 一种单轨输入双轨输出绝热逻辑电路及一位全加器 |
US9645594B2 (en) * | 2015-10-13 | 2017-05-09 | STMicroelectronics Design & Application S.R.O. | Voltage regulator with dropout detector and bias current limiter and associated methods |
CN107688367B (zh) * | 2016-08-04 | 2020-08-07 | 上海贝岭股份有限公司 | 差分参考电压缓冲器 |
JP6675970B2 (ja) * | 2016-11-28 | 2020-04-08 | 三菱電機株式会社 | 半導体装置 |
CN106961255A (zh) * | 2017-03-16 | 2017-07-18 | 天津大学 | 可编程输出摆率的运算放大器 |
US10205423B1 (en) | 2017-08-11 | 2019-02-12 | Nxp Usa, Inc. | Rail-to-rail source follower |
US10325659B1 (en) | 2018-01-08 | 2019-06-18 | Micron Technology, Inc. | I/O buffer offset mitigation |
CN109495078B (zh) * | 2019-01-14 | 2023-09-08 | 上海艾为电子技术股份有限公司 | 一种基准电压生成电路及开关电源 |
US11188112B2 (en) | 2020-03-27 | 2021-11-30 | Analog Devices, Inc. | Current mirror arrangements with adjustable offset buffers |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5087834A (en) * | 1990-03-12 | 1992-02-11 | Texas Instruments Incorporated | Buffer circuit including comparison of voltage-shifted references |
JP3302030B2 (ja) * | 1990-10-09 | 2002-07-15 | 株式会社東芝 | バッファ回路 |
JP2772753B2 (ja) * | 1993-12-10 | 1998-07-09 | 富士通株式会社 | プラズマディスプレイパネル並びにその駆動方法及び駆動回路 |
FR2724072A1 (fr) * | 1994-08-25 | 1996-03-01 | Philips Composants | Etage amplificateur de puissance, de type suiveur. |
JP3169775B2 (ja) * | 1994-08-29 | 2001-05-28 | 株式会社日立製作所 | 半導体回路、スイッチ及びそれを用いた通信機 |
JP3416479B2 (ja) * | 1997-09-03 | 2003-06-16 | キヤノン株式会社 | 演算増幅器 |
US5959475A (en) * | 1998-01-13 | 1999-09-28 | Xerox Corporation | Complementary push-pull CMOS source follower analog video buffer |
US6285256B1 (en) * | 2000-04-20 | 2001-09-04 | Pericom Semiconductor Corp. | Low-power CMOS voltage follower using dual differential amplifiers driving high-current constant-voltage push-pull output buffer |
JP2002185269A (ja) * | 2000-12-18 | 2002-06-28 | Yokogawa Electric Corp | バッファアンプ |
CN1232033C (zh) * | 2002-09-21 | 2005-12-14 | 张正德 | 电器待机安全节能方法及其控制装置 |
JP4407881B2 (ja) * | 2002-10-16 | 2010-02-03 | ローム株式会社 | バッファ回路及びドライバic |
KR101034776B1 (ko) * | 2004-01-19 | 2011-05-17 | 삼성전자주식회사 | 증폭기와, 이를 갖는 데이터 드라이버 및 표시 장치 |
JP3976097B2 (ja) * | 2004-11-30 | 2007-09-12 | 日本テキサス・インスツルメンツ株式会社 | 増幅器 |
TWI241064B (en) * | 2005-01-13 | 2005-10-01 | Denmos Technology Inc | Push-pull buffer amplifier and source driver |
TWI291806B (en) * | 2005-12-19 | 2007-12-21 | Denmos Technology Inc | Buffer for source driver |
-
2006
- 2006-10-20 JP JP2006286263A patent/JP4921106B2/ja not_active Expired - Fee Related
-
2007
- 2007-10-02 US US11/866,404 patent/US7521971B2/en not_active Expired - Fee Related
- 2007-10-19 CN CN201010129864.5A patent/CN101777904B/zh not_active Expired - Fee Related
- 2007-10-19 CN CN2007101813199A patent/CN101166026B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN101166026B (zh) | 2010-04-21 |
CN101777904A (zh) | 2010-07-14 |
US7521971B2 (en) | 2009-04-21 |
JP2008104063A (ja) | 2008-05-01 |
CN101166026A (zh) | 2008-04-23 |
CN101777904B (zh) | 2013-01-16 |
US20080094126A1 (en) | 2008-04-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4921106B2 (ja) | バッファ回路 | |
US8159302B2 (en) | Differential amplifier circuit | |
JP5394968B2 (ja) | 差動増幅回路 | |
JP4103468B2 (ja) | 差動回路と増幅回路及び該増幅回路を用いた表示装置 | |
US8044950B2 (en) | Driver circuit usable for display panel | |
US20050248405A1 (en) | Differential circuit, amplifier circuit, driver circuit and display device using those circuits | |
JP4475309B2 (ja) | コンパレータ | |
US8368429B2 (en) | Hysteresis comparator | |
US9209822B2 (en) | A/D converter and semiconductor integrated circuit | |
US7436261B2 (en) | Operational amplifier | |
CN107168433B (zh) | 输出电路 | |
JP5402530B2 (ja) | 電源回路 | |
US9537469B2 (en) | CMOS level shifter with reduced high voltage transistor count | |
CN112350676A (zh) | 半导体放大电路以及半导体电路 | |
JP2006108778A (ja) | 出力回路 | |
JP4549273B2 (ja) | 演算増幅器 | |
WO2013179565A1 (ja) | 増幅回路 | |
US20230073318A1 (en) | Rail-to-rail class-ab buffer amplifier with compact adaptive biasing | |
JP5203809B2 (ja) | 電流ミラー回路 | |
JP2000055946A (ja) | 電圧検出回路 | |
JP3077664B2 (ja) | 入力回路 | |
EP2757684B1 (en) | Differential output stage of an amplification device, for driving a load | |
JP2012090211A (ja) | 電圧電流変換回路 | |
JP2012204960A (ja) | デジタル/アナログ変換器 | |
JP2017092896A (ja) | 温度補償付遅延回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20080207 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20090324 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090910 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20100201 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20100630 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111014 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111025 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111226 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120124 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120202 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 4921106 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150210 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |