JP4907563B2 - 半導体記憶装置 - Google Patents
半導体記憶装置 Download PDFInfo
- Publication number
- JP4907563B2 JP4907563B2 JP2008006805A JP2008006805A JP4907563B2 JP 4907563 B2 JP4907563 B2 JP 4907563B2 JP 2008006805 A JP2008006805 A JP 2008006805A JP 2008006805 A JP2008006805 A JP 2008006805A JP 4907563 B2 JP4907563 B2 JP 4907563B2
- Authority
- JP
- Japan
- Prior art keywords
- sub
- bit line
- memory device
- semiconductor memory
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 29
- 230000004913 activation Effects 0.000 claims description 8
- 239000000758 substrate Substances 0.000 claims description 6
- 238000009792 diffusion process Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 33
- 230000004048 modification Effects 0.000 description 20
- 238000012986 modification Methods 0.000 description 20
- 230000000694 effects Effects 0.000 description 9
- 230000009467 reduction Effects 0.000 description 9
- 230000006870 function Effects 0.000 description 6
- 230000002093 peripheral effect Effects 0.000 description 6
- 101001136140 Pinus strobus Putative oxygen-evolving enhancer protein 2 Proteins 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 101100522111 Oryza sativa subsp. japonica PHT1-11 gene Proteins 0.000 description 2
- 230000001965 increasing effect Effects 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 101710171221 30S ribosomal protein S11 Proteins 0.000 description 1
- 101710171225 30S ribosomal protein S18 Proteins 0.000 description 1
- 239000008186 active pharmaceutical agent Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
- G11C5/063—Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/18—Bit line organisation; Bit line lay-out
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
- H10B20/27—ROM only
- H10B20/30—ROM only having the source region and the drain region on the same level, e.g. lateral transistors
- H10B20/38—Doping programmed, e.g. mask ROM
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/10—Integrated device layouts
Landscapes
- Semiconductor Memories (AREA)
- Static Random-Access Memory (AREA)
- Read Only Memory (AREA)
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
Description
実施の形態1について、図1、図2を用いて説明する。
実施の形態1の変形例1について、図3、図4を用いて説明する。
実施の形態1の変形例2について、図5、図6を用いて説明する。
実施の形態1の変形例3について、図7を用いて説明する。
実施の形態2について、図8、図9を用いて説明する。
実施の形態2の変形例1について、図10、図11、図12を用いて説明する。
図13に、図10のLSA112の変形例を示す。図13(a)では、CT11を追加している。CT11はBT112のH電位を補充する回路であり、読み出し時、副ビット線LB11及びBT112がH状態の時、メモリセルのOFFリーク電流によりH電位が低下することを防止することを目的としている。
実施の形態3について、図14を用いて説明する。
実施の形態4について、図15、図16を用いて説明する。
実施の形態5について、図17、図18、図19を用いて説明する。
2 制御部
MC* メモリセル
V* 接続部(コンタクト)
LB* 副ビット線(ローカルビット線)
GB* 主ビット線(グローバルビット線)
SB** メモリブロック(サブ)
WL* ワード線
BS* ブロック選択信号
BT* ブロック選択トランジスタ
SA* センスアンプ
DO* 出力端子
OD* 活性化領域
S、D1、D2 OD内ソース、ドレイン領域
CA* コンタクト
GA* ゲート
DT* ディスチャージトランジスタ
DS* ディスチャージ信号
LSA* 接続回路
PS* プリチャージ信号
PT* プリチャージトランジスタ
CT* 電荷補充トランジスタ
LSA ローカルセンスアンプ
SE 接続部
Ta* SRAMアクセストランジスタ
Td* SRAMドライブトランジスタ
Tl* SRAMロードトランジスタ
Claims (9)
- 各々がトランジスタで構成されたマスクROMを複数有するサブメモリアレイと、
前記サブメモリアレイ内の複数マスクROMが接続された副ビット線と、
主ビット線と、
前記副ビット線と主ビット線との接続を制御するための選択トランジスタと、
前記副ビット線の電位を増幅して前記主ビット線に出力するアンプと、
前記副ビット線の電位をチャージするプリチャージ回路とを備え、
前記選択トランジスタのソース及びドレインの一端に前記副ビット線が接続され、他端に前記アンプの入力が接続され、前記アンプの出力に前記主ビット線が接続され、前記プリチャージ回路は前記選択トランジスタと前記アンプとの接続部に接続され、前記選択トランジスタと、前記アンプを構成するトランジスタと、前記プリチャージ回路を構成するトランジスタと、前記サブメモリアレイ内の複数マスクROMを構成する複数のトランジスタとは、活性化領域、ゲート、コンタクト、配線層のうち少なくとも1つが同形状であることを特徴とする半導体記憶装置。 - 請求項1記載の半導体記憶装置において、
前記選択トランジスタと前記サブメモリアレイ内の複数マスクROMを構成する複数のトランジスタとは、同極性の素子で構成されたことを特徴とする半導体記憶装置。 - 請求項1記載の半導体記憶装置において、
前記選択トランジスタと前記サブメモリアレイ内の複数マスクROMを構成する複数のトランジスタとは、前記副ビット線に沿って直線状に形成されていることを特徴とする半導体記憶装置。 - 請求項3記載の半導体記憶装置において、
前記サブメモリアレイ、前記副ビット線、及び前記選択トランジスタを複数備え、
前記複数の副ビット線は、それぞれ異なる前記選択トランジスタを介して前記主ビット線に接続され、
前記複数の副ビット線は、前記主ビット線に沿って同一直線状に配置されていることを特徴とする半導体記憶装置。 - 請求項4記載の半導体記憶装置において、
前記アンプ及び前記プリチャージ回路は、前記複数の副ビット線で共有され、前記複数の選択トランジスタが前記アンプの入力に接続され、前記プリチャージ回路は前記複数の選択トランジスタと前記アンプとの接続部に接続されていることを特徴とする半導体記憶装置。 - 請求項3記載の半導体記憶装置において、
前記サブメモリアレイ、前記副ビット線、前記選択トランジスタ、及び前記主ビット線を複数備え、
前記複数の副ビット線は、それぞれ異なる前記選択トランジスタを介して異なる主ビット線に接続され、
前記複数の副ビット線及び前記複数の主ビット線は、互いに並列に配置されていることを特徴とする半導体記憶装置。 - 請求項1記載の半導体記憶装置において、
複数のマスクROMを構成する複数のトランジスタのゲートとして配置されるワード線と、
前記ワード線の上層で、前記ワード線と同一の方向に配置される裏打ち用配線と、
前記ワード線と前記裏打ち用配線とを電気的に接続する接続部とを備え、
前記接続部は、前記複数のトランジスタと拡散層の形状が同一であり、
前記ワード線は、前記接続部が配置される領域において、幅が広く形成されていることを特徴とする半導体記憶装置。 - 請求項1記載の半導体記憶装置において、
複数のマスクROMで構成されたメモリアレイを備え、
その基板電位供給部は前記マスクROMと同形状のパターン上であることを特徴とする半導体記憶装置。 - 請求項1記載の半導体記憶装置において、
前記サブメモリアレイを構成するマスクROMは、NAND型であることを特徴とする半導体記憶装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008006805A JP4907563B2 (ja) | 2008-01-16 | 2008-01-16 | 半導体記憶装置 |
US12/243,299 US20090180306A1 (en) | 2008-01-16 | 2008-10-01 | Semiconductor memory device |
US14/080,694 US9240221B2 (en) | 2008-01-16 | 2013-11-14 | Semiconductor memory device with a selection transistor having same shape and size as a memory cell transistor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008006805A JP4907563B2 (ja) | 2008-01-16 | 2008-01-16 | 半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009170641A JP2009170641A (ja) | 2009-07-30 |
JP4907563B2 true JP4907563B2 (ja) | 2012-03-28 |
Family
ID=40850478
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008006805A Active JP4907563B2 (ja) | 2008-01-16 | 2008-01-16 | 半導体記憶装置 |
Country Status (2)
Country | Link |
---|---|
US (2) | US20090180306A1 (ja) |
JP (1) | JP4907563B2 (ja) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102171764B (zh) | 2008-10-06 | 2014-08-27 | 株式会社日立制作所 | 半导体器件 |
JP5528869B2 (ja) * | 2010-03-23 | 2014-06-25 | スパンション エルエルシー | 不揮発性半導体記憶装置及びその読み出し方法 |
JP2011204305A (ja) | 2010-03-25 | 2011-10-13 | Renesas Electronics Corp | 半導体記憶装置 |
US9466493B2 (en) * | 2013-07-11 | 2016-10-11 | Taiwan Semiconductor Manufacturing Co., Ltd. | Sense amplifier layout for FinFET technology |
CN103728795A (zh) * | 2013-12-26 | 2014-04-16 | 深圳市华星光电技术有限公司 | 一种阵列基板公共电极结构及其制造方法、阵列基板 |
US9318476B2 (en) * | 2014-03-03 | 2016-04-19 | Qualcomm Incorporated | High performance standard cell with continuous oxide definition and characterized leakage current |
FR3025649B1 (fr) * | 2014-09-09 | 2016-12-09 | Stmicroelectronics Rousset | Procede de polarisation d’un plan de source enterre d’une memoire non volatile a grilles de selection verticales |
US9412745B1 (en) * | 2015-02-12 | 2016-08-09 | United Microelectronics Corp. | Semiconductor structure having a center dummy region |
KR20180061478A (ko) | 2016-11-28 | 2018-06-08 | 삼성전자주식회사 | 반도체 소자 |
WO2018193699A1 (ja) * | 2017-04-20 | 2018-10-25 | 株式会社ソシオネクスト | 半導体記憶回路、半導体記憶装置及びデータ検出方法 |
KR102336659B1 (ko) * | 2017-09-05 | 2021-12-07 | 삼성전자 주식회사 | 데이터 신뢰성을 향상시키기 위한 메모리 동작을 수행하는 메모리 장치, 이를 포함하는 메모리 시스템 및 메모리 장치의 동작 방법 |
US11232841B2 (en) | 2017-09-05 | 2022-01-25 | Samsung Electronics Co., Ltd. | Methods of operating memory devices based on sub-block positions and related memory system |
WO2020230665A1 (ja) * | 2019-05-13 | 2020-11-19 | 株式会社ソシオネクスト | 半導体記憶装置 |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03116488A (ja) * | 1989-09-29 | 1991-05-17 | Fujitsu Ltd | 半導体記憶装置 |
US5267208A (en) * | 1990-02-19 | 1993-11-30 | Nec Corporation | Semiconductor memory device |
US5719806A (en) * | 1991-02-18 | 1998-02-17 | Yamane; Masatoshi | Memory cell array |
US5327378A (en) * | 1992-03-04 | 1994-07-05 | Waferscale Integration, Inc. | Easily manufacturable compact EPROM |
KR960009994B1 (ko) * | 1992-10-07 | 1996-07-25 | 삼성전자 주식회사 | 반도체 메모리 장치 및 그 제조방법 |
JPH06151781A (ja) * | 1992-10-30 | 1994-05-31 | Sony Corp | 半導体記憶装置の製造方法 |
US5319593A (en) * | 1992-12-21 | 1994-06-07 | National Semiconductor Corp. | Memory array with field oxide islands eliminated and method |
JPH07147095A (ja) * | 1993-03-31 | 1995-06-06 | Sony Corp | 半導体不揮発性記憶装置およびデコーダ回路 |
JPH0729373A (ja) * | 1993-07-08 | 1995-01-31 | Mitsubishi Electric Corp | 半導体記憶装置 |
JP3450467B2 (ja) * | 1993-12-27 | 2003-09-22 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
JPH07235650A (ja) * | 1993-12-27 | 1995-09-05 | Mitsubishi Electric Corp | 不揮発性半導体記憶装置 |
JP3570038B2 (ja) * | 1994-11-21 | 2004-09-29 | ソニー株式会社 | 半導体不揮発性記憶装置 |
JP3235715B2 (ja) * | 1996-06-11 | 2001-12-04 | シャープ株式会社 | 半導体記憶装置 |
JPH1083689A (ja) * | 1996-09-10 | 1998-03-31 | Mitsubishi Electric Corp | 不揮発性半導体記憶装置 |
JP2005175505A (ja) * | 1997-08-21 | 2005-06-30 | Renesas Technology Corp | 半導体集積回路装置 |
JP4014708B2 (ja) * | 1997-08-21 | 2007-11-28 | 株式会社ルネサステクノロジ | 半導体集積回路装置の設計方法 |
JP3862409B2 (ja) | 1998-04-21 | 2006-12-27 | 松下電器産業株式会社 | 半導体メモリ装置 |
JP2000260886A (ja) * | 1999-03-11 | 2000-09-22 | Toshiba Corp | 半導体記憶装置及びその製造方法 |
JP3393600B2 (ja) * | 1999-07-07 | 2003-04-07 | シャープ株式会社 | 半導体記憶装置 |
JP2001044391A (ja) * | 1999-07-29 | 2001-02-16 | Fujitsu Ltd | 半導体記憶装置とその製造方法 |
JP3285016B2 (ja) * | 1999-09-10 | 2002-05-27 | 日本電気株式会社 | 半導体装置の製造方法、プログラムパターン径設定方法及びプログラムパターン径設定プログラムを記録した記録媒体 |
US6795326B2 (en) * | 2001-12-12 | 2004-09-21 | Micron Technology, Inc. | Flash array implementation with local and global bit lines |
JP2003188252A (ja) * | 2001-12-13 | 2003-07-04 | Toshiba Corp | 半導体装置及びその製造方法 |
JP4331966B2 (ja) * | 2003-04-14 | 2009-09-16 | 株式会社ルネサステクノロジ | 半導体集積回路 |
JP4602904B2 (ja) * | 2003-08-29 | 2010-12-22 | 富士通セミコンダクター株式会社 | 半導体装置 |
JP2005209914A (ja) * | 2004-01-23 | 2005-08-04 | Renesas Technology Corp | 不揮発性半導体記憶装置 |
JP4331070B2 (ja) * | 2004-08-06 | 2009-09-16 | 株式会社東芝 | 半導体記憶装置 |
JP2006331501A (ja) * | 2005-05-24 | 2006-12-07 | Toshiba Corp | 半導体記憶装置 |
KR100699848B1 (ko) * | 2005-06-21 | 2007-03-27 | 삼성전자주식회사 | 코어 구조가 개선된 상 변화 메모리 장치 |
JP2007035663A (ja) * | 2005-07-22 | 2007-02-08 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
US8000151B2 (en) * | 2008-01-10 | 2011-08-16 | Micron Technology, Inc. | Semiconductor memory column decoder device and method |
-
2008
- 2008-01-16 JP JP2008006805A patent/JP4907563B2/ja active Active
- 2008-10-01 US US12/243,299 patent/US20090180306A1/en not_active Abandoned
-
2013
- 2013-11-14 US US14/080,694 patent/US9240221B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US9240221B2 (en) | 2016-01-19 |
JP2009170641A (ja) | 2009-07-30 |
US20140071730A1 (en) | 2014-03-13 |
US20090180306A1 (en) | 2009-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4907563B2 (ja) | 半導体記憶装置 | |
KR100568544B1 (ko) | 계층적 비트 라인 구조를 가지는 반도체 메모리 장치 및반도체 메모리 장치의 동작 방법 | |
CN103548086B (zh) | 半导体存储装置 | |
JP5819218B2 (ja) | 半導体装置 | |
WO2011145245A1 (ja) | 半導体記憶装置 | |
US11694742B2 (en) | Apparatuses and methods for internal voltage generating circuits | |
JP2002184870A (ja) | スタティック型半導体記憶装置 | |
JP2008294310A (ja) | 半導体記憶装置 | |
JP4072127B2 (ja) | 半導体集積回路 | |
US7639559B2 (en) | Semiconductor memory device | |
JP6392082B2 (ja) | 半導体記憶装置 | |
JP2006093696A (ja) | 集積回路メモリ装置 | |
JP2010199301A (ja) | 不揮発性半導体記憶装置 | |
US10706902B2 (en) | Semiconductor device | |
JP2009289328A (ja) | メモリアクセス方法及び半導体記憶装置 | |
JP4649260B2 (ja) | 半導体記憶装置 | |
JP5306125B2 (ja) | 半導体記憶装置 | |
JP2008065974A (ja) | 半導体記憶装置 | |
JP2005346749A (ja) | 半導体集積回路 | |
JP2009272587A (ja) | 半導体記憶装置 | |
KR100660872B1 (ko) | 메모리 장치의 센스 앰프 드라이버를 분산 배치하는 방법 | |
JP4355114B2 (ja) | 半導体記憶装置 | |
JP2009020990A (ja) | 半導体集積回路装置 | |
JP6637564B2 (ja) | 半導体装置 | |
JP6618587B2 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20091209 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100409 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100525 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100720 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101207 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110202 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111018 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111118 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111213 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150120 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4907563 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |