JP4839685B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP4839685B2 JP4839685B2 JP2005172680A JP2005172680A JP4839685B2 JP 4839685 B2 JP4839685 B2 JP 4839685B2 JP 2005172680 A JP2005172680 A JP 2005172680A JP 2005172680 A JP2005172680 A JP 2005172680A JP 4839685 B2 JP4839685 B2 JP 4839685B2
- Authority
- JP
- Japan
- Prior art keywords
- isolation region
- semiconductor device
- semiconductor
- insulating film
- insulating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/345—Arrangements for heating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Integrated Circuits (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Description
Microelectronics Reliability 44 (2004) 1251-1262
このように、上記半導体装置においては、第1絶縁分離領域を通電発熱させてヒータとして機能させ、第1絶縁分離領域内にある第2絶縁分離領域に形成された半導体素子を、局部加熱することができる。上記半導体装置の構造は、ヒータとして機能する第1絶縁分離領域が、加熱対象である半導体素子と同じ半導体基板の表層部に、半導体素子を取り囲むようにして形成されている。このため、外部への放熱ロスが小さく、加熱対象の半導体素子を、周囲から効率よく400℃以上の高温に加熱することができる。従って、例えば、当該半導体素子の高温加速試験を400℃以上で実施することができ、数時間程度で当該半導体素子の信頼性を評価することができる。尚、上記高温加速試験は、製造途中のチップ切り出し前のウエハ段階で行ってもよいし、当該半導体装置のチップ切り出し後に行ってもよい。また、言うまでもなく、上記半導体装置においては、半導体素子を一定温度に設定して動作させるようにして使用することも可能である。
1,10 半導体基板
Z1,Z3 第1絶縁分離領域
Z2a,Z2b,Z4 第2絶縁分離領域
Da〜Dc 半導体素子
Ha〜Hd 電極
1a 支持基板
1b 埋め込み絶縁膜
1c SOI層
T1,T2a,T2b 絶縁分離トレンチ
21 層間絶縁膜
Ea 電極
6 側壁絶縁膜
Claims (15)
- 半導体基板の主面側の表層部に形成された第1絶縁分離領域と、前記第1絶縁分離領域に取り囲まれ、前記第1絶縁分離領域と絶縁分離された第2絶縁分離領域とを有してなり、
前記第2絶縁分離領域内に半導体素子が形成され、
前記第1絶縁分離領域に、当該第1絶縁分離領域を通電発熱させるための一対の電極が、前記第2絶縁分離領域を間に挟むようにして接続されてなる半導体装置であって、
前記半導体基板が、埋め込み絶縁膜を有するSOI構造の半導体基板で、支持基板、前記埋め込み絶縁膜およびSOI層からなり、
前記第1絶縁分離領域と第2絶縁分離領域が、前記埋め込み絶縁膜に達する絶縁分離トレンチで前記SOI層が区切られて絶縁分離されることにより形成され、
前記第1絶縁分離領域のSOI層を通電発熱させてヒータとして機能させ、前記第2絶縁分離領域のSOI層に形成された前記半導体素子を周囲から加熱することを特徴とする半導体装置。 - 前記第1絶縁分離領域が、周囲に多重に形成された前記絶縁分離トレンチで絶縁分離されてなることを特徴とする請求項1に記載の半導体装置。
- 前記第1絶縁分離領域に接続される電極が、アルミニウム(Al)、タングステン(W)、チタン(Ti)、高融点金属珪化物および多結晶シリコンのいずれかであることを特徴とする請求項1または2に記載の半導体装置。
- 前記埋め込み絶縁膜上のSOI層の不純物濃度が、深さ方向で、一定であることを特徴とする請求項1乃至3のいずれか一項に記載の半導体装置。
- 前記埋め込み絶縁膜下の支持基板上に、当該支持基板を通電発熱させるための電極が接続されてなることを特徴とする請求項1乃至4のいずれか一項に記載の半導体装置。
- 前記支持基板に接続される電極が、アルミニウム(Al)、タングステン(W)、チタン(Ti)、高融点金属珪化物および多結晶シリコンのいずれかであることを特徴とする請求項5に記載の半導体装置。
- 前記半導体基板の主面側の表層部上に、層間絶縁膜が形成されてなり、
前記層間絶縁膜中に電界を形成するための電極が、前記半導体素子を覆って、層間絶縁膜上に配置されてなることを特徴とする請求項1乃至6のいずれか一項に記載の半導体装置。 - 前記半導体基板の主面側の表層部上に、層間絶縁膜が形成されてなり、
多結晶シリコン膜もしくはアルミニウム(Al)膜からなるヒータが、前記層間絶縁膜上に配置されてなることを特徴とする請求項1乃至7のいずれか一項に記載の半導体装置。 - 前記第2絶縁分離領域が、複数個あることを特徴とする請求項1乃至8のいずれか一項に記載の半導体装置。
- 前記複数個の第2絶縁分離領域内にある半導体素子が、全て同じ半導体素子であることを特徴とする請求項9に記載の半導体装置。
- 少なくとも一個の前記第2絶縁分離領域内に形成された半導体素子が、温度センサ素子として用いられ、
前記第1絶縁分離領域の発熱温度が、前記温度センサ素子からの信号により制御されることを特徴とする請求項9または10に記載の半導体装置。 - 前記温度センサ素子が、複数個あり、
前記温度センサ素子が形成された各第2絶縁分離領域が、前記温度センサ素子以外の半導体素子が形成された第2絶縁分離領域を取り囲んで配置されてなることを特徴とする請求項11に記載の半導体装置。 - 前記温度センサ素子が、拡散抵抗、ダイオード、バイポーラトランジスタもしくはMOSトランジスタのいずれかであることを特徴とする請求項11または12に記載の半導体装置。
- 前記半導体素子が、ガスセンサもしくは振動子型素子であることを特徴とする請求項1乃至13のいずれか一項に記載の半導体装置。
- 前記半導体装置が、室温以下の低温環境で用いられることを特徴とする請求項1乃至14のいずれか一項に記載の半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005172680A JP4839685B2 (ja) | 2005-06-13 | 2005-06-13 | 半導体装置 |
US11/447,021 US7906829B2 (en) | 2005-06-13 | 2006-06-06 | Semiconductor device having first and second insulation separation regions |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005172680A JP4839685B2 (ja) | 2005-06-13 | 2005-06-13 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006351628A JP2006351628A (ja) | 2006-12-28 |
JP4839685B2 true JP4839685B2 (ja) | 2011-12-21 |
Family
ID=37523402
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005172680A Expired - Fee Related JP4839685B2 (ja) | 2005-06-13 | 2005-06-13 | 半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7906829B2 (ja) |
JP (1) | JP4839685B2 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5333893B2 (ja) * | 2007-12-17 | 2013-11-06 | サンケン電気株式会社 | 複合半導体装置 |
EP2680302A1 (en) | 2011-02-21 | 2014-01-01 | Panasonic Corporation | Integrated circuit |
JP2014183136A (ja) * | 2013-03-19 | 2014-09-29 | Mitsubishi Electric Corp | 炭化珪素チップ、炭化珪素ウエハ、炭化珪素チップの試験方法、炭化珪素ウエハの試験方法 |
FR3024920A1 (fr) * | 2014-08-13 | 2016-02-19 | St Microelectronics Grenoble 2 | Puce de circuit integre a derive en temperature corrigee |
US10295416B2 (en) | 2016-10-10 | 2019-05-21 | Stmicroelectronics International N.V. | Temperature sensing circuit with temperature coefficient estimation and compensation using time variable substrate heating |
US20240249992A1 (en) * | 2023-01-20 | 2024-07-25 | Globalfoundries U.S. Inc. | Heater elements |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2822656B2 (ja) * | 1990-10-17 | 1998-11-11 | 株式会社デンソー | 半導体装置およびその製造方法 |
DE4202733C2 (de) * | 1992-01-31 | 1995-06-08 | Bosch Gmbh Robert | Temperatursensor |
JPH07297273A (ja) * | 1994-04-20 | 1995-11-10 | Hitachi Ltd | 半導体集積回路装置 |
JPH09139422A (ja) * | 1995-11-15 | 1997-05-27 | Hitachi Ltd | 半導体集積回路およびその製造方法 |
US5807783A (en) * | 1996-10-07 | 1998-09-15 | Harris Corporation | Surface mount die by handle replacement |
JP4206543B2 (ja) * | 1999-02-02 | 2009-01-14 | 株式会社デンソー | 半導体装置 |
EP1043775B1 (en) * | 1999-04-06 | 2006-06-14 | STMicroelectronics S.r.l. | Power integrated circuit with vertical current flow and related manufacturing process |
JP2001012985A (ja) | 1999-06-28 | 2001-01-19 | Hitachi Ltd | 熱式空気流量センサ及び内燃機関制御装置 |
CN1638146A (zh) * | 1999-08-31 | 2005-07-13 | 松下电器产业株式会社 | 耐高压的绝缘体上的硅型半导体器件 |
JP3468731B2 (ja) * | 2000-01-14 | 2003-11-17 | 株式会社日立製作所 | 熱式空気流量センサ、素子および内燃機関制御装置 |
JP2001345420A (ja) * | 2000-05-31 | 2001-12-14 | Toshiba Corp | 半導体装置 |
JP3482948B2 (ja) * | 2000-07-25 | 2004-01-06 | 株式会社デンソー | 半導体装置 |
EP1302984A1 (en) * | 2001-10-09 | 2003-04-16 | STMicroelectronics S.r.l. | Protection structure against electrostatic discharges (ESD) for an electronic device integrated on a SOI substrate and corresponding integration process |
-
2005
- 2005-06-13 JP JP2005172680A patent/JP4839685B2/ja not_active Expired - Fee Related
-
2006
- 2006-06-06 US US11/447,021 patent/US7906829B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7906829B2 (en) | 2011-03-15 |
US20060278950A1 (en) | 2006-12-14 |
JP2006351628A (ja) | 2006-12-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109119405B (zh) | 具有校正温度漂移的集成电路芯片 | |
JP5147203B2 (ja) | 絶縁ゲート型半導体装置 | |
JP2010272766A (ja) | 半導体装置およびその製造方法 | |
US7906829B2 (en) | Semiconductor device having first and second insulation separation regions | |
US11927619B2 (en) | Power semi-conductor module, mask, measurement method, computer software, and recording medium | |
CN107078061B (zh) | 半导体装置的制造方法 | |
JP2010258233A (ja) | 半導体装置 | |
US8018018B2 (en) | Temperature sensing device | |
US8692244B2 (en) | Semiconductor device | |
JP2010287786A (ja) | 半導体装置 | |
JP6606185B2 (ja) | 半導体装置、車載用半導体装置および車載制御装置 | |
JP2021002548A (ja) | 半導体装置および半導体装置の製造方法 | |
JP2008182122A (ja) | 半導体装置 | |
CN111081579A (zh) | 硅穿孔裂纹检测单元及检测方法、半导体装置制作方法 | |
US11049784B2 (en) | Semiconductor device for use in harsh media | |
JP4008389B2 (ja) | 半導体装置の製造方法 | |
JP2008182108A (ja) | 半導体装置およびその製造方法 | |
JP2016021454A (ja) | 半導体装置 | |
JP2014187271A (ja) | 動的閾値電界効果トランジスタ及びその製造方法 | |
JP2019102487A (ja) | 半導体装置 | |
JP2006510197A (ja) | バイポーラ横向きパワー・トランジスタを有する半導体構成要素 | |
JPH08335632A (ja) | 半導体集積回路装置およびその製造方法 | |
JPS60147153A (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070709 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100519 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100525 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100721 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110628 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110820 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110906 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110919 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141014 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |