JP4792354B2 - 位相調整機能付きシングルビット乗算回路 - Google Patents
位相調整機能付きシングルビット乗算回路 Download PDFInfo
- Publication number
- JP4792354B2 JP4792354B2 JP2006243872A JP2006243872A JP4792354B2 JP 4792354 B2 JP4792354 B2 JP 4792354B2 JP 2006243872 A JP2006243872 A JP 2006243872A JP 2006243872 A JP2006243872 A JP 2006243872A JP 4792354 B2 JP4792354 B2 JP 4792354B2
- Authority
- JP
- Japan
- Prior art keywords
- phase adjustment
- bit
- clock
- unit
- adjustment function
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Analogue/Digital Conversion (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
本発明の目的は、ΔΣ変換部の動作周波数を上げずに、位相調整分解能を上げることができる位相調整機能付きシングルビット乗算回路を提供することである。
T1:(3×samp1+samp2)/4
T2:(samp1+samp2)/2
T3:(samp1+3×samp2)/4
したがって、時間T2において多ビットの入力信号X(n),Y(n)を乗算すると、下記のようになる。
={X(n)Y(n−1)+X(n)Y(n)}/2 ・・・(1)
これに対して、実施例1では、シングルビット演算であるため、演算によって中間値を求めることができない(HまたはLのため)。そのため、2倍速乗算にすることで、演算によって求めた結果と同等に位相調整ができるようにした。つまり、実施例1では、図4の(2倍速+半クロック遅延)の乗算出力に示されるように、乗算回数の1回目と2回目とで{X(n)Y(n−1)+X(n)Y(n)}を得ており、これは上記(1)式の結果と同等である。
={X(n)Y(n−1)+X(n)Y(n−1)+X(n)Y(n−1)
+X(n)Y(n)}/4 ・・・(2)
これに対して、実施例2では、4倍速乗算にすることで、演算によって求めた結果と同等に位相調整ができるようになる。つまり、実施例2では、乗算回数の1回目ないし4回目で{X(n)Y(n−1)+X(n)Y(n−1)+X(n)Y(n−1)+X(n)Y(n)}を得ており、これは上記(2)式の結果と同等である。
2,3 取込回路
4,5 位相調整部
6 位相調整機能付きシングルビット乗算回路
7,8 シフトレジスタ(多段記憶部)
9 シングルビット演算部
10 位相調整設定部
11 クロック回路
12 位相調整設定部
13 デコーダ
14 接点
Claims (5)
- ΔΣ変換部により2つのアナログ信号がそれぞれ変換された1ビットのデジタル信号を乗算するシングルビット演算部を備え、該シングルビット演算部のクロック周波数が前記ΔΣ変換部のクロック周波数の2倍以上の整数倍に設定されたシングルビット乗算回路であって、
前記1ビットのデジタル信号をそれぞれ記憶し、記憶した多段出力を前記シングルビット演算部へ入力する2つの多段記憶部と、該多段記憶部から出力される2つの多段出力の出力タイミングを、前記ΔΣ変換部のクロック1周期内の異なる時点に設定する位相調整設定部とを有することを特徴とする位相調整機能付きシングルビット乗算回路。 - 前記2つのアナログ信号に対して時分割で共用されるΔΣ変換部からのデジタル信号を処理することを特徴とする請求項1に記載の位相調整機能付きシングルビット乗算回路。
- 前記2つのアナログ入力信号に対して別個にA/D変換動作を行う2つのΔΣ変換部からのデジタル信号を処理することを特徴とする請求項1に記載の位相調整機能付きシングルビット乗算回路。
- 前記2つの多段記憶部の一方の出力タイミングを、前記ΔΣ変換部のクロックの立上りに設定し、前記2つの多段記憶部の他方の出力タイミングを、前記ΔΣ変換部のクロックの立下りに設定することを特徴とする請求項1ないし3のいずれかに記載の位相調整機能付きシングルビット乗算回路。
- 前記2つの多段記憶部の出力タイミングを、前記シングルビット演算部のクロックに同期して設定することを特徴とする請求項1ないし3のいずれかに記載の位相調整機能付きシングルビット乗算回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006243872A JP4792354B2 (ja) | 2006-09-08 | 2006-09-08 | 位相調整機能付きシングルビット乗算回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006243872A JP4792354B2 (ja) | 2006-09-08 | 2006-09-08 | 位相調整機能付きシングルビット乗算回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008067144A JP2008067144A (ja) | 2008-03-21 |
JP4792354B2 true JP4792354B2 (ja) | 2011-10-12 |
Family
ID=39289436
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006243872A Active JP4792354B2 (ja) | 2006-09-08 | 2006-09-08 | 位相調整機能付きシングルビット乗算回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4792354B2 (ja) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3209237B2 (ja) * | 1992-06-17 | 2001-09-17 | 株式会社アドバンテスト | A/d変換器 |
JP3612634B2 (ja) * | 1996-07-09 | 2005-01-19 | 富士通株式会社 | 高速クロック信号に対応した入力バッファ回路、集積回路装置、半導体記憶装置、及び集積回路システム |
JP2001154704A (ja) * | 1999-11-26 | 2001-06-08 | Prime Motion:Kk | フィードバック制御システム |
JP2004096434A (ja) * | 2002-08-30 | 2004-03-25 | Prime Motion:Kk | シングルビット乗算回路 |
JP2005142643A (ja) * | 2003-11-04 | 2005-06-02 | Seiko Epson Corp | インターフェース回路、及び電子機器 |
JP4480536B2 (ja) * | 2003-12-05 | 2010-06-16 | 株式会社リコー | データリカバリ方法およびデータリカバリ回路 |
-
2006
- 2006-09-08 JP JP2006243872A patent/JP4792354B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2008067144A (ja) | 2008-03-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5142342B2 (ja) | Ad変換回路 | |
JP5095007B2 (ja) | アナログデジタル変換器および半導体集積回路装置 | |
US7808408B2 (en) | Minimizing adverse effects of skew between two analog-to-digital converters | |
US7466251B2 (en) | Time-interleaved A/D converter device | |
KR20070025937A (ko) | 샘플링 레이트 변환 방법 및 그 회로 | |
US20030058144A1 (en) | Input delay correcting system and method for a/d converter and storage medium | |
WO2011090110A1 (ja) | サンプリングレート変換装置およびサンプリングレート変換方法 | |
WO2004066504A1 (en) | An analog-to-digital conversion arrangement, a method for analog-to-digital conversion and a signal processing system, in which the conversion arrangement is applied | |
JP3446811B2 (ja) | データサンプリング方法及び装置 | |
JP4792354B2 (ja) | 位相調整機能付きシングルビット乗算回路 | |
JP3927478B2 (ja) | D/aコンバータ | |
WO2000079686A1 (fr) | Convertisseur numerique-analogique et son procede d'utilisation, et dispositif et procede d'interpolation de donnees | |
US6307907B1 (en) | Complex multiplier | |
JP2008020394A (ja) | 電力計測部ic回路 | |
JP5039623B2 (ja) | A/d変換装置 | |
JP2000244367A (ja) | スペクトル拡散受信装置 | |
JP4846843B2 (ja) | Da変換器及びda変換方法 | |
US20050007863A1 (en) | Sampling frequency conversion device and sampling frequency conversion method | |
JP5176545B2 (ja) | 信号測定装置 | |
US20020158785A1 (en) | Digital-t0-analog converter using different multiplicators between first and second portions of a data holding period | |
US10476483B2 (en) | Decimation filter | |
ES2341202B1 (es) | Circuito multiplicador de un unico bit con funcion de ajuste de fase. | |
WO2025018923A1 (en) | Method and device for detecting a peak amplitude for a frequency band | |
US20020049799A1 (en) | Parallel implementation for digital infinite impulse response filter | |
JP2018117192A (ja) | 情報処理装置、方法、及びプログラム、d/a変換装置、電子楽器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090826 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110322 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110412 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110607 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110628 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110725 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140729 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4792354 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |