JP4783245B2 - 送受信機、送信機、ならびに受信機 - Google Patents
送受信機、送信機、ならびに受信機 Download PDFInfo
- Publication number
- JP4783245B2 JP4783245B2 JP2006238161A JP2006238161A JP4783245B2 JP 4783245 B2 JP4783245 B2 JP 4783245B2 JP 2006238161 A JP2006238161 A JP 2006238161A JP 2006238161 A JP2006238161 A JP 2006238161A JP 4783245 B2 JP4783245 B2 JP 4783245B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- clock
- data
- signal line
- transmitter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0337—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
本発明の一実施の形態の送受信機の基本構成(物理層)を図1を用いて説明する。図1は、送受信機の基本構成を示す図である。なお、ここでは、送受信機の基本構成のみを示し、詳細な機能および動作などについては後述する図2の具体的構成で説明する。
本発明の一実施の形態の送受信機の具体的構成(物理層+データリンク層)を図2を用いて、また、クロック・データ再生回路の構成を図3を用いてそれぞれ説明する。図2は、送受信機の具体的構成を示す図である。図3は、クロック・データ再生回路の構成を示す図である。
31…バッファ管理情報生成回路、32…送信FIFO、33…パリティ挿入回路、34…論理回路、35…ビット列分割回路、36…PRBS回路、37…リンク制御回路、38…バッファ管理情報抽出回路、39…デスキュー・ビット列結合回路、40…論理回路、41…誤り検出回路、42…受信FIFO、
51…エッジ抽出回路、52…クロック選択回路、53…位相比較回路、54…平均化回路、55…FF回路、
101…n分周回路、102…送信バッファ、103…MUX回路、104…送信バッファ、105…受信バッファ、106…位相検出回路、107…受信バッファ、108…ビットデスキュー回路、109…DMX回路、110…PLL回路、
121…符号化回路、122…MUX回路、123…送信バッファ、124…受信バッファ、125…CDR回路、126…DMX回路、127…復号化回路、128…PLL回路。
Claims (9)
- クロック信号線と、データ信号線と、前記クロック信号線と前記データ信号線を用いてクロック信号およびデータ信号を送信する送信機と、前記クロック信号線と前記データ信号線を用いて前記送信機から送信されたクロック信号およびデータ信号を受信する受信機とを有する送受信機であって、
前記送信機は、前記クロック信号線にリンク情報を符号化したビットデータ列を送信する符号化回路を有し、
前記受信機は、前記クロック信号線から受信した信号からクロック成分を抽出する抽出回路と、前記抽出した信号を復号化して前記リンク情報を再生する復号化回路と、前記クロック成分を元に1ビット未満のスキューを調整する調整回路とを有することを特徴とする送受信機。 - 請求項1に記載の送受信機において、
前記リンク情報は、1ビット以上のデータ信号線間スキューを調整するための情報を含むことを特徴とする送受信機。 - 請求項1に記載の送受信機において、
前記リンク情報は、パラレル−シリアル変換に必要なバイトアライン情報を含むことを特徴とする送受信機。 - 請求項1に記載の送受信機において、
前記リンク情報は、伝送符号のための情報を含むことを特徴とする送受信機。 - 請求項1に記載の送受信機において、
前記リンク情報は、再送のための情報を含むことを特徴とする送受信機。 - 請求項1に記載の送受信機において、
前記リンク情報は、キュー管理のための情報を含むことを特徴とする送受信機。 - クロック信号線と、データ信号線とを用いて、クロック信号およびデータ信号を送信する送信機であって、
前記クロック信号線にリンク情報を符号化したビットデータ列を送信する符号化回路を有することを特徴とする送信機。 - クロック信号線と、データ信号線とを用いて、送信機から送信されたクロック信号およびデータ信号を受信する受信機であって、
前記クロック信号線から受信した信号からクロック成分を抽出する抽出回路と、前記抽出した信号を復号化してリンク情報を再生する復号化回路と、前記クロック成分を元に1ビット未満のスキューを調整する調整回路とを有することを特徴とする受信機。 - クロック信号線と、データ信号線とを用いて、クロック信号およびデータ信号を送信する送信機と、
前記クロック信号線と、前記データ信号線とを用いて、前記送信機から送信されたクロック信号およびデータ信号を受信する受信機と、を有するデータ送受信システムであって、
前記送信機は、前記クロック信号線にリンク情報を符号化したビットデータ列を送信する符号化回路を有し、
前記受信機は、前記クロック信号線から受信した信号からクロック成分を抽出する抽出回路と、前記抽出した信号を復号化して前記リンク情報を再生する復号化回路と、前記クロック成分を元に1ビット未満のスキューを調整する調整回路とを有する、ことを特徴とするデータ送受信システム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006238161A JP4783245B2 (ja) | 2006-09-01 | 2006-09-01 | 送受信機、送信機、ならびに受信機 |
US11/826,300 US8005130B2 (en) | 2006-09-01 | 2007-07-13 | Transmitter and receiver using forward clock overlaying link information |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006238161A JP4783245B2 (ja) | 2006-09-01 | 2006-09-01 | 送受信機、送信機、ならびに受信機 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2008061132A JP2008061132A (ja) | 2008-03-13 |
JP2008061132A5 JP2008061132A5 (ja) | 2009-04-09 |
JP4783245B2 true JP4783245B2 (ja) | 2011-09-28 |
Family
ID=39151468
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006238161A Expired - Fee Related JP4783245B2 (ja) | 2006-09-01 | 2006-09-01 | 送受信機、送信機、ならびに受信機 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8005130B2 (ja) |
JP (1) | JP4783245B2 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011061350A (ja) * | 2009-09-08 | 2011-03-24 | Renesas Electronics Corp | 受信装置及びその受信方法 |
JP2012065094A (ja) * | 2010-09-15 | 2012-03-29 | Sony Corp | 位相調整回路、受信装置、および通信システム |
TWI451700B (zh) * | 2011-12-05 | 2014-09-01 | Global Unichip Corp | 時脈資料回復電路 |
US8994425B2 (en) * | 2012-08-03 | 2015-03-31 | Altera Corporation | Techniques for aligning and reducing skew in serial data signals |
US9374216B2 (en) | 2013-03-20 | 2016-06-21 | Qualcomm Incorporated | Multi-wire open-drain link with data symbol transition based clocking |
US9337997B2 (en) | 2013-03-07 | 2016-05-10 | Qualcomm Incorporated | Transcoding method for multi-wire signaling that embeds clock information in transition of signal state |
US9203770B2 (en) * | 2013-06-28 | 2015-12-01 | Broadcom Corporation | Enhanced link aggregation in a communications system |
US9755818B2 (en) | 2013-10-03 | 2017-09-05 | Qualcomm Incorporated | Method to enhance MIPI D-PHY link rate with minimal PHY changes and no protocol changes |
US9735948B2 (en) * | 2013-10-03 | 2017-08-15 | Qualcomm Incorporated | Multi-lane N-factorial (N!) and other multi-wire communication systems |
US9203599B2 (en) | 2014-04-10 | 2015-12-01 | Qualcomm Incorporated | Multi-lane N-factorial (N!) and other multi-wire communication systems |
JP2016100674A (ja) * | 2014-11-19 | 2016-05-30 | 富士通株式会社 | 伝送装置 |
CN106254287B (zh) * | 2016-08-09 | 2019-04-16 | 合肥埃科光电科技有限公司 | 一种基于FPGA的多通道高速输入信号自动de-skew方法 |
JP6875823B2 (ja) * | 2016-10-21 | 2021-05-26 | シャープ株式会社 | データ送受信装置 |
JP7078272B2 (ja) * | 2019-07-12 | 2022-05-31 | Necプラットフォームズ株式会社 | 送信装置、受信装置、通信システム、送信方法および受信方法 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4486739A (en) | 1982-06-30 | 1984-12-04 | International Business Machines Corporation | Byte oriented DC balanced (0,4) 8B/10B partitioned block transmission code |
US5774698A (en) * | 1991-02-22 | 1998-06-30 | International Business Machines Corporation | Multi-media serial line switching adapter for parallel networks and heterogeneous and homologous computer system |
US5905769A (en) | 1996-05-07 | 1999-05-18 | Silicon Image, Inc. | System and method for high-speed skew-insensitive multi-channel data transmission |
JP2005151410A (ja) | 2003-11-19 | 2005-06-09 | Fujitsu Ltd | 並列データ信号の位相整合回路 |
US7328359B2 (en) * | 2004-07-21 | 2008-02-05 | Intel Corporation | Technique to create link determinism |
TWI241776B (en) * | 2004-10-11 | 2005-10-11 | Realtek Semiconductor Corp | Clock generator and data recovery circuit |
US7599439B2 (en) * | 2005-06-24 | 2009-10-06 | Silicon Image, Inc. | Method and system for transmitting N-bit video data over a serial link |
US7492850B2 (en) * | 2005-08-31 | 2009-02-17 | International Business Machines Corporation | Phase locked loop apparatus with adjustable phase shift |
US7694204B2 (en) * | 2006-03-09 | 2010-04-06 | Silicon Image, Inc. | Error detection in physical interfaces for point-to-point communications between integrated circuits |
US7555668B2 (en) * | 2006-07-18 | 2009-06-30 | Integrated Device Technology, Inc. | DRAM interface circuits that support fast deskew calibration and methods of operating same |
-
2006
- 2006-09-01 JP JP2006238161A patent/JP4783245B2/ja not_active Expired - Fee Related
-
2007
- 2007-07-13 US US11/826,300 patent/US8005130B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2008061132A (ja) | 2008-03-13 |
US8005130B2 (en) | 2011-08-23 |
US20080056336A1 (en) | 2008-03-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4783245B2 (ja) | 送受信機、送信機、ならびに受信機 | |
US6167077A (en) | Using multiple high speed serial lines to transmit high data rates while compensating for overall skew | |
US6496540B1 (en) | Transformation of parallel interface into coded format with preservation of baud-rate | |
KR101300659B1 (ko) | 등화기를 갖는 수신기 및 그것의 등화방법 | |
US7120203B2 (en) | Dual link DVI transmitter serviced by single Phase Locked Loop | |
US8000350B2 (en) | Reducing bandwidth of a data stream transmitted via a digital multimedia link without losing data | |
US8446978B2 (en) | Communication system | |
US8259760B2 (en) | Apparatus and method for transmitting and recovering multi-lane encoded data streams using a reduced number of lanes | |
US6385263B1 (en) | Method and apparatus for accomplishing high bandwidth serial communication between semiconductor devices | |
US20040028164A1 (en) | System and method for data transition control in a multirate communication system | |
EP1289212A1 (en) | Electro-optic interface for parallel data transmission | |
CN109450610B (zh) | 一种通道相位对齐电路及方法 | |
CN112241384A (zh) | 一种通用的高速串行差分信号分路电路及方法 | |
EP2207315B1 (en) | Transmission of parallel data flows on a parallel bus | |
CN102710240A (zh) | 信号处理装置、方法、serdes 和处理器 | |
JP5365132B2 (ja) | 直列信号の受信装置、直列伝送システム、直列伝送方法、直列信号の送信装置 | |
US8723702B2 (en) | Data transfer method, and code conversion circuit and apparatus | |
US7605737B2 (en) | Data encoding in a clocked data interface | |
JP3974618B2 (ja) | データ処理回路 | |
WO2003036825A1 (en) | A high speed optical transmitter and receiver with a serializer with a minimum frequency generator | |
WO2024095739A1 (ja) | 受信装置 | |
JP2000332741A (ja) | 通信装置 | |
US6889272B1 (en) | Parallel data bus with bit position encoded on the clock wire | |
US8116382B2 (en) | System and method of data word flipping to prevent pathological conditions on high-speed serial video data interfaces | |
JPH0556025A (ja) | 伝送路符号処理方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090220 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090220 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110610 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110614 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110708 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140715 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |