JP4616429B2 - 画像処理装置 - Google Patents
画像処理装置 Download PDFInfo
- Publication number
- JP4616429B2 JP4616429B2 JP02211599A JP2211599A JP4616429B2 JP 4616429 B2 JP4616429 B2 JP 4616429B2 JP 02211599 A JP02211599 A JP 02211599A JP 2211599 A JP2211599 A JP 2211599A JP 4616429 B2 JP4616429 B2 JP 4616429B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- image
- processing unit
- clock
- signal processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000012545 processing Methods 0.000 title claims description 90
- 238000003384 imaging method Methods 0.000 claims description 18
- 238000000034 method Methods 0.000 claims description 12
- 238000006243 chemical reaction Methods 0.000 claims description 7
- 230000008569 process Effects 0.000 claims description 7
- 230000004044 response Effects 0.000 claims description 4
- 238000001444 catalytic combustion detection Methods 0.000 description 38
- 238000012546 transfer Methods 0.000 description 9
- 230000001360 synchronised effect Effects 0.000 description 8
- 239000004973 liquid crystal related substance Substances 0.000 description 7
- 230000006870 function Effects 0.000 description 6
- 230000003287 optical effect Effects 0.000 description 4
- 238000009825 accumulation Methods 0.000 description 2
- 238000004364 calculation method Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000011156 evaluation Methods 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 238000003491 array Methods 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- VYQRBKCKQCRYEE-UHFFFAOYSA-N ctk1a7239 Chemical compound C12=CC=CC=C2N2CC=CC3=NC=CC1=C32 VYQRBKCKQCRYEE-UHFFFAOYSA-N 0.000 description 1
- 230000006837 decompression Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N23/00—Cameras or camera modules comprising electronic image sensors; Control thereof
- H04N23/60—Control of cameras or camera modules
- H04N23/63—Control of cameras or camera modules by using electronic viewfinders
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N23/00—Cameras or camera modules comprising electronic image sensors; Control thereof
- H04N23/80—Camera processing pipelines; Components thereof
- H04N23/84—Camera processing pipelines; Components thereof for processing colour signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/10—Circuitry of solid-state image sensors [SSIS]; Control thereof for transforming different wavelengths into image signals
- H04N25/11—Arrangement of colour filter arrays [CFA]; Filter mosaics
- H04N25/13—Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements
- H04N25/134—Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements based on three different wavelength filter elements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/40—Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
- H04N25/44—Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array
- H04N25/445—Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array by skipping some contiguous pixels within the read portion of the array
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/73—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors using interline transfer [IT]
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Color Television Image Signal Generators (AREA)
- Studio Devices (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Description
【発明の属する技術分野】
本発明は画像処理装置に係り、特にデジタルカメラなどのように、多画素のCCD撮像素子を用いて入力される画像データを間引き処理して、表示装置の解像度に合わせて動画を表示することができる画像記録再生装置に好適な画像処理装置に関する。
【0002】
【従来の技術】
CCD等の撮像素子を用いて光学像を電子画像信号に変換し、これを適宜信号処理することによって画像データを得る技術は広く知られている。特開平8−51509号公報においては、データ量の少ない画像処理装置を得ることを目的とし、アナログのRGB信号をA/Dコンバータでデジタル信号に変換する際に、サンプリング信号発生回路により、R,Bデータを間引いてデータ量を少なくし、メモリ容量の削減を図る技術が開示されている。
【0003】
【発明が解決しようとする課題】
ところで、従来から、多画素の単板CCDから入力される画像データを動画表示する場合には、表示装置の解像度に合わせるために、適宜間引き処理を行って画像データを縮小している。かかる縮小化の手法は様々な態様があるが、例えば、CCDの画素配列がGストライプ配列の場合、水平転送路の出力部からRGBGRGBG…と点順次に出力されるCCDの出力データ(1線データ)から、全画素分のRのみのデータ、Gのみのデータ、Bのみのデータを生成する処理(3線化)を行い、3線化した後に適当な間引き率でデータを間引く処理が行われている。
【0004】
一方、ベイヤー配列の場合であれば、水平出力がRGRGRG…と繰り返されるRGライン、又はGBGBGB…と繰り返されるGBラインの1線データを2線化してから間引くという方法が採用されることが多い。
しかしながら、これら従来の手法は、水平転送路の出力部から得られる全データを信号処理部に取り込んでから3線化(又は2線化)処理した後に間引き行うものであり、信号処理LSIなどの間引き機能や縮小機能、或いは内蔵のバッファ容量等に依存している。また、高画質化の要望に伴いCCDの多画素化が進むにつれ、動画表示の解像度(動解像度)を得るためにCCD駆動用のクロック周波数が上がっていくことになるが、このとき高い周波数のクロックで信号処理を行うことになり、消費電力が大きくなるという問題もある。
【0005】
本発明はこのような事情に鑑みてなされたもので、多画素のCCDから得られる画像データの画素数を単板イメージのまま間引き、メモリ容量の削減と消費電力の低減を図ることができる画像処理装置を提供することを目的とする。
【0006】
【課題を解決するための手段】
前記目的を達成するために本発明に係る画像処理装置は、撮像素子の駆動クロックを分周する分周手段と、前記駆動クロックに従って前記撮像素子から出力される画像信号をデジタルデータに変換するA/D変換手段と、前記A/D変換手段から出力される画像データを前記分周手段から提供される分周クロックに同期するタイミングで取り込み、当該取り込んだ画像データを処理する信号処理部と、を備えたことを特徴としている。
【0007】
本発明によれば、撮像素子から読み出されるアナログ形式の撮像信号は、A/D変換手段において撮像素子の駆動クロックに同期したデジタルデータに変換される。そして、このデジタルデータを信号処理部に入力するにあたり、該信号処理部に対して前記駆動クロックを分周したクロックを与えている。信号処理部は分周されたクロックに同期して画像データを取り込むため、信号処理部に入力されるデータは分周比に応じて間引かれる。これにより、撮像素子の単板イメージのままデータを間引くことができ、信号処理部の内蔵メモリの容量を削減し、消費電力の低減を図ることができる。
【0008】
特に、駆動クロックを奇数分の1に分周して信号処理部に与えることにより、CCD固体撮像素子の画素配列がGストライプであるか、ベイヤー配列であるかにかかわらず、画素配列を変えることなく単板イメージの画像データの画素数を奇数分の1に間引くことができる。
本発明の他の態様に係る画像処理装置は、撮像素子と、前記撮像素子を駆動するための駆動クロックを発生させるタイミング信号発生手段と、前記駆動クロックを分周する分周手段と、前記駆動クロックに従って前記撮像素子から出力される画像信号をデジタルデータに変換するA/D変換手段と、前記A/D変換手段から出力される画像データを前記駆動クロック又は前記分周手段から提供される分周クロックに同期するタイミングで取り込み、当該取り込んだ画像データを処理する信号処理部と、前記駆動クロック又は前記分周手段から出力される分周クロックの何れか一方を選択的に前記信号処理部に加えることができる選択手段と、前記分周クロックに同期するタイミングで前記信号処理部に入力され該信号処理部において処理された画像データに基づいて画像を表示する表示装置と、撮影開始指示信号の受入に呼応して前記撮像素子から読み出され、前記駆動クロックに同期するタイミングで前記信号処理部に入力され該信号処理部において処理された画像データを記録する記録手段と、を備えたことを特徴としている。
【0009】
本発明によれば、動画表示中は表示装置の解像度に合わせるために、駆動クロックを分周して信号処理部に入力することで擬似的にデータを間引き、縮小画像を得る。その一方、画像記録時、すなわち、撮影開始指示信号の受入に呼応して撮像した画像データを記録装置に記録する際には、駆動クロックを分周せずに信号処理部に入力して高画素数の画像を取得する。
【0010】
こうすることにより、信号処理部の内蔵メモリの容量や、従来の間引き機能に制限されることなく、表示装置の解像度に合わせて動画を表示できるシステムが達成される。また、動画表示中、信号処理部に入力されるクロック周波数が従来よりも低くなるので、信号処理部における消費電力も低減される。
【0011】
【発明の実施の形態】
以下添付図面に従って本発明に係る画像処理装置の好ましい実施の形態について説明する。
図1は本発明の実施の形態に係る画像処理装置の構成を示すブロック図である。この画像処理装置10は、画像の記録及び再生機能を併せ持つ電子カメラに適用され、主として、CCD固体撮像素子(以下、CCDと略記する。)12、CDS回路等を含むアナログ処理部14、A/Dコンバータ16、CCD駆動回路18、タイミングジェネレータ(TG)20、分周回路22、セレクタ24、信号処理部26、フレームメモリ28、D/Aコンバータ30、液晶モニタ(LCD)32、記録装置34、操作部36及び中央演算処理装置(CPU)38等から構成される。
【0012】
CCD12の画素数は、希望する画質との関係で適正なものを選択する必要があるが、例えば本装置では230万画素程度の画素数を有するものとし、水平方向画素数が1920画素であるGストライプ配列のCCD12が用いられている。図示せぬ撮影レンズを介してCCD12の受光面に結像された光学像は、CCD12の各感光画素において光の入射光量に応じた量の信号電荷に変換される。このようにして蓄積された信号電荷は、CCD駆動回路18から加えられるリードゲートパルスによって並列的に垂直転送路に転送される。次に、垂直転送路の電極に1周期分のクロックパルスを印加することにより1行分の信号電荷が水平転送路に転送される(この動作をラインシフトという。)。次いで、水平転送路の電極に2相クロックパルス(駆動クロックに相当)を印加することで1水平ライン分の信号が出力部を介して出力される。以下、ラインシフトと水平転送路の水平転送とを繰り返すことによって、垂直転送路の信号電荷を全て読み出すことができる。こうしてCCD12の出力部からは各感光画素の蓄積電荷に応じた電圧信号(アナログ画像信号)が順次出力される。
【0013】
なお、CCD12にはシャッタゲートを介してシャッタドレインが設けられており、シャッタゲートをシャッタゲートパルスによって駆動することにより、蓄積した信号電荷をシャッタドレインに掃き出すことができる。すなわち、このCCD12は、シャッタゲートパルスによって各感光画素に蓄積される電荷の蓄積時間(シャッタスピード)を制御する、いわゆる電子シャッタ機能を有している。
【0014】
CCD12から読み出された信号はアナログ処理部14に加えられ、CDS回路において各画素毎にサンプリングホールドされ、かつR,G,B信号に色分離されてゲインコントロールアンプに加えられる。ゲインコントロールアンプは入力するR,G,B信号を適宜のゲインで増幅しホワイトバランスを調整する。
ゲインコントロールアンプから出力されたR,G,B信号は点順次化されてA/Dコンバータ16に供給される。A/Dコンバータ16は入力するR,G,B信号を順次デジタル信号に変換する。デジタル化されたR,G,B信号は信号処理部26へと提供される。
【0015】
CCD駆動回路18、アナログ処理部14及びA/Dコンバータ16にはCPU38によって制御されるタイミングジェネレータ20から出力されるクロックが加えられており、このクロックによって各回路の同期がとられている。また、タイミングジェネレータ20から出力されるクロックは分周回路22に加えられており、ここで1/3の周波数に分周される。分周回路22の出力(分周クロックという)はセレクタ24の一方の入力端子に供給されている。
【0016】
セレクタ24の他方の入力端子には前記タイミングジェネレータ20の出力するクロックが加えられており、CPU38からの指令(選択信号)に従ってセレクタ24の出力が切り替えられるようになっている。
信号処理部26はA/Dコンバータ16から出力される画像信号を前記セレクタ24から受入するクロックに従って取り込み、所定の画像処理を行う。すなわち、セレクタ24から出力されるクロックが前記分周回路22を経由した分周クロックの場合には、A/Dコンバータ16の出力信号のうち分周クロックに同期する画素の信号のみが信号処理部26に取り込まれる。一方、セレクタ24から出力されるクロックが分周されていない駆動クロックの場合には、全画素分の信号が信号処理部26に取り込まれることになる。
【0017】
信号処理部26は輝度・色差信号作成回路(YC処理回路)やガンマ補正回路、測光値演算回路、圧縮/伸張回路等のデジタル画像処理回路を含み、A/Dコンバータ16を介して入力されるR,G,Bのデジタル信号から輝度信号Yと、クロマ信号C(色差信号B−Y,R−Y)が作成される。信号処理部26の処理により得られた画像データはフレームメモリ28に記憶される。また、信号処理部26から出力される画像データはD/Aコンバータ30を介してアナログ信号に変換された後、液晶モニタ32に供給される。こうして、CCD12が捉えている映像がモニタ画面上に表示される。
【0018】
CPU38は、本画像処理装置10の各回路を統括・制御するもので、所定のアルゴリズムに従って露出値、フォーカス位置等の各種演算を行い、自動露光制御、オートフォーカス、オートストロボ、オートホワイトバランス等の制御を行うともに、操作部36から入力信号に基づいてズーミング、フォーカシング等の撮影動作に必要な各機構部の制御、液晶モニタ32の表示制御、記録装置34の書き込み/読み出し制御等を行う。
【0019】
すなわち、CPU38は、信号処理部26に取り込まれた画像信号に基づいて算出した露出値に従ってCCD12の電荷蓄積時間や図示せぬ絞りを制御するとともに、算出したRBゲイン値に従ってアナログ処理部14のゲインコントロールアンプを制御し、ホワイトバランスを設定する。また、CPU38は画像信号から被写体像の鮮鋭度を示す焦点評価値を演算し、その焦点評価値に基づいてフォーカス位置を算出する。そして、算出したフォーカス位置に従って図示せぬフォーカス駆動回路を介してフォーカス光学系を制御し、フォーカス位置を設定する。なお、オートフォーカス手段は、上述の形態に限らず、AFセンサなど公知の測距手段を用いてもよい。
【0020】
更に、CPU38は、操作部36に含まれるズームスイッチによって撮影者が設定した撮影レンズの焦点距離にしたがってズーム駆動制御回路を介してズーム光学系11を制御し、撮影レンズの焦点距離を設定する。
操作部36に含まれるレリーズボタンの押圧操作等によって発っせられる撮影開始指示信号がCPU38に加えられると、該撮影開始指示信号の受入に呼応して、CCD12から読み出された画像信号は、分周しない駆動クロックに同期して信号処理部26に入力され、所定の処理を経た後、必要に応じて圧縮処理され、記録装置34に記録される。なお、記録装置34における記録媒体の形態は、メモリカードなど着脱自在な外部記録媒体でもよいし、カメラ本体に内蔵した内部メモリでもよい。また、撮影開始指示信号はリモコンや外部接続機器などのように装置の外部から与えられる場合もある。
【0021】
また、記録装置34に保存した画像データはCPU38の制御に基づいて読み出しが可能であり、読み出された画像データは伸張処理された後、液晶モニタ32に出力される。このように、記録装置34に保存されている画像データの再生表示も可能である。
次に、上記の如く構成された画像処理装置の作用について説明する。
【0022】
CCD12から読み出される全画素分の画像データ、すなわち、A/Dコンバータ16から出力される画像データは水平方向の画素数が1920画素であるのに対し、液晶モニタ32の解像度はVGAの規格に従う場合、水平方向画素は640画素である。したがって、適当な間引き処理を行って水平を640画素にする必要があるが、本実施の形態に係る画像処理装置10は、タイミングジェネレータ20からのクロックを分周回路22で3分周して、これを信号処理部26に加えることにより、信号処理部26への入力段階で画像データの画素数を640画素に間引いている。
【0023】
この様子を図2に示す。CCD12からの撮像データはA/Dコンバータ16によって駆動クロックと、これに同期したデジタル信号に変換される。動画表示モードのとき、CPU38はセレクタ24に指示を与えて分周回路22の出力信号(1/3分周クロック)を信号処理部26に同期信号として供給させる。
A/Dコンバータ16からは一水平ライン出力についてRGBGRGBG…という具合に「RGBG」を単位としてこれが繰り返される形で出力されている。信号処理部26が1/3分周クロックに同期して画像データを取り込む場合、R−G−B−G−…という順に画像データを取り込むことになり、A/Dコンバータ16から出力されるデータの画素配列と同じ画素配列によって画像データを取り込むことができる。こうして、信号処理部26には水平640画素のデータが入力される。かかる入力データに所定の処理を施した後、液晶モニタ32に出力することにより、動画表示を行う。なお、CCD12の垂直方向画素の間引き処理については、信号処理部26に取り込んだ後の処理工程において不要データをメモリに格納しない等の手法により行う。
【0024】
その一方、レリーズボタン等から撮影開始指示信号が与えられた時には、CPU38はセレクタ24に指示を与えて分周しないクロックを信号処理部26に供給させる。これにより、間引きのない撮像データが取り込まれ、高画質の画像を記録装置34に保存することができる。
本実施の形態に係る画像処理装置10によれば、クロックを分周し、モニタの解像度に合わせて入力データを間引くようにしたので信号処理部26における処理負担が軽減され、信号処理部26の内蔵メモリや間引き機能に制限されない動画処理のためのシステムを構成できる。また、信号処理部26に入力されるクロック周波数が小さくなるので、信号処理部26での消費電力を低減できる。
【0025】
上記説明ではGストライプ配列のCCD12を例に説明したが、これに限らず、ベイヤー配列などの画素配列を有するCCDのデータについても、水平出力を奇数分の1に間引くことにより、画素配列を変えずに間引き処理することができる。
図3にはベイヤー配列のCCDを用いた場合の撮像データの間引き処理の一例が示されている。ベイヤー配列のCCDを用いる場合には、図1で説明した1/3分周の分周回路22に代えて、CCD12の駆動パルスを1/5の周波数に分周する分周回路を採用することができる。
【0026】
そして、動画表示モードのとき、CPU38はセレクタ24に指示を与えて分周回路22の出力信号(1/5分周クロック)を信号処理部26に同期信号として供給させる。
RGラインの読み出しの場合、図3に示すようにA/Dコンバータ16からはRGRGRG…という具合にRとGが交互に繰り返される形で出力されてている。信号処理部26が1/5分周クロックに同期して画像データを取り込む場合、R−G−R−G−…という順に画像データを取り込むことになり、A/Dコンバータ16から出力されるデータの画素配列と同じ画素配列によって画像データを取り込むことができる。
【0027】
また、図には示さないが、GBラインの読み出しの場合も同様に、A/Dコンバータ16からの出力はGBGGB…という具合にGとBが交互に繰り返される形となっている。信号処理部26が1/5分周クロックに同期して画像データを取り込むと、G−B−G−B−…という順に画像データを順次取り込むことになり、画素配列を変えることなく画素を間引くことができる。
【0028】
上記説明ではGストライプ又はベイヤー配列のCCDを用いて、これら画素配列との関係でタイミングジェネレータ20から出力されるクロックを1/3、1/5の周波数に分周して信号処理部26に入力する例を説明したが、分周比は上記値に限定するものではない。Gストライプやベイヤー配列など現在広く用いられている配列形態の場合、奇数分の1に分周することにより、画素配列を変えることなくデータを間引くことができる。なお、「1」は奇数であるが、1/1は分周するという概念に含まれないため、当然に除かれる。
【0029】
また、上記以外のカラーフィルター配列を有する撮像素子が用いられる場合には、その配列形態との関係を考慮して撮像素子から出力される画素配列を変えることなく、データを間引くことができるようにクロックの分周比を設定すればよく、奇数分の1に分周する場合のみならず、偶数分の1に分周する態様もありうる。
【0030】
【発明の効果】
以上説明したように本発明に係る画像処理装置によれば、撮像素子の駆動クロックを分周してこれよりも周波数の低いクロックを生成し、この分周クロックを信号処理部に入力することにより、信号処理部への入力段階で画像データの画素を間引くようにしたので、信号処理部の内蔵メモリの容量を削減できるとともに、消費電力の低減を図ることができる。
【図面の簡単な説明】
【図1】本発明の実施の形態に係る画像処理装置の構成を示すブロック図
【図2】Gストライプ配列のCCDを用いた場合の撮像データの間引き処理の一例を示すタイミングチャート
【図3】ベイヤー配列のCCDを用いた場合の撮像データの間引き処理の一例を示すタイミングチャート
【符号の説明】
10…画像処理装置、12…CCD(撮像素子)、16…A/Dコンバータ(A/D変換手段)、18…CCD駆動回路、20…タイミングジェネレータ(タイミング発生手段)、22…分周回路(分周手段)、24…セレクタ(選択手段)、26…信号処理部、32…液晶モニタ(表示装置)、34…記録装置(記録手段)、38…CPU
Claims (3)
- 撮像素子と、
前記撮像素子を駆動するための駆動クロックを発生させるタイミング発生手段と、
前記駆動クロックを分周する分周手段と、
画像を表示する表示装置と、
撮影開始指示信号を入力するための撮影開始指示信号入力手段と、
前記撮影開始指示信号の受入に呼応して画像を記録する記録手段と、
前記駆動クロックに従って、前記撮像素子から出力されるアナログの画像信号をデジタル信号に変換するA/D変換手段と、
前記A/D変換手段から出力されるデジタル信号を取り込み、当該取り込んだデジタル信号を処理する信号処理部と、
前記信号処理部に同期信号を供給して前記信号処理部が前記デジタル信号を取り込むタイミングを制御するタイミング制御手段であって、前記表示装置に画像を出力する場合に、前記分周手段から出力される分周クロックを前記信号処理部にのみ同期信号として供給する一方、前記撮影開始指示信号が入力された場合に、前記駆動クロックを前記信号処理部に同期信号として供給するタイミング制御手段と、
を備えたことを特徴とする画像処理装置。 - 前記撮像素子としてGストライプ又はベイヤー配列の画素配列を有するCCD固体撮像素子が用いられていることを特徴とする請求項1記載の画像処理装置。
- 前記分周手段は、前記駆動クロックの周波数を奇数分の1に分周するものであることを特徴とする請求項1又は2記載の画像処理装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP02211599A JP4616429B2 (ja) | 1999-01-29 | 1999-01-29 | 画像処理装置 |
US09/492,787 US6867803B1 (en) | 1999-01-29 | 2000-01-28 | Image processing unit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP02211599A JP4616429B2 (ja) | 1999-01-29 | 1999-01-29 | 画像処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2000224604A JP2000224604A (ja) | 2000-08-11 |
JP4616429B2 true JP4616429B2 (ja) | 2011-01-19 |
Family
ID=12073898
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP02211599A Expired - Fee Related JP4616429B2 (ja) | 1999-01-29 | 1999-01-29 | 画像処理装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6867803B1 (ja) |
JP (1) | JP4616429B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106231398A (zh) * | 2016-07-28 | 2016-12-14 | 深圳Tcl数字技术有限公司 | 动画菜单的显示方法及装置 |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20010017658A1 (en) * | 1996-02-29 | 2001-08-30 | Toshihisa Kuroiwa | Frame memory device and method |
JP2001238134A (ja) * | 2000-02-23 | 2001-08-31 | Sony Corp | 固体撮像素子およびその駆動方法並びにカメラシステム |
JP4738667B2 (ja) * | 2001-08-10 | 2011-08-03 | キヤノン株式会社 | 撮像装置 |
EP1308888A1 (en) * | 2001-11-06 | 2003-05-07 | STMicroelectronics S.r.l. | A method of processing digital images |
JP2003179820A (ja) * | 2001-12-11 | 2003-06-27 | Hitachi Ltd | Cmos型固体撮像素子を用いた撮像システムおよび撮像装置 |
US20040201726A1 (en) * | 2002-03-19 | 2004-10-14 | Bloom Daniel M. | Digital camera and method for balancing color in a digital image |
US7468752B2 (en) | 2003-10-23 | 2008-12-23 | Nokia Corporation | Camera output format for real time viewfinder/video image |
JP4556102B2 (ja) * | 2004-01-20 | 2010-10-06 | ソニー株式会社 | 画像処理装置および画像処理方法、並びに、プログラム |
TWI246322B (en) * | 2004-09-20 | 2005-12-21 | Alpha Imaging Technology Corp | Image processing device |
JP2007228050A (ja) * | 2006-02-21 | 2007-09-06 | Pentax Corp | 動画像生成機能を有するカメラ |
US8446505B2 (en) * | 2010-10-27 | 2013-05-21 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Row and column jumping for pixel readout using burst switching mode |
CN103563359B (zh) * | 2011-06-08 | 2016-11-09 | 松下知识产权经营株式会社 | 图像处理装置及图像处理方法以及数码相机 |
JP6136170B2 (ja) | 2012-10-02 | 2017-05-31 | 株式会社ソシオネクスト | 画像処理装置、画像処理方法、及び撮像装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4907089A (en) * | 1988-01-14 | 1990-03-06 | Sony Corp. | Timing pulse generator |
US5206730A (en) * | 1989-11-10 | 1993-04-27 | Konica Corporation | Still video camera having one-shot and serial shot modes |
JPH0851509A (ja) | 1994-08-09 | 1996-02-20 | Canon Inc | 画像処理装置 |
JP3788483B2 (ja) * | 1995-12-25 | 2006-06-21 | ソニー株式会社 | 撮像装置および撮像方法 |
JP3561596B2 (ja) * | 1996-11-27 | 2004-09-02 | 三洋電機株式会社 | 撮像装置 |
JP3740235B2 (ja) * | 1996-12-20 | 2006-02-01 | キヤノン株式会社 | 撮像装置及び撮像記録再生装置 |
JPH10200908A (ja) * | 1997-01-10 | 1998-07-31 | Sanyo Electric Co Ltd | 固体撮像装置 |
JP4161384B2 (ja) * | 1997-04-30 | 2008-10-08 | ソニー株式会社 | 固体撮像装置、これを用いたカメラおよび固体撮像装置の駆動方法 |
JP4518616B2 (ja) * | 2000-04-13 | 2010-08-04 | ソニー株式会社 | 固体撮像装置およびその駆動方法並びにカメラシステム |
-
1999
- 1999-01-29 JP JP02211599A patent/JP4616429B2/ja not_active Expired - Fee Related
-
2000
- 2000-01-28 US US09/492,787 patent/US6867803B1/en not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106231398A (zh) * | 2016-07-28 | 2016-12-14 | 深圳Tcl数字技术有限公司 | 动画菜单的显示方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
JP2000224604A (ja) | 2000-08-11 |
US6867803B1 (en) | 2005-03-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20080186391A1 (en) | Solid-state image pickup apparatus with horizontal thinning and a signal reading method for the same | |
JPH10210367A (ja) | 電子的撮像装置 | |
US7589778B2 (en) | Digital camera | |
WO2010001517A1 (ja) | 静止画像及び動画像撮像装置 | |
JP4616429B2 (ja) | 画像処理装置 | |
JP2004328117A (ja) | ディジタルカメラおよび撮像制御方法 | |
JP2006033123A (ja) | 撮像装置 | |
JP2001275028A (ja) | デジタルカメラ | |
JP2000152259A (ja) | 固体撮像装置および信号読出し方法 | |
TW201223268A (en) | Imaging apparatus, signal processing method, and program | |
JP4317117B2 (ja) | 固体撮像装置および撮像方法 | |
JP3999693B2 (ja) | 固体撮像装置 | |
JP4053858B2 (ja) | 固体撮像装置の信号読出し方法 | |
JP2001078210A (ja) | 固体撮像装置および信号読出し方法 | |
JP2004007133A (ja) | 撮像装置 | |
JP4464006B2 (ja) | 撮像装置および露光方法 | |
JP4199381B2 (ja) | 固体撮像装置および固体撮像素子駆動方法 | |
JP2000013685A (ja) | 撮像装置 | |
JP4309618B2 (ja) | 固体撮像装置の駆動方法 | |
JP3738654B2 (ja) | デジタルカメラ | |
JP4195148B2 (ja) | 固体撮像装置および信号読出し方法 | |
JP4365460B2 (ja) | 撮像装置 | |
JP2001145005A (ja) | 撮像装置 | |
JP2003153093A (ja) | 固体撮像装置、電子スチルカメラ、固体撮像素子の駆動方法及び固体撮像素子を駆動する制御プログラム | |
JP2001136420A (ja) | 撮像装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20040810 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20061129 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20061129 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20061204 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070124 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20080401 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080422 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20080711 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20090220 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100921 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101022 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131029 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |