JP4562515B2 - 論理回路及びワードドライバ回路 - Google Patents
論理回路及びワードドライバ回路 Download PDFInfo
- Publication number
- JP4562515B2 JP4562515B2 JP2004371115A JP2004371115A JP4562515B2 JP 4562515 B2 JP4562515 B2 JP 4562515B2 JP 2004371115 A JP2004371115 A JP 2004371115A JP 2004371115 A JP2004371115 A JP 2004371115A JP 4562515 B2 JP4562515 B2 JP 4562515B2
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- input terminal
- potential
- signal input
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000007704 transition Effects 0.000 claims description 21
- 230000008878 coupling Effects 0.000 claims description 8
- 238000010168 coupling process Methods 0.000 claims description 8
- 238000005859 coupling reaction Methods 0.000 claims description 8
- 230000004044 response Effects 0.000 claims description 5
- 238000001514 detection method Methods 0.000 claims description 3
- 239000004065 semiconductor Substances 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 11
- 101100508840 Daucus carota INV3 gene Proteins 0.000 description 10
- 101150110971 CIN7 gene Proteins 0.000 description 7
- 101150110298 INV1 gene Proteins 0.000 description 7
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 7
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 6
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 6
- 101150070189 CIN3 gene Proteins 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 4
- 230000007257 malfunction Effects 0.000 description 3
- 230000000630 rising effect Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Dram (AREA)
- Logic Circuits (AREA)
- Static Random-Access Memory (AREA)
Description
2 メモリセル
11 パルス発生回路
M 第2信号入力端子
N1、N11、N21、N22、N23、N31、N32 NMOSトランジスタ
P1、P11、P21、P31 PMOSトランジスタ
R 第1信号入力端子
W 出力端子
WL ワード線
Claims (6)
- 第1の入力端子とGND間に直列形態に接続された第1及び第2のトランジスタを備え、
前記第1のトランジスタと前記第2のトランジスタの接続点は出力端子に接続され、
前記第1のトランジスタの制御端子及び前記第2のトランジスタの制御端子は第2の入力端子に共通に接続され、
前記第1の入力端子がHigh電位のとき、前記第2の入力端子に入力される信号がLow電位、High電位のとき、前記出力端子はそれぞれHigh電位、Low電位とされ、
前記出力端子がGND電位、且つ、前記第1の入力端子がLow電位の状態で、前記第2の入力端子に入力される信号がHigh電位からLow電位に遷移すると、前記第1及び第2のトランジスタの制御端子と出力間の容量と出力負荷容量により、前記出力端子は、前記GND電源電位よりも低い負電位となり、前記第2の入力端子に入力される信号がLow電位からHigh電位となるまでの間、前記出力端子は負電位とされる、ことを特徴とするワードドライバ回路。 - (a)前記第1及び第2の入力端子に入力される信号がともにHighレベルとされて前記出力端子はLowレベルとされ、
(b)つづいて、前記第2の入力端子に入力される信号がHighレベルの状態で、前記第1の入力端子に入力される信号がHighレベルからLowレベルに遷移し、
(c)つづいて、前記第2の入力端子に入力される信号がHighレベルからLowレベルに遷移し、その際、前記出力端子は、前記制御端子と前記出力端子との間の容量結合により負電位とされ、
上記(a)乃至(c)にしたがって、前記第1及び第2の入力端子にそれぞれ入力される信号がタイミング制御される、ことを特徴とする請求項1記載のワードドライバ回路。 - 前記第2の入力端子に入力される信号を入力端から入力し、前記第2の入力端子に入力される信号の所定の遷移を検出し、前記遷移の検出に応答してパルス信号を生成して出力端より出力するパルス発生回路をさらに備え、
前記第1のトランジスタの制御端子及び前記第2のトランジスタの制御端子は前記パルス発生回路の出力に共通に接続されることを特徴とする請求項1又は2記載のワードドライバ回路。 - 前記パルス発生回路は、前記第2の入力端子に入力される信号の第2の電源電位に対応するHighレベルからLowレベルへの遷移の検出時、所定のパルス開始位置より、所定の期間、Lowレベルとされるパルス信号を生成して出力端より出力し、
前記出力端子がLowレベルにあるとき、前記第1の入力端子に入力される信号がLowレベルに維持された状態で、前記パルス発生回路からの出力がHighレベルからLowレベルとなると、前記出力端子は、前記制御端子と前記出力端子の容量結合により、Lowレベル以下の負電位とされる、ことを特徴とする請求項3記載のワードドライバ回路。 - 前記第1のトランジスタがPMOSトランジスタよりなり、前記第2のトランジスタがNMOSトランジスタよりなる、ことを特徴とする請求項1乃至4のいずれか一に記載のワードドライバ回路。
- 請求項1乃至5のいずれか一に記載の前記ワードドライバ回路を備えた半導体記憶装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004371115A JP4562515B2 (ja) | 2004-12-22 | 2004-12-22 | 論理回路及びワードドライバ回路 |
US11/304,718 US7649800B2 (en) | 2004-12-22 | 2005-12-16 | Logic circuit and word-driver circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004371115A JP4562515B2 (ja) | 2004-12-22 | 2004-12-22 | 論理回路及びワードドライバ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006180197A JP2006180197A (ja) | 2006-07-06 |
JP4562515B2 true JP4562515B2 (ja) | 2010-10-13 |
Family
ID=36683721
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004371115A Expired - Fee Related JP4562515B2 (ja) | 2004-12-22 | 2004-12-22 | 論理回路及びワードドライバ回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7649800B2 (ja) |
JP (1) | JP4562515B2 (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090046532A1 (en) * | 2007-08-17 | 2009-02-19 | Infineon Technologies Ag | Supply Voltage for Memory Device |
CN106328204B (zh) * | 2015-07-01 | 2019-12-03 | 中芯国际集成电路制造(上海)有限公司 | 存储器的选择门驱动电路及其控制装置、控制方法 |
US10847207B2 (en) | 2019-04-08 | 2020-11-24 | Micron Technology, Inc. | Apparatuses and methods for controlling driving signals in semiconductor devices |
US10910027B2 (en) | 2019-04-12 | 2021-02-02 | Micron Technology, Inc. | Apparatuses and methods for controlling word line discharge |
US10854272B1 (en) | 2019-06-24 | 2020-12-01 | Micron Technology, Inc. | Apparatuses and methods for controlling word line discharge |
US10854273B1 (en) | 2019-06-24 | 2020-12-01 | Micron Technology, Inc. | Apparatuses and methods for controlling word drivers |
US10937476B2 (en) | 2019-06-24 | 2021-03-02 | Micron Technology, Inc. | Apparatuses and methods for controlling word line discharge |
US10854274B1 (en) | 2019-09-26 | 2020-12-01 | Micron Technology, Inc. | Apparatuses and methods for dynamic timing of row pull down operations |
US11205470B2 (en) | 2020-04-20 | 2021-12-21 | Micron Technology, Inc. | Apparatuses and methods for providing main word line signal with dynamic well |
US11990175B2 (en) | 2022-04-01 | 2024-05-21 | Micron Technology, Inc. | Apparatuses and methods for controlling word line discharge |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5471973A (en) * | 1977-11-18 | 1979-06-08 | Nec Corp | Logical operation circuit |
JPS5662427A (en) * | 1979-10-26 | 1981-05-28 | Pioneer Electronic Corp | Logic circuit |
JPH022713A (ja) * | 1988-06-16 | 1990-01-08 | Kawasaki Steel Corp | 半導体集積回路 |
JPH02101819A (ja) * | 1988-10-08 | 1990-04-13 | Sharp Corp | ディジタル比較器 |
JPH02309816A (ja) * | 1989-05-25 | 1990-12-25 | Nec Corp | 論理演算器 |
JPH0446416A (ja) * | 1990-06-13 | 1992-02-17 | Samsung Electron Co Ltd | 2つの入力と1つの出力を備えた論理回路 |
JPH05300007A (ja) * | 1992-04-16 | 1993-11-12 | Nippon Steel Corp | 2入力or回路 |
JPH05300006A (ja) * | 1992-04-16 | 1993-11-12 | Nippon Steel Corp | 2入力and回路 |
JPH0799441A (ja) * | 1991-02-21 | 1995-04-11 | Nec Corp | 論理回路 |
JPH07131327A (ja) * | 1990-03-02 | 1995-05-19 | Internatl Business Mach Corp <Ibm> | Andゲートおよびデコーディング回路 |
JPH10233678A (ja) * | 1997-02-18 | 1998-09-02 | Fujitsu Ltd | Cmos論理回路 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6418314A (en) * | 1987-07-13 | 1989-01-23 | Mitsubishi Electric Corp | Logic circuit |
JP2590681B2 (ja) | 1993-04-23 | 1997-03-12 | 日本電気株式会社 | 半導体論理回路装置 |
JPH0746098A (ja) * | 1993-08-03 | 1995-02-14 | Nec Corp | 遅延回路 |
KR0119887B1 (ko) * | 1994-06-08 | 1997-10-30 | 김광호 | 반도체 메모리장치의 웨이퍼 번-인 테스트 회로 |
JP3291728B2 (ja) * | 1999-03-10 | 2002-06-10 | 日本電気株式会社 | 半導体スタティックメモリ |
KR100487920B1 (ko) * | 2002-09-06 | 2005-05-06 | 주식회사 하이닉스반도체 | 불휘발성 강유전체 메모리 장치 |
US7046572B2 (en) * | 2003-06-16 | 2006-05-16 | International Business Machines Corporation | Low power manager for standby operation of memory system |
US7164616B2 (en) * | 2004-12-20 | 2007-01-16 | Intel Corporation | Memory array leakage reduction circuit and method |
-
2004
- 2004-12-22 JP JP2004371115A patent/JP4562515B2/ja not_active Expired - Fee Related
-
2005
- 2005-12-16 US US11/304,718 patent/US7649800B2/en active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5471973A (en) * | 1977-11-18 | 1979-06-08 | Nec Corp | Logical operation circuit |
JPS5662427A (en) * | 1979-10-26 | 1981-05-28 | Pioneer Electronic Corp | Logic circuit |
JPH022713A (ja) * | 1988-06-16 | 1990-01-08 | Kawasaki Steel Corp | 半導体集積回路 |
JPH02101819A (ja) * | 1988-10-08 | 1990-04-13 | Sharp Corp | ディジタル比較器 |
JPH02309816A (ja) * | 1989-05-25 | 1990-12-25 | Nec Corp | 論理演算器 |
JPH07131327A (ja) * | 1990-03-02 | 1995-05-19 | Internatl Business Mach Corp <Ibm> | Andゲートおよびデコーディング回路 |
JPH0446416A (ja) * | 1990-06-13 | 1992-02-17 | Samsung Electron Co Ltd | 2つの入力と1つの出力を備えた論理回路 |
JPH0799441A (ja) * | 1991-02-21 | 1995-04-11 | Nec Corp | 論理回路 |
JPH05300007A (ja) * | 1992-04-16 | 1993-11-12 | Nippon Steel Corp | 2入力or回路 |
JPH05300006A (ja) * | 1992-04-16 | 1993-11-12 | Nippon Steel Corp | 2入力and回路 |
JPH10233678A (ja) * | 1997-02-18 | 1998-09-02 | Fujitsu Ltd | Cmos論理回路 |
Also Published As
Publication number | Publication date |
---|---|
US7649800B2 (en) | 2010-01-19 |
JP2006180197A (ja) | 2006-07-06 |
US20060158953A1 (en) | 2006-07-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5128499B2 (ja) | 電圧レベルシフト回路 | |
JP6353668B2 (ja) | 半導体記憶装置 | |
KR20040004813A (ko) | 워드라인 구동 회로 | |
JP3953691B2 (ja) | 集積回路及び同期型半導体メモリ装置 | |
JP4562515B2 (ja) | 論理回路及びワードドライバ回路 | |
US8830784B2 (en) | Negative word line driver for semiconductor memories | |
US6873559B2 (en) | Method and apparatus for enhanced sensing of low voltage memory | |
JP4383028B2 (ja) | 半導体記憶装置及びその制御方法 | |
KR950005171B1 (ko) | 전류 미러 증폭회로 및 그의 구동 방법 | |
JP2014089790A (ja) | 半導体装置 | |
US6222787B1 (en) | Integrated circuit memory devices having improved sense and restore operation reliability | |
JP6578413B2 (ja) | 半導体装置 | |
US11610612B2 (en) | High speed SRAM using enhance wordline/global buffer drive | |
US8675427B2 (en) | Implementing RC and coupling delay correction for SRAM | |
US6380779B1 (en) | Edge-triggered, self-resetting pulse generator | |
JP4342467B2 (ja) | 半導体メモリ | |
KR101559500B1 (ko) | 반도체 메모리 장치의 비트 라인 센스 앰프 구동 회로 및 비트 라인 센스 앰프 구동 회로의 동작 방법 | |
US8598931B2 (en) | Delay circuit | |
KR101586848B1 (ko) | 스태틱 랜덤 액세스 메모리 | |
US20200302997A1 (en) | Pre-charge circuit of sram controller and pre-charging method thereof | |
CN117636955A (zh) | 用于sram的工艺和温度补偿字线欠驱动方案 | |
JP2005293751A (ja) | 半導体メモリ | |
JP2644634B2 (ja) | 出力バッファ回路 | |
JP4524600B2 (ja) | 強誘電体メモリ装置 | |
JPS6354014A (ja) | 半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071116 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100423 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100511 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100708 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100727 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100727 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130806 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |