JP4444770B2 - メモリ装置 - Google Patents
メモリ装置 Download PDFInfo
- Publication number
- JP4444770B2 JP4444770B2 JP2004267341A JP2004267341A JP4444770B2 JP 4444770 B2 JP4444770 B2 JP 4444770B2 JP 2004267341 A JP2004267341 A JP 2004267341A JP 2004267341 A JP2004267341 A JP 2004267341A JP 4444770 B2 JP4444770 B2 JP 4444770B2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- storage means
- redundant
- signal
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/80—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout
- G11C29/808—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout using a flexible replacement scheme
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/04—Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/785—Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes
Landscapes
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Dram (AREA)
Description
前記記憶手段の欠陥部分のメモリ空間を、前記欠陥部分を有する記憶手段を有するメモリ搭載手段の冗長記憶手段に割り当てることができないとき、前記欠陥部分のメモリ空間を他のメモリ搭載手段の冗長記憶手段に割り当て、
前記メモリ搭載手段は、前記記憶手段を有しかつ前記冗長記憶手段を有しない第1のメモリ搭載手段と、前記冗長記憶手段を有しかつ前記記憶手段を有しない第2のメモリ搭載手段とからなり、
前記第2のメモリ搭載手段は、さらに前記第1のメモリ搭載手段が有する記憶手段の欠陥部分のメモリ空間を、前記第2のメモリ搭載手段の冗長記憶手段に割り当て、前記第1のメモリ搭載手段の記憶手段および前記第2のメモリ搭載手段の冗長記憶手段へのデータの書き込みと読み出しとを制御する制御手段を有し、
1つまたは複数の前記第1のメモリ搭載手段と、1つの前記第2のメモリ搭載手段とで構成され、
前記冗長記憶手段は、前記制御手段によって前記冗長記憶手段へのデータの書き込みまたは読み出しが行われるとき、前記制御手段による前記記憶手段へのデータの書き込みと読み出しとを禁止する禁止手段を含むことを特徴とするメモリ装置である。
前記記憶手段の欠陥部分のメモリ空間を、前記欠陥部分を有する記憶手段を有するメモリ搭載手段の冗長記憶手段に割り当てることができないとき、前記欠陥部分のメモリ空間が他のメモリ搭載手段の冗長記憶手段に割り当てられる。
また、制御手段によって冗長記憶手段へのデータの書き込みまたは読み出しが行われるとき、制御手段による記憶手段へのデータの書き込みと読み出しとが禁止手段によって禁止されるので、複数のメモリチップからデータが同時に出力されること、すなわちデータの衝突を防止することができる。
前記制御手段は、前記識別番号に基づいて特定されるメモリ空間を、対応する識別番号を前記識別番号記憶手段に記憶する前記第1のメモリ搭載手段の記憶手段に割り当てることを特徴とする。
前記制御手段は、前記チップ選択手段毎に対応付けて分割したメモリ区間を、前記チップ選択手段で選択される第1のメモリ搭載手段の記憶手段に割り当てることを特徴とする。
前記欠陥アドレス記憶手段に記憶されたアドレスと、データを読み出しおよび書き込みするアドレスとを比較する比較手段とを有し、
前記制御手段は、前記比較手段によって比較されたアドレスが一致したとき、前記第1のメモリ搭載手段の記憶手段に代えて、前記第2のメモリ搭載手段の冗長記憶手段の対応するアドレスにデータを読み出しまたは書き込みすることを特徴とする。
また、冗長記憶手段へのデータの書き込みまたは読み出しが行われるとき、記憶手段へのデータの書き込みと読み出しとが禁止手段によって禁止されるので、複数のメモリチップからデータが同時に出力されること、すなわちデータの衝突を防止することができる。
10,100 第1のメモリチップ
11,81 メモリセル
12,82 行デコーダ
13,83 列デコーダ
14 RWロジック
15,17 IDロジック
19 支持台
20,200 第2のメモリチップ
21,25 制御ロジック
22,26 冗長メモリセル
80 メモリチップ
84 冗長行メモリセル
85 冗長列メモリセル
86 冗長行デコーダ
87 冗長列デコーダ
Claims (4)
- データを記憶する記憶手段およびその記憶手段の欠陥部分に記憶すべきデータを記憶するための冗長記憶手段のうち少なくとも1つを有するメモリ搭載手段を厚み方向に積層して構成し、
前記記憶手段の欠陥部分のメモリ空間を、前記欠陥部分を有する記憶手段を有するメモリ搭載手段の冗長記憶手段に割り当てることができないとき、前記欠陥部分のメモリ空間を他のメモリ搭載手段の冗長記憶手段に割り当て、
前記メモリ搭載手段は、前記記憶手段を有しかつ前記冗長記憶手段を有しない第1のメモリ搭載手段と、前記冗長記憶手段を有しかつ前記記憶手段を有しない第2のメモリ搭載手段とからなり、
前記第2のメモリ搭載手段は、さらに前記第1のメモリ搭載手段が有する記憶手段の欠陥部分のメモリ空間を、前記第2のメモリ搭載手段の冗長記憶手段に割り当て、前記第1のメモリ搭載手段の記憶手段および前記第2のメモリ搭載手段の冗長記憶手段へのデータの書き込みと読み出しとを制御する制御手段を有し、
1つまたは複数の前記第1のメモリ搭載手段と、1つの前記第2のメモリ搭載手段とで構成され、
前記冗長記憶手段は、前記制御手段によって前記冗長記憶手段へのデータの書き込みまたは読み出しが行われるとき、前記制御手段による前記記憶手段へのデータの書き込みと読み出しとを禁止する禁止手段を含むことを特徴とするメモリ装置。 - 前記第1のメモリ搭載手段は、第1のメモリ搭載手段を識別するための識別番号を記憶する識別番号記憶手段を有し、
前記制御手段は、前記識別番号に基づいて特定されるメモリ空間を、対応する識別番号を前記識別番号記憶手段に記憶する前記第1のメモリ搭載手段の記憶手段に割り当てることを特徴とする請求項1に記載のメモリ装置。 - 前記第1のメモリ搭載手段は、第1のメモリ搭載手段を選択するために予め設定可能なチップ選択手段を有し、
前記制御手段は、前記チップ選択手段毎に対応付けて分割したメモリ区間を、前記チップ選択手段で選択される第1のメモリ搭載手段の記憶手段に割り当てることを特徴とする請求項1に記載のメモリ装置。 - 前記第1のメモリ搭載手段が有する記憶手段の欠陥部分の位置を示すアドレスを記憶する欠陥アドレス記憶手段と、
前記欠陥アドレス記憶手段に記憶されたアドレスと、データを読み出しおよび書き込みするアドレスとを比較する比較手段とを有し、
前記制御手段は、前記比較手段によって比較されたアドレスが一致したとき、前記第1のメモリ搭載手段の記憶手段に代えて、前記第2のメモリ搭載手段の冗長記憶手段の対応するアドレスにデータを読み出しまたは書き込みすることを特徴とする請求項1〜3のいずれか1つに記載のメモリ装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004267341A JP4444770B2 (ja) | 2004-09-14 | 2004-09-14 | メモリ装置 |
US11/227,038 US7218559B2 (en) | 2004-09-14 | 2005-09-14 | Memory device having redundant memory for repairing defects |
CNB2005101040539A CN100538883C (zh) | 2004-09-14 | 2005-09-14 | 存储器装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004267341A JP4444770B2 (ja) | 2004-09-14 | 2004-09-14 | メモリ装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006085775A JP2006085775A (ja) | 2006-03-30 |
JP4444770B2 true JP4444770B2 (ja) | 2010-03-31 |
Family
ID=36033742
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004267341A Expired - Fee Related JP4444770B2 (ja) | 2004-09-14 | 2004-09-14 | メモリ装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7218559B2 (ja) |
JP (1) | JP4444770B2 (ja) |
CN (1) | CN100538883C (ja) |
Families Citing this family (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2007022393A2 (en) * | 2005-08-16 | 2007-02-22 | Novelics | Memory row and column redundancy |
US7652922B2 (en) | 2005-09-30 | 2010-01-26 | Mosaid Technologies Incorporated | Multiple independent serial link memory |
KR101260632B1 (ko) | 2005-09-30 | 2013-05-03 | 모사이드 테크놀로지스 인코퍼레이티드 | 출력 제어 메모리 |
US8335868B2 (en) * | 2006-03-28 | 2012-12-18 | Mosaid Technologies Incorporated | Apparatus and method for establishing device identifiers for serially interconnected devices |
JP2008004196A (ja) * | 2006-06-23 | 2008-01-10 | Toppan Printing Co Ltd | 半導体メモリ装置 |
KR100819005B1 (ko) | 2007-02-16 | 2008-04-03 | 삼성전자주식회사 | 저항체를 이용한 비휘발성 메모리 장치 |
JP2009043328A (ja) * | 2007-08-08 | 2009-02-26 | Toshiba Corp | 半導体集積回路 |
US8521979B2 (en) | 2008-05-29 | 2013-08-27 | Micron Technology, Inc. | Memory systems and methods for controlling the timing of receiving read data |
US8289760B2 (en) | 2008-07-02 | 2012-10-16 | Micron Technology, Inc. | Multi-mode memory device and method having stacked memory dice, a logic die and a command processing circuit and operating in direct and indirect modes |
US7855931B2 (en) | 2008-07-21 | 2010-12-21 | Micron Technology, Inc. | Memory system and method using stacked memory device dice, and system using the memory system |
US8756486B2 (en) * | 2008-07-02 | 2014-06-17 | Micron Technology, Inc. | Method and apparatus for repairing high capacity/high bandwidth memory devices |
US7835207B2 (en) | 2008-10-07 | 2010-11-16 | Micron Technology, Inc. | Stacked device remapping and repair |
US8254191B2 (en) * | 2008-10-30 | 2012-08-28 | Micron Technology, Inc. | Switched interface stacked-die memory architecture |
US8364901B2 (en) * | 2009-02-13 | 2013-01-29 | Micron Technology, Inc. | Memory prefetch systems and methods |
US8400808B2 (en) | 2010-12-16 | 2013-03-19 | Micron Technology, Inc. | Phase interpolators and push-pull buffers |
KR101180408B1 (ko) * | 2011-01-28 | 2012-09-10 | 에스케이하이닉스 주식회사 | 반도체 집적회로 및 그 제어 방법 |
KR20120122549A (ko) * | 2011-04-29 | 2012-11-07 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 그의 리페어 방법 |
TW201327567A (zh) * | 2011-09-16 | 2013-07-01 | Mosaid Technologies Inc | 具有包含專用的冗餘區域之層之記憶體系統 |
JP2014071932A (ja) * | 2012-10-01 | 2014-04-21 | Toppan Printing Co Ltd | マルチチップメモリモジュール |
US9472284B2 (en) * | 2012-11-19 | 2016-10-18 | Silicon Storage Technology, Inc. | Three-dimensional flash memory system |
US9223665B2 (en) | 2013-03-15 | 2015-12-29 | Micron Technology, Inc. | Apparatuses and methods for memory testing and repair |
US9171597B2 (en) | 2013-08-30 | 2015-10-27 | Micron Technology, Inc. | Apparatuses and methods for providing strobe signals to memories |
US11347608B2 (en) | 2014-02-28 | 2022-05-31 | Rambus Inc. | Memory module with dedicated repair devices |
US9916196B2 (en) | 2014-02-28 | 2018-03-13 | Rambus Inc. | Memory module with dedicated repair devices |
JP2017033612A (ja) * | 2015-07-29 | 2017-02-09 | 淳生 越塚 | 半導体記憶装置及びその制御方法 |
US10489245B2 (en) | 2017-10-24 | 2019-11-26 | Spin Memory, Inc. | Forcing stuck bits, waterfall bits, shunt bits and low TMR bits to short during testing and using on-the-fly bit failure detection and bit redundancy remapping techniques to correct them |
US10656994B2 (en) | 2017-10-24 | 2020-05-19 | Spin Memory, Inc. | Over-voltage write operation of tunnel magnet-resistance (“TMR”) memory device and correcting failure bits therefrom by using on-the-fly bit failure detection and bit redundancy remapping techniques |
US10481976B2 (en) | 2017-10-24 | 2019-11-19 | Spin Memory, Inc. | Forcing bits as bad to widen the window between the distributions of acceptable high and low resistive bits thereby lowering the margin and increasing the speed of the sense amplifiers |
US10529439B2 (en) | 2017-10-24 | 2020-01-07 | Spin Memory, Inc. | On-the-fly bit failure detection and bit redundancy remapping techniques to correct for fixed bit defects |
US11144228B2 (en) | 2019-07-11 | 2021-10-12 | Micron Technology, Inc. | Circuit partitioning for a memory device |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4807191A (en) * | 1988-01-04 | 1989-02-21 | Motorola, Inc. | Redundancy for a block-architecture memory |
US5796662A (en) * | 1996-11-26 | 1998-08-18 | International Business Machines Corporation | Integrated circuit chip with a wide I/O memory array and redundant data lines |
JPH11120075A (ja) * | 1997-10-20 | 1999-04-30 | Toshiba Corp | 半導体記憶装置及び半導体記憶システム |
JP2004071104A (ja) | 2002-08-08 | 2004-03-04 | Renesas Technology Corp | 半導体記憶装置及び半導体記憶装置を含む記憶素子モジュール |
US6674673B1 (en) | 2002-08-26 | 2004-01-06 | International Business Machines Corporation | Column redundancy system and method for a micro-cell embedded DRAM (e-DRAM) architecture |
JP2004264057A (ja) | 2003-02-12 | 2004-09-24 | Sharp Corp | バウンダリスキャンコントローラ、半導体装置、半導体装置の半導体回路チップ識別方法、半導体装置の半導体回路チップ制御方法 |
JP4025275B2 (ja) | 2003-09-24 | 2007-12-19 | シャープ株式会社 | メモリ装置およびメモリシステム |
-
2004
- 2004-09-14 JP JP2004267341A patent/JP4444770B2/ja not_active Expired - Fee Related
-
2005
- 2005-09-14 CN CNB2005101040539A patent/CN100538883C/zh not_active Expired - Fee Related
- 2005-09-14 US US11/227,038 patent/US7218559B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN100538883C (zh) | 2009-09-09 |
CN1767054A (zh) | 2006-05-03 |
JP2006085775A (ja) | 2006-03-30 |
US20060056247A1 (en) | 2006-03-16 |
US7218559B2 (en) | 2007-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4444770B2 (ja) | メモリ装置 | |
US8462570B2 (en) | Memory address repair without enable fuses | |
US7505357B2 (en) | Column/row redundancy architecture using latches programmed from a look up table | |
EP0689695B1 (en) | Fault tolerant memory system | |
CN101236791A (zh) | 用于多段静态随机存取存储器的装置、电路和方法 | |
CN111627487A (zh) | 占据面积减少的熔丝电路 | |
CN113299336B (zh) | 修复电路、存储器和修复方法 | |
KR100633595B1 (ko) | 반도체 메모리 장치 및 그 구동 방법 | |
US9202532B2 (en) | Burst sequence control and multi-valued fuse scheme in memory device | |
US20140369143A1 (en) | Apparatuses and methods for mapping memory addresses to redundant memory | |
US9728235B2 (en) | Semiconductor device and semiconductor memory device | |
JP2008107897A (ja) | 半導体記憶装置 | |
US6320814B1 (en) | Semiconductor device | |
US6134176A (en) | Disabling a defective element in an integrated circuit device having redundant elements | |
US7263011B2 (en) | Memory circuit with flexible bitline-related and/or wordline-related defect memory cell substitution | |
JP2008159168A (ja) | 半導体記憶装置 | |
US6115302A (en) | Disabling a decoder for a defective element in an integrated circuit device having redundant elements | |
CN117524291B (zh) | 封装后修复电路、封装后修复方法和存储器装置 | |
JPH0991991A (ja) | メモリモジュール | |
US20240289266A1 (en) | Apparatuses and methods for settings for adjustable write timing | |
US6813200B2 (en) | Circuit configuration for reading out a programmable link | |
JP2000276879A (ja) | 半導体メモリ装置 | |
JPH0883217A (ja) | 記憶装置 | |
JP2006073108A (ja) | 半導体集積回路 | |
JP2005353247A (ja) | 半導体記憶装置、ヒューズボックス回路、および半導体集積回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060912 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090604 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090609 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090807 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100112 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100114 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130122 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130122 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |