JP4353759B2 - 駆動回路 - Google Patents
駆動回路 Download PDFInfo
- Publication number
- JP4353759B2 JP4353759B2 JP2003330294A JP2003330294A JP4353759B2 JP 4353759 B2 JP4353759 B2 JP 4353759B2 JP 2003330294 A JP2003330294 A JP 2003330294A JP 2003330294 A JP2003330294 A JP 2003330294A JP 4353759 B2 JP4353759 B2 JP 4353759B2
- Authority
- JP
- Japan
- Prior art keywords
- output
- circuit
- switch
- signal
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004973 liquid crystal related substance Substances 0.000 description 40
- 238000010586 diagram Methods 0.000 description 14
- 238000000034 method Methods 0.000 description 10
- 238000006243 chemical reaction Methods 0.000 description 6
- 239000003990 capacitor Substances 0.000 description 5
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical group [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 4
- 230000003321 amplification Effects 0.000 description 4
- 238000003199 nucleic acid amplification method Methods 0.000 description 4
- 239000000872 buffer Substances 0.000 description 3
- 230000015556 catabolic process Effects 0.000 description 3
- 210000002858 crystal cell Anatomy 0.000 description 3
- 238000006731 degradation reaction Methods 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 238000005070 sampling Methods 0.000 description 3
- 238000012937 correction Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000011084 recovery Methods 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 102100023487 Lens fiber major intrinsic protein Human genes 0.000 description 1
- 101710087757 Lens fiber major intrinsic protein Proteins 0.000 description 1
- 102100037224 Noncompact myelin-associated protein Human genes 0.000 description 1
- 101710184695 Noncompact myelin-associated protein Proteins 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 230000011218 segmentation Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
- H03K5/2472—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
- H03K5/2481—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/04—Modifications for accelerating switching
- H03K17/041—Modifications for accelerating switching without feedback from the output circuit to the control circuit
- H03K17/0416—Modifications for accelerating switching without feedback from the output circuit to the control circuit by measures taken in the output circuit
- H03K17/04163—Modifications for accelerating switching without feedback from the output circuit to the control circuit by measures taken in the output circuit in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
- H03K17/162—Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/01—Modifications for accelerating switching
- H03K19/017—Modifications for accelerating switching in field-effect transistor circuits
- H03K19/01707—Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
- H03K19/01721—Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits by means of a pull-up or down element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Electronic Switches (AREA)
- Amplifiers (AREA)
Description
図9は、「片側駆動」方式を用いた従来の液晶表示装置の概略構成を示す。図9に示しように、この液晶表示装置100は、デジタル映像データから生成されるアナログ・データ信号を液晶パネルに印加する方式の液晶表示装置であり、カラー液晶パネル101と、制御回路102と、階調電源103と、データ電極駆動回路(ソースドライバ)104と、走査電極駆動回路(ゲートドライバ)105とから構成されている。
図11のボルテージ・フォロワ114a及び114b用として図12と図13に示した回路構成に代えて、図15に示す回路構成を使用することもできる。図15は、特開2000−338461公報に開示されている回路構成と実質的に等価なものである。
さらに、図15の回路を発展させたものが、前述の特開2000−338461号公報や特開20003−22055号公報に開示されている(図示せず)。これらは、一方の電源ラインと出力端子との間に一導電型のトランジスタを、他方の電源ラインと同出力端子との間に他導電型のトランジスタを、それぞれソースフォロア形式に接続し、さらにこれら両トランジスタに対してスイッチをそれぞれ設けることを基本としており、入力信号の極性に応じて一方のソースフォロア回路を活性化している。
入力信号を受ける増幅回路と、
出力点に互いのソースが接続される形態で二つの電源供給端子間に直列接続されると共に、前記増幅回路の出力信号に応答して前記出力点をプッシュプル駆動する、互いに異なる導電型の第1及び第2のトランジスタと、
前記二つの電源供給端子の一方と前記出力点との間に前記第1トランジスタに並列に設けられた第1スイッチと、
前記二つの電源供給端子の他方と前記出力点との間に前記第2トランジスタに並列に設けられた第2スイッチと、
当該駆動回路の出力端子と前記出力点とを結ぶ経路に設けられ、且つ前記出力点に対してプリチャージが行われる時に前記経路を遮断し、プリチャージが行われない時に前記経路を接続するように制御される第3スイッチとを備え、
前記第1及び第2のトランジスタがB級動作に基づきプッシュプル駆動されると共に、前記出力点の信号が前記増幅回路に帰還されていることを特徴とする。
VDD−(VGS1+VDS(sat))〜VGS2+VDS(sat)
である。ここで、VDS(sat)は、前段または電流源CI3を構成するトランジスタの3極管領域と5極管領域の境界電圧である。
プリチャージを必要としない場合は、図5に示すように、出力電圧Voutの出力を可能とするためにスイッチS1は常時ON(閉)としておき、プリチャージが行われないようにスイッチS4とS5は常時OFF(開)とする。また、LCD駆動用増幅回路10はB級プッシュプル増幅を行うことから、出力電流がゼロになった時のソースフォロア回路ブロックのトランジスタM1、M2のゲート電位を安定化するために、スイッチS2またはS3を選択的にONにして出力アイドリング電流を流すことが好ましい。これを図5のタイミング・チャートで説明すると、入力電圧Vinの極性が正の期間(時刻t1〜t2)(すなわち1水平同期期間=1H)は、スイッチS2をON、スイッチS3をOFF、スイッチS1をONとして、定電流源CI1による定電流を出力端子Toutに向けて流すようにする。入力電圧Vinの極性が負の期間(時刻t2〜t3)(すなわち次の1水平同期期間)は、スイッチS2をOFF、スイッチS3をON、スイッチS1をONとして、定電流源CI1による定電流を出力端子Toutから吸い込むようにする。この場合の出力電圧Voutの波形は、図3(b)に示すようになる。図3(b)において、実線は負荷近端波形、すなわち負荷60に近い端の波形、破線は負荷遠端波形、すなわち負荷60から遠い端の波形である。
プリチャージを必要とする場合でも、プリチャージを必要としない場合と同様に、LCD駆動用増幅回路10はB級プッシュプル増幅を行うことから、出力電流がゼロになった時のソースフォロア回路ブロックのトランジスタM1、M2のゲート電位を安定化するために、スイッチS2またはS3を選択的にONにして出力アイドリング電流を流すことが必要である。しかし、時間を限定してプリチャージを行うため、プリチャージを必要とする場合は制御方法に少し工夫が必要である。
ストローブ信号STBは、フリップフロップ51のセット端子Sと、ダウンカウンタ53のデータ端子Pに入力される。ダウンカウンタ53のクロック端子CLには、二入力ANDゲート52の出力信号が入力される。ダウンカウンタ53の出力端子BLから出力される出力信号は、フリップフロップ51のリセット端子Rに入力される。フリップフロップ51の出力端子Qから出力される出力信号は、二入力ANDゲート52の一方の入力端子に入力されるとともに、三入力ANDゲート47と48にもそれぞれ入力される。二入力ANDゲート52の他方の入力端子には、ドットクロックが入力される。三入力ANDゲート47と48の他の二つの入力端子には、Dフリップフロップ41の二つのデータ端子QとQバーより出力される出力信号がそれぞれ入力される。三入力ANDゲート47と48の出力端子から出力される出力信号は、レベルシフタ49と50を介して出力され、それぞれスイッチS4とS5用の制御信号となる。
上述した実施形態は本発明を具体化した例を示すものであり、したがって、本発明はこの実施形態に限定されるものではなく、本発明の趣旨を外れることなく種々の変形が可能であることは言うまでもない。例えば、上記実施形態では、上位nビット判定回路22でデジタル入力信号Vdinの上位nビットを調べてプリチャージが必要か否かを判定しているが、プリチャージが必要か否かを判定できるものであれば、これら以外の判定方法も使用可能である。
11 差動増幅部
12 差動増幅部11の出力部
21 D/Aコンバータ
22 上位nビット判定回路
23 スイッチ制御回路
30 スイッチ制御回路
31 フリップフロップ回路
32 インバータ
33、34 レベルシフタ(L/S)
40 スイッチ制御回路
41 Dフリップフロップ
42、43、45、49、50 レベルシフタ(L/S)
44 NORゲート
46 n入力ANDゲート
47、48 三入力ANDゲート
52 二入力ANDゲート
51 フリップフロップ
53 ダウンカウンタ
54 プリセット値入力回路
60 負荷(液晶パネルの液晶容量)
Tin 入力端子
Tout 出力端子
M1 NチャネルMOSトランジスタ
M2 PチャネルMOSトランジスタ
CI1、CI2、CI3 定電流源
S1、S2、S3、S4、S5 スイッチ
Claims (6)
- 入力信号を受ける増幅回路と、
出力点に互いのソースが接続される形態で二つの電源供給端子間に直列接続されると共に、前記増幅回路の出力信号に応答して前記出力点をプッシュプル駆動する、互いに異なる導電型の第1及び第2のトランジスタと、
前記二つの電源供給端子の一方と前記出力点との間に前記第1トランジスタに並列に設けられた第1スイッチと、
前記二つの電源供給端子の他方と前記出力点との間に前記第2トランジスタに並列に設けられた第2スイッチと、
当該駆動回路の出力端子と前記出力点とを結ぶ経路に設けられ、且つ前記出力点に対してプリチャージが行われる時に前記経路を遮断し、プリチャージが行われない時に前記経路を接続するように制御される第3スイッチとを備え、
前記第1及び第2のトランジスタがB級動作に基づきプッシュプル駆動されると共に、前記出力点の信号が前記増幅回路に帰還されていることを特徴とする駆動回路。 - 前記入力信号を調べてプリチャージが必要か否かを判定する判定回路をさらに有している請求項1に記載の駆動回路。
- 前記判定回路が、前記入力信号の上位nビット(nは正の整数)を判定してプリチャージが必要か否かを判定する請求項2に記載の駆動回路。
- 前記判定回路が、n入力のAND回路から構成される請求項3に記載の駆動回路。
- 互いに直列接続された第4スイッチ及び第1定電流源が、前記二つの電源供給端子の一方と前記出力点との間において前記第1トランジスタに並列に設けられていると共に、互いに直列接続された第5スイッチ及び第2定電流源が、前記二つの電源供給端子の他方と前記出力点との間において前記第2トランジスタに並列に設けられており、
前記第4スイッチは、前記第1トランジスタのON・OFFにほぼ同期してON・OFF制御され、前記第5スイッチは、前記第2トランジスタのON・OFFにほぼ同期してON・OFF制御される請求項1〜4のいずれか1項に記載の駆動回路。 - 前記第4スイッチ及び前記第1定電流源と前記第5スイッチ及び前記第2定電流源が、出力アイドリング電流を流すために使用される請求項5に記載の駆動回路。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003330294A JP4353759B2 (ja) | 2003-09-22 | 2003-09-22 | 駆動回路 |
US10/942,905 US7075342B2 (en) | 2003-09-22 | 2004-09-17 | Driver circuit |
CNB200410011857XA CN100442344C (zh) | 2003-09-22 | 2004-09-22 | 驱动电路 |
CN2008100830859A CN101256755B (zh) | 2003-09-22 | 2004-09-22 | 驱动电路 |
CN2007101408304A CN101114435B (zh) | 2003-09-22 | 2004-09-22 | 驱动电路及显示装置 |
US11/406,431 US7321246B2 (en) | 2003-09-22 | 2006-04-19 | Driver circuit for a liquid crystal display |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003330294A JP4353759B2 (ja) | 2003-09-22 | 2003-09-22 | 駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005099170A JP2005099170A (ja) | 2005-04-14 |
JP4353759B2 true JP4353759B2 (ja) | 2009-10-28 |
Family
ID=34308903
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003330294A Expired - Fee Related JP4353759B2 (ja) | 2003-09-22 | 2003-09-22 | 駆動回路 |
Country Status (3)
Country | Link |
---|---|
US (2) | US7075342B2 (ja) |
JP (1) | JP4353759B2 (ja) |
CN (3) | CN101114435B (ja) |
Families Citing this family (53)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI258724B (en) * | 2003-10-28 | 2006-07-21 | Samsung Electronics Co Ltd | Circuits and methods providing reduced power consumption for driving flat panel displays |
US20050088395A1 (en) | 2003-10-28 | 2005-04-28 | Samsung Electronics Co., Ltd. | Common Voltage driver circuits and methods providing reduced power consumption for driving flat panel displays |
TWI391887B (zh) * | 2004-11-24 | 2013-04-01 | Semiconductor Energy Lab | 顯示裝置和其驅動方法 |
US7158065B2 (en) * | 2005-02-04 | 2007-01-02 | Tpo Displays Corp. | Signal driving circuits |
US7221194B2 (en) * | 2005-02-18 | 2007-05-22 | Tpo Displays Corp. | Analog buffers composed of thin film transistors |
US7633482B2 (en) * | 2005-06-06 | 2009-12-15 | Himax Technologies Limited | Operational amplifier circuit having digitally controllable output stage |
US8004482B2 (en) * | 2005-10-14 | 2011-08-23 | Lg Display Co., Ltd. | Apparatus for driving liquid crystal display device by mixing analog and modulated data voltage |
TWI287703B (en) * | 2005-10-25 | 2007-10-01 | Denmos Technology Inc | Data driver, apparatus and method for data driver power on current reducing thereof |
CN100442334C (zh) * | 2005-12-27 | 2008-12-10 | 中华映管股份有限公司 | 适用于平面显示器之模拟输出缓冲电路 |
JP5188023B2 (ja) * | 2006-01-24 | 2013-04-24 | ラピスセミコンダクタ株式会社 | 駆動装置およびその駆動方法 |
JP5162830B2 (ja) * | 2006-01-27 | 2013-03-13 | セイコーエプソン株式会社 | 電気光学装置、駆動方法および電子機器 |
DE602007006431D1 (de) * | 2006-02-10 | 2010-06-24 | Pelikon Ltd | Ansteuerschaltungen für kapazitive lasten |
US20070290969A1 (en) * | 2006-06-16 | 2007-12-20 | Yih-Jen Hsu | Output buffer for gray-scale voltage source |
JP5226248B2 (ja) * | 2006-08-02 | 2013-07-03 | ルネサスエレクトロニクス株式会社 | 温度検出回路及び半導体装置 |
JP4360500B2 (ja) | 2006-08-16 | 2009-11-11 | Okiセミコンダクタ株式会社 | 液晶表示装置の駆動回路及び駆動装置 |
US7876133B1 (en) * | 2006-09-27 | 2011-01-25 | Cypress Semiconductor Corporation | Output buffer circuit |
US20080084342A1 (en) * | 2006-10-06 | 2008-04-10 | National Yunlin University Of Science And Technology | Method for enhancing the driving capability of a digital to analog converter |
TW200820571A (en) * | 2006-10-27 | 2008-05-01 | Fitipower Integrated Tech Inc | Driving device |
US8390536B2 (en) * | 2006-12-11 | 2013-03-05 | Matias N Troccoli | Active matrix display and method |
US7525357B2 (en) * | 2006-12-13 | 2009-04-28 | Qimonda Ag | Circuit and method for adjusting a voltage drop |
JP4621235B2 (ja) * | 2006-12-13 | 2011-01-26 | パナソニック株式会社 | 駆動電圧制御装置、駆動電圧切替方法および駆動電圧切替装置 |
JP5038710B2 (ja) * | 2006-12-28 | 2012-10-03 | 株式会社日立製作所 | レベル変換回路 |
JP2009015178A (ja) * | 2007-07-06 | 2009-01-22 | Nec Electronics Corp | 容量性負荷駆動回路、容量性負荷駆動方法および液晶表示装置の駆動回路 |
JP4508222B2 (ja) | 2007-08-31 | 2010-07-21 | ソニー株式会社 | プリチャージ制御方法及び表示装置 |
DE102007056956B4 (de) * | 2007-11-27 | 2009-10-29 | Moosbauer, Peter, Dipl.-Ing.(FH) | Schaltung zur Regelung der Stromversorgung eines Verbrauchers und Verfahren zum Betrieb einer Schaltung |
US20090284317A1 (en) * | 2008-05-16 | 2009-11-19 | Ching-Chung Lee | Source driver of a display, operational amplifier, and method for controlling the operational amplifier thereof |
US7804328B2 (en) * | 2008-06-23 | 2010-09-28 | Texas Instruments Incorporated | Source/emitter follower buffer driving a switching load and having improved linearity |
JP5128400B2 (ja) * | 2008-07-18 | 2013-01-23 | ルネサスエレクトロニクス株式会社 | 電流駆動回路 |
JP4526581B2 (ja) * | 2008-08-06 | 2010-08-18 | ルネサスエレクトロニクス株式会社 | 液晶表示パネル駆動用ドライバ、及び液晶表示装置 |
KR100971216B1 (ko) * | 2008-08-25 | 2010-07-20 | 주식회사 동부하이텍 | 디스플레이 |
US8773410B2 (en) * | 2008-12-15 | 2014-07-08 | Himax Technologies Limited | Method for driving a display and related display apparatus |
US8222927B2 (en) * | 2009-04-09 | 2012-07-17 | Mediatek Inc. | Reference buffer circuit |
CN101841247B (zh) * | 2009-11-20 | 2013-01-23 | Bcd半导体制造有限公司 | 一种开关电源的基极驱动电路 |
KR20120094722A (ko) * | 2011-02-17 | 2012-08-27 | 삼성디스플레이 주식회사 | 화상 표시장치 및 그의 구동방법 |
US10403225B2 (en) * | 2012-06-29 | 2019-09-03 | Novatek Microelectronics Corp. | Display apparatus and driving method thereof |
US11024252B2 (en) | 2012-06-29 | 2021-06-01 | Novatek Microelectronics Corp. | Power-saving driving circuit for display panel and power-saving driving method thereof |
CN103731109B (zh) * | 2012-10-12 | 2017-04-12 | 联咏科技股份有限公司 | 运算放大器组件及增强运算放大器电路的驱动能力的方法 |
US9172363B2 (en) * | 2013-10-25 | 2015-10-27 | Infineon Technologies Austria Ag | Driving an MOS transistor with constant precharging |
KR102222085B1 (ko) * | 2013-12-13 | 2021-03-02 | 진옥상 | 정전류부하 제어잡음 제거회로 |
KR102222086B1 (ko) * | 2013-12-13 | 2021-03-03 | 진옥상 | 플로팅 방지용 전자회로 |
JP6425380B2 (ja) | 2013-12-26 | 2018-11-21 | ローム株式会社 | パワー回路およびパワーモジュール |
CN103795385A (zh) * | 2014-02-24 | 2014-05-14 | 南京航空航天大学 | 功率管驱动方法、电路及直流固态功率控制器 |
JP6559407B2 (ja) * | 2014-09-29 | 2019-08-14 | ラピスセミコンダクタ株式会社 | 増幅器及び増幅器を含む表示ドライバ |
US10957237B2 (en) * | 2015-12-28 | 2021-03-23 | Semiconductor Energy Laboratory Co., Ltd. | Circuit, semiconductor device, display device, electronic device, and driving method of circuit |
US10083668B2 (en) * | 2016-03-09 | 2018-09-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display device, and electronic device |
US10102792B2 (en) | 2016-03-30 | 2018-10-16 | Novatek Microelectronics Corp. | Driving circuit of display panel and display apparatus using the same |
JP6711691B2 (ja) * | 2016-05-17 | 2020-06-17 | アズビル株式会社 | Opアンプおよび電子回路 |
KR102607402B1 (ko) * | 2016-10-31 | 2023-11-30 | 엘지디스플레이 주식회사 | 게이트 구동 회로와 이를 이용한 표시장치 |
CN107886980B (zh) * | 2017-11-16 | 2020-05-05 | 清华大学 | 模拟缓存器电路 |
JP2019144548A (ja) * | 2018-02-22 | 2019-08-29 | シナプティクス インコーポレイテッド | 表示ドライバ、表示装置及び表示パネルの駆動方法 |
CN113098241B (zh) * | 2021-04-13 | 2022-06-17 | 浙江大学 | 一种闭环有源驱动电路、驱动方法及开关电源 |
DE102021111426A1 (de) | 2021-05-04 | 2022-11-10 | Webasto SE | Vorrichtung zum Ansteuern einer elektrischen Komponente eines Fahrzeugs sowie Verfahren zum Betreiben der Vorrichtung |
CN114039592A (zh) * | 2021-11-03 | 2022-02-11 | 广东宽普科技有限公司 | 一种高压高速低功耗电平转换电路及开关驱动电路 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4644288A (en) * | 1985-01-09 | 1987-02-17 | Crown International, Inc. | Method of fault sensing for power amplifiers having coupled power stages with normally alternate current flow |
US5006739A (en) * | 1987-06-15 | 1991-04-09 | Hitachi, Ltd. | Capacitive load drive circuit |
US5528541A (en) | 1994-11-09 | 1996-06-18 | Sony Corporation Of Japan | Charge shared precharge scheme to reduce compare output delays |
JPH08212056A (ja) * | 1994-11-09 | 1996-08-20 | Sony Electron Inc | データワード高速比較方式 |
US5515024A (en) | 1994-11-09 | 1996-05-07 | Sony Corporation Of Japan | High performance dynamic compare circuit |
US5459416A (en) | 1994-11-09 | 1995-10-17 | Sony Electronics, Inc. | Sense amplifier common mode dip filter circuit to avoid false misses |
JP3537569B2 (ja) * | 1995-02-27 | 2004-06-14 | 松下電器産業株式会社 | 差動増幅装置 |
TW300310B (ja) | 1995-05-10 | 1997-03-11 | Toshiba Co Ltd | |
JPH0918253A (ja) * | 1995-06-30 | 1997-01-17 | Texas Instr Japan Ltd | 演算増幅回路 |
US5783970A (en) * | 1995-07-24 | 1998-07-21 | Mitek Corporation | Driver for N-channel VFET output stage of power amplifier |
US5814953A (en) * | 1995-12-18 | 1998-09-29 | Thomson Consumer Electronics, Inc. | Power amplifier predriver stage |
JP2000151291A (ja) * | 1998-11-12 | 2000-05-30 | Fujitsu Ltd | 演算増幅器 |
JP3482908B2 (ja) | 1999-05-26 | 2004-01-06 | 日本電気株式会社 | 駆動回路、駆動回路システム、バイアス回路及び駆動回路装置 |
JP3666423B2 (ja) * | 2001-07-06 | 2005-06-29 | 日本電気株式会社 | 駆動回路 |
US6717470B1 (en) * | 2002-05-06 | 2004-04-06 | Analog Devices, Inc. | Voltage amplifier with output stages having high capacitive load tolerance |
-
2003
- 2003-09-22 JP JP2003330294A patent/JP4353759B2/ja not_active Expired - Fee Related
-
2004
- 2004-09-17 US US10/942,905 patent/US7075342B2/en not_active Expired - Lifetime
- 2004-09-22 CN CN2007101408304A patent/CN101114435B/zh not_active Expired - Fee Related
- 2004-09-22 CN CN2008100830859A patent/CN101256755B/zh not_active Expired - Fee Related
- 2004-09-22 CN CNB200410011857XA patent/CN100442344C/zh not_active Expired - Fee Related
-
2006
- 2006-04-19 US US11/406,431 patent/US7321246B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US7321246B2 (en) | 2008-01-22 |
CN101256755A (zh) | 2008-09-03 |
CN1601595A (zh) | 2005-03-30 |
CN101256755B (zh) | 2010-12-22 |
CN101114435A (zh) | 2008-01-30 |
US20060186934A1 (en) | 2006-08-24 |
US20050062508A1 (en) | 2005-03-24 |
CN101114435B (zh) | 2011-01-26 |
CN100442344C (zh) | 2008-12-10 |
US7075342B2 (en) | 2006-07-11 |
JP2005099170A (ja) | 2005-04-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4353759B2 (ja) | 駆動回路 | |
CN101339752B (zh) | 电容性负载驱动电路、电容性负载驱动方法和用于液晶显示器件的驱动电路 | |
US10650770B2 (en) | Output circuit and data driver of liquid crystal display device | |
CN101174397B (zh) | 数据驱动器及显示装置 | |
JP4237219B2 (ja) | データ受信回路とデータドライバ及び表示装置 | |
US9892703B2 (en) | Output circuit, data driver, and display device | |
US8390609B2 (en) | Differential amplifier and drive circuit of display device using the same | |
US8237693B2 (en) | Operational amplifier, drive circuit, and method for driving liquid crystal display device | |
CN101504867B (zh) | 电平移位电路及使用该电路的驱动器和显示装置 | |
US20090040165A1 (en) | Amplifying circuit and display unit | |
JP2008139697A (ja) | 容量性負荷駆動回路および容量性負荷駆動方法、液晶表示装置駆動方法 | |
KR20030004988A (ko) | 화상 표시 장치 | |
US10607560B2 (en) | Semiconductor device and data driver | |
US20100321360A1 (en) | Differential signal receiving circuit and display apparatus | |
KR100723481B1 (ko) | 액정표시장치의 소오스 구동부에서 출력 신호의 슬루레이트를 개선한 출력 버퍼 | |
US10673397B2 (en) | Operational amplifier | |
US7138993B2 (en) | LCD with integrated switches for DC restore | |
JP6966887B2 (ja) | 出力回路及び表示ドライバ | |
JP2004184649A (ja) | 表示装置及びその駆動回路 | |
JP2008026636A (ja) | 駆動回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060515 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080416 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20081106 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090105 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090707 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090728 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120807 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120807 Year of fee payment: 3 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120807 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120807 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130807 Year of fee payment: 4 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |