JP4069078B2 - Dram制御装置およびdram制御方法 - Google Patents
Dram制御装置およびdram制御方法 Download PDFInfo
- Publication number
- JP4069078B2 JP4069078B2 JP2004002275A JP2004002275A JP4069078B2 JP 4069078 B2 JP4069078 B2 JP 4069078B2 JP 2004002275 A JP2004002275 A JP 2004002275A JP 2004002275 A JP2004002275 A JP 2004002275A JP 4069078 B2 JP4069078 B2 JP 4069078B2
- Authority
- JP
- Japan
- Prior art keywords
- dram
- drams
- command
- interface unit
- frame buffer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000000034 method Methods 0.000 title claims description 14
- 238000012546 transfer Methods 0.000 claims description 45
- 238000012545 processing Methods 0.000 claims description 33
- 230000004044 response Effects 0.000 claims description 6
- 238000013507 mapping Methods 0.000 description 19
- 238000010586 diagram Methods 0.000 description 17
- 230000006870 function Effects 0.000 description 11
- 101000898746 Streptomyces clavuligerus Clavaminate synthase 1 Proteins 0.000 description 8
- 101000761220 Streptomyces clavuligerus Clavaminate synthase 2 Proteins 0.000 description 8
- 230000000694 effects Effects 0.000 description 7
- 230000008569 process Effects 0.000 description 7
- 230000003213 activating effect Effects 0.000 description 6
- 101150076031 RAS1 gene Proteins 0.000 description 5
- 101001005269 Arabidopsis thaliana Ceramide synthase 1 LOH3 Proteins 0.000 description 4
- 101001005312 Arabidopsis thaliana Ceramide synthase LOH1 Proteins 0.000 description 4
- 101001005314 Arabidopsis thaliana Ceramide synthase LOH2 Proteins 0.000 description 4
- 101000916406 Homo sapiens Calsyntenin-2 Proteins 0.000 description 4
- 101000633784 Homo sapiens SLAM family member 7 Proteins 0.000 description 4
- 101000668858 Spinacia oleracea 30S ribosomal protein S1, chloroplastic Proteins 0.000 description 4
- 102100030310 5,6-dihydroxyindole-2-carboxylic acid oxidase Human genes 0.000 description 2
- 101100247319 Drosophila melanogaster Ras64B gene Proteins 0.000 description 2
- 101000773083 Homo sapiens 5,6-dihydroxyindole-2-carboxylic acid oxidase Proteins 0.000 description 2
- 101150019218 RAS2 gene Proteins 0.000 description 2
- 101150045048 Ras85D gene Proteins 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 101000617541 Danio rerio Presenilin-2 Proteins 0.000 description 1
- 101150086396 PRE1 gene Proteins 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/393—Arrangements for updating the contents of the bit-mapped memory
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/363—Graphics controllers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/12—Frame memory handling
- G09G2360/128—Frame memory using a Synchronous Dynamic RAM [SDRAM]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1015—Read-write modes for single port memories, i.e. having either a random port or a serial port
- G11C7/1042—Read-write modes for single port memories, i.e. having either a random port or a serial port using interleaving techniques, i.e. read-write of one part of the memory while preparing another part
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Graphics (AREA)
- Dram (AREA)
- Memory System (AREA)
Description
(ステップ1)
インターフェース部120において、CPU201は図形パラメータレジスタ203に、転送開始座標、フレーム番号、描画データ情報(色深さ、矩形/ライン)、横幅語数、および縦幅ライン数をセットする。
(ステップ2)
CPU201は制御器205に、転送要求を示すリクエスト信号を出力する。
(ステップ3)
制御器205は、まず転送要求を受け付けるアクノレッジ信号をCPU201に出力する。次に図形パラメータレジスタ203を参照して、横幅語数と縦幅ライン数から、どの4バンクをアクティブにするかを決定する。ここでは、(SDRAM1,Bank0,Row0),(SDRAM1,Bank1,Row0),(SDRAM1,Bank2,Row1),(SDRAM1,Bank3,Row1)をそれぞれアクティブにする。そして、アクティブロウアドレス記憶部207を参照して現在のアクティブバンクを調べ、プリチャージコマンド/アクティブコマンドを発行する必要があるか否かを調べる。ここでは、発行は不要であるものとする。
(ステップ4)
2次元アドレス生成部204は図形パラメータレジスタ203を参照し、転送開始座標、フレーム番号および描画データ情報から、SDRAM上で書き込みを開始するアドレスを算出し、算出したバンクBank、ロウアドレスRow、およびカラムアドレスColをアドレス及び制御信号出力部208に出力する。
(ステップ5)
制御器205は、図24(b)に示すような、SDRAM1に対する制御信号を生成するための状態遷移を開始する。例えば、サイクルT1において、アドレス及び制御信号出力部208にアクティブコマンドの生成を指示する。
(ステップ6)
アドレス及び制御信号出力部208は、まず2次元アドレス生成部204から出力されたロウアドレスRowから、SDRAM1またはSDRAM2のいずれに書き込むかを判別し、その判別結果からチップセレクト信号CS1,CS2を生成する。また、2次元アドレス生成部204から出力されたバンクBankおよびロウアドレスRowから、(SDRAM1,Bank0,Row0)をアクティブにするためのアクティブコマンド(制御信号RAS,CAS,WE)を出力する。
(ステップ7)
続いて、発行インターバル制約tRRDに従い、サイクルT3において、(SDRAM1,Bank1,Row0)をアクティブにするためのアクティブコマンドを出力する。
(ステップ8)
サイクルT4のタイミングでは、サイクルT1に対して発行インターバル制約tRRDを満たしているので、リードコマンドを発行することが可能となる。そこで、(SDRAM1,Bank0,Row0)のリードコマンドを出力する。
(ステップ9)
続いて、サイクルT5,T7において、(SDRAM1,Bank2,Row1),(SDRAM1,Bank3,Row1)をアクティブにするためのアクティブコマンドを、それぞれ出力する。
(ステップ10)
サイクルT12において、(SDRAM1,Bank1,Row0)のリードコマンドを出力する。以下、(SDRAM1,Bank2,Row1),(SDRAM1,Bank3、Row1)にアクセスが移ったとき、同様にリードコマンドを出力する。
(ステップ11)
サイクルS1,S3において、(SDRAM1,Bank0)のプリチャージコマンド、(SDRAM1,Bank0,Row2)のアクティブコマンドを、それぞれ発行する。
(ステップ12)
サイクルS5において、(SDRAM1,Bank0,Row2)のリードコマンドを発行する。
図25に示すように、2個の線分データ(線分1,2)を連続して書き込む動作について説明する。
(1)フレームバッファ領域を水平方向に読み出すとき、オーバーヘッドが生じない。この結果、表示処理時のアクセス時間が削減される。
(2)ここでは説明は省略するが、サイズが比較的大きい矩形データを書き込むとき、SDRAMのバースト転送機能を利用することによって、水平方向の読み出し動作と同様にパイプラインアクセスが可能となるため、やはりオーバーヘッドは生じない。
(3)短い線分データや小さい矩形を書き込むとき、同一ロウアドレス内に収まる確率が高くなり、この結果、一個の描画データを書き込む間、オーバーヘッドが生じない。
図1は本発明の第1の実施形態に係るDRAM制御装置の概略構成を示す図である。図1において、第1のSDRAM1A(SDRAM1)および第2のSDRAM1B(SDRAM2)は、マイクロプロセッサ2と接続されている。マイクロプロセッサ2内部に設けられたインターフェース部20は、第1および第2のSDRAM1A,1Bにフレームバッファ領域を割り付けており、描画や表示などのグラフィックス処理に応じて、第1および第2のSDRAM1A,1Bをアクセスする。
図10は本発明の第2の実施形態に係るDRAM制御装置の概略構成を示す図、図11は図10におけるインターフェース部20Bの構成を示すブロック図である。図10および図11では、図1および図2と共通の要素については同一の符号を付しており、ここでは詳細な説明を省略する。図11において、BA(バンク選択信号)制御器81は、第1および第2のSDRAM1A,1Bに対し、個別に、第1および第2のバンク選択信号BA1,BA2をそれぞれ出力する。また、AS(アドレス選択信号)制御器82は、アドレス及び制御信号出力部208から出力されたアドレスの第0ビットを受けて、第1および第2のSDRAM1A,1Bに対し、個別に、第1および第2のアドレス選択信号AS1,AS2をそれぞれ出力する。なお、アドレスの第0ビット以外は、第1および第2のSDRAM1A,1Bに対して、共通に与えられる。BA制御器81およびAS制御器82によって、本発明のアドレス制御部が構成されている。
図14は本発明の第3の実施形態に係るDRAM制御装置の概略構成を示す図、図15は図14におけるインターフェース部20Cの構成を示すブロック図である。図14および図15では、図1および図2、または図10および図11と共通の要素については同一の符号を付しており、ここでは詳細な説明を省略する。
図18は本発明の第4の実施形態に係るDRAM制御装置の概略構成を示す図、図19は図18におけるインターフェース部20Dの構成を示すブロック図である。図18および図19では、図1および図2、または図14および図15と共通の要素については同一の符号を付しており、ここでは詳細な説明を省略する。
1B 第2のSDRAM(バースト転送機能を有するDRAM)
20,20A,20B,20C,20D インターフェース部
21 CS変換器
22 CKE制御器(バースト転送制御部)
51 DQM制御器(リード制御部)
81 BA制御器
82 AS制御器
111 制御信号制御部(コマンド制御部)
141 PRE制御器
Claims (11)
- バースト転送機能を有し、かつ、所定のサイクル数のコマンドの発行インターバル制約を有する複数のDRAMと、
2次元配置された複数の描画ブロックからなるフレームバッファ領域を前記複数のDRAMに割り付けており、グラフィックス処理に応じて、前記複数のDRAMをアクセスするインターフェース部とを備え、
前記インターフェース部は、
前記フレームバッファ領域の少なくとも一部について、隣り合う前記描画ブロックに、異なる前記DRAMを割り付けており、
異なる前記DRAMが割り付けられた、隣り合う前記描画ブロックに跨る処理を行う際に、アクティブコマンドを各DRAMに対して、交互にまたは同時に、発行し、かつ、
前記複数のDRAMに対し、個別に、バースト転送を停止させる信号を出力するバースト転送制御部を備えている
ことを特徴とするDRAM制御装置。 - 請求項1において、
前記複数のDRAMは、第1および第2のDRAMを含み、
前記インターフェース部は、
前記フレームバッファ領域の各描画ブロックに、市松模様状に、前記第1および第2のDRAMを割り付けている
ことを特徴とするDRAM制御装置。 - 請求項1において、
前記インターフェース部は、
前記複数のDRAMに対し、個別に、バンク選択信号およびアドレス信号を出力するアドレス制御部を備えている
ことを特徴とするDRAM制御装置。 - 請求項3において、
前記インターフェース部は、
前記フレームバッファ領域の少なくとも一部について、隣り合う前記描画ブロックに、異なる前記DRAMにおけるロウアドレスが同一または連続する領域を、それぞれ割り付けており、
前記アドレス制御部は、前記アドレス信号の第0ビットをDRAM毎に個別に出力し、残りのビットは各DRAMに共通に出力するものである
ことを特徴とするDRAM制御装置。 - 請求項1において、
前記インターフェース部は、
前記複数のDRAMに対し、個別に、制御コマンドを発行可能に構成されたコマンド制御部を備えている
ことを特徴とするDRAM制御装置。 - 請求項5において、
前記コマンド制御部は、前記複数のDRAMのうちの一のDRAMに対してリードまたはライトコマンドを発行するサイクルにおいて、他のDRAMにプリチャージコマンドを発行可能に構成されている
ことを特徴とするDRAM制御装置。 - 請求項6において、
前記コマンド制御部は、プリチャージコマンドを発行するとともに、プリチャージ信号を出力可能に構成されている
ことを特徴とするDRAM制御装置。 - 請求項1において、
前記インターフェース部は、
前記複数のDRAMに対し、個別に、リードデータの有効・無効を制御するリード制御部を備えた
ことを特徴とするDRAM制御装置。 - バースト転送機能を有する複数のDRAMと、
2次元配置された複数の描画ブロックからなる複数のフレームバッファ領域を、それぞれ、前記複数のDRAMのいずれかに割り付けておき、グラフィックス処理に応じて、前記複数のDRAMをアクセスするインターフェース部とを備え、
前記インターフェース部は、
前記複数のフレームバッファ領域に、それぞれ、異なる前記DRAMを割り付けており、かつ、
前記複数のDRAMに対し、個別に、バースト転送を停止させる信号を出力するバースト転送制御部を備えている
ことを特徴とするDRAM制御装置。 - 請求項1記載のDRAM制御装置における制御方法であって、
隣り合い、かつ、前記複数のDRAMが含む第1および第2のDRAMがそれぞれ割り付けられた,第1および第2の描画ブロックにまたがるグラフィック処理の命令を、前記インターフェース部が受けるステップと、
前記インターフェース部が、前記命令に応じて、前記第1のDRAMに対し、前記第1の描画ブロックに対応する領域のバースト書き込みまたは読み出しを指示するステップと、
前記インターフェース部が、前記命令に応じて、前記第2のDRAMに対し、前記第2の描画ブロックに対応する領域のバースト書き込みまたは読み出しを指示するとともに、前記バースト転送制御部が、前記第1のDRAMに対し、バースト転送を停止させる信号を出力するステップとを備えた
ことを特徴とするDRAM制御方法。 - 請求項9記載のDRAM制御装置における制御方法であって、
前記複数のDRAMが含む第1および第2のDRAMにそれぞれ割り付けられた第1および第2のフレームバッファ領域を利用するグラフィック処理の命令を、前記インターフェース部が受けるステップと、
前記インターフェース部が、前記命令に応じて、前記第1のDRAMに対し、前記第1のフレームバッファ領域における処理対象部分のバースト書き込みまたは読み出しを指示するステップと、
前記インターフェース部が、前記命令に応じて、前記第2のDRAMに対し、前記第2のフレームバッファ領域における処理対象部分のバースト書き込みまたは読み出しを指示するとともに、前記バースト転送制御部が、前記第1のDRAMに対し、バースト転送を停止させる信号を出力するステップとを備えた
ことを特徴とするDRAM制御方法。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004002275A JP4069078B2 (ja) | 2004-01-07 | 2004-01-07 | Dram制御装置およびdram制御方法 |
CNA2007101863198A CN101159129A (zh) | 2004-01-07 | 2004-12-24 | Dram控制装置以及dram控制方法 |
CNB2004101036596A CN100353348C (zh) | 2004-01-07 | 2004-12-24 | Dram控制装置以及dram控制方法 |
US11/023,570 US7562184B2 (en) | 2004-01-07 | 2004-12-29 | DRAM controller for graphics processing operable to enable/disable burst transfer |
US12/484,673 US20090254700A1 (en) | 2004-01-07 | 2009-06-15 | Dram controller for graphics processing operable to enable/disable burst transfer |
US13/049,293 US20110167211A1 (en) | 2004-01-07 | 2011-03-16 | Dram controller for video signal processing operable to enable/disable burst transfer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004002275A JP4069078B2 (ja) | 2004-01-07 | 2004-01-07 | Dram制御装置およびdram制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005196485A JP2005196485A (ja) | 2005-07-21 |
JP4069078B2 true JP4069078B2 (ja) | 2008-03-26 |
Family
ID=34737114
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004002275A Expired - Lifetime JP4069078B2 (ja) | 2004-01-07 | 2004-01-07 | Dram制御装置およびdram制御方法 |
Country Status (3)
Country | Link |
---|---|
US (3) | US7562184B2 (ja) |
JP (1) | JP4069078B2 (ja) |
CN (2) | CN101159129A (ja) |
Families Citing this family (96)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9710852B1 (en) | 2002-05-30 | 2017-07-18 | Consumerinfo.Com, Inc. | Credit report timeline user interface |
US9400589B1 (en) | 2002-05-30 | 2016-07-26 | Consumerinfo.Com, Inc. | Circular rotational interface for display of consumer credit information |
US8346593B2 (en) | 2004-06-30 | 2013-01-01 | Experian Marketing Solutions, Inc. | System, method, and software for prediction of attitudinal and message responsiveness |
US8732004B1 (en) | 2004-09-22 | 2014-05-20 | Experian Information Solutions, Inc. | Automated analysis of data to generate prospect notifications based on trigger events |
US20080033852A1 (en) * | 2005-10-24 | 2008-02-07 | Megdal Myles G | Computer-based modeling of spending behaviors of entities |
US9201819B2 (en) * | 2005-12-26 | 2015-12-01 | Socionext Inc. | Command processing apparatus, method and integrated circuit apparatus |
US7711636B2 (en) | 2006-03-10 | 2010-05-04 | Experian Information Solutions, Inc. | Systems and methods for analyzing data |
US8036979B1 (en) | 2006-10-05 | 2011-10-11 | Experian Information Solutions, Inc. | System and method for generating a finance attribute from tradeline data |
US7657569B1 (en) | 2006-11-28 | 2010-02-02 | Lower My Bills, Inc. | System and method of removing duplicate leads |
US7778885B1 (en) | 2006-12-04 | 2010-08-17 | Lower My Bills, Inc. | System and method of enhancing leads |
US8606666B1 (en) | 2007-01-31 | 2013-12-10 | Experian Information Solutions, Inc. | System and method for providing an aggregation tool |
US8606626B1 (en) | 2007-01-31 | 2013-12-10 | Experian Information Solutions, Inc. | Systems and methods for providing a direct marketing campaign planning environment |
US8285656B1 (en) | 2007-03-30 | 2012-10-09 | Consumerinfo.Com, Inc. | Systems and methods for data verification |
US9690820B1 (en) | 2007-09-27 | 2017-06-27 | Experian Information Solutions, Inc. | Database system for triggering event notifications based on updates to database records |
US8127986B1 (en) | 2007-12-14 | 2012-03-06 | Consumerinfo.Com, Inc. | Card registry systems and methods |
US9990674B1 (en) | 2007-12-14 | 2018-06-05 | Consumerinfo.Com, Inc. | Card registry systems and methods |
JP2009146307A (ja) * | 2007-12-17 | 2009-07-02 | Seiko Epson Corp | データ処理装置およびデータ転送装置 |
FR2925206B1 (fr) * | 2007-12-18 | 2015-05-29 | Thales Sa | Dispositif d'affichage et procede d'optimisation de la bande passante memoire |
US8918589B2 (en) | 2008-04-22 | 2014-12-23 | Panasonic Corporation | Memory controller, memory system, semiconductor integrated circuit, and memory control method |
US10373198B1 (en) | 2008-06-13 | 2019-08-06 | Lmb Mortgage Services, Inc. | System and method of generating existing customer leads |
US8312033B1 (en) | 2008-06-26 | 2012-11-13 | Experian Marketing Solutions, Inc. | Systems and methods for providing an integrated identifier |
US8063910B2 (en) * | 2008-07-08 | 2011-11-22 | Seiko Epson Corporation | Double-buffering of video data |
US7991689B1 (en) | 2008-07-23 | 2011-08-02 | Experian Information Solutions, Inc. | Systems and methods for detecting bust out fraud using credit data |
US9256904B1 (en) | 2008-08-14 | 2016-02-09 | Experian Information Solutions, Inc. | Multi-bureau credit file freeze and unfreeze |
US20100325333A1 (en) * | 2008-10-14 | 2010-12-23 | Texas Instruments Incorporated | Method Allowing Processor with Fewer Pins to Use SDRAM |
US8060424B2 (en) | 2008-11-05 | 2011-11-15 | Consumerinfo.Com, Inc. | On-line method and system for monitoring and reporting unused available credit |
WO2010065290A2 (en) * | 2008-12-03 | 2010-06-10 | Rambus Inc. | Memory system with command filtering |
WO2010132492A2 (en) | 2009-05-11 | 2010-11-18 | Experian Marketing Solutions, Inc. | Systems and methods for providing anonymized user profile data |
US8098539B2 (en) * | 2009-08-26 | 2012-01-17 | Qualcomm Incorporated | Hybrid single and dual channel DDR interface scheme by interleaving address/control signals during dual channel operation |
US9652802B1 (en) | 2010-03-24 | 2017-05-16 | Consumerinfo.Com, Inc. | Indirect monitoring and reporting of a user's credit data |
US10453093B1 (en) | 2010-04-30 | 2019-10-22 | Lmb Mortgage Services, Inc. | System and method of optimizing matching of leads |
US8392689B1 (en) * | 2010-05-24 | 2013-03-05 | Western Digital Technologies, Inc. | Address optimized buffer transfer requests |
US8422315B2 (en) * | 2010-07-06 | 2013-04-16 | Winbond Electronics Corp. | Memory chips and memory devices using the same |
US9152727B1 (en) | 2010-08-23 | 2015-10-06 | Experian Marketing Solutions, Inc. | Systems and methods for processing consumer information for targeted marketing applications |
US8930262B1 (en) | 2010-11-02 | 2015-01-06 | Experian Technology Ltd. | Systems and methods of assisted strategy design |
US8782217B1 (en) | 2010-11-10 | 2014-07-15 | Safetyweb, Inc. | Online identity management |
US9147042B1 (en) | 2010-11-22 | 2015-09-29 | Experian Information Solutions, Inc. | Systems and methods for data verification |
EP3462317A1 (en) | 2011-02-18 | 2019-04-03 | CSidentity Corporation | System and methods for identifying compromised personally identifiable information on the internet |
US9201781B2 (en) | 2011-03-16 | 2015-12-01 | Panasonic Intellectual Property Management Co., Ltd. | Data processing apparatus, data processing method and data sharing system |
US9558519B1 (en) | 2011-04-29 | 2017-01-31 | Consumerinfo.Com, Inc. | Exposing reporting cycle information |
US9607336B1 (en) | 2011-06-16 | 2017-03-28 | Consumerinfo.Com, Inc. | Providing credit inquiry alerts |
US9483606B1 (en) | 2011-07-08 | 2016-11-01 | Consumerinfo.Com, Inc. | Lifescore |
US9106691B1 (en) | 2011-09-16 | 2015-08-11 | Consumerinfo.Com, Inc. | Systems and methods of identity protection and management |
US8738516B1 (en) | 2011-10-13 | 2014-05-27 | Consumerinfo.Com, Inc. | Debt services candidate locator |
US11030562B1 (en) | 2011-10-31 | 2021-06-08 | Consumerinfo.Com, Inc. | Pre-data breach monitoring |
US9853959B1 (en) | 2012-05-07 | 2017-12-26 | Consumerinfo.Com, Inc. | Storage and maintenance of personal data |
JP6062714B2 (ja) * | 2012-10-31 | 2017-01-18 | キヤノン株式会社 | メモリ制御装置、メモリ制御方法およびプログラム |
US9654541B1 (en) | 2012-11-12 | 2017-05-16 | Consumerinfo.Com, Inc. | Aggregating user web browsing data |
US9916621B1 (en) | 2012-11-30 | 2018-03-13 | Consumerinfo.Com, Inc. | Presentation of credit score factors |
US10255598B1 (en) | 2012-12-06 | 2019-04-09 | Consumerinfo.Com, Inc. | Credit card account data extraction |
US9697263B1 (en) | 2013-03-04 | 2017-07-04 | Experian Information Solutions, Inc. | Consumer data request fulfillment system |
US9406085B1 (en) | 2013-03-14 | 2016-08-02 | Consumerinfo.Com, Inc. | System and methods for credit dispute processing, resolution, and reporting |
US10102570B1 (en) | 2013-03-14 | 2018-10-16 | Consumerinfo.Com, Inc. | Account vulnerability alerts |
US8812387B1 (en) | 2013-03-14 | 2014-08-19 | Csidentity Corporation | System and method for identifying related credit inquiries |
US9870589B1 (en) | 2013-03-14 | 2018-01-16 | Consumerinfo.Com, Inc. | Credit utilization tracking and reporting |
US10664936B2 (en) | 2013-03-15 | 2020-05-26 | Csidentity Corporation | Authentication systems and methods for on-demand products |
US9633322B1 (en) | 2013-03-15 | 2017-04-25 | Consumerinfo.Com, Inc. | Adjustment of knowledge-based authentication |
US10685398B1 (en) | 2013-04-23 | 2020-06-16 | Consumerinfo.Com, Inc. | Presenting credit score information |
US9721147B1 (en) | 2013-05-23 | 2017-08-01 | Consumerinfo.Com, Inc. | Digital identity |
TWI539468B (zh) * | 2013-06-06 | 2016-06-21 | 鈺創科技股份有限公司 | 具有低消耗電流的記憶體和降低記憶體消耗電流的方法 |
US9443268B1 (en) | 2013-08-16 | 2016-09-13 | Consumerinfo.Com, Inc. | Bill payment and reporting |
KR20150051021A (ko) * | 2013-11-01 | 2015-05-11 | 에스케이하이닉스 주식회사 | 반도체 집적회로 |
US10102536B1 (en) | 2013-11-15 | 2018-10-16 | Experian Information Solutions, Inc. | Micro-geographic aggregation system |
US10325314B1 (en) | 2013-11-15 | 2019-06-18 | Consumerinfo.Com, Inc. | Payment reporting systems |
US9477737B1 (en) | 2013-11-20 | 2016-10-25 | Consumerinfo.Com, Inc. | Systems and user interfaces for dynamic access of multiple remote databases and synchronization of data based on user rules |
US9529851B1 (en) | 2013-12-02 | 2016-12-27 | Experian Information Solutions, Inc. | Server architecture for electronic data quality processing |
US9881656B2 (en) * | 2014-01-09 | 2018-01-30 | Qualcomm Incorporated | Dynamic random access memory (DRAM) backchannel communication systems and methods |
US10262362B1 (en) | 2014-02-14 | 2019-04-16 | Experian Information Solutions, Inc. | Automatic generation of code for attributes |
USD759689S1 (en) | 2014-03-25 | 2016-06-21 | Consumerinfo.Com, Inc. | Display screen or portion thereof with graphical user interface |
USD759690S1 (en) | 2014-03-25 | 2016-06-21 | Consumerinfo.Com, Inc. | Display screen or portion thereof with graphical user interface |
USD760256S1 (en) | 2014-03-25 | 2016-06-28 | Consumerinfo.Com, Inc. | Display screen or portion thereof with graphical user interface |
US9892457B1 (en) | 2014-04-16 | 2018-02-13 | Consumerinfo.Com, Inc. | Providing credit data in search results |
US10373240B1 (en) | 2014-04-25 | 2019-08-06 | Csidentity Corporation | Systems, methods and computer-program products for eligibility verification |
US9576030B1 (en) | 2014-05-07 | 2017-02-21 | Consumerinfo.Com, Inc. | Keeping up with the joneses |
US11257117B1 (en) | 2014-06-25 | 2022-02-22 | Experian Information Solutions, Inc. | Mobile device sighting location analytics and profiling system |
US10339527B1 (en) | 2014-10-31 | 2019-07-02 | Experian Information Solutions, Inc. | System and architecture for electronic fraud detection |
US10242019B1 (en) | 2014-12-19 | 2019-03-26 | Experian Information Solutions, Inc. | User behavior segmentation using latent topic detection |
US11151468B1 (en) | 2015-07-02 | 2021-10-19 | Experian Information Solutions, Inc. | Behavior analysis using distributed representations of event data |
US9767309B1 (en) | 2015-11-23 | 2017-09-19 | Experian Information Solutions, Inc. | Access control system for implementing access restrictions of regulated database records while identifying and providing indicators of regulated database records matching validation criteria |
US10757154B1 (en) | 2015-11-24 | 2020-08-25 | Experian Information Solutions, Inc. | Real-time event-based notification system |
US10678894B2 (en) | 2016-08-24 | 2020-06-09 | Experian Information Solutions, Inc. | Disambiguation and authentication of device users |
CN106547719A (zh) * | 2016-09-26 | 2017-03-29 | 中国电子科技集团公司第二十九研究所 | 一种系统通信和控制处理同步方法 |
BR112019015920A8 (pt) | 2017-01-31 | 2020-04-28 | Experian Inf Solutions Inc | ingestão de dados heterogêneos em escala massiva e resolução de usuário |
US10735183B1 (en) | 2017-06-30 | 2020-08-04 | Experian Information Solutions, Inc. | Symmetric encryption for private smart contracts among multiple parties in a private peer-to-peer network |
US10699028B1 (en) | 2017-09-28 | 2020-06-30 | Csidentity Corporation | Identity security architecture systems and methods |
US10896472B1 (en) | 2017-11-14 | 2021-01-19 | Csidentity Corporation | Security and identity verification system and architecture |
US10911234B2 (en) | 2018-06-22 | 2021-02-02 | Experian Information Solutions, Inc. | System and method for a token gateway environment |
US20200074100A1 (en) | 2018-09-05 | 2020-03-05 | Consumerinfo.Com, Inc. | Estimating changes to user risk indicators based on modeling of similarly categorized users |
US10963434B1 (en) | 2018-09-07 | 2021-03-30 | Experian Information Solutions, Inc. | Data architecture for supporting multiple search models |
US11315179B1 (en) | 2018-11-16 | 2022-04-26 | Consumerinfo.Com, Inc. | Methods and apparatuses for customized card recommendations |
US11620403B2 (en) | 2019-01-11 | 2023-04-04 | Experian Information Solutions, Inc. | Systems and methods for secure data aggregation and computation |
US11238656B1 (en) | 2019-02-22 | 2022-02-01 | Consumerinfo.Com, Inc. | System and method for an augmented reality experience via an artificial intelligence bot |
TWI692759B (zh) * | 2019-05-15 | 2020-05-01 | 瑞昱半導體股份有限公司 | 同時存取第一動態隨機存取記憶體與第二動態隨機存取記憶體的方法及相關的記憶體控制器 |
US11941065B1 (en) | 2019-09-13 | 2024-03-26 | Experian Information Solutions, Inc. | Single identifier platform for storing entity data |
US11682041B1 (en) | 2020-01-13 | 2023-06-20 | Experian Marketing Solutions, Llc | Systems and methods of a tracking analytics platform |
US11880377B1 (en) | 2021-03-26 | 2024-01-23 | Experian Information Solutions, Inc. | Systems and methods for entity resolution |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS628238A (ja) | 1985-07-03 | 1987-01-16 | Ricoh Co Ltd | メモリ格納方式 |
JPH03248243A (ja) * | 1990-02-26 | 1991-11-06 | Nec Corp | 情報処理装置 |
JPH0850573A (ja) | 1994-08-04 | 1996-02-20 | Hitachi Ltd | マイクロコンピュータ |
JPH07248963A (ja) | 1994-03-08 | 1995-09-26 | Nec Corp | Dram制御装置 |
JP3106872B2 (ja) * | 1994-09-02 | 2000-11-06 | 株式会社日立製作所 | 画像処理プロセッサ及びそれを用いたデータ処理システム |
US5745739A (en) * | 1996-02-08 | 1998-04-28 | Industrial Technology Research Institute | Virtual coordinate to linear physical memory address converter for computer graphics system |
CN1217083A (zh) * | 1996-03-21 | 1999-05-19 | 株式会社日立制作所 | Dram内装数据处理器件 |
US5877780A (en) * | 1996-08-08 | 1999-03-02 | Lu; Hsuehchung Shelton | Semiconductor chip having multiple independent memory sections, at least one of which includes simultaneously accessible arrays |
KR100253564B1 (ko) * | 1997-04-25 | 2000-05-01 | 김영환 | 고속 동작용 싱크로노스 디램 |
JP3976927B2 (ja) * | 1999-01-25 | 2007-09-19 | キヤノン株式会社 | バス制御装置 |
DE19917092A1 (de) * | 1999-04-15 | 2000-10-26 | Sp3D Chip Design Gmbh | Verfahren zur Rasterisierung eines Graphikgrundelements |
JP2000315173A (ja) | 1999-04-30 | 2000-11-14 | Matsushita Electric Ind Co Ltd | メモリ制御装置 |
US6734862B1 (en) * | 2000-06-14 | 2004-05-11 | Intel Corporation | Memory controller hub |
US6697907B1 (en) * | 2000-06-30 | 2004-02-24 | Micron Technology, Inc. | Hardware initialization of a synchronous memory |
US7379069B2 (en) * | 2001-02-15 | 2008-05-27 | Sony Corporation | Checkerboard buffer using two-dimensional buffer pages |
JP2002244920A (ja) * | 2001-02-15 | 2002-08-30 | Oki Electric Ind Co Ltd | Dramインターフェース回路 |
JP2003114825A (ja) | 2001-10-04 | 2003-04-18 | Hitachi Ltd | メモリ制御方法、その制御方法を用いたメモリ制御回路、及びそのメモリ制御回路を搭載する集積回路 |
US6965980B2 (en) * | 2002-02-14 | 2005-11-15 | Sony Corporation | Multi-sequence burst accessing for SDRAM |
US7190368B2 (en) * | 2002-11-27 | 2007-03-13 | Lsi Logic Corporation | Method and/or apparatus for video data storage |
-
2004
- 2004-01-07 JP JP2004002275A patent/JP4069078B2/ja not_active Expired - Lifetime
- 2004-12-24 CN CNA2007101863198A patent/CN101159129A/zh active Pending
- 2004-12-24 CN CNB2004101036596A patent/CN100353348C/zh not_active Expired - Lifetime
- 2004-12-29 US US11/023,570 patent/US7562184B2/en active Active
-
2009
- 2009-06-15 US US12/484,673 patent/US20090254700A1/en not_active Abandoned
-
2011
- 2011-03-16 US US13/049,293 patent/US20110167211A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
JP2005196485A (ja) | 2005-07-21 |
CN101159129A (zh) | 2008-04-09 |
US20090254700A1 (en) | 2009-10-08 |
US20050152211A1 (en) | 2005-07-14 |
CN100353348C (zh) | 2007-12-05 |
US20110167211A1 (en) | 2011-07-07 |
CN1637731A (zh) | 2005-07-13 |
US7562184B2 (en) | 2009-07-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4069078B2 (ja) | Dram制御装置およびdram制御方法 | |
CN101206916B (zh) | 存储器设备、存储器控制器和存储器系统 | |
JP4569915B2 (ja) | 半導体記憶装置 | |
EP1936628B1 (en) | Memory device, memory controller and memory system | |
EP2061036B1 (en) | Memory device, memory controller and memory system | |
US6314048B1 (en) | Semiconductor memory device for fast access | |
JP2016218721A (ja) | メモリ制御回路およびメモリ制御方法 | |
JP4744777B2 (ja) | 分割されたセルアレーを有する半導体メモリ装置及びこの装置のメモリセルアクセス方法 | |
JP2007087375A (ja) | メモリ制御システムおよびメモリ制御回路 | |
KR100359360B1 (ko) | 반도체 기억장치 | |
US20070030535A1 (en) | Data scan system and data scan method using ddr | |
JPH09106669A (ja) | シンクロナスdramと半導体記憶装置 | |
KR100541366B1 (ko) | 고속 데이터 억세스를 위한 디램 | |
JPH10144073A (ja) | シンクロナスdramのアクセス機構 | |
US7447830B2 (en) | Information processing system and memory controller for controlling operation of memories | |
EP4379721A1 (en) | Address decoding method, and memory controller and semiconductor memory system using the same | |
JP2002132577A (ja) | データ処理システム | |
JP2006215961A (ja) | アドレシング方法 | |
US20030097519A1 (en) | Memory subsystem | |
JP4936489B2 (ja) | 半導体装置 | |
JPH05151771A (ja) | フレームメモリ装置 | |
JPH09106372A (ja) | メモリアクセス装置及びメモリアクセス方法 | |
JP2002184175A (ja) | Sdramのランダムアクセス装置 | |
JP2001350462A (ja) | メモリアクセス方法及びその実施装置 | |
JP2019185447A (ja) | メモリコントローラ、画像処理装置及びデータ転送方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20061222 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070820 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070828 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071023 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20071218 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110118 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4069078 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110118 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120118 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130118 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130118 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140118 Year of fee payment: 6 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |