JP3875460B2 - Semiconductor device - Google Patents
Semiconductor device Download PDFInfo
- Publication number
- JP3875460B2 JP3875460B2 JP2000205079A JP2000205079A JP3875460B2 JP 3875460 B2 JP3875460 B2 JP 3875460B2 JP 2000205079 A JP2000205079 A JP 2000205079A JP 2000205079 A JP2000205079 A JP 2000205079A JP 3875460 B2 JP3875460 B2 JP 3875460B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- drain
- region
- diffusion layer
- type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、高耐圧用の半導体装置に係わり、特に横型構造のパワーMOSFETに関する。
【0002】
【従来の技術】
高耐圧用のパワーMOSFETは、オン抵抗を下げるために、電流経路の短い横型構造を採用し、さらにデバイス長を短くして最適化を図っている。
【0003】
図4は、従来の高耐圧用の横型パワーMOSFETの断面図を示している。
【0004】
図4に示すように、p型の半導体基板111にn型の埋め込み層112が形成され、この埋め込み層112上にn型のエピタキシャル層113がエピタキシャル成長により形成されている。このエピタキシャル層113の表面にp型のウェル層114が選択的に形成され、このウェル層114の表面に低濃度のn-型のドレイン領域115が選択的に形成されている。このドレイン領域115と離間して、ウェル層114の表面に高濃度のn+型のソース領域116が選択的に形成されている。ドレイン領域115とソース領域116との間の半導体基板111上、即ちチャネル117上には、半導体基板111と絶縁してゲート電極118が形成されている。
【0005】
また、ドレイン領域115内には、ドレイン領域115よりも高濃度のn+型のドレインコンタクト領域120が形成されている。このドレインコンタクト領域120とチャネル117との間の半導体基板111にはフィールド絶縁膜121が形成されている。また、ウェル層114の表面において、ソース領域116と隣接してソースコンタクト領域122が形成されている。
【0006】
また、ウェル層114と離間して、n型の分離拡散層123がウェル層114を囲んで形成され、この分離拡散層123は埋め込み層112の端部に達するように設けられている。分離拡散層123の表面には、この分離拡散層123よりも高濃度のn+型のドレインコンタクト領域124が形成されている。
【0007】
フィールド絶縁膜121及び各半導体領域が形成された半導体基板111上には、層間絶縁膜125が形成されている。この層間絶縁膜125は、ドレインコンタクト領域120、124の表面を露出するコンタクト孔126と、ソース領域116及びソースコンタクト領域122の表面を露出するコンタクト孔127とを有する。
【0008】
層間絶縁膜125上には、コンタクト孔126を介してドレインコンタクト領域120、124に接する第1、第2のドレイン電極128、129と、コンタクト孔127を介してソース領域116及びソースコンタクト領域122に接するソース電極130とが形成されている。第1のドレイン電極128はドレインコンタクト領域120を介してドレイン領域115に電気的に接続され、ソース電極130はソースコンタクト領域122を介してウェル層114にも電気的に接続されている。また、第2のドレイン電極129はドレインコンタクト領域124、分離拡散層123、及び埋め込み層112を介して他の第2のドレイン電極129と電気的に接続されている。
【0009】
さらに、分離拡散層123と離間してp型のウェル層131が形成され、このウェル層131と半導体基板111とを接続するp型の埋め込み層132が形成されている。また、ウェル層131上にこのウェル層131よりも高濃度のp+型のグランドコンタクト領域133が形成され、層間絶縁膜125内のコンタクト孔134を介してグランドコンタクト領域133に接するグランド電極135が形成されている。
【0010】
【発明が解決しようとする課題】
しかしながら、上記従来の高耐圧用の半導体装置、特にハイサイドスイッチとしての横型構造のパワーMOSFETは、縦型構造の高耐圧デバイスに比べてドレイン部のn+拡散層(ドレインコンタクト領域120)が浅いため、PNジャンクションが浅く、ソース−ドレイン間の容量が小さくなる。従って、ドレイン電極128を介してサージが印加されたとき、サージ電荷を十分にチャージすることができないため、サージ電流を緩和できない。また、電流のパスが基板111の界面に形成されているため、ドレインコンタクト領域120の湾曲面120’に電界が集中し易い。従って、縦型構造の高耐圧デバイスに比べて静電気による破壊耐量(ESD破壊耐量)が低い。
【0011】
そこで、従来、アクティブクランプ保護回路等の保護回路を高耐圧デバイスに設けることにより、ESD破壊耐量の向上を図っていた。しかし、保護回路が取り付けられない回路構成があることや、保護回路を設けられる場合も素子面積が大きくなるためチップ面積の増大を招くこと等により、ESD破壊耐量を向上させることが非常に困難であった。
【0012】
本発明は上記課題を解決するためになされたものであり、その目的とするところは、破壊耐量を向上することが可能な半導体装置を提供することにある。
【0013】
【課題を解決するための手段】
本発明は、前記目的を達成するために以下に示す手段を用いている。
【0014】
本発明の第1の半導体装置は、横型構造の半導体装置であって、第1導電型の半導体基板と、前記半導体基板に形成された第2導電型の埋め込み層と、前記埋め込み層上に形成された第2導電型のエピタキシャル層と、前記エピタキシャル層の表面に形成された第1導電型のウェル層と、前記ウェル層の表面に選択的に形成された第2導電型のドレイン領域と、前記ウェル層の表面に、前記ドレイン領域と離間して選択的に形成された第2導電型のソース領域と、前記ドレイン領域内に前記ドレイン領域の下面よりも深く形成され、前記埋め込み層に接する第2導電型のディープ拡散層と、前記ディープ拡散層内の前記ディープ拡散層の表面に形成された第2導電型のドレインコンタクト領域と、前記ドレイン領域と前記ソース領域との間の前記半導体基板上に、この半導体基板と絶縁して形成されたゲート電極と、前記ドレインコンタクト領域上に形成され、前記ドレイン領域に電気的に接続する第1のドレイン電極と、前記ソース領域に電気的に接続するソース電極と、前記ウェル層と離間して前記ウェル層を囲んで形成され、前記埋め込み層に接する第2導電型の分離拡散層と、前記分離拡散層上に形成され、前記第1のドレイン電極と電気的に接続する第2のドレイン電極とを具備している。
【0015】
上記第1の半導体装置によれば、ドレイン部の基板表面から埋め込み層に達する深さまで高濃度の第2導電型ディープ拡散層が形成されている。このため、ソース−ドレイン間の容量を大きくできる。従って、ドレイン電極を介してサージが印加されたとき、この容量にてサージ電荷を十分にチャージできるため、サージ電圧を抑制できる。また、基板の界面の電流パスだけでなく、縦方向の電流パスを形成できるため電界集中を抑制できる。これらにより、ドレインコンタクト領域の湾曲面における電界集中が緩和でき、ESD破壊耐量を向上できる。
【0016】
本発明の第2の半導体装置は、横型構造の半導体装置であって、第1導電型の半導体基板と、前記半導体基板に形成された第2導電型の第1の埋め込み層と、前記第1の埋め込み層上に形成された第2導電型のエピタキシャル層と、前記エピタキシャル層の表面に形成された第1導電型の第1のウェル層と、前記第1のウェル層の表面に選択的に形成された第2導電型のドレイン領域と、前記第1のウェル層の表面に、前記ドレイン領域と離間して選択的に形成された第2導電型のソース領域と、前記ドレイン領域と前記ソース領域との間の前記半導体基板上に、この半導体基板と絶縁して形成されたゲート電極と、前記ドレイン領域に電気的に接続する第1のドレイン電極と、前記ソース領域に電気的に接続するソース電極と、前記第1のウェル層と離間して前記第1のウェル層を囲んで形成され、前記第1の埋め込み層に接する第2導電型の分離拡散層と、前記分離拡散層上に形成され、前記第1のドレイン電極と電気的に接続する第2のドレイン電極と、前記分離拡散層と離間して形成された第1導電型の第2のウェル層と、前記第2のウェル層と前記半導体基板とを接続する第1導電型の第2の埋め込み層と、前記第2のウェル層上に形成されたグランド電極と、前記分離拡散層と前記第2のウェル層との間に、前記分離拡散層と接して形成され、前記分離拡散層より低濃度の第2導電型の拡散層とを具備している。
【0017】
前記拡散層は、前記第2のウェル層に接するまで延在していてもよい。
【0018】
前記拡散層と前記第2のウェル層との間の耐圧は、前記ドレイン領域と第1のウェル層との間の耐圧よりも低く設定されていることが望ましい。
【0019】
上記第2の半導体装置によれば、分離拡散層と第2のウェル層とに接して延在する第2導電型の拡散層が形成されている。さらに、この拡散層と第2のウェル層との間の耐圧は、デバイス内部のドレイン領域と第1のウェル層との間の耐圧よりも低くなるように設定している。このため、ドレイン電極を介してサージが印加されたとき、サージ電流を深さの浅いドレイン部のPNジャンクション側に逃がさずに、耐圧の低い第2導電型の拡散層を介してグランド電極(基板)側に逃がすことができる。従って、ESDによるデバイスの破壊を防ぎ、サージによる耐量を向上することができる。
【0020】
【発明の実施の形態】
本発明の実施の形態を以下に図面を参照して説明する。
【0021】
[第1の実施形態]
第1の実施形態は、ドレイン部の基板表面から埋め込み層に達する深さまで高濃度のn型ディープ拡散層が形成されていることに特徴がある。これにより、ソース−ドレイン間の容量を大きくして、破壊耐量の向上を図っている。
【0022】
図1は、本発明の第1の実施形態に係る高耐圧横型MOSFETの断面図を示している。
【0023】
図1に示すように、p型の半導体基板11にn型の埋め込み層12が形成され、この埋め込み層12上にn型のエピタキシャル層13がエピタキシャル成長により形成されている。このエピタキシャル層13の表面にp型のウェル層14が選択的に形成され、このウェル層14の表面に低濃度のn-型のドレイン領域15が選択的に形成されている。このドレイン領域15と離間して、ウェル層14の表面に高濃度のn+型のソース領域16が選択的に形成されている。ドレイン領域15とソース領域16との間の半導体基板11上、即ちチャネル17上には、半導体基板11と絶縁してゲート電極18が形成されている。
【0024】
また、ドレイン領域15内には、このドレイン領域15の下面よりも深く、基板11表面から埋め込み層12に接する深さまで高濃度のn型のディープ拡散層19が形成されている。ここで、ディープ拡散層19は、サージ印加時に空乏化しない濃度に設定されている。このディープ拡散層19の表面にディープ拡散層19よりも高濃度のn+型のドレインコンタクト領域20が形成されている。ドレインコンタクト領域20とチャネル17との間の半導体基板11にはフィールド絶縁膜21が形成されている。また、ウェル層14の表面において、ソース領域16と隣接してソースコンタクト領域22が形成されている。
【0025】
また、ウェル層14と離間して、n型の分離拡散層23がウェル層14を囲んで形成され、この分離拡散層23は埋め込み層12の端部に達するように設けられている。分離拡散層23の表面には、この分離拡散層23よりも高濃度のn+型のドレインコンタクト領域24が形成されている。
【0026】
フィールド絶縁膜21及び各半導体領域が形成された半導体基板11上には、層間絶縁膜25が形成されている。この層間絶縁膜25は、ドレインコンタクト領域20、24の表面を露出するコンタクト孔26と、ソース領域16及びソースコンタクト領域22の表面を露出するコンタクト孔27とを有する。
【0027】
層間絶縁膜25上には、コンタクト孔26を介してドレインコンタクト領域20、24に接する第1、第2のドレイン電極28、29と、コンタクト孔27を介してソース領域16及びソースコンタクト領域22に接するソース電極30とが形成されている。第1のドレイン電極28はドレインコンタクト領域20を介してドレイン領域15に電気的に接続され、ソース電極30はソースコンタクト領域22を介してウェル層14にも電気的に接続されている。また、第2のドレイン電極29はドレインコンタクト領域24、20、分離拡散層23、埋め込み層12、及びディープ拡散層19を介して第1のドレイン電極28と電気的に接続されている。これにより、第1、第2のドレイン電極28、29は同電位にされている。
【0028】
さらに、分離拡散層23と離間してp型のウェル層31が形成され、このウェル層31と半導体基板11とを接続するp型の埋め込み層32が形成されている。また、ウェル層31上にこのウェル層31よりも高濃度のp+型のグランドコンタクト領域33が形成され、層間絶縁膜25内のコンタクト孔34を介してグランドコンタクト領域33に接するグランド電極35が形成されている。
【0029】
上記第1の実施形態によれば、埋め込み層12、分離拡散層23及びドレインコンタクト領域24からなるn型の拡散層で囲まれた横型パワーMOSFETにおいて、ドレイン部の基板11表面から埋め込み層12に達する深さまで高濃度のn型ディープ拡散層19が形成されている。
【0030】
このため、ソース−ドレイン間の容量を大きくできる。従って、ドレイン電極28を介してサージが印加されたとき、この容量にてサージ電荷を十分にチャージできるため、サージ電圧を抑制できる。また、基板11の界面の電流パスだけでなく、ドレインコンタクト領域20からディープ拡散層19への縦方向の電流パスを形成できるため、ドレインコンタクト領域20の湾曲面における電界集中を抑制できる。
【0031】
これらにより、ドレインコンタクト領域20の湾曲面における電界集中が緩和でき、ESD破壊耐量を向上できる。
【0032】
さらに、ディープ拡散層19は、サージ印加時に全面が空乏化しない濃度に設定されている。これにより、サージによる電界集中をさらに緩和し、ESD破壊耐量をさらに向上できる。
【0033】
[第2の実施形態]
第2の実施形態は、分離拡散層とpウェル層との間にn-型の拡散層が形成され、この拡散層とpウェル層との間の耐圧は、デバイス内部のドレイン領域とpウェル層との間の耐圧よりも低くなるように設定していることに特徴がある。このようにして、サージ電流をn-型の拡散層を介して基板側に逃し、破壊耐量の向上を図っている。
【0034】
図2は、本発明の第2の実施形態に係る高耐圧横型MOSFETの断面図を示している。図2において、上記第1の実施形態と共通する部分には共通する参照符号を付す。
【0035】
図2に示すように、p型の半導体基板11にn型の埋め込み層12が形成され、この埋め込み層12上にn型のエピタキシャル層13がエピタキシャル成長により形成されている。このエピタキシャル層13の表面にp型のウェル層14が選択的に形成され、このウェル層14の表面に低濃度のn-型のドレイン領域15が選択的に形成されている。このドレイン領域15と離間して、ウェル層14の表面に高濃度のn+型のソース領域16が選択的に形成されている。ドレイン領域15とソース領域16との間の半導体基板11上、即ちチャネル17上には、半導体基板11と絶縁してゲート電極18が形成されている。
【0036】
また、ドレイン領域15内には、ドレイン領域15よりも高濃度のn+型のドレインコンタクト領域20が形成されている。ドレインコンタクト領域20とチャネル17との間の半導体基板11にはフィールド絶縁膜21が形成されている。また、ウェル層14の表面において、ソース領域16と隣接してソースコンタクト領域22が形成されている。
【0037】
また、ウェル層14と離間して、n型の分離拡散層23がウェル層14を囲んで形成され、この分離拡散層23は埋め込み層12の端部に達するように設けられている。分離拡散層23の表面には、この分離拡散層23よりも高濃度のn+型のドレインコンタクト領域24が形成されている。
【0038】
フィールド絶縁膜21及び各半導体領域が形成された半導体基板11上には、層間絶縁膜25が形成されている。この層間絶縁膜25は、ドレインコンタクト領域20、24の表面を露出するコンタクト孔26と、ソース領域16及びソースコンタクト領域22の表面を露出するコンタクト孔27とを有する。
【0039】
層間絶縁膜25上には、コンタクト孔26を介してドレインコンタクト領域20、24に接する第1、第2のドレイン電極28、29と、コンタクト孔27を介してソース領域16及びソースコンタクト領域22に接するソース電極30とが形成されている。第1のドレイン電極28はドレインコンタクト領域20を介してドレイン領域15に電気的に接続され、ソース電極30はソースコンタクト領域22を介してウェル層14にも電気的に接続されている。また、第2のドレイン電極29はドレインコンタクト領域24、分離拡散層23、及び埋め込み層12を介して他の第2のドレイン電極29と電気的に接続されている。さらに、第2のドレイン電極29は図示せぬ配線により第1のドレイン電極28と電気的に接続されている。これにより、第1、第2のドレイン電極28、29は同電位にされている。
【0040】
また、分離拡散層23と離間してp型のウェル層31が形成され、このウェル層31と半導体基板11とを接続するp型の埋め込み層32が形成されている。また、ウェル層31上にこのウェル層31よりも高濃度のp+型のグランドコンタクト領域33が形成され、層間絶縁膜25内のコンタクト孔34を介してグランドコンタクト領域33に接するグランド電極35が形成されている。
【0041】
さらに、分離拡散層23とウェル層31との間のエピタキシャル層13の表面に、分離拡散層23とウェル層31とに接して延在するn-型の拡散層41が形成されている。ここで、拡散層41とウェル層31との間の耐圧は、デバイス内部のドレイン領域15とウェル層14との間の耐圧よりも低くなるように設定している。
【0042】
上記第2の実施形態によれば、半導体基板11と同電位であるp+型拡散層31、32、33と分離拡散層23との間のエピタキシャル層13の表面に、分離拡散層23とウェル層31とに接して延在するn-型の拡散層41が形成されている。さらに、この拡散層41とウェル層31との間の耐圧は、デバイス内部のドレイン領域15とウェル層14との間の耐圧よりも低くなるように設定している。
【0043】
このため、ドレイン電極28を介してサージが印加されたとき、サージ電流を深さの浅いドレイン部のPNジャンクション側に逃がさずに、耐圧の低いn-型の拡散層41を介してグランド電極35(基板11)側に逃がすことができる。従って、ESDによるデバイスの破壊を防ぎ、サージによる耐量を向上することができる。
【0044】
尚、上記第2の実施形態において、図3に示すように、n-型の拡散層41’は、分離拡散層23に接していれば、ウェル層31とは所定間隔離間して形成されていてもよい。この場合も、上記第2の実施形態における効果と同様の効果を得ることができる。
【0045】
その他、本発明は、その要旨を逸脱しない範囲で、種々変形して実施することが可能である。
【0046】
【発明の効果】
以上説明したように本発明によれば、破壊耐量を向上することが可能な半導体装置を提供できる。
【図面の簡単な説明】
【図1】本発明の第1の実施形態に係わる半導体装置を示す断面図。
【図2】本発明の第2の実施形態に係わる半導体装置を示す断面図。
【図3】本発明の第2の実施形態に係わる他の半導体装置を示す断面図。
【図4】従来技術による半導体装置を示す断面図。
【符号の説明】
11…p型半導体基板、
12…n型埋め込み層、
13…n型エピタキシャル層、
14、31…p型ウェル層、
15…n-型ドレイン領域、
16…n+型ソース領域、
17…チャネル、
18…ゲート電極、
19…n型ディープ拡散層、
20、24…n+型ドレインコンタクト領域、
21…フィールド絶縁膜、
22…p+型ソースコンタクト領域、
23…n型分離拡散層、
25…層間絶縁膜、
26、27、34…コンタクト孔、
28、29…ドレイン電極、
30…ソース電極、
32…p型埋め込み層、
33…グランドコンタクト領域、
35…グランド電極、
41、41’…n-型拡散層。[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a semiconductor device of high breakdown voltage, in particular to the power MOSFET of the transverse structure.
[0002]
[Prior art]
Power MOSFET for high breakdown voltage, in order to reduce the on-resistance, adopting a short transverse structure of the current path, which is optimized to further reduce the device length.
[0003]
Figure 4 shows a cross-sectional view of a conventional lateral power MOSFET for high-voltage.
[0004]
As shown in FIG. 4, an n-type buried
[0005]
In the
[0006]
Further, an n-type
[0007]
An interlayer
[0008]
On the
[0009]
Further, a p-
[0010]
[Problems to be solved by the invention]
However, the conventional semiconductor device for high-voltage, in particular a power MOSFET of the horizontal-type structure as a high-side switch, a vertical n + diffusion layer of the drain unit in comparison with the high-voltage device structure (drain contact region 120) Since it is shallow, the PN junction is shallow, and the capacitance between the source and drain becomes small. Therefore, when a surge is applied through the
[0011]
Therefore, conventionally, a protection circuit such as an active clamp protection circuit is provided in a high breakdown voltage device to improve the ESD breakdown tolerance. However, it is very difficult to improve the ESD breakdown tolerance due to the fact that there is a circuit configuration in which no protection circuit can be attached, and even when a protection circuit is provided, the element area becomes large and the chip area increases. there were.
[0012]
The present invention has been made to solve the above-described problems, and an object of the present invention is to provide a semiconductor device capable of improving breakdown resistance.
[0013]
[Means for Solving the Problems]
In order to achieve the above object, the present invention uses the following means.
[0014]
A first semiconductor device according to the present invention is a semiconductor device having a lateral structure, and is formed on a first conductivity type semiconductor substrate, a second conductivity type buried layer formed on the semiconductor substrate, and the buried layer. A second conductivity type epitaxial layer formed; a first conductivity type well layer formed on the surface of the epitaxial layer; a second conductivity type drain region selectively formed on the surface of the well layer; A source region of a second conductivity type that is selectively formed on the surface of the well layer and spaced from the drain region, and is formed deeper than the lower surface of the drain region in the drain region, and is in contact with the buried layer a second conductivity type deep diffusion layer of the drain contact region of the second conductivity type formed on a surface of the deep diffusion layer deep diffusion layer, between the drain region and the source region On the serial semiconductor substrate, and the semiconductor substrate and insulated gate electrode formed, is formed on the drain contact region, a first drain electrode electrically connected to said drain region, electrical to the source region A source electrode that is electrically connected, a separation diffusion layer of a second conductivity type that is spaced from the well layer and surrounds the well layer, is in contact with the buried layer, and is formed on the separation diffusion layer, And a second drain electrode electrically connected to the first drain electrode.
[0015]
According to the first semiconductor device, the second conductivity type deep diffusion layer having a high concentration is formed from the substrate surface of the drain portion to the depth reaching the buried layer. For this reason, the capacitance between the source and the drain can be increased. Therefore, when a surge is applied through the drain electrode, the surge charge can be sufficiently charged by this capacity, so that the surge voltage can be suppressed. Further, not only the current path at the interface of the substrate but also the vertical current path can be formed, so that electric field concentration can be suppressed. As a result, the electric field concentration on the curved surface of the drain contact region can be relaxed, and the ESD breakdown resistance can be improved.
[0016]
A second semiconductor device according to the present invention is a semiconductor device having a lateral structure, and includes a first conductivity type semiconductor substrate, a second conductivity type first buried layer formed on the semiconductor substrate, and the first conductivity type. A second conductivity type epitaxial layer formed on the buried layer, a first conductivity type first well layer formed on the surface of the epitaxial layer, and selectively on the surface of the first well layer. A drain region of the second conductivity type formed, a source region of the second conductivity type selectively formed on the surface of the first well layer and spaced from the drain region, the drain region and the source A gate electrode formed on the semiconductor substrate between the region and insulating from the semiconductor substrate, a first drain electrode electrically connected to the drain region, and electrically connected to the source region A source electrode and the first electrode A separation diffusion layer of a second conductivity type that is formed to surround the first well layer and is spaced apart from the well layer and is in contact with the first buried layer; and formed on the separation diffusion layer; A second drain electrode electrically connected to the drain electrode; a second well layer of a first conductivity type formed apart from the isolation diffusion layer; the second well layer and the semiconductor substrate; A second buried layer of the first conductivity type to be connected; a ground electrode formed on the second well layer; and the separation diffusion layer between the separation diffusion layer and the second well layer; And a second conductive type diffusion layer having a lower concentration than that of the separation diffusion layer .
[0017]
The diffusion layer may extend until it contacts the second well layer.
[0018]
It is desirable that a breakdown voltage between the diffusion layer and the second well layer is set lower than a breakdown voltage between the drain region and the first well layer.
[0019]
According to the second semiconductor device, the second conductivity type diffusion layer extending in contact with the isolation diffusion layer and the second well layer is formed. Furthermore, the breakdown voltage between the diffusion layer and the second well layer is set to be lower than the breakdown voltage between the drain region inside the device and the first well layer. For this reason, when a surge is applied through the drain electrode, the ground current (substrate) is not passed through the diffusion layer of the second conductivity type having a low breakdown voltage without letting the surge current escape to the PN junction side of the shallow drain portion. ) Can escape to the side. Therefore, destruction of the device due to ESD can be prevented, and the tolerance due to surge can be improved.
[0020]
DETAILED DESCRIPTION OF THE INVENTION
Embodiments of the present invention will be described below with reference to the drawings.
[0021]
[First Embodiment]
The first embodiment is characterized in that a high-concentration n-type deep diffusion layer is formed from the substrate surface of the drain portion to a depth reaching the buried layer. Thereby, the capacity | capacitance between source-drains is enlarged and the destruction tolerance is improved.
[0022]
Figure 1 shows a cross-sectional view of a high breakdown voltage lateral type MOSFET according to the first embodiment of the present invention.
[0023]
As shown in FIG. 1, an n-type buried
[0024]
In the
[0025]
In addition, an n-type
[0026]
An interlayer insulating
[0027]
On the
[0028]
Further, a p-
[0029]
According to the first embodiment, in the horizontal type power MOSFET which is surrounded by the buried
[0030]
For this reason, the capacitance between the source and the drain can be increased. Therefore, when a surge is applied through the
[0031]
As a result, the electric field concentration on the curved surface of the
[0032]
Further, the
[0033]
[Second Embodiment]
In the second embodiment, an n − -type diffusion layer is formed between the isolation diffusion layer and the p-well layer, and the breakdown voltage between the diffusion layer and the p-well layer depends on the drain region and the p-well inside the device. It is characterized in that it is set to be lower than the withstand voltage between the layers. In this way, surge current is released to the substrate side through the n − -type diffusion layer to improve the breakdown resistance.
[0034]
Figure 2 shows a cross-sectional view of a high breakdown voltage lateral type MOSFET according to a second embodiment of the present invention. In FIG. 2, the same reference numerals are given to the portions common to the first embodiment.
[0035]
As shown in FIG. 2, an n-type buried
[0036]
Further, an n + -type
[0037]
In addition, an n-type
[0038]
An interlayer insulating
[0039]
On the
[0040]
A p-
[0041]
Further, an n −
[0042]
According to the second embodiment, the
[0043]
For this reason, when a surge is applied via the
[0044]
In the second embodiment, as shown in FIG. 3, the n − -
[0045]
In addition, the present invention can be variously modified and implemented without departing from the scope of the invention.
[0046]
【The invention's effect】
As described above, according to the present invention, it is possible to provide a semiconductor device capable of improving the breakdown tolerance.
[Brief description of the drawings]
FIG. 1 is a cross-sectional view showing a semiconductor device according to a first embodiment of the present invention.
FIG. 2 is a cross-sectional view showing a semiconductor device according to a second embodiment of the present invention.
FIG. 3 is a cross-sectional view showing another semiconductor device according to the second embodiment of the present invention.
FIG. 4 is a cross-sectional view showing a conventional semiconductor device.
[Explanation of symbols]
11 ... p-type semiconductor substrate,
12 ... n-type buried layer,
13 ... n-type epitaxial layer,
14, 31 ... p-type well layer,
15 ... n - type drain region,
16 ... n + type source region,
17 ... channel,
18 ... gate electrode,
19 ... n-type deep diffusion layer,
20, 24... N + -type drain contact region,
21 ... Field insulating film,
22 ... p + type source contact region,
23 ... n-type separation diffusion layer,
25. Interlayer insulating film,
26, 27, 34 ... contact holes,
28, 29 ... drain electrode,
30 ... Source electrode,
32 ... p-type buried layer,
33: Ground contact region,
35 ... Ground electrode,
41, 41 '... n - type diffusion layer.
Claims (1)
第1導電型の半導体基板と、
前記半導体基板に形成された第2導電型の埋め込み層と、
前記埋め込み層上に形成された第2導電型のエピタキシャル層と、
前記エピタキシャル層の表面に形成された第1導電型のウェル層と、
前記ウェル層の表面に選択的に形成された第2導電型のドレイン領域と、
前記ウェル層の表面に、前記ドレイン領域と離間して選択的に形成された第2導電型のソース領域と、
前記ドレイン領域内に前記ドレイン領域の下面よりも深く形成され、前記埋め込み層に接する第2導電型のディープ拡散層と、
前記ディープ拡散層内の前記ディープ拡散層の表面に形成された第2導電型のドレインコンタクト領域と、
前記ドレイン領域と前記ソース領域との間の前記半導体基板上に、この半導体基板と絶縁して形成されたゲート電極と、
前記ドレインコンタクト領域上に形成され、前記ドレイン領域に電気的に接続する第1のドレイン電極と、
前記ソース領域に電気的に接続するソース電極と、
前記ウェル層と離間して前記ウェル層を囲んで形成され、前記埋め込み層に接する第2導電型の分離拡散層と、
前記分離拡散層上に形成され、前記第1のドレイン電極と電気的に接続する第2のドレイン電極と
を具備することを特徴とする半導体装置。A semiconductor device having a horizontal structure,
A first conductivity type semiconductor substrate;
A second conductivity type buried layer formed on the semiconductor substrate;
A second conductivity type epitaxial layer formed on the buried layer;
A first conductivity type well layer formed on a surface of the epitaxial layer;
A drain region of a second conductivity type selectively formed on the surface of the well layer;
A source region of a second conductivity type selectively formed on the surface of the well layer apart from the drain region;
A deep diffusion layer of a second conductivity type formed in the drain region deeper than the lower surface of the drain region and in contact with the buried layer;
A drain contact region of a second conductivity type formed on the surface of the deep diffusion layer in the deep diffusion layer;
On the semiconductor substrate between the drain region and the source region, a gate electrode formed insulated from the semiconductor substrate;
A first drain electrode formed on the drain contact region and electrically connected to the drain region;
A source electrode electrically connected to the source region;
A separation diffusion layer of a second conductivity type formed so as to surround the well layer apart from the well layer and in contact with the buried layer;
A semiconductor device comprising: a second drain electrode formed on the isolation diffusion layer and electrically connected to the first drain electrode.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000205079A JP3875460B2 (en) | 2000-07-06 | 2000-07-06 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000205079A JP3875460B2 (en) | 2000-07-06 | 2000-07-06 | Semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2002026315A JP2002026315A (en) | 2002-01-25 |
JP3875460B2 true JP3875460B2 (en) | 2007-01-31 |
Family
ID=18702228
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000205079A Expired - Lifetime JP3875460B2 (en) | 2000-07-06 | 2000-07-06 | Semiconductor device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3875460B2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102856386A (en) * | 2007-12-20 | 2013-01-02 | 夏普株式会社 | Semiconductor device and its manufacturing method |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6855985B2 (en) * | 2002-09-29 | 2005-02-15 | Advanced Analogic Technologies, Inc. | Modular bipolar-CMOS-DMOS analog integrated circuit & power transistor technology |
KR100920001B1 (en) | 2002-12-26 | 2009-10-05 | 매그나칩 반도체 유한회사 | Power MOOS Transistor |
JP4972855B2 (en) * | 2004-08-04 | 2012-07-11 | 富士電機株式会社 | Semiconductor device and manufacturing method thereof |
JP4703196B2 (en) * | 2005-01-18 | 2011-06-15 | 株式会社東芝 | Semiconductor device |
JP2007088334A (en) * | 2005-09-26 | 2007-04-05 | Rohm Co Ltd | Semiconductor device and its manufacturing method |
JP4595002B2 (en) * | 2008-07-09 | 2010-12-08 | 株式会社東芝 | Semiconductor device |
JP5214704B2 (en) * | 2010-10-26 | 2013-06-19 | 株式会社東芝 | Semiconductor device |
JP5849670B2 (en) * | 2011-12-09 | 2016-02-03 | セイコーエプソン株式会社 | Semiconductor device |
EP3144974B1 (en) * | 2015-09-18 | 2022-01-26 | Ampleon Netherlands B.V. | Semiconductor device |
-
2000
- 2000-07-06 JP JP2000205079A patent/JP3875460B2/en not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102856386A (en) * | 2007-12-20 | 2013-01-02 | 夏普株式会社 | Semiconductor device and its manufacturing method |
CN102856386B (en) * | 2007-12-20 | 2016-06-29 | 夏普株式会社 | Semiconductor device and manufacture method thereof |
Also Published As
Publication number | Publication date |
---|---|
JP2002026315A (en) | 2002-01-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3906181B2 (en) | Power semiconductor device | |
US11749675B2 (en) | Semiconductor device | |
JP3751463B2 (en) | High voltage semiconductor element | |
US6639295B2 (en) | Semiconductor device | |
CN102104039B (en) | High voltage semiconductor device | |
JP3979258B2 (en) | MIS semiconductor device and manufacturing method thereof | |
US7893457B2 (en) | Bipolar mosfet devices and methods for their use | |
EP3075011B1 (en) | Insulated gate bipolar transistor | |
JPH0357614B2 (en) | ||
JPH10209432A (en) | Improvement of semiconductor device | |
JP2002353452A (en) | Power semiconductor device | |
JP3875460B2 (en) | Semiconductor device | |
US20190006494A1 (en) | Semiconductor device | |
US7276772B2 (en) | Semiconductor device | |
JP4852188B2 (en) | Semiconductor device | |
US6169299B1 (en) | Semiconductor device | |
JP2009105177A (en) | Semiconductor device | |
JP7338242B2 (en) | semiconductor equipment | |
JP2002026314A (en) | Semiconductor device | |
JP2003031821A (en) | Semiconductor device | |
US20200295167A1 (en) | Semiconductor device | |
US10199491B2 (en) | Vertical transistor with improved robustness | |
JP2010016180A (en) | Semiconductor device | |
JP2007294556A (en) | Semiconductor device | |
JP3342944B2 (en) | Horizontal high voltage semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20040921 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060425 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060623 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060725 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060925 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20061024 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20061026 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 3875460 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101102 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101102 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111102 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121102 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131102 Year of fee payment: 7 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313115 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
EXPY | Cancellation because of completion of term |