JP3842751B2 - Electronic component sealing substrate and electronic device manufacturing method using the same - Google Patents
Electronic component sealing substrate and electronic device manufacturing method using the same Download PDFInfo
- Publication number
- JP3842751B2 JP3842751B2 JP2003086192A JP2003086192A JP3842751B2 JP 3842751 B2 JP3842751 B2 JP 3842751B2 JP 2003086192 A JP2003086192 A JP 2003086192A JP 2003086192 A JP2003086192 A JP 2003086192A JP 3842751 B2 JP3842751 B2 JP 3842751B2
- Authority
- JP
- Japan
- Prior art keywords
- electronic component
- substrate
- main surface
- semiconductor substrate
- insulating substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/1615—Shape
- H01L2924/16195—Flat cap [not enclosing an internal cavity]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Micromachines (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、半導体基板の主面に、微小電子機械機構およびこれに電気的に接続された電極が形成されて成る電子部品領域を形成して成る電子部品を封止するための電子部品封止用基板、およびそれを用いて電子部品の微小電子機械機構を封止することにより形成される電子装置の製造方法に関するものである。
【0002】
【従来の技術】
近年、シリコンウェーハ等の半導体基板の主面に、半導体集積回路素子等の微細配線を形成する加工技術を応用して、極めて微小な電子機械機構、いわゆるMEMS(Micro Electromechanical System)を形成した電子部品が注目され、実用化に向けて開発が進められている。
【0003】
このような微小電子機械機構としては、加速度計・圧力センサ・アクチュエータ等のセンサや、微細な鏡面体を可動式に形成したマイクロミラーデバイス、光デバイス、あるいはマイクロポンプ等を組み込んだマイクロ化学システム等、非常に広い分野にわたるものが試作・開発されている。
【0004】
そのような微小電子機械機構を形成した電子部品を用いて電子装置を構成するための従来の電子部品封止用基板およびそれを用いて成る電子装置の一例を図4に断面図で示す。図4に示す例では、微小電子機械機構22が形成された半導体基板21の主面には、微小電子機械機構22に電力を供給したり、微小電子機械機構22から外部の電気回路に電気信号を送り出したりするための電極23が微小電子機械機構22と電気的に接続されて形成されており、これら半導体基板21・微小電子機械機構22および電極23により、1つの電子部品24が構成される。
【0005】
なお、このような電子部品24は、通常、後述するように、半導体基板21の主面に多数個が縦横に配列形成された多数個取りの形態で形成した後、個々の半導体基板21に切断することにより製作されるので、この切断の際に切削粉等の異物が微小電子機械機構22に付着して作動の妨げになることを防止するために、ガラス板25等で覆われて保護されている。
【0006】
そして、この電子部品24を、電子部品収納用の凹部Aを有するパッケージ31の凹部A内に収納するとともに、電子部品24の電極23をパッケージ31の電極パッド32にボンディングワイヤ33等の導電性接続材を介して接続した後、パッケージ31の凹部Aを蓋体34で覆って電子部品24を凹部A内に気密封止することにより、電子装置として完成する。この場合、電子部品24は、微小電子機械機構22の動作を妨げないようにするため、中空状態で気密封止する必要がある。
【0007】
この電子装置について、あらかじめパッケージ31の電極パッド32から外表面に導出するようにして形成しておいた配線導体35の導出部分を外部電気回路に接続することにより、気密封止された微小電子機械機構22が、電極23・ボンディングワイヤ33・電極パッド32および配線導体35を介して外部の電気回路と電気的に接続される。
【0008】
また、このような電子部品24は、通常、広面積の半導体基板の主面に多数個を縦横に配列形成させることにより製作されており、この場合の電子装置の製造方法は、従来、以下のようなものであった。すなわち、
▲1▼半導体基板の主面に、微小電子機械機構22およびこれに電気的に接続された電極23が形成されて成る電子部品領域を多数個、縦横に配列形成した電子部品を準備する工程と、
▲2▼各電子部品の微小電子機械機構22を、その周囲が中空状態となるようにして、ガラス板25等で覆って封止する工程と、
▲3▼半導体基板にダイシング加工等の切断加工を施して、個々の電子部品24に分割する工程と、
▲4▼個々の電子部品24を、電子部品収納用パッケージ31内に気密封止する工程と、により製作される。
【0009】
このような従来の製造方法においては、半導体基板の主面に配列形成された多数の電子部品領域の1個ずつをガラス板25等で封止して保護しておく必要があること、また、一旦ガラス板25で封止した電子部品を、個片の電子部品24に分割した後、改めてパッケージ31内に気密封止するとともに、その電極23をパッケージ31の電極パッド32等に接続して外部接続させる必要があること、等のため、生産性が悪く、実用化が難しいという問題があった。
【0010】
この問題に対し、半導体基板の主面に配列形成された多数個の機構微小電子機械を一括して覆い、封止するような基板が提案されている。
【0011】
このような封止用の基板としては、半導体基板を材料とするものや導電性の金属板等を材料にするもの等が知られている。
【0012】
半導体基板を材料とする場合は、例えば、主面に多数個の電子部品領域が配列形成された第1の半導体基板とは別に、この電子部品領域の配列に対応させて多数の凹部を配列形成した封止用の第2の半導体基板を準備し、第1の半導体基板の主面上に第2の半導体基板を、第2の半導体基板の凹部が第1の半導体基板の電子部品領域を覆うようにして接合し、第2の半導体基板に内側に第1の半導体基板の電子部品領域(特に微小電子機械機構)を封止するようにした技術が提案されている(例えば、特許文献1参照。)。
【0013】
また、導電性を有する基板を材料とする場合には、導電性を有するカバー用の基板にパターン溝を形成するとともに、このパターン溝をガラスやセラミック材料で充填して平坦化させた後、その上にボンディングパターン(電極パッド等)を形成し、このボンディングパターンに電子部品の電極を接続するとともに導電性のカバー用基板を半導体基板の主面に接合し、その後、電子部品領域をセラミックやガラス等で封着するとともに、ボンディングパターンを外部に導出するための外部配線用電極パターンを形成するようにした技術が提案されている(例えば、特許文献2参照。)。
【0014】
〔特許文献1〕
特開2001−144117号公報
〔特許文献2〕
特開2002−43463号公報
【0015】
【発明が解決しようとする課題】
しかしながら、このような従来の封止用基板を用いて半導体基板の主面の電子部品領域を封止する場合は、多数個の電子部品領域を一括して封止することはできるものの、例えば、半導体基板を材料とした封止用基板の場合であれば、半導体基板の内部に3次元状の配線導体を形成することができないため、封止用の(第2の)半導体基板の、電子部品領域が配列形成された(第1の)半導体基板に接合される主面から対向する他方主面にかけて配線導体を導出することができず、電子部品の電極は、第1の半導体基板の主面に形成された電極の一部を封止部の外側に延出させるとともに、この延出部をボンディングワイヤを介して電子部品収納用パッケージの電極パッドや外部の電気回路に接続する必要があり、実装工程(電子部品領域の封止から電子装置として完成させて外部電気回路に接続するまでの工程)が長く、また、個々の電子装置のサイズが大きくなってしまうという問題が残る。また、電子装置を組み込んだ電子システムの小型化に有利な、表面実装ができないという問題もある。
【0016】
また、導電性の金属板等を材料とした封止用基板の場合であれば、金属板に電極パッド等の導体パターンを形成することができるように、一旦ガラスやセラミックスで金属板の表面に形成したパターン溝等を埋めて絶縁部を形成したり、その絶縁部の表面に、実装工程の途中で導体部を形成したりする必要があるため、この場合も、電子部品の実装工程を短くすることが困難であるという問題がある。
【0017】
本発明は上記従来の技術における諸問題に鑑みて完成されたものであり、その目的は、半導体基板の主面に形成された微小電子機械機構を容易かつ確実に封止することができるとともに、この微小電子機械機構と接続された半導体基板の主面に形成されている電極を容易かつ確実に、例えば表面実装が可能な形態で、外部接続させることが可能な電子部品封止用基板を提供することにある。
【0018】
また、本発明の他の目的は、このような微小電子機械機構および電極から成る電子部品領域が半導体基板の主面に多数個、縦横に配列形成されていたとしても、これらを容易かつ確実に封止することが可能な封止用基板を提供するとともに、このような封止用基板を用いて、微小電子機械機構が封止されて成る多数個の電子装置を、例えば表面実装が可能な形態で、一括して形成することが可能な、電子装置の製造方法を提供することにある。
【0019】
【課題を解決するための手段】
本発明の第1の側面に係る電子部品封止用基板は、半導体基板と、該半導体基板の主面に形成される微小電子機械機構と、該微小電子機械機構に対して電気的に接続される電極とを有する電子部品の前記微小電子機械機構を気密封止するためのものであって、複数のシートを積層してなり、一方主面が前記半導体基板の前記主面に接合される絶縁基板と、一端が前記絶縁基板の一方主面に導出され前記電子部品の前記電極と電気的に接続し、他端が前記絶縁基板の他方主面または側面に導出される第1配線導体と、一端が前記半導体基板と前記絶縁基板との接合部位における該絶縁基板の一方主面に導出され、他端が前記絶縁基板の他方主面または側面に導出される第2配線導体と、前記半導体基板と前記絶縁基板との接合部位に位置し、前記絶縁基板の一方主面に接合される枠部材と、前記第1配線導体の前記一端と前記電子部品の前記電極との間に位置するように、該一端上に形成される接続パッドと、前記接続パッド上に形成され、且つ、前記電極との対向面における前記絶縁基板の一方主面からの高さ位置が前記枠部材の前記半導体基板との対向面における前記絶縁基板の一方主面からの高さ位置と同じに設定される接続端子とを備え、前記微小電子機械機構を取り囲むように、前記半導体基板の前記主面および前記絶縁基板の前記一方主面を接合して前記微小電子機械機構を気密封止し、前記第1配線導体の前記一端が前記半導体基板と前記絶縁基板との接合部位の内側に位置していることを特徴とするものである。本電子部品封止用基板において前記絶縁基板は枠状シートと平板状シートとを含んでなり、前記枠状シートは前記微小電子機械機構の少なくとも一部を収容するための収容空間を構成するのが好ましい。本電子部品封止用基板において前記シートはグリーンシートであるのが好ましい。本電子部品封止用基板において前記絶縁基板はムライト質焼結体またはガラスセラミックス焼結体からなるのが好ましい。本電子部品封止用基板において前記絶縁基板は窒化アルミニウム質焼結体からなるのが好ましい。
【0020】
本発明の第2の側面に係る多数個取り形態の電子部品封止用基板は、本発明の第1の側面に係る電子部品封止用基板を構成する領域を多数有してなることを特徴とする。また、本発明の第3の側面に係る電子装置は、本発明の第1の側面に係る電子部品封止用基板と、前記電子部品とを備えることを特徴とする。
【0021】
本発明の第4の側面に係る電子装置の製造方法は、微小電子機械機構と該微小電子機械機構に対して電気的に接続される電極とが形成されている電子部品領域を半導体基板に多数配列形成してなる多数個取り形態の電子部品を準備する工程と、本発明の第2の側面に係る多数個取り形態の電子部品封止用基板を準備する工程と、前記多数個取り形態の電子部品の前記各電極と前記配線導体の一端とを電気的に接続するとともに、前記半導体基板の前記主面と前記枠部材における前記半導体基板との対向面とを接合して、前記微小電子機械機構を気密封止する工程と、多数個取り形態の電子部品と多数個取り形態の電子部品封止用基板との接合体を前記電子部品領域ごとに分割する工程と、を含むことを特徴とするものである。
【0022】
本発明の電子部品封止用基板によれば、一方主面から他方主面または側面に導出された配線導体が形成された絶縁基板と、絶縁基板の一方主面に形成された、配線導体と電気的に接続された接続パッドと、絶縁基板の一方主面に、接続パッドを取り囲むようにして接合された枠部材と、接続パッド上に形成された、枠部材と同じ高さの接続端子とから成り、半導体基板の主面に微小電子機械機構およびこれに電気的に接続された電極が形成されて成る電子部品を、電極を接続端子に接合し、半導体基板の主面を枠部材の主面に接合させることによって、枠部材の内側に電子部品の微小電子機械機構を気密封止するようにしたことから、枠部材の主面を半導体基板の主面に接合させるだけで、電子部品の微小電子機械機構を、枠部材と絶縁基板とにより容易かつ確実に封止することができる。
【0023】
また、枠部材の主面の高さが、接続パッド上に形成された接続端子の高さと同じであるので、枠部材の主面を半導体基板の主面に接合するときに、半導体基板の主面に形成されている電極を接続端子に容易かつ確実に接続することができる。また、この接続端子から接続パッドおよび配線導体を介して、電子部品の電極を外部に導出することもできる。
【0024】
また、本発明の電子部品封止用基板は、例えば、セラミック多層配線基板等の絶縁基板を用いて形成したものとすることにより、配線導体を、接続パッドや枠部材が形成・接合されている一方主面から他方主面や側面にかけて、基板の内部や表面に自由に形成して導出させることができ、この導出された端部に外部接続用の金属バンプを取着させること等により、容易に表面実装することが可能な電子装置として完成させることができる。
【0025】
また、本発明の電子部品封止用基板において、接続パッドおよび接続端子が内側に形成された枠部材を多数個、縦横に配列形成した場合には、半導体基板の主面に多数の電子部品領域が縦横に配列形成されていたとしても、これらを一括して、外部接続が可能なようにして封止することができる。
【0026】
また本発明の電子装置の製造方法によれば、上記各工程を具備することから、縦横に配列形成された多数個の電子部品領域について、それぞれの電極の外部接続のための接続と微小電子機械機構の封止とを同時に行なうことができるため、互いに接合された電子部品および電子部品封止用基板から成る電子装置を、容易かつ確実に、多数個製造することができる。
【0027】
また、互いに接合された電子部品および電子部品封止用基板を電子部品封止領域毎に分割することにより、電子部品封止領域に電子部品領域が接合されて成る個々の電子装置を多数個、同時に製造することができる。
【0028】
この分割の際、電子部品領域の微小電子機械機構は封止用基板により封止されているので、ダイシング加工等による分割で発生するシリコン等の半導体基板の切削粉が微小電子機械機構に付着するようなことはなく、分割後の電子装置において微小電子機械機構を確実に作動させることができる。
【0029】
また、分割して得られた電子装置は、絶縁基板の他方主面や側面に配線導体が導出されているので、この導出された端部に金属バンプ等の端子を取着するだけで、表面実装等により外部電気回路基板に実装することができるものとなり、実装の工程を非常に短く、かつ容易なものとすることができる電子装置となる。
【0030】
【発明の実施の形態】
本発明の電子部品封止用基板およびそれを用いた電子装置の製造方法について以下に詳細に説明する。
【0031】
図1は本発明の電子部品封止用基板の実施の形態の一例を示す断面図である。
【0032】
図1において、1は絶縁基板、2は配線導体、3は接続パッド、4は枠部材、5は接続端子である。これら絶縁基板1・配線導体2・接続パッド3・枠部材4および接続端子5により電子部品封止用基板6が形成される。
【0033】
この電子部品封止用基板6を用いて、半導体基板7の主面(この図1の例では下面)に、微小電子機械機構8と電極9とを互いに電気的に接続するようにして形成して成る電子部品10を封止することにより、微小電子機械機構8が外部接続可能な状態で封止されてなる電子装置が形成される。
【0034】
絶縁基板1は、微小電子機械機構8を封止するための蓋体として機能するとともに、配線導体2・接続パッド3・枠部材4および接続端子5を形成するための基体として機能する。
【0035】
この絶縁基板1は、酸化アルミニウム質焼結体や窒化アルミニウム質焼結体・ムライト質焼結体・炭化珪素質焼結体・窒化珪素質焼結体・ガラスセラミックス焼結体等のセラミックス材料や、ポリイミド・ガラスエポキシ樹脂等の有機樹脂材料、セラミックスやガラス等の無機粉末をエポキシ樹脂等の有機樹脂で結合して成る複合材等により形成される。
【0036】
絶縁基板1は、例えば、酸化アルミニウム質焼結体から成る場合であれば、酸化アルミニウムとガラス粉末等の原料粉末をシート上に成形して成るグリーンシートを積層し、焼成することにより形成される。なお、絶縁基板1は、酸化アルミニウム質焼結体で形成するものに限らず、用途や気密封止する電子部品10の特性等に応じて適したものを選択することが好ましい。
【0037】
例えば、絶縁基板1は、後述するように、枠部材4を介して半導体基板7と機械的に接合されるので、半導体基板7との接合の信頼性、つまり微小電子機械機構8の封止の気密性を高くするためには、ムライト質焼結体や、例えばガラス成分の種類や添加量を調整することにより熱膨張係数を半導体基板7に近似させるようにした酸化アルミニウム−ホウ珪酸ガラス系等のガラスセラミックス焼結体等のような半導体基板7との熱膨張係数の差が小さい材料で形成することが好ましい。
【0038】
また、絶縁基板1は、配線導体2により伝送される電気信号の遅延を防止するような場合には、ポリイミド・ガラスエポキシ樹脂等の有機樹脂材料、セラミックスやガラス等の無機粉末をエポキシ樹脂等の有機樹脂で結合して成る複合材、または、酸化アルミニウム−ホウ珪酸ガラス系や酸化リチウム系等のガラスセラミックス焼結体等のような比誘電率の小さい材料で形成することが好ましい。
【0039】
また、絶縁基板1は、封止する微小電子機械機構8の発熱量が大きく、この熱の外部への放散性を良好とするような場合には、窒化アルミニウム質焼結体等のような熱伝導率の大きな材料で形成することが好ましい。
【0040】
また、絶縁基板1の一方主面に、電子部品10の微小電子機械機構8を内側に収めるような凹部1aを形成しておいてもよい。凹部1a内に微小電子機械機構8の一部を収めるようにしておくと、微小電子機械機構8を取り囲むための枠部材4の高さを低く抑えることができ、電子装置の低背化に有利なものとなる。
【0041】
絶縁基板1の一方主面(微小電子機械機構8を封止する側)からは、他方主面または側面に配線導体2が導出されている。
【0042】
また、この絶縁基板1の一方主面側の枠部材4の内側の部位には、配線導体2と接続された接続パッド3が形成されている。
【0043】
これらの配線導体2および接続パッド3は、接続パッド3上に形成される接続端子5を介して電子部品10の電極9と電気的に接続され、これを絶縁基板1の他方主面や側面に導出する機能を有する。
【0044】
これらの配線導体2および接続パッド3は、銅・銀・金・パラジウム・タングステン・モリブデン・マンガン等の金属材料により形成される。この形成の手段としては、メタライズ層・めっき層・蒸着等の金属を薄膜層として被着させる手段を用いることができる。例えば、タングステンのメタライズ層から成る場合であれば、タングステンのペーストを絶縁基板1となるグリーンシートに印刷してこれをグリーンシートとともに焼成することにより形成される。
【0045】
接続端子5は、錫−銀系・錫−銀−銅系等の半田、金−錫ろう等の低融点ろう材、銀−ゲルマニウム系等の高融点ろう材、導電性有機樹脂、あるいはシーム溶接・電子ビーム溶接等の溶接法による接合を可能とするような金属材料等により形成されている。
【0046】
この接続端子5を電子部品10の電極9に接合することにより、電子部品10の電極9が、接続端子5・接続パッド3および配線導体2を介して、絶縁基板1の他方主面または側面に導出される。そして、この導出された端部を外部の電気回路に錫−鉛半田等を介して接合することにより、電子部品10の電極9が外部の電気回路と電気的に接続される。
【0047】
また、絶縁基板1の一方主面には、接続パッド3を取り囲むようにして枠部材4が接合されている。
【0048】
枠部材4は、電子部品10の微小電子機械機構8をその内側に気密封止するための側壁として機能する。
【0049】
この枠部材4の主面(図1の例では上面)を電子部品10の主面(図1の例では下面)に接合させることにより、枠部材4の内側に微小電子機械機構8が気密封止される。なお、この場合、半導体基板7が底板となり、絶縁基板1が蓋体となる。
【0050】
枠部材4は、鉄−ニッケル−コバルト合金や鉄−ニッケル合金等の鉄−ニッケル系合金・無酸素銅・アルミニウム・ステンレス鋼・銅−タングステン合金・銅−モリブデン合金等の金属材料や、酸化アルミニウム質焼結体・ガラスセラミックス焼結体等の無機系材料、あるいはPTFE(ポリテトラフルオロエチレン)・ガラスエポキシ樹脂等の有機樹脂系材料等により形成される。
【0051】
また、枠部材4の主面を電子部品10の半導体基板7の主面に接合する方法としては、錫−銀系等の半田,金−錫ろう等の低融点ろう材,銀−ゲルマニウム系等の高融点ろう材,導電性有機樹脂等の接合材を介して接合する方法、あるいはシーム溶接・電子ビーム溶接等の溶接法を用いることができる。
【0052】
そして、半導体基板7の主面に微小電子機械機構8およびこれに電気的に接続された電極9が形成されて成る電子部品10について、電極9を接続端子5に接合し、半導体基板7の主面を枠部材4の主面に接合させることによって、枠部材4の内側に電子部品10の微小電子機械機構8が気密封止された電子装置が形成される。
【0053】
この電子装置のうち配線導体2の導出部分を、半田ボール等の外部端子11を介して外部の電気回路に接続することにより、微小電子機械機構8が外部電気回路と電気的に接続される。
【0054】
なお、図1に示すように、枠部材4が接合される絶縁基板1の主面に、接続パッド3と同様の材料により導体層3aを形成しておき、この導体層3aから絶縁基板1の他方主面にかけて配線導体2の一部を導出させるようにしてもよい。この導体層3aから導出された配線導体2の導出部分は、上述の外部端子11等を介して外部電気回路の接地用端子等に接続することができる。
【0055】
この場合、接続端子5と電極9との接合、および枠部材4の主面と半導体基板7の主面との接合を一つの工程で確実かつ容易に行なうことを可能とするために、接続端子5の高さと枠部材4の高さとは同じ高さとしておく必要がある。
【0056】
また、本発明の電子部品封止用基板6は、図2に実施の形態の他の例を断面図で示すように、このような接続パッド3および枠部材4を広面積の母基板の一方主面に縦横に配列形成した、いわゆる多数個取りの形態としておくことが好ましい。なお、図2において、図1と同じ部位には同じ符号を付してある。
【0057】
このような多数個取りとしておくと、通常は、半導体基板7の主面に、微小電子機械機構8およびこれに電気的に接続された電極9が多数個配列形成された、多数個取りの形態で製作される電子部品10を、多数個、同時に気密封止することができ、生産性を優れたものとすることができる。
【0058】
また、このように、半導体基板7の主面に、微小電子機械機構8およびこれに電気的に接続された電極9が多数個配列形成された、多数個取りの形態で製作される電子部品10を一括して封止しておくと、この半導体基板7(および電子部品封止用基板6)にダイシング加工等の切断加工を施して、個々の電子部品10(電子装置)に分割する際に、切断に伴って発生する切削粉等が微小電子機械機構8に付着してその作動を妨害する、という不具合の発生を効果的に防止することができる。
【0059】
次に、このような電子部品封止用基板6を用いた、電子装置の製造方法について、図3(a)〜(e)に基づいて説明する。図3は本発明の電子装置の製造方法の実施の形態の一例をそれぞれ工程順に示した断面図であり、図3において図1および図2と同じ部位には同じ符号を付してある。
【0060】
まず、図3(a)に示すように、半導体基板7の主面に、微小電子機械機構8およびこれに電気的に接続された電極9が形成されて成る電子部品領域10aを多数個、縦横に配列形成した多数個取りの電子部品10bを準備する。
【0061】
半導体基板7は、例えば単結晶や多結晶等のシリコン基板から成る。
【0062】
このシリコン基板の表面に酸化シリコン層を形成するとともに、フォトリソグラフィ等の微細配線加工技術を応用して、微小な振動体等の微小電子機械機構8および円形状パターン等の導体から成る電極9が形成された電子部品領域10aを多数個配列形成することにより多数個取りの電子部品10bが形成される。なお、この例においては、微小電子機械機構8と電極9とは、それぞれ半導体基板7の主面に形成された微細配線(図示せず)を介して電気的に接続されている。
【0063】
次に、図3(b)に示すように、一方主面から他方主面または側面に導出された配線導体2が形成された絶縁基板1と、この絶縁基板1の一方主面に形成された、配線導体2と電気的に接続された接続パッド3と、絶縁基板1の一方主面に接続パッド3を取り囲むようにして接合された枠部材4と、接続パッド3上に形成された、枠部材4と同じ高さの接続端子5とから成る電子部品封止領域6aを多数個、電子部品の電子部品領域10aに対応させて配列形成した多数個取りの電子部品封止用基板6bを準備する。
【0064】
一方主面から他方主面または側面に導出された配線導体2が形成された絶縁基板1は、例えば、絶縁基板1が酸化アルミニウム質焼結体から成り、配線導体2がタングステンのメタライズ層から成る場合であれば、酸化アルミニウム・酸化珪素・酸化カルシウム等の原料粉末を、有機樹脂・バインダとともに混練してスラリーを得て、このスラリーをドクターブレード法やリップコータ法等によりシート状に成形して複数のグリーンシートを形成し、このグリーンシートの表面に、および必要に応じてグリーンシートにあらかじめ形成しておいた貫通孔内に、タングステンのメタライズペーストを印刷塗布・充填し、その後、これらのグリーンシートを積層して焼成することにより形成することができる。
【0065】
なお、これらのグリーンシートのうち、一部のものに打ち抜き加工を施して四角形状等の開口部を形成しておき、これを一方主面側の最表層に配置し、または最表層から内部に向かって数層積層するようにして、焼成後の絶縁基板1の一方主面に、電子部品領域10aの配列に対応する凹部1aが配列形成されるようにしておいてもよい。このように凹部1aを形成しておくと、この凹部1aの内側に微小電子機械機構8を収めることができるので、微小電子機械機構8を取り囲むための枠部材4の高さを低く抑えることができ、電子装置の低背化に有利なものとなる。
【0066】
また、接続パッド3は、通常、配線導体2と同様の材料から成り、例えば、タングステンのペーストを絶縁基板1となるグリーンシートのうち最表面に、配線導体2となる印刷されたタングステンペーストと接続されるようにして、かつ多数個が縦横に配列形成されるようにして、スクリーン印刷法等により印刷しておくことにより形成される。
【0067】
また、枠部材4は、例えば、鉄−ニッケル−コバルト合金から成る場合であれば、鉄−ニッケル−コバルト合金の金属板に圧延加工や金型による打ち抜き加工またはエッチング加工を行ない、枠状に成形することにより製作される。
【0068】
枠部材4と絶縁基板1との接合は、錫−銀系等の半田,金−錫ろう等の低融点ろう材や銀−ゲルマニウム系等の高融点ろう材,導電性有機樹脂等の接合材を介して接合する方法、あるいはシーム溶接・電子ビーム溶接等の溶接法により行なうことができる。
【0069】
この枠部材4と同じ高さとなるようにして、接続端子5が接続パッド3上に形成される。接続端子5は、例えば、錫−銀系等の半田から成る場合であれば、この半田のボールを接続パッド3上に位置決めして加熱・溶融・接合させることにより形成される。
【0070】
接続端子5の高さを枠部材4の高さと同じとする方法としては、例えば、接続端子5となる錫−銀半田を溶融させて接続パッド3上に取着形成する際に、その上面を枠部材4と同じ高さとなるようにしてセラミックス製の治具等で押さえておく等の方法を用いることができる。
【0071】
次に、図3(c)に示すように、電子部品10bを電子部品封止用基板6bに対し各電子部品領域10aと各電子部品封止領域6aとを対応させて重ね合わせ、電極7を接続端子5に接合するとともに、微小電子機械機構8の周囲の半導体基板7の主面を枠部材4の主面に接合して、微小電子機械機構8を枠部材4の内側に気密封止する。
【0072】
ここで、電極7と接続端子5との接合は、例えば、接続端子5が錫−銀系半田から成る場合であれば、電極7上に接続端子5を位置合わせして載せ、これらを約250℃〜300℃程度の温度のリフロー炉中で熱処理すること等により行なわれる。
【0073】
また、微小電子機械機構8の周囲の半導体基板7の主面と枠部材4の主面との接合は、例えば、この接合面に、接続端子5と同様の錫−銀系の半田を挟んでおき、上述の電極7と接続端子5との接合と同時にリフロー炉中で熱処理することにより行なうことができる。
【0074】
この場合、接続端子5の高さを枠部材4の高さと同じとしていることから、電極7と接続端子5との接合と、枠部材4の主面と半導体基板7の主面との接合を容易かつ確実に、同時に行なうことができる。
【0075】
このように、本発明の電子装置の製造方法によれば、電子部品領域10aの電極7の外部導出のための接合と、微小電子機械機構8の気密封止のための接合とを同時に行なうことができるため、数時間程度を要する半田(ろう)付け等の接合の工程を、従来の製造方法に比べて、確実に少なくとも1工程減らすことができるので、電子装置の生産性を非常に高めることができる。
【0076】
そして、図3(d)に示すように、互いに接合された多数個取りの形態の電子部品10bおよび電子部品封止用基板6bを電子部品封止領域6a毎に分割して、電子部品封止領域6aが分割された電子部品封止用基板6に電子部品領域10aが分割された電子部品10が接合されて成る個々の電子装置を得る。
【0077】
互いに接合された、それぞれ多数個取りの形態の電子部品10bおよび電子部品封止用基板6bの接合体の切断は、この接合体に対して、ダイシング加工等の切断加工を施すことにより行なうことができる。
【0078】
本発明の電子装置の製造方法においては、このダイシング加工等の切断加工の際に、各微小電子機械機構8は枠部材4の内側でこの枠部材4と半導体基板7と絶縁基板1とにより気密封止されているので、半導体基板7や絶縁基板1等の切断に伴って発生するシリコンやセラミックス等の切削粉等が微小電子機械機構8に付着することはなく、完成した電子装置において、微小電子機械機構8を確実に正常に作動させることができる。
【0079】
このように、本発明の電子装置の製造方法によれば、従来のように、半導体基板7の主面に多数個を縦横に配列形成した電子部品領域10aを切断する際に、その微小電子機械機構8をガラス板等で覆って保護するような工程を別途追加する必要はなく、この、保護のためだけという工程を確実に削除することができるので、電子装置の生産性を非常に高いものとすることができる。
【0080】
また、このようにして製造された電子装置は、すでに気密封止されているとともに、その電極が配線導体2を介して外部に導出された状態であるので、これを別途パッケージ内に実装するような工程を追加する必要はなく、配線導体2の導出された部分を外部の電気回路に半田ボール等の外部端子11を介して接続するだけで、外部電気回路基板に実装して使用することができる。
【0081】
また、この場合、配線導体2は、絶縁基体1の他方主面または側面に導出されているので、外部電気回路に表面実装の形態で接続することができ、高密度に実装することや、外部電気回路の基板を効果的に小型化することができる。
【0082】
なお、本発明は上述の実施の形態の例に限定されるものではなく、本発明の要旨の範囲内であれば、種々の変形は可能である。
【0083】
例えば、上述の実施の形態の例では一つの電子装置内に一つの微小電子機械機構を気密封止したが、一つの電子装置内に複数の微小電子機械機構を気密封止してもよい。
【0084】
また、図1に示した例では、配線導体2は絶縁基板1の他方主面側に導出しているが、これを、側面に導出したり、側面および他方主面の両方に導出したりしてもよい。また、この導出された部分の外部電気回路への電気的な接続は、外部端子として半田ボールを介して行なうものに限らず、リード端子や導電性接着剤等を介して行なってもよい。
【0085】
【発明の効果】
本発明の電子部品封止用基板によれば、一方主面から他方主面または側面に導出された配線導体が形成された絶縁基板と、絶縁基板の一方主面に形成された、配線導体と電気的に接続された接続パッドと、絶縁基板の一方主面に、接続パッドを取り囲むようにして接合された枠部材と、接続パッド上に形成された、枠部材と同じ高さの接続端子とから成り、半導体基板の主面に微小電子機械機構およびこれに電気的に接続された電極が形成されて成る電子部品を、電極を接続端子に接合し、半導体基板の主面を枠部材の主面に接合させることによって、枠部材の内側に電子部品の微小電子機械機構を気密封止するようにしたことから、枠部材の主面を半導体基板の主面に接合させるだけで、電子部品の微小電子機械機構を、枠部材と絶縁基板とにより容易かつ確実に封止することができる。
【0086】
また、枠部材の主面の高さが、接続パッド上に形成された接続端子子の高さと同じであるので、枠部材の主面を半導体基板の主面に接合するときに、半導体基板の主面に形成されている電極を接続端子に容易かつ確実に接続することができる。また、この接続端子から接続パッドおよび配線導体を介して、電子部品の電極を外部に導出することもできる。
【0087】
また、本発明の電子部品封止用基板は、例えば、セラミック多層配線基板等の絶縁基板を用いて形成したものとすることにより、配線導体を、接続パッドや枠部材が形成・接合されている一方主面から他方主面や側面にかけて、基板の内部や表面に自由に形成して導出させることができ、この導出された端部に外部接続用の金属バンプを取着させること等により、容易に表面実装することが可能な電子装置として完成させることができる。
【0088】
また、本発明の電子部品封止用基板において、接続パッドおよび接続端子が内側に形成された枠部材を多数個、縦横に配列形成した場合には、半導体基板の主面に多数の電子部品領域が縦横に配列形成されていたとしても、これらを一括して、外部接続が可能なようにして封止することができる。
【0089】
また本発明の電子装置の製造方法によれば、上記各工程を具備することから、縦横に配列形成された多数個の電子部品領域について、それぞれの電極の外部接続のための接続と微小電子機械機構の封止とを同時に行なうことができるため、互いに接合された電子部品および電子部品封止用基板から成る電子装置を、容易かつ確実に、多数個製造することができる。
【0090】
また、互いに接合された電子部品および電子部品封止用基板を電子部品封止領域毎に分割することにより、電子部品封止領域に電子部品領域が接合されて成る個々の電子装置を多数個、同時に製造することができる。
【0091】
この分割の際、電子部品領域の微小電子機械機構は封止用基板により封止されているので、ダイシング加工等による分割で発生するシリコン等の半導体基板の切削粉が微小電子機械機構に付着するようなことはなく、分割後の電子装置において微小電子機械機構を確実に作動させることができる。
【0092】
また、分割して得られた電子装置は、絶縁基板の他方主面や側面に配線導体が導出されているので、この導出された端部に金属バンプ等の端子を取着するだけで、表面実装等により外部電気回路基板に実装することができるものとなり、実装の工程を非常に短く、かつ容易なものとすることができる電子装置となる。
【図面の簡単な説明】
【図1】本発明の電子部品封止用基板の実施の形態の一例を示す断面図である。
【図2】本発明の電子部品封止用基板の実施の形態の他の例を示す断面図である。
【図3】(a)〜(d)は、本発明の電子装置の製造方法の実施の形態の一例をそれぞれ工程順に示した断面図である。
【図4】従来の電子部品封止用基板およびそれを用いて成る電子装置の一例を示す断面図である。
【符号の説明】
1:絶縁基板
2:配線導体
3:接続パッド
4:枠部材
5:接続端子
6:電子部品封止用基板
6a:電子部品封止領域
6b:電子部品封止用基板
7:半導体基板
8:微小電子機械機構
9:電極
10:電子部品
10a:電子部品領域
10b:電子部品[0001]
BACKGROUND OF THE INVENTION
The present invention provides an electronic component sealing method for sealing an electronic component formed by forming an electronic component region formed by forming a microelectromechanical mechanism and an electrode electrically connected to the main surface of a semiconductor substrate. The present invention relates to a manufacturing substrate and a method for manufacturing an electronic device formed by sealing a microelectromechanical mechanism of an electronic component using the substrate.
[0002]
[Prior art]
2. Description of the Related Art In recent years, an electronic component that forms a very small electromechanical mechanism, so-called MEMS (Micro Electromechanical System), by applying a processing technology for forming fine wiring such as a semiconductor integrated circuit element on the main surface of a semiconductor substrate such as a silicon wafer. Has been attracting attention, and is being developed for practical use.
[0003]
Such microelectromechanical mechanisms include sensors such as accelerometers, pressure sensors, and actuators, micromirror devices with movable microscopic mirrors, optical devices, microchemical systems incorporating micropumps, etc. Prototypes and developments have been made that span a very wide range of fields.
[0004]
FIG. 4 is a cross-sectional view of an example of a conventional electronic component sealing substrate for configuring an electronic device using an electronic component having such a micro-electromechanical mechanism and an electronic device using the same. In the example shown in FIG. 4, power is supplied to the main surface of the
[0005]
Such an
[0006]
The
[0007]
For this electronic device, a microelectronic machine hermetically sealed by connecting a lead-out portion of the
[0008]
In addition, such an
(1) A step of preparing an electronic component in which a large number of electronic component regions formed by forming a
(2) A step of covering and sealing the
(3) A process of cutting a semiconductor substrate such as dicing and dividing it into individual
(4) The
[0009]
In such a conventional manufacturing method, it is necessary to seal and protect each of a large number of electronic component regions arranged on the main surface of the semiconductor substrate with a
[0010]
In order to solve this problem, there has been proposed a substrate that collectively covers and seals a large number of mechanical microelectronic machines arrayed on the main surface of a semiconductor substrate.
[0011]
As such a sealing substrate, a substrate made of a semiconductor substrate, a substrate made of a conductive metal plate, or the like is known.
[0012]
In the case of using a semiconductor substrate as a material, for example, apart from the first semiconductor substrate in which a large number of electronic component regions are arranged on the main surface, a large number of recesses are formed corresponding to the arrangement of the electronic component regions. The second semiconductor substrate for sealing is prepared, the second semiconductor substrate is covered on the main surface of the first semiconductor substrate, and the concave portion of the second semiconductor substrate covers the electronic component region of the first semiconductor substrate. Thus, a technique has been proposed in which the electronic component region (particularly, the microelectromechanical mechanism) of the first semiconductor substrate is sealed inside the second semiconductor substrate (see, for example, Patent Document 1). .)
[0013]
When a conductive substrate is used as a material, a pattern groove is formed on the conductive cover substrate, and the pattern groove is filled with glass or a ceramic material and planarized. A bonding pattern (electrode pad, etc.) is formed on the electrode, and an electrode of an electronic component is connected to the bonding pattern, and a conductive cover substrate is bonded to the main surface of the semiconductor substrate. For example, a technique has been proposed in which an electrode pattern for external wiring for leading a bonding pattern to the outside is formed (see, for example, Patent Document 2).
[0014]
[Patent Document 1]
JP 2001-144117 A
[Patent Document 2]
JP 2002-43463 A
[0015]
[Problems to be solved by the invention]
However, when the electronic component region on the main surface of the semiconductor substrate is sealed using such a conventional sealing substrate, a large number of electronic component regions can be collectively sealed, for example, In the case of a sealing substrate using a semiconductor substrate as a material, a three-dimensional wiring conductor cannot be formed inside the semiconductor substrate. Therefore, the electronic component of the (second) semiconductor substrate for sealing The wiring conductor cannot be led out from the main surface bonded to the (first) semiconductor substrate in which the regions are arranged to the other main surface facing each other, and the electrode of the electronic component is the main surface of the first semiconductor substrate. It is necessary to extend a part of the electrode formed on the outside of the sealing portion, and to connect the extending portion to an electrode pad of an electronic component storage package or an external electric circuit via a bonding wire, Mounting process (in the electronic component area Up step) is long to connect to an external electric circuit to complete the electronic device from the stop, also a problem that there remains the size of individual electronic devices increases. There is also a problem that surface mounting is not possible, which is advantageous for downsizing an electronic system incorporating an electronic device.
[0016]
In the case of a sealing substrate made of a conductive metal plate or the like, once the surface of the metal plate is made of glass or ceramic so that a conductor pattern such as an electrode pad can be formed on the metal plate. In this case as well, it is necessary to shorten the mounting process of the electronic component because it is necessary to form an insulating part by filling the formed pattern groove or the like, or to form a conductor part on the surface of the insulating part during the mounting process. There is a problem that it is difficult to do.
[0017]
The present invention has been completed in view of the above-described problems in the prior art, and its purpose is to easily and reliably seal the microelectromechanical mechanism formed on the main surface of the semiconductor substrate, Provided is an electronic component sealing substrate in which electrodes formed on the main surface of a semiconductor substrate connected to the microelectromechanical mechanism can be externally connected in a form that can be mounted on the surface easily and reliably, for example. There is to do.
[0018]
Another object of the present invention is to easily and reliably provide a plurality of electronic component regions composed of such micro-electromechanical mechanisms and electrodes arranged in the main surface of the semiconductor substrate vertically and horizontally. Provided is a sealing substrate that can be sealed, and by using such a sealing substrate, a large number of electronic devices in which a microelectromechanical mechanism is sealed can be surface-mounted, for example. An object of the present invention is to provide a method for manufacturing an electronic device that can be collectively formed.
[0019]
[Means for Solving the Problems]
An electronic component sealing substrate according to a first aspect of the present invention is a semiconductor substrate, a microelectromechanical mechanism formed on the main surface of the semiconductor substrate, and electrically connected to the microelectromechanical mechanism. A plurality of sheets are laminated to hermetically seal the microelectromechanical mechanism of an electronic component having an electrode.One main surface is bonded to the main surface of the semiconductor substrate.An insulating substrate having one end led to one main surface of the insulating substrate and electrically connected to the electrode of the electronic component, and the other end led to the other main surface or side surface of the insulating substrate.FirstWiring conductorA second wiring conductor in which one end is led out to one main surface of the insulating substrate at a joint portion between the semiconductor substrate and the insulating substrate, and the other end is led out to the other main surface or side surface of the insulating substrate; Located at a bonding portion between the semiconductor substrate and the insulating substrate, positioned between the frame member bonded to one main surface of the insulating substrate, the one end of the first wiring conductor, and the electrode of the electronic component. As described above, the connection pad formed on the one end, and the height position from the one main surface of the insulating substrate on the connection pad formed on the connection pad is the semiconductor of the frame member. Connection terminal set to be the same as the height position from one main surface of the insulating substrate on the surface facing the substrateAnd sealing the micro electro mechanical mechanism by joining the main surface of the semiconductor substrate and the one main surface of the insulating substrate so as to surround the micro electro mechanical mechanism,FirstThe one end of the wiring conductor isBetween the semiconductor substrate and the insulating substrate;It is located inside the joining part. In the electronic component sealing substrate, the insulating substrate includes a frame-like sheet and a flat sheet, and the frame-like sheet constitutes an accommodation space for accommodating at least a part of the micro-electromechanical mechanism. Is preferred. In the electronic component sealing substrate, the sheet is preferably a green sheet. In the electronic component sealing substrate, the insulating substrate is preferably made of a mullite sintered body or a glass ceramic sintered body. In the electronic component sealing substrate, the insulating substrate is preferably made of an aluminum nitride sintered body.
[0020]
BookInventionOf the multi-cavity configuration according to the second aspectElectronic component sealing substrateA plurality of regions constituting the electronic component sealing substrate according to the first aspect of the present invention are provided. Also bookInventionAccording to the third aspectElectronic equipmentIs,The electronic component sealing substrate according to the first aspect of the present invention and the electronic component are provided.
[0021]
BookInventionAccording to the fourth aspectThe manufacturing method of the electronic device is as follows:FineSmall electromechanical mechanismAnd the microelectromechanical mechanismElectrically connectedRuelectrodeWhenFormedNoElectronic component areaOn semiconductor substrateManyDistributionForming columnsOf multi-cavity formPreparing electronic components; andThe multi-cavity configuration according to the second aspect of the present inventionPreparing an electronic component sealing substrate; andIn multi-cavity formElectronic componentsEach of the aboveelectrodeIs electrically connected to one end of the wiring conductorAs well as,in frontThe main surface of the semiconductor substrateWhenThe frame memberA surface facing the semiconductor substrate inJoining the micro-electromechanical mechanismCareA hermetically sealing step;A joined body of a multi-cavity electronic component and a multi-cavity electronic component sealing substrateThe electronic partEleganceAreaEverySplit intoDoProcess andIncludeIt is characterized by this.
[0022]
According to the electronic component sealing substrate of the present invention, an insulating substrate on which a wiring conductor led out from one main surface to the other main surface or a side surface is formed, and a wiring conductor formed on one main surface of the insulating substrate; A connection pad electrically connected; a frame member joined to one main surface of the insulating substrate so as to surround the connection pad; and a connection terminal formed on the connection pad and having the same height as the frame member; An electronic component comprising a microelectromechanical mechanism and an electrode electrically connected to the main surface of the semiconductor substrate, the electrode is joined to the connection terminal, and the main surface of the semiconductor substrate is connected to the main surface of the frame member. Since the micro-electromechanical mechanism of the electronic component is hermetically sealed inside the frame member by bonding to the surface, simply bonding the main surface of the frame member to the main surface of the semiconductor substrate Micro electro mechanical mechanism, frame member and insulating substrate It can be easily and reliably sealed by.
[0023]
In addition, since the height of the main surface of the frame member is the same as the height of the connection terminal formed on the connection pad, when the main surface of the frame member is joined to the main surface of the semiconductor substrate, the main surface of the semiconductor substrate. The electrode formed on the surface can be easily and reliably connected to the connection terminal. In addition, the electrodes of the electronic component can be led out from the connection terminal via the connection pad and the wiring conductor.
[0024]
In addition, the electronic component sealing substrate of the present invention is formed by using an insulating substrate such as a ceramic multilayer wiring substrate, so that the wiring conductor is formed and joined to the connection pad and the frame member. From one main surface to the other main surface or side surface, it can be freely formed on the inside or surface of the substrate and led out, and by attaching metal bumps for external connection to this derived end, etc. It can be completed as an electronic device that can be surface mounted.
[0025]
Further, in the electronic component sealing substrate of the present invention, when a large number of frame members in which connection pads and connection terminals are formed are arranged in rows and columns, a large number of electronic component regions are formed on the main surface of the semiconductor substrate. Even if they are arranged vertically and horizontally, they can be sealed together so that external connection is possible.
[0026]
In addition, according to the method for manufacturing an electronic device of the present invention, since each of the above steps is provided, connection for external connection of each electrode and a microelectronic machine are performed for a large number of electronic component regions arranged vertically and horizontally. Since the mechanism can be sealed at the same time, a large number of electronic devices including the electronic components and the electronic component sealing substrate bonded to each other can be manufactured easily and reliably.
[0027]
Further, by dividing the electronic component and the electronic component sealing substrate bonded to each other into each electronic component sealing region, a large number of individual electronic devices in which the electronic component region is bonded to the electronic component sealing region, Can be manufactured at the same time.
[0028]
At the time of the division, the micro electro mechanical mechanism in the electronic component region is sealed by the sealing substrate, so that the cutting powder of the semiconductor substrate such as silicon generated by the dicing process or the like adheres to the micro electro mechanical mechanism. There is no such thing, and the micro electromechanical mechanism can be reliably operated in the divided electronic device.
[0029]
Moreover, since the wiring conductor is led out to the other main surface or side surface of the insulating substrate, the electronic device obtained by dividing the surface can be obtained by simply attaching a terminal such as a metal bump to the lead end. The electronic device can be mounted on the external electric circuit board by mounting or the like, and the mounting process can be made extremely short and easy.
[0030]
DETAILED DESCRIPTION OF THE INVENTION
The electronic component sealing substrate of the present invention and an electronic device manufacturing method using the same will be described in detail below.
[0031]
FIG. 1 is a sectional view showing an example of an embodiment of an electronic component sealing substrate of the present invention.
[0032]
In FIG. 1, 1 is an insulating substrate, 2 is a wiring conductor, 3 is a connection pad, 4 is a frame member, and 5 is a connection terminal. An electronic
[0033]
Using this electronic
[0034]
The insulating
[0035]
This insulating
[0036]
If the insulating
[0037]
For example, since the insulating
[0038]
Further, in the case of preventing the delay of the electric signal transmitted by the
[0039]
Further, the insulating
[0040]
In addition, a concave portion 1a may be formed on one main surface of the insulating
[0041]
From one main surface of the insulating substrate 1 (the side on which the micro electro
[0042]
In addition, a
[0043]
The
[0044]
These
[0045]
The
[0046]
By joining the
[0047]
A
[0048]
The
[0049]
By joining the main surface (upper surface in the example of FIG. 1) of the
[0050]
The
[0051]
Further, as a method for joining the main surface of the
[0052]
Then, with respect to the
[0053]
By connecting the lead-out portion of the
[0054]
As shown in FIG. 1, a
[0055]
In this case, in order to enable the bonding of the
[0056]
Further, the electronic
[0057]
If such a large number is taken, usually, a multi-chip form in which a large number of
[0058]
Further, in this way, an
[0059]
Next, a method of manufacturing an electronic device using such an electronic
[0060]
First, as shown in FIG. 3A, a large number of
[0061]
The
[0062]
A silicon oxide layer is formed on the surface of the silicon substrate, and by applying a fine wiring processing technique such as photolithography, a micro
[0063]
Next, as shown in FIG. 3B, the insulating
[0064]
Insulating
[0065]
Of these green sheets, some of them are punched to form square-shaped openings, etc., which are arranged on the outermost layer on one main surface side, or from the outermost layer to the inside. A plurality of layers may be laminated so that the recesses 1a corresponding to the arrangement of the
[0066]
The
[0067]
Further, if the
[0068]
The
[0069]
[0070]
As a method of making the height of the
[0071]
Next, as shown in FIG. 3C, the
[0072]
Here, when the
[0073]
In addition, the main surface of the
[0074]
In this case, since the height of the
[0075]
As described above, according to the method for manufacturing an electronic device of the present invention, the bonding for leading out the
[0076]
Then, as shown in FIG. 3D, the
[0077]
Cutting the joined body of the
[0078]
In the method of manufacturing an electronic device according to the present invention, each
[0079]
As described above, according to the method for manufacturing an electronic device of the present invention, when cutting the
[0080]
In addition, the electronic device manufactured in this way is already hermetically sealed, and the electrode is led out to the outside through the
[0081]
Further, in this case, since the
[0082]
In addition, this invention is not limited to the example of above-mentioned embodiment, A various deformation | transformation is possible if it is in the range of the summary of this invention.
[0083]
For example, in the example of the above-described embodiment, one microelectromechanical mechanism is hermetically sealed in one electronic device, but a plurality of microelectromechanical mechanisms may be hermetically sealed in one electronic device.
[0084]
Further, in the example shown in FIG. 1, the
[0085]
【The invention's effect】
According to the electronic component sealing substrate of the present invention, an insulating substrate on which a wiring conductor led out from one main surface to the other main surface or a side surface is formed, and a wiring conductor formed on one main surface of the insulating substrate; A connection pad electrically connected; a frame member joined to one main surface of the insulating substrate so as to surround the connection pad; and a connection terminal formed on the connection pad and having the same height as the frame member; An electronic component comprising a microelectromechanical mechanism and an electrode electrically connected to the main surface of the semiconductor substrate, the electrode is joined to the connection terminal, and the main surface of the semiconductor substrate is connected to the main surface of the frame member. Since the micro-electromechanical mechanism of the electronic component is hermetically sealed inside the frame member by bonding to the surface, simply bonding the main surface of the frame member to the main surface of the semiconductor substrate Micro electro mechanical mechanism, frame member and insulating substrate It can be easily and reliably sealed by.
[0086]
Further, since the height of the main surface of the frame member is the same as the height of the connection terminal formed on the connection pad, when the main surface of the frame member is joined to the main surface of the semiconductor substrate, The electrode formed on the main surface can be easily and reliably connected to the connection terminal. In addition, the electrodes of the electronic component can be led out from the connection terminal via the connection pad and the wiring conductor.
[0087]
In addition, the electronic component sealing substrate of the present invention is formed by using an insulating substrate such as a ceramic multilayer wiring substrate, so that the wiring conductor is formed and joined to the connection pad and the frame member. From one main surface to the other main surface or side surface, it can be freely formed on the inside or surface of the substrate and led out, and by attaching metal bumps for external connection to this derived end, etc. It can be completed as an electronic device that can be surface mounted.
[0088]
Further, in the electronic component sealing substrate of the present invention, when a large number of frame members in which connection pads and connection terminals are formed are arranged in rows and columns, a large number of electronic component regions are formed on the main surface of the semiconductor substrate. Even if they are arranged vertically and horizontally, they can be sealed together so that external connection is possible.
[0089]
In addition, according to the method for manufacturing an electronic device of the present invention, since each of the above steps is provided, connection for external connection of each electrode and a microelectronic machine are performed for a large number of electronic component regions arranged vertically and horizontally. Since the mechanism can be sealed at the same time, a large number of electronic devices including the electronic components and the electronic component sealing substrate bonded to each other can be manufactured easily and reliably.
[0090]
Further, by dividing the electronic component and the electronic component sealing substrate bonded to each other into each electronic component sealing region, a large number of individual electronic devices in which the electronic component region is bonded to the electronic component sealing region, Can be manufactured at the same time.
[0091]
At the time of the division, the micro electro mechanical mechanism in the electronic component region is sealed by the sealing substrate, so that the cutting powder of the semiconductor substrate such as silicon generated by the dicing process or the like adheres to the micro electro mechanical mechanism. There is no such thing, and the micro electromechanical mechanism can be reliably operated in the divided electronic device.
[0092]
Moreover, since the wiring conductor is led out to the other main surface or side surface of the insulating substrate, the electronic device obtained by dividing the surface can be obtained by simply attaching a terminal such as a metal bump to the lead end. The electronic device can be mounted on the external electric circuit board by mounting or the like, and the mounting process can be made extremely short and easy.
[Brief description of the drawings]
FIG. 1 is a cross-sectional view showing an example of an embodiment of an electronic component sealing substrate of the present invention.
FIG. 2 is a cross-sectional view showing another example of the embodiment of the electronic component sealing substrate of the present invention.
FIGS. 3A to 3D are cross-sectional views showing an example of an embodiment of an electronic device manufacturing method according to the present invention in the order of steps.
FIG. 4 is a cross-sectional view showing an example of a conventional electronic component sealing substrate and an electronic device using the same.
[Explanation of symbols]
1: Insulated substrate
2: Wiring conductor
3: Connection pad
4: Frame member
5: Connection terminal
6: Electronic component sealing substrate
6a: Electronic component sealing region
6b: Electronic component sealing substrate
7: Semiconductor substrate
8: Micro-electromechanical mechanism
9: Electrode
10: Electronic components
10a: Electronic component area
10b: Electronic component
Claims (8)
複数のシートを積層してなり、一方主面が前記半導体基板の前記主面に接合される絶縁基板と、一端が前記絶縁基板の一方主面に導出され前記電子部品の前記電極と電気的に接続し、他端が前記絶縁基板の他方主面または側面に導出される第1配線導体と、一端が前記半導体基板と前記絶縁基板との接合部位における該絶縁基板の一方主面に導出され、他端が前記絶縁基板の他方主面または側面に導出される第2配線導体と、前記半導体基板と前記絶縁基板との接合部位に位置し、前記絶縁基板の一方主面に接合される枠部材と、前記第1配線導体の前記一端と前記電子部品の前記電極との間に位置するように、該一端上に形成される接続パッドと、前記接続パッド上に形成され、且つ、前記電極との対向面における前記絶縁基板の一方主面からの高さ位置が前記枠部材の前記半導体基板との対向面における前記絶縁基板の一方主面からの高さ位置と同じに設定される接続端子とを備え、前記微小電子機械機構を取り囲むように、前記半導体基板の前記主面および前記絶縁基板の前記一方主面を接合して前記微小電子機械機構を気密封止し、前記第1配線導体の前記一端が前記半導体基板と前記絶縁基板との接合部位の内側に位置していることを特徴とする、電子部品封止用基板。In order to hermetically seal the micro electro mechanical mechanism of an electronic component having a semiconductor substrate, a micro electro mechanical mechanism formed on a main surface of the semiconductor substrate, and an electrode electrically connected to the micro electro mechanical mechanism An electronic component sealing substrate,
Ri Na by laminating a plurality of sheets, whereas the insulating substrate main surface Ru are bonded to the main surface of the semiconductor substrate, one end of which is led out on one main surface of the insulating substrate the electrode and the electrical of the electronic component A first wiring conductor whose other end is led out to the other main surface or side surface of the insulating substrate, and one end is led out to one main surface of the insulating substrate at the junction between the semiconductor substrate and the insulating substrate. A frame that is positioned at a bonding portion between the second wiring conductor led out to the other main surface or side surface of the insulating substrate and the semiconductor substrate and the insulating substrate, and is bonded to one main surface of the insulating substrate. A member, a connection pad formed on the one end so as to be positioned between the one end of the first wiring conductor and the electrode of the electronic component, the electrode formed on the connection pad, and the electrode One main surface of the insulating substrate on the surface facing the substrate And a connection terminal height position of the al is set equal to the height from the one main surface of the insulating substrate at the opposite surfaces of the semiconductor substrate of said frame member, to surround the micro electronic mechanical system The main surface of the semiconductor substrate and the one main surface of the insulating substrate are joined to hermetically seal the microelectromechanical mechanism, and the one end of the first wiring conductor is connected to the semiconductor substrate and the insulating substrate. An electronic component sealing substrate, which is located inside a bonding portion of
請求項6に記載の多数個取り形態の電子部品封止用基板を準備する工程と、
前記多数個取り形態の電子部品の前記各電極と前記配線導体の一端とを電気的に接続するとともに、前記半導体基板の前記主面と前記枠部材における前記半導体基板との対向面とを接合して、前記微小電子機械機構を気密封止する工程と、
多数個取り形態の電子部品と多数個取り形態の電子部品封止用基板との接合体を前記電子部品領域ごとに分割する工程と、を含むことを特徴とする、電子装置の製造方法。A step of preparing a multi-cavity electronic component in which a plurality of electronic component regions in which a micro-electro mechanical mechanism and electrodes electrically connected to the micro-electro mechanical mechanism are formed are formed on a semiconductor substrate. When,
Preparing a multi-cavity electronic component sealing substrate according to claim 6 ;
The electrodes of the multi-cavity electronic component and the one end of the wiring conductor are electrically connected, and the main surface of the semiconductor substrate and the facing surface of the frame member facing the semiconductor substrate are joined. A step of hermetically sealing the microelectromechanical mechanism;
Dividing a joined body of a multi-cavity electronic component and a multi-cavity electronic component sealing substrate into each electronic component region, and a method for manufacturing an electronic device.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003086192A JP3842751B2 (en) | 2003-03-26 | 2003-03-26 | Electronic component sealing substrate and electronic device manufacturing method using the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003086192A JP3842751B2 (en) | 2003-03-26 | 2003-03-26 | Electronic component sealing substrate and electronic device manufacturing method using the same |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006187834A Division JP2006295213A (en) | 2006-07-07 | 2006-07-07 | Electronic component sealing substrate, multi-cavity electronic component sealing substrate, and electronic device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004296724A JP2004296724A (en) | 2004-10-21 |
JP3842751B2 true JP3842751B2 (en) | 2006-11-08 |
Family
ID=33400918
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003086192A Expired - Fee Related JP3842751B2 (en) | 2003-03-26 | 2003-03-26 | Electronic component sealing substrate and electronic device manufacturing method using the same |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3842751B2 (en) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4556637B2 (en) * | 2004-11-22 | 2010-10-06 | ソニー株式会社 | Functional element body |
US7615406B2 (en) * | 2005-01-28 | 2009-11-10 | Panasonic Corporation | Electronic device package manufacturing method and electronic device package |
KR100593934B1 (en) | 2005-03-23 | 2006-06-30 | 삼성전기주식회사 | LED Package with Electrostatic Discharge Protection |
JP4550653B2 (en) * | 2005-04-15 | 2010-09-22 | 富士通株式会社 | Micro movable element and optical switching device |
US7491567B2 (en) * | 2005-11-22 | 2009-02-17 | Honeywell International Inc. | MEMS device packaging methods |
JP4938779B2 (en) | 2006-08-25 | 2012-05-23 | 京セラ株式会社 | Micro-electromechanical mechanism device and manufacturing method thereof |
US8282358B2 (en) | 2006-08-31 | 2012-10-09 | Kyocera Corporation | Fluidic device |
JP6755842B2 (en) | 2017-08-28 | 2020-09-16 | 株式会社東芝 | Semiconductor devices, manufacturing methods for semiconductor devices, and manufacturing methods for semiconductor packages |
JP2019161007A (en) | 2018-03-13 | 2019-09-19 | 株式会社東芝 | Semiconductor device and manufacturing method thereof |
-
2003
- 2003-03-26 JP JP2003086192A patent/JP3842751B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2004296724A (en) | 2004-10-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2121511B1 (en) | Method of packaging an electronic or micromechanical component | |
US8159059B2 (en) | Microelectromechanical device and method for manufacturing the same | |
EP1353373B1 (en) | Hermetically sealed package for an electronic component | |
JP4741621B2 (en) | Electronic component sealing substrate, electronic device using the same, and electronic device manufacturing method | |
JPWO2008066087A1 (en) | MICROSTRUCTURE DEVICE, ITS MANUFACTURING METHOD, AND SEALING SUBSTRATE | |
JP3842751B2 (en) | Electronic component sealing substrate and electronic device manufacturing method using the same | |
JP4268480B2 (en) | Electronic component sealing substrate and electronic device using the same | |
JP2007160499A (en) | Electronic component sealing substrate, plural-shaped electronic component sealing substrate, electronic device using electronic component sealing substrate, and method of manufacturing electronic device | |
JP2005262382A (en) | Electronic device and manufacturing method thereof | |
JP4761713B2 (en) | Electronic component sealing substrate, multi-component electronic component sealing substrate, and method of manufacturing electronic device | |
JP4126459B2 (en) | Electronic component sealing substrate, electronic device using the same, and electronic device manufacturing method | |
JP4903540B2 (en) | Substrate for encapsulating microelectromechanical components, substrate for encapsulating microelectromechanical components in plural shapes, microelectromechanical device, and manufacturing method of microelectronic mechanical device | |
JP4434870B2 (en) | Multi-cavity electronic component sealing substrate, electronic device, and method of manufacturing electronic device | |
JP4404647B2 (en) | Electronic device and electronic component sealing substrate | |
JP4116954B2 (en) | Electronic component sealing substrate and electronic device using the same | |
JP2020120195A (en) | MEMS oscillator | |
JP2005212016A (en) | Electronic component sealing substrate, multi-component electronic component sealing substrate, and method of manufacturing electronic device | |
JP2006295213A (en) | Electronic component sealing substrate, multi-cavity electronic component sealing substrate, and electronic device | |
JP2017059814A (en) | Electronic component storage package and electronic device | |
JP2005153067A (en) | Electronic component sealing substrate and electronic device manufacturing method using the same | |
JP2007208521A (en) | Method for manufacturing piezoelectric oscillator | |
JP4781098B2 (en) | Electronic equipment | |
JP4731291B2 (en) | Electronic component sealing substrate, electronic device using the same, and method of manufacturing electronic device | |
US20100310216A1 (en) | Optical Apparatus, Sealing Substrate, and Method of Manufacturing Optical Apparatus | |
JP2006185968A (en) | Electronic equipment |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20050201 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060117 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060320 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060508 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060707 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060801 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060810 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090818 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100818 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100818 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110818 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110818 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120818 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130818 Year of fee payment: 7 |
|
LAPS | Cancellation because of no payment of annual fees |