JP3665490B2 - Wiring structure of semiconductor device and method of forming the same - Google Patents
Wiring structure of semiconductor device and method of forming the same Download PDFInfo
- Publication number
- JP3665490B2 JP3665490B2 JP28233498A JP28233498A JP3665490B2 JP 3665490 B2 JP3665490 B2 JP 3665490B2 JP 28233498 A JP28233498 A JP 28233498A JP 28233498 A JP28233498 A JP 28233498A JP 3665490 B2 JP3665490 B2 JP 3665490B2
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- air bridge
- collector
- emitter
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Bipolar Transistors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
【0001】
【発明の属する技術分野】
この発明は、半導体装置の配線構造に関し、特に、並列に2個以上集積化されたヘテロ接合型バイポーラトランジスタ(以下、HBTと略称する)間の配線に関する。
【0002】
【従来の技術】
従来より、HBTを多数個並列に接続した配線パターンとして、特開平6−349845号公報のようなものがある。この配線パターンは、図8及び図9に示すような構造を有している。但し、図8は平面図であり、図9(a)は図8におけるA−A矢視断面図であり、図9(b)は図8におけるB−B矢視断面図であり、図9(c)は図8におけるC−C矢視断面図である。ここで、各HBT素子(図8においては2つの素子が現れている)のエミッタ電極1間、ベース電極2間、コレクタ電極3間は、以下に述べるようにして電気的に接続されている。
【0003】
すなわち、図8および図9に示すように、HBT素子において、化合物半導体基板14上に、コレクタ層9,ベース層8およびエミッタ層7がこの順に選択的に積層されている。さらに、エミッタ電極1にはエミッタ引出しエアブリッジ配線4が接続されており、コレクタ電極3にはコレクタ引出しエアブリッジ配線6が接続されている。そして、各HBT素子のエミッタ引出しエアブリッジ配線4,4は共通のエミッタ引き出し配線11に接続され、コレクタ引出しエアブリッジ配線6,6は共通のコレクタ引き出し配線13に接続され、ベース電極2,2は共通のベース引出し配線12に接続されている。
【0004】
ここで、上記エミッタ引出しエアブリッジ配線4やコレクタ引出しエアブリッジ配線6のようなエアブリッジ配線を用いるのは、配線間の寄生容量を低減し、HBT素子の遮断周波数ftを改善するためである。但し、ベース電極2は、ベース引き出し配線12に接続される際に、絶縁膜を介してベース層8に接触している。尚、15,16は、夫々絶縁膜である。
【0005】
【発明が解決しようとする課題】
しかしながら、上記並列に複数個配列されて集積化されたHBT間の配線パターンには、以下のような問題がある。
【0006】
すなわち、上記ベース引き出し配線12をエアブリッジ配線構造とすれば、基板14を通して隣接する配線やグランドとの間に流れるリーク電流による損失を低減できる。ところが、従来の配線パターンにおいては、上述したように、ベース引き出し配線12をベース電極2に接続する場合に、ベース引き出し配線12を絶縁膜15を介してベース層8に接触するように形成している。
【0007】
これは、図8および図9に示すごとく集積化されたHBTにおいて、エミッタ引出しエアブリッジ配線4やコレクタ引出しエアブリッジ配線6がベース電極2の極近傍に位置しているので、総ての配線をエアブリッジ配線にするのが困難なためである。図8および図9に示す配線構造では、ベース引き出し配線12をエアブリッジ配線にするには、そのエアブリッジ配線はベース電極2の表面よりも高い位置に形成されることになる。
【0008】
その場合には、図10に示すように、上記ベース引出しエアブリッジ配線17とエミッタ引出しエアブリッジ配線4との間隔が狭くなるためにプロセス的に実現できないのである。このように、従来の配線構造によるHBTでは、本来、総ての引き出し配線をエアブリッジ配線にする方が寄生容量等を低減し、最大発振周波数fmaxや遮断周波数ft等の高周波特性の向上に効果があるが、HBT素子の集積化においては、総ての配線をエアブリッジ配線化することはプロセス上困難であるという問題がある。
【0009】
そこで、この発明の目的は、化合物半導体基板上に複数のHBTを並列にエアブリッジ配線によって接続できる半導体装置の配線構造を提供することにある。
【0010】
【課題を解決するための手段】
上記目的を達成するため、請求項1に係る発明は、半絶縁性基板上に複数形成された半導体素子を並列接続する半導体装置の配線構造であって、上記半導体素子は上記半絶縁性基板上にコレクタ層 , ベース層およびエミッタ層が順次積層されて成るバイポーラトランジスタであり、上記各バイポーラトランジスタ間の領域には上記半絶縁性基板に達する素子間分離溝が形成されて,各バイポーラトランジスタは空間的に且つ電気的に分離されており、隣接する上記バイポーラトランジスタにおける上記コレクタ層の表面に形成されたコレクタ電極と上記ベース層の表面に形成されたベース電極と上記エミッタ層の表面に形成されたエミッタ電極とは , 上記素子間分離溝を挟んで互いに対向する位置に形成されており、上記隣接するバイポーラトランジスタにおける上記コレクタ電極同士 , 上記ベース電極同士および上記エミッタ電極同士は,上記素子間分離溝を跨いで配設されたエアブリッジ配線によって接続されており、上記各エアブリッジ配線は , 上記半絶縁性基板の表面と略平行に配設されると共に , 互いに間隔をあけて積層されて互いに交差しないように配置されていることを特徴としている。
【0011】
上記構成によれば、各バイポーラトランジスタ間を空間的・電気的に分離している素子間分離溝は半絶縁性基板まで達しており、各バイポーラトランジスタの互いに接続されるべきコレクタ電極 , ベース電極およびエミッタ電極同士は上記素子間分離溝を挟んで大略同一レベルの位置に在る。したがって、上記素子間分離溝を跨いで互いに接続されるべき上記電極を接続しているエアブリッジ配線は、他のエアブリッジ配線と互いに交差することなく所定の間隔を有して平行に配列されている。しかも、最下層に位置しているエアブリッジ配線の下には空間が存在する。このような電極間の接続構造は従来のプロセスによって容易に構成できる。さらに、総ての電極がエアブリッジ配線されて空気絶縁されているために、各電極間のリーク電流や各バイポーラトランジスタ間のクロストークが低減されると共に、配線容量が低減されて、最大発振周波数fmax等の高周波特性が向上される。
【0012】
また、請求項2に係る発明は、請求項1に係る発明の半導体装置の配線構造において、上記素子間分離溝の側壁は上記基板の面に略垂直であることを特長としている。
【0013】
上記構成によれば、上記素子間分離溝の側壁は基板面に略垂直になっているため、基板面に対して傾斜している場合よりも上記素子間分離溝の幅を狭くでき、高集積化が可能となる。
【0014】
また、請求項3に係る発明は、請求項1に係る発明の半導体装置の配線構造において、上記バイポーラトランジスタはHBTであることを特長としている。
【0015】
上記構成によれば、半絶縁性基板上に複数形成されたHBT素子間のエミッタ電極同士,ベース電極同士およびコレクタ電極同士の夫々が、エアブリッジ配線によって、各HBT素子間の素子間分離溝を跨いで他のエアブリッジ配線と互いに交差することなく所定の間隔を有して平行に配列される。然も、最下層に位置しているコレクタエアブリッジ配線の下には空間が形成される。こうして、総ての電極が上記エアブリッジ配線によって空気絶縁され、各電極間のリーク電流や各HBT素子間のクロストークが低減されると共に、配線容量が低減されて、最大発振周波数fmax等の高周波特性が向上される。
【0016】
また、請求項4に係る発明は、半導体装置の配線構造の形成方法であって、半絶縁性基板上にコレクタ層 , ベース層およびエミッタ層が順次積層されて成るバイポーラトランジ スタを複数形成する工程と、上記複数形成されたバイポーラトランジスタの夫々の間に、ドライエッチングによって、上記半絶縁性基板に達すると共に、上記基板の面に略垂直な側壁を有する素子間分離溝を形成する工程と、上記各バイポーラトランジスタにおける上記コレクタ層の表面にコレクタ電極を形成し、上記ベース層の表面にベース電極を形成し、上記エミッタ層の表面にエミッタ電極を形成する工程と、上記隣接するバイポーラトランジスタにおける上記コレクタ電極同士を、上記素子間分離溝を跨いで上記半絶縁性基板の表面と略平行に配設された第1のエアブリッジ配線によって接続する工程と、上記隣接するバイポーラトランジスタにおける上記ベース電極同士を、上記素子間分離溝を跨いで上記半絶縁性基板の表面と略平行に配設された第2のエアブリッジ配線によって、上記第1のエアブリッジ配線と交差しないように接続する工程と、上記隣接するバイポーラトランジスタにおける上記エミッタ電極同士を、上記素子間分離溝を跨いで上記半絶縁性基板の表面と略平行に配設された第3のエアブリッジ配線によって、上記第1のエアブリッジ配線および上記第2のエアブリッジ配線と交差しないように接続する工程とを含むことを特長としている。
【0017】
上記構成によれば、上記各バイポーラトランジスタ間に形成される素子間分離溝はドライエッチングによって形成される。そのため、側壁が基板の面に対して略垂直になっている素子間分離溝が容易に形成され、各電極間のリーク電流や各バイポーラトランジスタ間のクロストークや配線容量が低減されて高周波特性が向上されたバイポーラトランジスタの高集積化を、容易に図ることができる。
【0018】
また、請求項5に係る発明は、請求項4に係る発明の配線構造の形成方法において、上記ドライエッチングは、誘導結合プラズマエッチング装置で行うことを特長としている。
【0019】
上記構成によれば、上記素子間分離溝の形成に、高密度プラズマを生成しながら独立してイオンバイアス電圧を選択することができる誘導結合プラズマエッチング装置が用いられ、イオンバイアス電圧を抑えて処理を行うことによって、バイポーラトランジスタへのプラズマ等によるダメージが低減される。
【0020】
【発明の実施の形態】
以下、この発明を図示の実施の形態により詳細に説明する。
<第1実施の形態>
図1は、本実施の形態における半導体装置の配線構造を、複数のHBTが並列して集積化された集積回路に適用した場合の平面図である。また、図2は、図1におけるD−D矢視断面図である。本実施の形態においては、上記並列に配列された複数のHBTをエアブリッジ配線を用いて接続するものである。
【0021】
先ず、本実施の形態におけるHBT素子および各HBT素子間のエアブリッジ配線構造について説明する。各HBT素子25,26は、半絶縁性化合物半導体基板21上に、n-GaAsから成るコレクタ層24、p-GaAsから成るベース層23、および、n-InGaPから成るエミッタ層22が、この順に積層されている。そして、各HBT素子25,26間におけるコレクタ層24にはエッチングによって幅1μm深さ1.5μmの基板21に達する素子間分離溝30が形成されて、各HBT素子25,26が空間的・電気的に分離されている。ここで、コレクタ層24は所定の寸法の矩形を成し、ベース層23はコレクタ層24より小寸法の矩形を成し、エミッタ層22はベース層23より小寸法の矩形を成して形成されており、各HBT素子25,26はピラミッド状を成している。そして、エミッタ層22の上面には、WN/Ti/Pt/Auから成る厚さ250nm幅5μmのエミッタ電極27が形成されている。また、エミッタ層22の周囲におけるベース層23の上面には、Pt/Ti/Pt/Auから成る厚さ200nm幅2μmのベース電極28が形成されている。さらに、ベース層23の周囲におけるコレクタ層24の上面には、AuGe/Ni/Auから成る厚さ200nm幅2μmのコレクタ電極29が形成されている。
【0022】
上記構成においては、各HBT素子25,26は、コレクタ層24,ベース層23およびエミッタ層22がピラミッド状に積層されている。したがって、各HBT素子25,26におけるエミッタ電極27,27'同士、ベース電極28,28'同士、コレクタ電極29,29'同士は互いに同一レベルに在り、然も異なる種類の電極とは異なるレベル上に在る。
【0023】
そこで、本実施の形態においては、図2に示すように、上記素子間分離溝30を跨いで、各HBT素子25,26におけるエミッタ電極27,27'間を、厚み1μmの平面状のエミッタエアブリッジ配線31で接続する。同様に、ベース電極28,28'間を厚み1μmの平面状のベースエアブリッジ配線32で接続し、コレクタ電極29,29'間を厚み1μmの平面状のコレクタエアブリッジ配線33で接続するのである。こうすることによって、各エアブリッジ配線31,32,33は互いに所定の間隔を有して平行に配列されており、特定の配線との間が狭くなることは無く、プロセスによって容易に形成することができるのである。その場合、素子間分離溝30は各HBT素子25,26を電気的に分離するばかりではなく、最下層のコレクタエアブリッジ配線33をコレクタ層24から離してコレクタ層24との間に空間を形成する機能を有する。したがって、コレクタ層24や基板21を通して電流がリークするのを防止できる。尚、34,35,36は絶縁層である。
【0024】
以下、上記構成を有するエアブリッジ配線の形成方法について、詳細に説明する。図3は、エアブリッジ配線の形成手順を示す図である。半絶縁性化合物半導体基板21上に、n-GaAs膜,p-GaAs膜およびn-InGaP膜を順次積層し、ICP(誘導結合プラズマ)を用いたドライエッチング装置を用いて各層をエッチングする。そして、コレクタ層24に、半絶縁性化合物半導体基板21に達する幅1μm深さ1.5μmの側壁が基板面に対して垂直な素子間分離溝30を形成して、ピラミッド構造のコレクタ層24,ベース層23およびエミッタ層22を得る。
【0025】
さらに、上記エミッタ電極27,ベース電極28およびコレクタ電極29を形成した後、全体に絶縁膜37を堆積し、エミッタ電極27,ベース電極28およびコレクタ電極29の夫々に達するコンタクトホール38を開口して、図3(a)の状態に至る。ここで、上記ICPエッチング装置は、高密度プラズマを生成しながら独立してイオンバイアス電圧を選択することができる。そこで、素子間分離溝30の形成にICPエッチング装置を用い、イオンバイアス電圧を抑えて処理を行うことによって、通常のRIE(リアクティブ・イオン・エッチング)法等で見られるHBT素子へのプラズマ等によるダメージを低くすることができる。
【0026】
次に、図3(b)に示すように、フォトレジストのパターニング工程でも溶けないような有機材料(例えば、ポリイミド樹脂)を全面に塗布して有機層39を形成する。その場合、HBT素子間にもポリイミド樹脂が流れ込むので、有機層39の表面は平坦になる。次に、図3(c)に示すように、RIE法等によって有機層39をエッチバックして、コレクタ電極29の上面を露出させる。その場合に、有機層39と絶縁膜37とのエッチング選択比が十分に得られるような条件を用いることによって、有機層39の上面は上記エッチバックによってさらに平坦化される。
【0027】
次に、上記平坦化された有機層39上に、フォトリソグラフィ技術を用いてコレクタエアブリッジ配線33のパターンを形成する。そうした後、図4(d)に示すように、例えばリフトオフ法等によって、所定の厚みを有する平面状のコレクタエアブリッジ配線33を形成する。次に、図3(b)と同様にして、全面に有機層40を形成する。そして、RIE法等によって有機層40をエッチバックしてベース電極28の上面を露出させると共に、有機層40の上面を平坦化する。その後、例えばリフトオフ法等によって、所定の厚みを有する平面状のベースエアブリッジ配線32を形成する。その結果、図4(e)の状態になる。さらに、全面に有機層41を形成する。そして、RIE法等によって有機層41をエッチバックしてエミッタ電極27の上面を露出させ、有機層41の上面を平坦化した後、例えばリフトオフ法等によって所定の厚みを有する平面状のエミッタエアブリッジ配線31を形成する。その結果、図4(f)の状態になる。
【0028】
次に、上記コレクタエアブリッジ配線33,ベースエアブリッジ配線32及びエミッタエアブリッジ配線31の直下に存在している有機層39,40,41を、例えば有機溶剤に溶かして除去する。次に、RIE法等の処理によって発生した欠陥を除去するため、窒素雰囲気中において400℃で1分間の熱処理を行う。尚、この熱処理の温度は200℃〜500℃であればよく、時間は20秒〜5分であればよい。以上の工程によって、図4(g)に示すように、HBT25,26の間が素子間分離溝30によって空間的且つ電気的に分離され、コレクタ電極29,29'間がコレクタエアブリッジ配線33で接続され、ベース電極28,28'間がベースエアブリッジ配線32で接続され、エミッタ電極27,27'間がエミッタエアブリッジ配線31で接続された配線構造が得られるのである。
【0029】
上述のように、本実施の形態における各HBT素子25,26は、半絶縁性化合物半導体基板21上に、コレクタ層24,ベース層23及びエミッタ層22がこの順に積層されると共に、各HBT素子25,26間におけるコレクタ層24に側壁が基板面に対して垂直な素子間分離溝30が形成されて互いに空間的・電気的に分離され、ピラミッド状を成している。そして、エミッタ層22の上面にエミッタ電極27を形成し、エミッタ層22の周囲におけるベース層23上面にベース電極28を形成し、ベース層23の周囲におけるコレクタ層24上面にコレクタ電極29を形成している。したがって、各HBT素子25,26におけるエミッタ電極27同士、ベース電極28同士、コレクタ電極29同士は互いに同一レベル上に在り、異なる種類の電極とは異なるレベル上に在ることになる。
【0030】
そこで、上記構成の各HBT素子25,26に配線する場合は、以下のごとく簡単な方法によってエアブリッジ配線を行うことができるのである。すなわち、先ず、全面に有機層39を形成し、有機層39をエッチバックして最下層電極であるコレクタ電極29の上面を露出させ、リフトオフ法等によってコレクタエアブリッジ配線33を形成する。以下、上記工程を繰り返してベースエアブリッジ配線32およびエミッタエアブリッジ配線31を順次間隔を空けて積層する。そして最後に、各エアブリッジ配線33,32,31間の有機層39,40,41を除去するのである。
【0031】
その結果、図4(g)に示すように、各平面状のエアブリッジ配線31,32,33が互いに所定の間隔を有して接続されると共に、最下層のコレクタエアブリッジ配線33とコレクタ層24との間に空間が形成された配線構造が得られのである。このような配線構造は、各エアブリッジ配線31,32,33が空気絶縁されているために、各HBT素子25,26間のクロストークが低減されると共に、配線容量を低減することができ、各HBT素子25,26の最大発振周波数fmaxを向上できるのである。すなわち、本実施の形態による半導体装置の配線構造によれば、各エアブリッジ配線31,32,33と特定の配線との間が狭くなることは無く、上述のようなプロセスによって容易に形成することができるのである。
【0032】
尚、図1および図2における各HBT素子25,26間の素子間分離溝30の形状を、幅0.1μm〜5μm、深さ0.1μm〜5μmの範囲で変化させて、最大発振周波数fmaxを評価したところ、素子間分離溝30の深さが1μm以下では80GHzであったものが、深さを1μmにすることによって90GHzとなり、最大発振周波数fmaxが向上した。したがって、ミリ波帯(20GHz〜300GHz)での効果が実証された。
【0033】
本実施の形態においては、上記素子間分離溝30を幅1μm深さ1.5μmに形成しているが、半絶縁性化合物半導体基板21に達していれば、その幅は0.1μm〜5μm、深さは0.1μm〜5μmにあればよい。その場合、素子間分離溝30の幅が0.1μm以下である場合には、素子間分離溝30用のレジストパターン形成、および、各エアブリッジ配線31,32,33形成後における素子間分離溝30の有機層39除去が、非常に困難なものとなる。また、5μm以上である場合には、各HBT素子25,26の最大発振周波数fmaxのそれ以上の向上はみられない。本実施の形態においては各エアブリッジ配線31,32,33の厚みを1μmとしているが、0.5μm〜20μmであればよい。また、エミッタ電極27,ベース電極28およびコレクタ電極29の厚みと寸法は上記の厚みと寸法に限定されるものではない。また、エミッタ層22の材料として、AlGaAsを用いても差し支えない。
【0034】
尚、本実施の形態においては、並列に配列されたHBT素子25,26間の接続を例にこの発明を説明しているが、上記エミッタをソース、上記ベースをゲート、上記コレクタをドレインと見なせば、FET(電界効果トランジスタ)にも適用可能である。すなわち、FETの周囲に素子間分離溝を形成し、エアブリッジ配線を用いて並列に接続することによって、配線容量が低減し、素子の最大発振周波数fmax等の高周波特性を向上できるのである。
【0035】
ところで、本実施の形態においては、素子間分離溝30の形成にICPエッチング装置を用いているが、ウエットエッチング装置を用いても差し支えない。上記RIE法等のドライエッチングを用いた場合には、プラズマ等によるダメージを回避するための熱処理が必要になる。ところが、上記ウエットエッチングを用いた場合には上記熱処理工程が不要となる。図5は、上記ウエットエッチングによって形成した素子間分離溝45の断面形状を示す。図5に見られるように、上記ウエットエッチングによって形成された素子間分離溝45はテーパ状になる。しかしながら、素子間分離溝45の深さを1μm以上にすれば、ドライエッチングによって素子間分離溝を形成した場合と同様に、最大発振周波数fmaxを向上できる。
【0036】
但し、図2のごとく、ドライエッチングによって素子間分離溝30の側壁を基板面に対して略垂直に形成した方が、高周波特性の向上等の上記種々の効果を保持しつつテーパ状に形成した場合よりも素子間分離溝30の幅を狭くでき、HTB素子の集積化には有利である。
【0037】
<第2実施の形態>
本実施の形態は、第1実施の形態のごとく形成された各エアブリッジ配線を夫々の引き出し配線に接続する際の配線構造に関する。図6は、本実施の形態における半導体装置の配線構造を示す平面図である。また、図7(a)は図6におけるE−E矢視(コレクタ電極)断面図であり、図7(b)はF−F矢視(ベース電極)断面図であり、図7(c)はG−G矢視(エミッタ電極)断面図である。
【0038】
本実施の形態における各HBT素子55,56は、第1実施の形態における各HBT素子25,26と同様に、半絶縁性化合物半導体基板51上に、コレクタ層54,ベース層53およびエミッタ層52がこの順に積層されると共に、各HBT素子55,56間におけるコレクタ層54には基板51に達する素子間分離溝60が形成されて各HBT素子55,56が空間的・電気的に分離されてピラミッド状に形成されている。そして、エミッタ層52の上面にはエミッタ電極57が形成され、エミッタ層52の周囲におけるベース層53の上面にはベース電極58が形成され、ベース層53の周囲におけるコレクタ層54の上面にはコレクタ電極59が形成されている。
【0039】
そして、図7(a)に示すように、各HBT素子55,56のコレクタ電極59,59'間を、平面状のコレクタエアブリッジ配線63で接続している。また、図7(b)に示すように、ベース電極58,58'間を平面状のベースエアブリッジ配線62で接続している。また、図7(c)に示すように、エミッタ電極57,57'間を、エミッタエアブリッジ配線61で接続している。
【0040】
ここで、上記各エアブリッジ配線63,62,61の引き出し配線は、図6および図7に示すように、下層に配列されているエアブリッジ配線用の引き出し線は内側(HBT素子列に近い側)に配列されている。すなわち、エミッタエアブリッジ配線61よりもコレクタエアブリッジ配線63が下層に位置しているために、エミッタ引き出し配線65よりもコレクタ引き出し配線67が内側に配列されている。また、エミッタエアブリッジ配線61よりもベースエアブリッジ配線62が下層に位置しているために、エミッタ引き出し配線65よりもベース引き出し配線66が内側に配列されている。
【0041】
したがって、上記エミッタエアブリッジ配線61をエミッタ引き出し配線65に接続する一方、コレクタエアブリッジ配線63をコレクタ引き出し配線67に接続する際に、図7(a)に示すように、エミッタエアブリッジ配線61とコレクタエアブリッジ配線63とが交差することはない。同様に、上記エミッタエアブリッジ配線61をエミッタ引き出し配線65に接続する一方、ベースエアブリッジ配線62をベース引き出し配線66に接続する際に、図7(b)に示すように、エミッタエアブリッジ配線61とベースエアブリッジ配線62とが交差することはないのである。尚、上記コレクタエアブリッジ配線63とベースエアブリッジ配線62とに関しては、図2と同様に所定の間隔を有しており、然もコレクタ引き出し配線67とベース引き出し配線66とはHBT素子55,56を挟んで反対側に配置されているために同様に重なることはない。
【0042】
ここで、総ての引き出し線がHBT素子55,56に対して同じ側に位置している場合であっても、下層に配列されているエアブリッジ配線の引き出し線を内側に配列(すなわち、HBT素子55,56側から順に、コレクタ引き出し配線67,ベース引き出し配線66およびエミッタ引き出し配線65と配列)することによって、総てのエアブリッジ配線61,62,63が交差しないようにできる。
【0043】
こうして、各HBT素子55,56の配線か交差しないようにすることによって、エアブリッジ配線間のクロストークがより低減されるのである。
【0044】
【発明の効果】
以上より明らかなように、請求項1に係る発明の半導体装置の配線構造は、各バイポーラトランジスタ間は素子間分離溝によって空間的に且つ電気的に分離され、隣接する上記バイポーラトランジスタにおける互いに接続されるべきコレクタ電極 , ベース電極およびエミッタ電極は互いに対向する位置に形成され、この互いに接続されるべき電極同士は上記素子間分離溝を跨ぐエアブリッジ配線によって他のエアブリッジ配線と交差することなく接続されているので、上記素子間分離溝を挟んで大略同一レベルの位置に在る電極同士はエアブリッジ配線されて、他の電極と空気絶縁されている。したがって、各電極間のリーク電流や各バイポーラトランジスタ間のクロストークを低減できると共に、配線容量を低減して、最大発振周波数fmax等の高周波特性を向上できる。
【0045】
また、請求項2に係る発明の半導体装置の配線構造における上記素子間分離溝の側壁は上記基板の面に略垂直であるので、上記側壁が基板面に対して傾斜している場合よりも上記素子間分離溝の幅を狭くできる。したがって、上記バイポーラトランジスタの高集積化を図ることができる。
【0046】
また、請求項3に係る発明の半導体装置の配線構造における上記バイポーラトランジスタはHBTであるので、半絶縁性基板上に複数形成されたHBT素子間のエミッタ電極同士,ベース電極同士およびコレクタ電極同士の夫々を、エアブリッジ配線によって、各HBT素子間の素子間分離溝を跨いで他のエアブリッジ配線と互いに交差することなく所定の間隔を有して平行に接続できる。したがって、総ての電極を上記エアブリッジ配線によって空気絶縁でき、各電極間のリーク電流や各HBT素子間のクロストークを低減できると共に、配線容量を低減できる。すなわち、この発明によれば、最大発振周波数fmax等の高周波特性を向上できる。
【0047】
また、請求項4に係る発明の配線構造の形成方法は、半絶縁性基板上に複数形成されたバイポーラトランジスタの夫々の間に、ドライエッチングによって、上記半絶縁性基板に達すると共に、上記基板の面に略垂直な側壁を有する素子間分離溝を形成する工程を含むので、側壁が略垂直の素子間分離溝を容易に形成でき、請求項1に係る発明の効果を奏するバイポーラトランジスタの高集積化を容易に図ることができる。
【0048】
また、請求項5に係る発明の配線構造の形成方法における上記ドライエッチングは、ICPエッチング装置で行うので、上記素子間分離溝の形成に際して、イオンバイアス電圧を抑えて処理を行うことによって上記バイポーラトランジスタへのプラズマ等によるダメージを低減できる。
【図面の簡単な説明】
【図1】 この発明の半導体装置の配線構造を並列に集積化されたHBTの接続に適用した配線構造の平面図である。
【図2】 図1におけるD−D矢視断面図である。
【図3】 図2におけるエアブリッジ配線の形成手順を示す図である。
【図4】 図3に続くエアブリッジ配線の形成手順を示す図である。
【図5】 ウエットエッチングによって形成した素子間分離溝の断面形状を示す図である。
【図6】 図2における各エアブリッジ配線を引き出し配線に接続する際の配線構造の平面図である。
【図7】 図6におけるE−E,F−F,G−G夫々の矢視断面図である。
【図8】 HBTを多数個並列に接続した従来の配線パターンの平面図である。
【図9】 図8におけるA−A,B−B,C−C夫々の矢視断面図である。
【図10】 図9におけるベース引出し配線をエアブリッジ配線にした場合の断面図である。
【符号の説明】
21,51…半絶縁性化合物半導体基板、
22,52…エミッタ層、 23,53…ベース層、
24,54…コレクタ層、 25,26,55,56…HBT素子、
27,57…エミッタ電極、 28,58…ベース電極、
29,59…コレクタ電極、 30,45,60…素子間分離溝、
31,61…エミッタエアブリッジ配線、
32,62…ベースエアブリッジ配線、
33,63…コレクタエアブリッジ配線、
34,35,36,37…絶縁膜、 39,40,41…有機層、
65…エミッタ引き出し配線、 66…ベース引き出し配線、
67…コレクタ引き出し配線。[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a wiring structure of a semiconductor device, and more particularly to a wiring between two or more heterojunction bipolar transistors (hereinafter abbreviated as HBT) integrated in parallel.
[0002]
[Prior art]
Conventionally, as a wiring pattern in which a large number of HBTs are connected in parallel, there is one as disclosed in JP-A-6-349845. This wiring pattern has a structure as shown in FIGS. 8 is a plan view, FIG. 9 (a) is a cross-sectional view taken along the line AA in FIG. 8, FIG. 9 (b) is a cross-sectional view taken along the line BB in FIG. (c) is CC sectional view taken on the line in FIG. Here, the emitter electrodes 1, the
[0003]
That is, as shown in FIGS. 8 and 9, in the HBT element, the
[0004]
Here, the use of an air bridge wiring such as the emitter extraction
[0005]
[Problems to be solved by the invention]
However, the wiring pattern between the HBTs arranged and integrated in parallel has the following problems.
[0006]
That is, if the base lead-out
[0007]
This is because, in the HBT integrated as shown in FIG. 8 and FIG. 9, the emitter extraction
[0008]
In that case, as shown in FIG. 10, the distance between the base lead-out
[0009]
SUMMARY OF THE INVENTION An object of the present invention is to provide a wiring structure of a semiconductor device in which a plurality of HBTs can be connected in parallel by air bridge wiring on a compound semiconductor substrate.
[0010]
[Means for Solving the Problems]
To achieve the above object, the invention according to claim 1 is a wiring structure of a semiconductor device in which a plurality of semiconductor elements formed on a semi-insulating substrate are connected in parallel,The semiconductor element has a collector layer on the semi-insulating substrate. , A bipolar transistor in which a base layer and an emitter layer are sequentially stacked,Each of the aboveBipolar transistorAn inter-element isolation groove reaching the semi-insulating substrate is formed in the region betweenBipolar transistorAre spatially and electrically separated and adjacent to each otherBipolar transistorInThe collector electrode formed on the surface of the collector layer, the base electrode formed on the surface of the base layer, and the emitter electrode formed on the surface of the emitter layer , Across the element isolation grooveIt is formed at a position facing each other and is adjacent to the aboveBipolar transistorInThe collector electrodes , The base electrodes and the emitterThe electrodes are connected by an air bridge wiring arranged across the element isolation groove.ContactContinuedCage,Each air bridge wiring above , And disposed substantially parallel to the surface of the semi-insulating substrate. , Laminated at intervals and arranged so as not to cross each otherIt is characterized by being.
[0011]
According to the above configuration, eachBipolar transistorThe element isolation grooves that separate the spaces spatially and electrically reach the semi-insulating substrate.Bipolar transistorTo be connected to each otherCollector electrode , Base electrode and emitterThe electrodes are located at substantially the same level with the inter-element separation groove interposed therebetween. Therefore, they should be connected to each other across the element isolation trenchthe aboveThe air bridge wiring connecting the electrodes is arranged in parallel with a predetermined interval without intersecting with other air bridge wiring. In addition, there is a space under the air bridge wiring located in the lowest layer. Such a connection structure between the electrodes can be easily configured by a conventional process. In addition, since all electrodes are air-bridged and air-insulated, leakage current between each electrode and eachBipolar transistorThe crosstalk between the two and the wiring capacitance is reduced, and the maximum oscillation frequency fmaxThe high frequency characteristics such as are improved.
[0012]
According to a second aspect of the present invention, in the wiring structure of a semiconductor device according to the first aspect of the present invention, the sidewall of the inter-element isolation trench is substantially perpendicular to the surface of the substrate.
[0013]
According to the above configuration, since the side wall of the element isolation groove is substantially perpendicular to the substrate surface, the width of the element isolation groove can be narrower than that when the element isolation groove is inclined with respect to the substrate surface. Can be realized.
[0014]
According to a third aspect of the present invention, there is provided a wiring structure for a semiconductor device according to the first aspect of the present invention.Bipolar transistorIs characterized by being an HBT.
[0015]
According to the above configuration, the emitter electrodes between the plurality of HBT elements formed on the semi-insulating substrate, the base electrodes, and the collector electrodes each have an element isolation groove between each HBT element by the air bridge wiring. They are arranged in parallel with predetermined intervals without crossing each other air bridge wiring. However, a space is formed under the collector air bridge wiring located in the lowermost layer. Thus, all the electrodes are air-insulated by the air bridge wiring, the leakage current between the electrodes and the crosstalk between the HBT elements are reduced, the wiring capacity is reduced, and the maximum oscillation frequency fmaxThe high frequency characteristics such as are improved.
[0016]
The invention according to
[0017]
According to the above configuration, each of the aboveBipolar transistorThe inter-element isolation trench formed therebetween is formed by dry etching. Therefore, an element isolation groove whose side wall is substantially perpendicular to the surface of the substrate is easily formed.Bipolar transistorHigh-frequency characteristics are improved by reducing crosstalk and wiring capacitanceBipolar transistorHigh integration can be easily achieved.
[0018]
The invention according to claim 5 is characterized in that, in the method for forming a wiring structure according to
[0019]
According to the above configuration, an inductively coupled plasma etching apparatus capable of independently selecting an ion bias voltage while generating a high-density plasma is used for forming the inter-element separation groove, and processing is performed while suppressing the ion bias voltage. By doingBipolar transistorDamage due to plasma or the like is reduced.
[0020]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, the present invention will be described in detail with reference to the illustrated embodiments.
<First embodiment>
FIG. 1 is a plan view when the wiring structure of the semiconductor device according to the present embodiment is applied to an integrated circuit in which a plurality of HBTs are integrated in parallel. 2 is a cross-sectional view taken along the line DD in FIG. In the present embodiment, the plurality of HBTs arranged in parallel are connected using an air bridge wiring.
[0021]
First, an HBT element and an air bridge wiring structure between the HBT elements in the present embodiment will be described. Each of the
[0022]
In the above configuration, each
[0023]
Therefore, in the present embodiment, as shown in FIG. 2, a planar emitter air having a thickness of 1 μm is formed between the
[0024]
Hereinafter, a method of forming the air bridge wiring having the above configuration will be described in detail. FIG. 3 is a diagram showing a procedure for forming the air bridge wiring. An n-GaAs film, a p-GaAs film, and an n-InGaP film are sequentially stacked on the semi-insulating
[0025]
Further, after forming the
[0026]
Next, as shown in FIG. 3B, an
[0027]
Next, a pattern of the collector
[0028]
Next, the
[0029]
As described above, each of the
[0030]
Therefore, when wiring to each of the
[0031]
As a result, as shown in FIG. 4 (g), the planar air bridge wirings 31, 32, 33 are connected to each other at a predetermined interval, and the lowermost collector
[0032]
The shape of the
[0033]
In the present embodiment, the
[0034]
In the present embodiment, the present invention is described by taking the connection between the
[0035]
By the way, in the present embodiment, an ICP etching apparatus is used to form the
[0036]
However, as shown in FIG. 2, when the side walls of the
[0037]
<Second Embodiment>
The present embodiment relates to a wiring structure when each air bridge wiring formed as in the first embodiment is connected to each lead-out wiring. FIG. 6 is a plan view showing a wiring structure of the semiconductor device according to the present embodiment. 7A is a cross-sectional view taken along the line EE (collector electrode) in FIG. 6, FIG. 7B is a cross-sectional view taken along the line FF (base electrode), and FIG. FIG. 4 is a cross-sectional view taken along line GG (emitter electrode).
[0038]
The
[0039]
As shown in FIG. 7A, the
[0040]
Here, as shown in FIGS. 6 and 7, the lead wires for the
[0041]
Therefore, when the emitter
[0042]
Here, even when all the lead lines are located on the same side with respect to the
[0043]
Thus, crosstalk between the air bridge wires is further reduced by preventing the wires of the
[0044]
【The invention's effect】
As is clear from the above, the wiring structure of the semiconductor device of the invention according to claim 1 includesBipolar transistorThe space is electrically and spatially separated by an element isolation groove, and the adjacentBipolar transistorShould be connected to each other inCollector electrode , Base electrode and emitterThe electrodes are formed at positions facing each other,thisThe electrodes to be connected to each other are connected to each other without crossing the other air bridge wiring by the air bridge wiring straddling the element separating groove, so that the electrodes are located at substantially the same level across the element separating groove. The electrodes to be connected are air-bridged so as to be insulated from other electrodes. Therefore, the leakage current between each electrode and eachBipolar transistorThe crosstalk between the maximum oscillation frequency fmaxThe high frequency characteristics such as can be improved.
[0045]
In the wiring structure of a semiconductor device according to a second aspect of the present invention, since the side wall of the inter-element isolation groove is substantially perpendicular to the surface of the substrate, the side wall is more inclined than the case where the side wall is inclined with respect to the substrate surface. The width of the isolation trench can be reduced. Therefore, aboveBipolar transistorHigh integration can be achieved.
[0046]
Further, in the wiring structure of the semiconductor device of the invention according to
[0047]
According to a fourth aspect of the present invention, a plurality of wiring structure forming methods are formed on a semi-insulating substrate.Bipolar transistorIn this case, the method includes a step of forming an element isolation groove having a side wall substantially perpendicular to the surface of the substrate while reaching the semi-insulating substrate by dry etching. The groove can be easily formed, and the effect of the invention according to claim 1 is achieved.Bipolar transistorHigh integration can be easily achieved.
[0048]
Further, since the dry etching in the method for forming a wiring structure of the invention according to claim 5 is performed by an ICP etching apparatus, the process is performed by suppressing the ion bias voltage when forming the inter-element separation groove.Bipolar transistorDamage due to plasma or the like can be reduced.
[Brief description of the drawings]
FIG. 1 is a plan view of a wiring structure in which a wiring structure of a semiconductor device according to the present invention is applied to connection of HBTs integrated in parallel.
FIG. 2 is a cross-sectional view taken along line DD in FIG.
FIG. 3 is a diagram showing a procedure for forming an air bridge wiring in FIG. 2;
FIG. 4 is a diagram showing a procedure for forming an air bridge wiring following FIG. 3;
FIG. 5 is a view showing a cross-sectional shape of an element isolation groove formed by wet etching.
6 is a plan view of a wiring structure when each air bridge wiring in FIG. 2 is connected to a lead-out wiring.
7 is a cross-sectional view taken along arrows EE, FF, and GG in FIG. 6;
FIG. 8 is a plan view of a conventional wiring pattern in which a large number of HBTs are connected in parallel.
9 is a cross-sectional view taken along arrows AA, BB, and CC in FIG.
10 is a cross-sectional view when the base lead-out wiring in FIG. 9 is an air bridge wiring.
[Explanation of symbols]
21, 51 ... Semi-insulating compound semiconductor substrate,
22, 52 ... Emitter layer, 23, 53 ... Base layer,
24, 54 ... collector layer, 25, 26, 55, 56 ... HBT element,
27,57 ... emitter electrode, 28,58 ... base electrode,
29, 59 ... collector electrode, 30, 45, 60 ... element isolation groove,
31, 61 ... Emitter air bridge wiring,
32, 62 ... Base air bridge wiring,
33, 63 ... Collector air bridge wiring,
34, 35, 36, 37 ... insulating film, 39, 40, 41 ... organic layer,
65 ... Emitter lead wiring, 66 ... Base lead wiring,
67: Collector lead wiring.
Claims (5)
上記半導体素子は、上記半絶縁性基板上にコレクタ層 , ベース層およびエミッタ層が順次積層されて成るバイポーラトランジスタであり、
上記各バイポーラトランジスタ間の領域には上記半絶縁性基板に達する素子間分離溝が形成されて、各バイポーラトランジスタは空間的に且つ電気的に分離されており、
隣接する上記バイポーラトランジスタにおける上記コレクタ層の表面に形成されたコレクタ電極と上記ベース層の表面に形成されたベース電極と上記エミッタ層の表面に形成されたエミッタ電極とは、上記素子間分離溝を挟んで互いに対向する位置に形成されており、
上記隣接するバイポーラトランジスタにおける上記コレクタ電極同士 , 上記ベース電極同士および上記エミッタ電極同士は、上記素子間分離溝を跨いで配設されたエアブリッジ配線によって接続されており、
上記各エアブリッジ配線は、上記半絶縁性基板の表面と略平行に配設されると共に、互いに間隔をあけて積層されて、互いに交差しないように配置されている
ことを特長とする半導体装置の配線構造。A wiring structure of a semiconductor device for connecting in parallel a plurality of semiconductor elements formed on a semi-insulating substrate,
The semiconductor element is a bipolar transistor in which a collector layer , a base layer, and an emitter layer are sequentially stacked on the semi-insulating substrate ,
The area between the respective bipolar transistor element isolation trench reaching the semi-insulating substrate is formed, each of the bipolar transistors are spatially and electrically separated,
The collector electrode formed on the surface of the collector layer in the adjacent bipolar transistor, the base electrode formed on the surface of the base layer, and the emitter electrode formed on the surface of the emitter layer include the element isolation groove. It is formed at a position facing each other across ,
Said adjacent said collector electrodes of the bipolar transistor, the base electrode and between the emitter electrodes each other, are connected by the air-bridge wiring disposed across the element isolation trench,
Each of the air bridge wirings is disposed substantially parallel to the surface of the semi-insulating substrate, is laminated with a space between each other, and is disposed so as not to cross each other . Wiring structure.
上記素子間分離溝の側壁は上記基板の面に略垂直であることを特長とする半導体装置の配線構造。The wiring structure of the semiconductor device according to claim 1,
A wiring structure of a semiconductor device, wherein a side wall of the inter-element separation groove is substantially perpendicular to the surface of the substrate.
上記バイポーラトランジスタは、ヘテロ接合型バイポーラトランジスタであることを特長とする半導体装置の配線構造。The wiring structure of the semiconductor device according to claim 1,
A wiring structure of a semiconductor device, wherein the bipolar transistor is a heterojunction bipolar transistor.
半絶縁性基板上に、コレクタ層 , ベース層およびエミッタ層が順次積層されて成るバイポーラトランジスタを複数形成する工程と、
上記複数形成されたバイポーラトランジスタの夫々の間に、ドライエッチングによって、上記半絶縁性基板に達すると共に、上記基板の面に略垂直な側壁を有する素子間分離溝を形成する工程と、
上記各バイポーラトランジスタにおける上記コレクタ層の表面にコレクタ電極を形成し、上記ベース層の表面にベース電極を形成し、上記エミッタ層の表面にエミッタ電極を形成する工程と、
上記隣接するバイポーラトランジスタにおける上記コレクタ電極同士を、上記素子間分離溝を跨いで上記半絶縁性基板の表面と略平行に配設された第1のエアブリッジ配線によって接続する工程と、
上記隣接するバイポーラトランジスタにおける上記ベース電極同士を、上記素子間分離溝を跨いで上記半絶縁性基板の表面と略平行に配設された第2のエアブリッジ配線によって、上記第1のエアブリッジ配線と交差しないように接続する工程と、
上記隣接するバイポーラトランジスタにおける上記エミッタ電極同士を、上記素子間分離溝を跨いで上記半絶縁性基板の表面と略平行に配設された第3のエアブリッジ配線によって、上記第1のエアブリッジ配線および上記第2のエアブリッジ配線と交差しないように接続する工程と
を含むことを特長とする半導体装置の配線構造の形成方法。A method for forming a wiring structure of a semiconductor device, comprising:
Forming a plurality of bipolar transistors in which a collector layer , a base layer and an emitter layer are sequentially laminated on a semi-insulating substrate;
Between the plurality of formed bipolar transistors , by dry etching, reaching the semi-insulating substrate and forming an element isolation groove having a side wall substantially perpendicular to the surface of the substrate ;
Forming a collector electrode on the surface of the collector layer in each bipolar transistor, forming a base electrode on the surface of the base layer, and forming an emitter electrode on the surface of the emitter layer;
Connecting the collector electrodes in the adjacent bipolar transistors by a first air bridge wiring disposed substantially parallel to the surface of the semi-insulating substrate across the isolation trench;
The first air bridge wiring is formed by a second air bridge wiring disposed between the base electrodes of the adjacent bipolar transistors and substantially parallel to the surface of the semi-insulating substrate across the element isolation groove. Connecting so as not to intersect with,
The first air bridge wiring is formed by a third air bridge wiring disposed between the emitter electrodes in the adjacent bipolar transistors and substantially parallel to the surface of the semi-insulating substrate across the element isolation groove. And a method of forming a wiring structure of a semiconductor device, comprising: a step of connecting the second air bridge wiring so as not to intersect with the second air bridge wiring .
上記ドライエッチングは、誘導結合プラズマエッチング装置で行うことを特長とする配線構造の形成方法。In the formation method of the wiring structure according to claim 4,
A method of forming a wiring structure, wherein the dry etching is performed by an inductively coupled plasma etching apparatus.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP28233498A JP3665490B2 (en) | 1998-10-05 | 1998-10-05 | Wiring structure of semiconductor device and method of forming the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP28233498A JP3665490B2 (en) | 1998-10-05 | 1998-10-05 | Wiring structure of semiconductor device and method of forming the same |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2000114271A JP2000114271A (en) | 2000-04-21 |
JP3665490B2 true JP3665490B2 (en) | 2005-06-29 |
Family
ID=17651070
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP28233498A Expired - Fee Related JP3665490B2 (en) | 1998-10-05 | 1998-10-05 | Wiring structure of semiconductor device and method of forming the same |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3665490B2 (en) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4967084B2 (en) * | 2000-06-02 | 2012-07-04 | Sppテクノロジーズ株式会社 | Semiconductor device and manufacturing method thereof |
JP2002246587A (en) * | 2001-02-20 | 2002-08-30 | Hitachi Ltd | Semiconductor device and manufacturing method thereof |
JP4077617B2 (en) * | 2001-09-11 | 2008-04-16 | シャープ株式会社 | Semiconductor device and high frequency amplifier provided with the same |
CN102655394B (en) * | 2012-05-23 | 2014-12-10 | 中国电子科技集团公司第五十五研究所 | Amplifier circuit with cross wiring of direct-current signals and microwave signals |
-
1998
- 1998-10-05 JP JP28233498A patent/JP3665490B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2000114271A (en) | 2000-04-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4438133B2 (en) | Heterojunction bipolar transistor and manufacturing method thereof | |
US5343071A (en) | Semiconductor structures having dual surface via holes | |
TWI752598B (en) | Unit cell of amplifier circuit and power amplifier module | |
JPH01238161A (en) | Semiconductor device and manufacture thereof | |
WO2019085577A1 (en) | Insulated gate bipolar transistor device and manufacturing method therefor, and power electronic equipment | |
US7679105B2 (en) | Hetero junction bipolar transistor and method of manufacturing the same | |
KR102458018B1 (en) | Bipolar junction transistor(bjt) comprising a multilayer base dielectric film | |
JP3665490B2 (en) | Wiring structure of semiconductor device and method of forming the same | |
US6870184B2 (en) | Mechanically-stable BJT with reduced base-collector capacitance | |
US20070243689A1 (en) | Semiconductor device having semiconductor and base contact pad mesa portions | |
JPH04213835A (en) | Semiconductor device having laminar structure separated laterally un- analogically and manufacture thereof | |
JP5162826B2 (en) | Semiconductor device and manufacturing method thereof | |
US6949776B2 (en) | Heterojunction bipolar transistor with dielectric assisted planarized contacts and method for fabricating | |
US6890826B2 (en) | Method of making bipolar transistor with integrated base contact and field plate | |
US6150225A (en) | Method for fabricating a semiconductor device having vertical and lateral type bipolar transistors | |
JP2009239115A (en) | Semiconductor device, and manufacturing method of the same | |
JP2007012644A (en) | Semiconductor device and manufacturing method thereof | |
JPS63124465A (en) | Manufacture of bipolar transistor | |
JP3421631B2 (en) | Semiconductor integrated circuit device and method of manufacturing the same | |
JP2988138B2 (en) | Bipolar transistor and method of manufacturing the same | |
KR100641055B1 (en) | Compound Semiconductor Bipolar Transistors and Manufacturing Method Thereof | |
KR100340872B1 (en) | thyristor device and method for manufacturing the same | |
JP2010267793A (en) | Semiconductor device and manufacturing method thereof | |
JP2002246587A (en) | Semiconductor device and manufacturing method thereof | |
KR0138842B1 (en) | Manufacturing method of heterojunction bipolar transistor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050104 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050303 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20050329 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20050401 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |