JP3561209B2 - Flip chip mounting binder and method of manufacturing semiconductor device using the same - Google Patents
Flip chip mounting binder and method of manufacturing semiconductor device using the same Download PDFInfo
- Publication number
- JP3561209B2 JP3561209B2 JP2000153571A JP2000153571A JP3561209B2 JP 3561209 B2 JP3561209 B2 JP 3561209B2 JP 2000153571 A JP2000153571 A JP 2000153571A JP 2000153571 A JP2000153571 A JP 2000153571A JP 3561209 B2 JP3561209 B2 JP 3561209B2
- Authority
- JP
- Japan
- Prior art keywords
- binder
- circuit board
- flip chip
- semiconductor device
- flip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Adhesives Or Adhesive Processes (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Wire Bonding (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、ダイレクトボンディング等のフリップチップ実装形態に用いるフリップチップ実装用バインダー及びこれを用いた半導体装置の製造方法に関する。詳細には、ボールボンディングバンプ等の電極バンプを導体回路基板の接続端子パッドに機械的接触をさせると共に、フリップチップと導体回路基板との間隙を埋め、且つ電気的接続を保持するフリップチップ実装用バインダー及びこれを用いた半導体装置の製造方法に関する。
【0002】
【従来の技術】
近年、半導体装置の超小型化や高速化、高周波化等に対応する目的で、半導体チップの電極パッドに電極バンプが形成されたフリップチップをフェースダウン状態で導体回路基板上に実装するフリップチップ実装が実用化されてきた。例えば、特開平5−175280号公報に開示されているように、導体回路基板の接続端子パッドと半導体チップに形成された電極バンプとの接続が、導体回路基板を覆っている粘着性熱硬化性薄膜部材を貫通してなされると共に、粘着性熱硬化性薄膜部材の硬化力によって半導体チップの電極バンプが導体回路基板の接続端子パッドに接続された電気的導通回路を保持する構成とされている。これは、移動体通信機器やOA機器等のSON(Small Outline Nonlead)、QFN(Quad Flat Nonlead)等のLGA(Land Grid Array)型やBGA(Ball Grid Array)型のCSP(Chip Scale Package)に急速に採用され、樹脂ベースの導体回路基板の実装に見られるようになってきた。そして、最近ではフリップチップと導体回路基板の実装には、その間隙に絶縁樹脂のバインダー(アンダーフィル樹脂)を充填して、半導体チップと導体回路基板との電気的導通回路を形成するメカニカル実装方法が採用されている。
【0003】
この方法は、ボールボンディングバンプを有するフリップチップの実装ばかりではなく、エレクトロプレーティングバンプ、樹脂バンプが形成されたフリップチップの実装や端子バンプを備えた半導体装置のメカニカル実装方式等の組み込みにも使用されている。
フリップチップの実装に使用されるバインダーは、例えば主成分がエポキシ樹脂で、2μm程度の粒子のフィラーを含み、ガラス転移点温度Tgが130℃、熱膨張係数がガラス転移点温度Tg未満で25ppm/℃、ガラス転移点温度Tg以上で110ppm/℃の硬化物特性を有し、液体の状態の粘度が4500cps程度の特性を有するエポキシ系熱硬化性接着剤が多く使用されている。
【0004】
【発明が解決しようとする課題】
しかしながら、上記従来のバインダーを用いたフリップチップ実装では、フリップチップとバインダー及び導体回路基板との接合界面に応力が発生し、PCT(PressureCracker Test:温度110℃、湿度85%、500時間)、TCT(Temperature Cycle Test:温度125℃から−55℃までの変化を1000サイクル)による密着性、電気的接続性等の信頼性試験において、PCTでは100%、TCTでは50%の不良が発生するという問題があった。
特に、微細電極接続、すなわち電極間の直接接続により形成された半導体装置のTCTにおいては、それぞれの熱膨張係数差による反り変形を繰り返すことになり、それぞれの接着界面において剥離などが発生し、電気的接続不良の原因となっていた。したがって、それぞれの界面の密着性を保持し、電気的接続信頼性を得るためには、接着界面での応力低減と接着強度とを向上させることが必要とされていた。
【0005】
また、従来のバインダーを用いたフリップチップ実装では、以下の問題があった。
1)従来のバインダーにおいては、液体の状態の粘度が4500cps程度と高いのでバインダーの流動性が悪く、フリップチップの周縁部に塊状に盛り上がり、富士山形状のフィレットが形成されないという密着性の問題があった。
2)更に、フリップチップを所定の圧力で押圧し、バインダーをフリップチップとリードフレーム等の導体回路基板との間に充填するとき、粘度が高い場合にはバインダーの流動する方向の電極バンプの裏側に空気の泡が残り、この空隙部で剥離やクラックが発生して、電気的接続不良を起こし易いという問題があった。
3)また、上記従来のフリップチップを回路基板に直接実装するフリップチップ方式では、半導体チップの回路基板への接着と電気的接続とを行った後、接続部分を封止する工程を複数の工程に分けて行うため、実装プロセスの作業性が悪く、生産性が低下し、製造コストが増加するという問題があった。
4)また、実装プロセスにおいて、接続時の加熱(220℃での持続時間:60秒)・圧力(20gf/バンプ)により接着剤が流動し、電極バンプと接続端子パッドとの機械的接触を保持する強度に達する硬化時間が長く、実装に時間がかかるという問題があった。
【0006】
本発明はこのような事情に鑑みてなされたもので、リードフレーム回路基板、樹脂回路基板等の導体回路基板の接続端子パッドと半導体チップに形成された電極バンプとの微細電極接続、すなわち電極間の直接接続に適応し、電気的導通回路を形成する機械的接触を保持し、長期信頼性の高い、高品質の半導体装置を得ることのできるフリップチップ実装用バインダー及びこれを用いた半導体装置の製造方法を提供することを目的とする。
【0007】
【課題を解決するための手段】
前記目的に沿う本発明に係るフリップチップ実装用バインダーは、半導体チップの複数の電極パッド上に電極バンプを備えたフリップチップを、導体回路基板の前記電極バンプに対応するそれぞれの接続端子パッドにフェースダウン状態で実装する際に、フリップチップと導体回路基板との間に介在させ、導体回路基板の接続端子パッドと電極バンプとの間に電気的導通回路を形成する機械的接続を保持すると共に、フリップチップと導体回路基板との間を充填・接合するフリップチップ実装用バインダーにおいて、エポキシ系樹脂を主剤とし、フィラー、硬化剤、反応性希釈剤を含む構成とされており、しかもガラス転移点温度が150℃〜170℃で、且つ熱膨張係数がガラス転移点温度未満のとき33〜45ppm/℃、ガラス転移点温度以上のとき110〜120ppm/℃の硬化物特性を有し、更には、その粘度が900〜1100cpsの特性を有するエポキシ系熱硬化性接着剤である。
【0008】
これにより、上記硬化物特性を有するバインダーを用いて導体回路基板とフリップチップとの間の微細電極接続、すなわち直接接続方式で実装する場合には、フリップチップとバインダー、導体回路基板とバインダーのそれぞれの界面における応力の低減と密着性を向上させ、且つ電気的接続を保持することができるので、PCT、TCTの信頼性試験において、従来発生していた不良を防ぐことができる。
また、バインダーは、液状で、粘度が900〜1100cpsの低粘度の特性を有するので、従来技術に比べて流動性がよく、流動する方向のバンプの裏側に気泡の残留が無くなり、富士山形状のフィレットが容易に形成されて密着性が向上し、気泡による剥離やクラックによって発生していた電気的接続不良の発生を防止することができる。
【0009】
更に、バインダーは、電気的接続とアンダーフィル機能(半導体チップと導体回路基板との間の間隙を充填可能な流動性を有する機能)を兼備しているので、フリップチップの導体回路基板への接着と微細電極接続とを加熱圧着のみの簡単な工程で同時に行うことができ、従来技術のように、フリップチップと導体回路基板間の電気的接続と空隙部分の封止(アンダーフィル樹脂の充填)とを複数の工程に分けて行う必要が無くなり、実装プロセスを大幅に合理化させることができる。
更にまた、実装プロセスにおいて、接続時の加熱(220℃、接続時間:10秒)・圧力(20gf/バンプ)により、接着剤が溶融し、電極バンプと接続端子パッド間の機械的接触を保持する強度に達する硬化時間が、従来(220℃、接続時間:60秒)に比べて短縮されるので、フリップチップの実装に要する時間が短縮され、半導体装置の生産性を向上させることができる。
また、バインダーの硬化物特性のガラス転移点温度が高いので、形状の安定性を高く確保することができる。
【0010】
本発明に係るフリップチップ実装用バインダーにおいて、エポキシ系熱硬化性接着剤は無溶剤型エポキシ系熱硬化性接着剤であってもよい。
この場合、エポキシ系熱硬化性接着剤が無溶剤型であり、揮発成分を含まないので、加熱硬化時に気泡(ボイド)の発生がなく、気泡の無い高品質の固形硬化物を形成することができる。
また、本発明に係るフリップチップ実装用バインダーにおいて、フィラーは、シリカ、アルミナ、炭化ケイ素、窒化ホウ素、窒化アルミニウムの熱伝導性無機材料から選択された一種であってもよい。
この場合、バインダーに含まれる熱伝導性無機材料のフィラーによって、バインダーの熱伝導性がよくなるので、熱硬化のために加熱・圧着した後の冷却時にバインダーに生じる熱応力が小さく、クラック等の不良が発生し難くなる。
更に、バインダーの固形硬化物の熱伝導性がよくなるので、半導体チップの発熱を拡散する機能を付与することができる。
【0011】
本発明に係るフリップチップ実装用バインダーにおいて、導体回路基板は、導電性薄板条材にプレス加工又はエッチング加工を施して形成された単一リードフレームが短冊状又はマトリックス状に配列されたリードフレーム回路基板であってもよい。
この場合、フリップチップ実装用バインダーは、導体回路基板としてプレス加工又はエッチング加工を施して形成されたリードフレーム回路基板に適用できる構成とされているので、導体回路基板の製造コストが削減されると共に、半導体装置の生産性が著しく向上する。
【0012】
前記目的に沿う本発明に係るフリップチップ実装用バインダーを用いた半導体装置の製造方法は、予めガラス転移点温度が150℃〜170℃で、且つ熱膨張係数がガラス転移点温度未満のとき33〜45ppm/℃、ガラス転移点温度以上のとき110〜120ppm/℃の硬化物特性を有し、更には、その粘度が900〜1100cpsの特性を有する所要量のバインダーを塗布して導体回路基板の上面にバインダー層を形成し、導体回路基板の各導体リードの接続端子パッドに対応し、これに最終的に接続される複数の電極バンプを備えるフリップチップをバインダー層上にフェースダウン状態で載せた後、これを加熱すると共に、フリップチップを所定の圧力で押圧し、バインダー層を押し広げ、接続端子パッドと電極バンプとを接触させて電気的導通回路を形成した状態で硬化・保持すると共に、フリップチップと導体回路基板とをバインダー層を介して接合・封止された半導体パッケージを形成して後、半導体パッケージを支持するタイバーから分離する加工を行い、半導体パッケージの裏面側に導体回路基板の裏面が露出した半導体装置を得る構成とされている。
これにより、フリップチップを導体回路基板に加熱・加圧するときに、前記特性を有するバインダーの流動性が高くなり、導体回路基板とフリップチップとが気泡や隙間のない状態で樹脂封止されるので、完全に樹脂封止された半導体パッケージが形成される。
更に、電気的接続とアンダーフィル機能を兼備しているので、1回の加熱処理で電気的接続と空隙部分の封止ができ、実装プロセスの合理化が可能となる。
【0013】
また、本発明に係るフリップチップ実装用バインダーを用いた半導体装置の製造方法において、導体回路基板は、導電性薄板条材にプレス加工又はエッチング加工を施して、中央部にダミーパッドを有し、ダミーパッドの周囲に離間配列された複数の導体リードからなる導体回路パターンを備えた複数の単一リードフレームが短冊状又はマトリックス状に配列されたリードフレーム回路基板の裏面側に粘着テープが貼着された複合回路基板であってもよい。
この場合、導体回路基板として中央部にダミーパッドを備えたリードフレーム回路基板を用いているので、導体回路基板の強度が向上し、平坦性を維持することができ、且つ導体回路基板コストの削減が可能となると共に、リードフレーム回路基板には、単一リードフレームが短冊状又はマトリックス状に配列されているので、生産性を著しく向上させることができる。
更には、ダミーパッドは、バインダーが導体リードとダミーパッドとの間に充填されて形成されたバインダー層の下面から露出しているので、半導体チップの発熱を拡散する熱拡散基板として機能させることができる。
更に、リードフレーム回路基板の裏面に粘着テープを備えているので、バインダーがリードフレーム回路基板の裏面に漏れ出すことはなく、外部接続端子ランドの領域を確保できる。
【0014】
本発明に係るフリップチップ実装用バインダーを用いた半導体装置の製造方法において、ダミーパッドは、バインダーの塗布領域内に位置するようにしてもよい。
この場合、ダミーパッドにバインダーが塗布されるので、バインダーを加熱・加圧して半導体チップを搭載する際の加圧基台として機能させることができる。
しかもリードフレーム回路基板とフリップチップとは完全に樹脂封止され、リードフレーム回路基板とフリップチップとの間に気泡や空隙を生じない、品質の安定した半導体パッケージが形成される。
本発明に係るフリップチップ実装用バインダーを用いた半導体装置の製造方法において、複合回路基板上の半導体パッケージの分離は、半導体パッケージの周囲を、粘着テープの一部を残すフル・ダイシング加工を行い、半導体パッケージが粘着テープ上に個々に粘着された状態で分離するようにしてもよい。
この場合、半導体パッケージが粘着テープ上に個々に分割された状態で粘着されているので、分離された半導体パッケージの搬送等の取扱が容易となり、半導体装置の形成は外部配線基板上に実装する際に、粘着テープから分離して形成するようにすることもできる。
【0015】
本発明に係るフリップチップ実装用バインダーを用いた半導体装置の製造方法において、電極バンプの材料には金線が使用され、しかも電極バンプはボールボンディング方法により形成され、接続端子パッドには金めっきがなされていてもよい。
この場合、金線を使用したボールボンディング方法によってボールボンディングバンプが形成され、しかもリードフレームの接続端子パッドには金めっきがなされているので、フリップチップをバインダーに加熱・加圧したときに、金線で形成されたバンプは容易に塑性変形して接続端子パッドの金めっきに馴染み、接触面積が平均化されて極めて良好な電気的導通回路が形成される。
【0016】
【発明の実施の形態】
続いて、添付した図面を参照しつつ、本発明を具体化した実施の形態につき説明し、本発明の理解に供する。
ここに、図1は本発明の一実施の形態に係るフリップチップ実装用バインダーを用いた半導体装置の側断面図、図2(A)、(B)はそれぞれ同半導体装置のバンプ形成工程の途中の状態を示す側断面図、同半導体装置の平坦化処理工程の途中の状態を示す要部拡大図、図3(A)、(B)はそれぞれ同半導体装置の導体回路基板形成工程の途中の状態を示す側断面図、平面図、図4は同半導体装置のバインダー層形成工程のバインダー塗布状態を示す側断面図、図5(A)、(B)はそれぞれ同半導体装置のフリップチップ実装工程の途中の状態を示す側断面図、拡大図、図6(A)、(B)はそれぞれ同半導体装置の半導体パッケージ形成工程のダイシング加工後の状態を示す側断面図、同半導体装置の剥離工程の粘着テープの剥離の状態を示す側断面図、図7(A)、(B)はそれぞれ同半導体装置の製造方法に用いるフリップチップ実装用固定治具の平面図、側断面図、図8(A)、(B)はそれぞれ同半導体装置のリードフレーム回路基板の変形例を示す平面図、側断面図、図9は同半導体装置のリードフレーム回路基板の他の変形例を示す平面図、図10は同変形例の要部を示す斜視図である。
【0017】
本発明の一実施の形態に係るフリップチップ実装用バインダーは、エポキシ系樹脂を主剤とし、フィラー、硬化剤、反応性希釈剤を含む構成とされており、しかもガラス転移点温度が150℃〜170℃で、且つ熱膨張係数がガラス転移点温度未満のとき33〜45ppm/℃、ガラス転移点温度以上のとき110〜120ppm/℃の硬化物特性を有し、更には、その粘度が900〜1100cpsの特性を有する構成とされている。
図1に示すように、本発明の一実施の形態に係るフリップチップ実装用バインダーを用いた半導体装置10は、導体回路基板の一例として、例えば0.05〜0.25mm程度の導電性金属からなる薄板条材にプレス加工又はエッチング加工の何れかを施して導体回路パターン12aが形成されたリードフレーム回路基板12を備えている。導体回路パターン12aは、中央部にダミーパッド13を有し、その周囲にダミーパッド13を支持する複数のサポートリード13a(図3(B)参照)と複数の導体リード14を配列し、各導体リード14の半導体搭載面側の一端部の表面に金めっきが施された内部接続端子パッド15が、その実装面側にアレイ状に配置された外部接続端子ランド15aが形成されている。導体回路パターン12a上には、例えばエポキシ樹脂を主体とする熱硬化樹脂からなるバインダーを塗布し、硬化させた所要の硬化物特性を有する封止樹脂層16が形成されている。
【0018】
更に、封止樹脂層16の上に半導体チップ17の複数の能動素子面に形成された複数の電極パッド18を下向きに、すなわち半導体チップ17の電極パッド18に電極バンプの一例であるAuボールボンディングバンプ19を設けたフリップチップ17aをフェースダウンの状態に実装して、Auボールボンディングバンプ19を導体リード14に設けた内部接続端子パッド15に機械的接触させて電気的導通回路を形成すると共に、バインダーを硬化して電気的導通回路を保持し、電気的接続とアンダーフィル機能を兼備した構成としている。なお、フリップチップ17aの周囲と各導体リード14及びダミーパッド13との間にバインダーが充填されて形成された封止樹脂層16の露出部分が滑らかな曲面に形成され、いわゆる富士山形状のフィレット20が形成されている。
なお、導体回路基板としてリードフレーム回路基板12を用いた構成としたが、ガラスクロスエポキシ回路基板(グレード:FR−4、5)、ガラスクロスポリエステル回路基板(グレード:FR−6)、BTレジン回路基板等を用いた構成とすることもできる。
【0019】
ここで、本発明の一実施の形態に係るフリップチップ実装用バインダーを用いた半導体装置10の製造方法について説明する。
(1)先ず、図2(A)に示すように、複数の半導体チップ17を形成する素材である半導体ウエハー21の裏面に粘着テープ22を粘着し、半導体ウエハー21の表面には、それぞれ複数の電極パッド18を備えた能動素子集積回路を有する半導体チップ17が配列されるように区分けして、各半導体チップ17に設けられる各電極パッド18にAuバンプ形成方法の一例であるワイヤボンディング法を利用したボールボンディング方式で金線によりボールボンディングバンプ19を形成し(バンプ形成工程)、半導体チップ17にボールボンディングバンプ19を備えたウエハーレベルのフリップチップ17aが半導体ウエハー21上に形成される。
ここで、Auバンプ形成方法として、ワイヤボンディング法の他に、めっき法又は蒸着法を利用して形成することができる。
【0020】
(2)更に必要ならば、図2(B)に2点鎖線Hで示すように、ボールボンディングバンプ19の頂点の切断部分に平坦化処理(平坦化処理工程)を加えてもよい。また、平坦化処理で生じた応力を加熱処理等により除去する(キュア工程)。これによって、平面度、平行度(±0.5μm以内)が向上すると共に、微細電極接続の歩留りが向上する。
(3)図2(A)に2点鎖線Gで示すように、半導体ウエハー21をフリップチップ17aの区分け毎にフルダイシングして、粘着テープ22上に粘着された状態で個々のフリップチップ17aに分離する(フリップチップ形成工程)。
【0021】
(4)一方、図3(A)、(B)に示すように、例えば0.05〜0.25mm程度の導電性薄板条材をプレス加工又はエッチング加工して、中央部にダミーパッド13を有し、その周囲に複数の導体リード14を配列した導体回路パターン12aを一列に複数個配列した連結体、すなわち、導体回路パターン12aを備えた複数の単一リードフレームを短冊状に形成したリードフレーム回路基板12を形成する(導体回路基板形成工程)。
(5)各導体リード14の表面には金めっきを施して内部接続端子パッド15及び裏面側に外部接続端子ランド15aを形成した後、裏面に粘着テープ23を粘着して複合回路基板24を形成する(複合回路基板形成工程)。
なお、複数の導体リード14は、互いにタイバー25によって連結され、タイバー25は更に導体回路パターン12aを支持する外側のサイドレール部26に連結されている。
【0022】
(6)また、電気的接続とアンダーフィル機能を兼備する封止樹脂層16を形成するためのバインダーを準備する(バインダー準備工程)。
バインダーは、エポキシ樹脂を主剤とし、フィラー、硬化剤、反応性希釈剤とを含み、ガラス転移点温度が150℃〜170℃で、且つ熱膨張係数がガラス転移点温度未満のとき33〜45ppm/℃、ガラス転移点温度以上のとき110〜120ppm/℃の硬化物特性を有し、更には、その粘度が900〜1100cpsの特性を有する液状の無溶剤型熱硬化性エポキシ系樹脂に、フィラーとして熱伝導性無機材料を混入することにより形成されるペーストタイプのエポキシ系熱硬化性接着剤である。
なお、熱伝導性無機材料は、シリカ、アルミナ、炭化ケイ素、窒化ホウ素、窒化アルミニウム等の熱伝導性無機材料の一種から選択される。
【0023】
(7)図4に示すように、複合回路基板24のダミーパッド13を含む領域を塗布領域として、予めディスペンサによりバインダーを塗布し、バインダー層27を形成する(バインダー層形成工程)。
(8)ここで、粘着テープ22に分離・粘着された複数のフリップチップ17aを粘着テープ22から剥離する。そして、図5(A)、(B)に示すように、半導体チップ17の電極パッド18を下向きに、すなわち、剥離した個々のフリップチップ17aをフェースダウンの状態にして、複合回路基板24の各ダミーパッド13を含む領域に形成されたバインダー層27に、フリップチップ17aをセラミックボンディングツールで、例えば20gf/bump程度の圧力で押圧すると共に、220℃で10秒間加熱する(フリップチップ実装工程)。
このとき、ダミーパッド13は加圧基台として機能し、バインダー層27をフリップチップ17aと複合回路基板24との間に均一な厚みに広げる。
【0024】
これにより、フリップチップ17aの電極パッド18に設けたAuボールボンディングバンプ19は複合回路基板24の導体リード14の内部接続端子パッド15に接触し、バインダーの硬化・収縮力により、Auボールボンディングバンプ19と内部接続端子パッド15とが電極接続されて電気的導通回路が形成され、硬化・保持されると共に、フリップチップ17aと複合回路基板24との間隙にバインダーが充填されて接合される。
このとき、複合回路基板24上のバインダー層27は加熱されて一旦流動性が増し、フリップチップ17aと複合回路基板24との間隙や半導体リード14間及びダミーパッド13との間の間隙に広がって、フリップチップ17aの周囲に滑らかな曲面を持つ富士山形状の理想的なフィレット20が形成される。
その結果、バインダーが熱硬化してフリップチップ17aと複合回路基板24との間に封止樹脂層16が形成され、フリップチップ17a、ダミーパッド13及び導体リード14が樹脂封止され、複数のフリップチップ17aが一列に実装され、且つ裏面に粘着テープ23を備えた半導体パッケージ基板12bが形成される。
また、バインダーの硬化に伴う収縮力により、フリップチップ17aが複合回路基板24に引き寄せられ、電気的導通が更に強固になると共に、富士山形状のフィレット20により、外部湿度の進入を防止することができる。
【0025】
(9)図6(A)に2点鎖線Jで示すように、切断装置の一例であるダイシングカッターにより、半導体パッケージ28の周囲のタイバー25(図5(A)参照)を含む導体リード14の一部を、複合回路基板24の裏面に粘着した粘着テープ23が少なくともその一部が残る程度の深さまで切断して、個々の半導体パッケージ28に分離し(フル・ダイシング加工)、且つ各導体リード14をそれぞれ独立させ、各半導体パッケージ28が粘着テープ23によって粘着・連結された状態にされる(半導体パッケージ形成工程)。
(10)その後、図6(B)に示すように、複合回路基板24の粘着テープ23から各半導体パッケージ28毎に剥離して(剥離工程)、図1に示すように、裏面側に導体リード14の外部接続端子ランド15a及びダミーパッド13の裏面が露出した半導体装置10が形成される。
【0026】
このようにして、リードフレームベースのリードフレーム回路基板12に、上記特性を有するバインダーを加熱・加圧することにより、封止樹脂層16を形成して、Auボールボンディングバンプ19と導体リード14の内部接続端子パッド15との電気的接触状態を形成すると共に、フリップチップ17aの周囲に富士山形状のフィレット20を形成して、フリップチップ17aとリードフレーム回路基板12との電気的導通回路を保持し、長期信頼性の高い、高品質のフリップチップ17aが実装された半導体装置10の構造体が形成される。
なお、フリップチップ実装用バインダーを用いた半導体装置の製造方法に従って製造した10個の半導体装置10について、信頼性試験項目のPCTを温度110℃、湿度85%、500時間の条件で行った結果では10/10の合格率、TCTを温度125℃から−55℃までの変化を1000サイクルの条件で行った結果、10/10の合格率と何れも不良の発生はなく、全数合格となった。
【0027】
以上、本発明を一実施の形態に係るフリップチップ実装用バインダーを用いた半導体装置の製造方法について説明してきたが、本発明は、何ら前記の実施の形態に記載の構成に限定されるものではなく、特許請求の範囲に記載されている事項の範囲内で考えられるその他の実施の形態や変形例も含むものである。
例えば、図7(A)、(B)に示すように、バインダー層形成工程と、フリップチップ実装工程とにフリップチップ実装用固定治具29を用いて、導体回路基板をフリップチップの搭載部分が開口された状態で挟持し、バインダー塗布と加熱・圧接を行ってフリップチップの実装を行うようにしてもよい。
ここで、フリップチップ実装用固定治具29は、その一例として、複合回路基板24を位置決め装着できる凹部30を設けた装着部31と、複合回路基板24の周囲と導体リード14を結合するタイバー25を覆い、装着される各フリップチップ17aの周囲を囲んで、装着部31の上面に取付けられる枠部32とを備えている。そして、枠部31の上面は、凹部30に装着した複合回路基板24の上にフリップチップ17aを載せて、半導体チップ17に設けたボールボンディングバンプ19が導体リード14の内部接続端子パッド15に金属接触するとき、フリップチップ17aの上面と一致するようにしている。
これにより、フリップチップ実装用固定治具29に複合回路基板24を装着し、その上にフリップチップ17aをフェースダウンで装着するだけで、複合回路基板24とフリップチップ17aとの相対的位置決めができると共に、ヒートプレスにフリップチップ実装用固定治具29を装着して、フリップチップ17aの上面が枠部32の上面と一致するまで押圧することにより、均一な高さ寸法と安定した電気的導通回路を備えた半導体装置10を形成することができる。
【0028】
また、前記実施の形態に係る半導体装置10の製造方法では、リードフレーム回路基板12の裏面に粘着テープ23を粘着して複合回路基板24を形成した例について説明したが、図8(A)、(B)に示すように、リードフレーム回路基板12のダミーパッド13と導体リード14との間の空間に、予め樹脂を充填した後、硬化させて封止樹脂部33を形成し、その封止樹脂部33の表面の平坦化加工を行い、その状態で、ダミーパッド13を含む面にバインダーを塗布して、前記(7)に示した工程(バインダーの塗布領域をダミーパッド13上としてバインダーを塗布するバインダー層形成工程)を行ってもよい。
これにより、リードフレーム回路基板12の平行度が著しく向上し、電極バンプと内部接続端子パッドとの相対的な平行度を確保することができ、フリップチップ実装で要求される平面度に対応することができる。更に、リードフレーム回路基板12の裏面に粘着させる粘着テープ23を省略することができる。
【0029】
また、前記実施の形態に係る半導体装置の製造方法では、導体回路基板の一例として導体回路パターン12aを備えた複数の単一リードフレームを1列に配列した短冊状のリードフレーム回路基板12を用いた例について説明したが、図9に示すように、導電性薄板条材にプレス加工又はエッチング加工を施して、導体回路パターン12aを備えた複数の単一リードフレームをマトリックス状に配置したリードフレーム回路基板34を形成し、最も外側にサイドレール26を設けてもよい。この場合、一つのリードフレーム回路基板34に、同時に多量の半導体装置10を形成することができるので、著しく生産性が向上する。
また、このとき、図10に示すように、導体リード14の上面中央で、且つ内部接続端子パッド15の領域を除く先端側にあり溝状のハーフ・エッチング溝35を、ダミーパッド13及びダミーパッド13を支持するサポートリード13aの中央部に、例えばクロス状にハーフ・エッチング溝36を設けるようにしてもよい。
この場合、バインダー塗布領域に塗布したバインダーにフリップチップ17aを加熱・加圧することにより、バインダーの流動性が増し、ハーフ・エッチング溝35、36の中にバインダーが充填されて硬化し、フリップチップ17aとリードフレーム回路基板34との結合がより強化される。
【0030】
【発明の効果】
請求項1〜4記載のフリップチップ実装用バインダーにおいては、バインダーは、エポキシ系樹脂を主剤とし、フィラー、硬化剤、反応性希釈剤を含む構成とされており、ガラス転移点温度が150℃〜170℃で、且つ熱膨張係数がガラス転移点温度未満のとき33〜45ppm/℃、ガラス転移点温度以上のとき110〜120ppm/℃の硬化物特性を有し、その粘度が900〜1100cpsの特性を有するエポキシ系熱硬化性接着剤であるので、導体回路基板の上にバインダーを塗布してフリップチップを加熱・加圧しても、従来のバインダーに比べて流動性がよく、フリップチップの周囲に塊状の盛り上がりを形成して硬化することがなくなり、フリップチップの周囲に富士山状のフィレットを形成して硬化し、フリップチップと導体回路基板との密着性を向上させることができる。
【0031】
更に、従来のバインダーに比べて、バインダーの流動する方向のバンプの裏側に気泡が残ることがなくなり、剥離やクラックの発生を防ぐことができる。
また、バインダーの硬化物特性のガラス転移点が高いので、形状の安定性を高く確保することができる。
その結果として、PCT、TCT等の信頼性試験に対応することができ、いずれの信頼性試験にも不良の発生がない、長期信頼性の高い半導体装置の構造体を形成することができる高品質のフリップチップ実装用バインダーを提供することができる。
【0032】
特に、請求項2記載のフリップチップ実装用バインダーにおいては、エポキシ系熱硬化性接着剤は無溶剤型エポキシ系熱硬化性接着剤を使用しているので、加熱硬化によるボイドが発生し難い固形硬化物が得られ、剥離やクラックの発生がなくなり電気的接続がより向上する。
また、請求項3記載のフリップチップ実装用バインダーにおいては、フィラーは、シリカ、アルミナ、炭化ケイ素、窒化ホウ素、窒化アルミニウムを含む熱伝導性無機材料から選択された一種であるので、封止樹脂層の熱伝導性が良くなり、冷却時にバインダーに生じる熱応力が小さく、反りやクラック等の不良の発生がなくなると共に、熱拡散機能を向上させることができる。
また、請求項4記載のフリップチップ実装用バインダーにおいては、フリップチップ実装用バインダーは、導体回路基板としてプレス加工又はエッチング加工を施して形成されたリードフレーム回路基板に適用できる構成とされているので、導体回路基板の製造コストが削減されると共に、複数のフリップチップを一つのリードフレーム回路基板に載置することができ、半導体装置の生産性が著しく向上する。
【0033】
請求項5〜9記載のフリップチップ実装用バインダーを用いた半導体装置の製造方法においては、導体回路基板の中央部上面に、予め所要の特性を有するバインダーを所定量塗布してバインダー層を形成し、半導体チップの電極パッドに、導体回路基板の各導体リードの接続パッドに最終的に接続される電極バンプを備えるフリップチップを位置決め載置した後、フリップチップを加熱・加圧して樹脂封止を行い、フリップチップが導体回路基板に接着された半導体パッケージを形成し、半導体パッケージの周囲のダイシング加工を行って半導体パッケージを個々に分離して半導体装置を形成するので、所要の特性を有するバインダーが電気的接続とアンダーフィルとを兼備して樹脂封止され、気泡や隙間のない、長期信頼性の高い、高品質の半導体装置を形成することができる。
【0034】
特に、請求項6記載のフリップチップ実装用バインダーを用いた半導体装置の製造方法においては、導体回路基板は、導電性薄板条材にプレス加工又はエッチング加工を施して、中央部にダミーパッドを有し、ダミーパッドの周囲に離間配列された複数の導体リードからなる導体回路パターンを備えた複数の単一リードフレームが短冊状又はマトリックス状に配列されたリードフレーム回路基板の裏面側に粘着テープが貼着された複合回路基板であるので、導体回路基板の強度が向上し、平坦性を維持することができ、フリップチップ実装の要求に対応することができると共に、導体回路基板のコストの削減が可能となり、生産性を著しく向上させ、半導体装置の製造コストを削減することができる。
更に、リードフレーム回路基板は、その裏面に粘着テープを備えた複合回路基板であるので、バインダーがリードフレーム回路基板の裏面に漏れ出すことはなく、しかもリードフレーム回路基板とフリップチップとは完全に樹脂封止され、リードフレーム回路基板とフリップチップとの間に気泡や隙間が生じない、品質の安定した半導体パッケージを形成することができる。
【0035】
請求項7記載のフリップチップ実装用バインダーを用いた半導体装置の製造方法においては、ダミーパッドは、バインダーの塗布領域内に位置しているので、ダミーパッドにフリップチップを載置して加熱・加圧する際の基台として機能するので、バインダーの拡散時間が短縮される。その結果、導体回路パターンとバインダー部の応力が平均化されるので、半導体装置の反りがなくなり、電気的接続が強固となる。
請求項8記載のフリップチップ実装用バインダーを用いた半導体装置の製造方法においては、半導体パッケージが粘着テープ上に粘着されているので、分離された半導体パッケージの搬送等が容易となり、生産工程の自動化が極めて容易となる。
請求項9記載のフリップチップ実装用バインダーを用いた半導体装置の製造方法においては、電極バンプの材料には金線が使用され、しかも電極バンプはボールボンディング方式を利用して形成され、接続端子パッドには金めっきがなされているので、電極バンプと接続端子パッドとの接触面積が平均化されて極めて良好な電気的導通回路を形成することができる。
【図面の簡単な説明】
【図1】本発明の一実施の形態に係るフリップチップ実装用バインダーを用いた半導体装置の側断面図である。
【図2】(A)、(B)はそれぞれ同半導体装置のバンプ形成工程の途中の状態を示す側断面図、同半導体装置の平坦化処理工程の途中の状態を示す要部拡大図である。
【図3】(A)、(B)はそれぞれ同半導体装置の導体回路基板形成工程の途中の状態を示す側断面図、平面図である。
【図4】同半導体装置のバインダー層形成工程のバインダー塗布状態を示す側断面図である。
【図5】(A)、(B)はそれぞれ同半導体装置のフリップチップ実装工程の途中の状態を示す側断面図、拡大図である。
【図6】(A)、(B)はそれぞれ同半導体装置の半導体パッケージ形成工程のダイシング加工後の状態を示す側断面図、同半導体装置の剥離工程の粘着テープの剥離の状態を示す側断面図である。
【図7】(A)、(B)はそれぞれ同半導体装置の製造方法に用いる半導体チップ実装用固定治具の平面図、側断面図である。
【図8】(A)、(B)はそれぞれ同半導体装置のリードフレーム回路基板の変形例を示す平面図、側断面図である。
【図9】同半導体装置のリードフレーム回路基板の他の変形例を示す平面図である。
【図10】同変形例の要部を示す斜視図である。
【符号の説明】
10:半導体装置、12:リードフレーム回路基板、12a:導体回路パターン、13:ダミーパッド、13a:サポートリード、14:導体リード、15:内部接続端子パッド、15a:外部接続端子ランド、16:封止樹脂層、17:半導体チップ、17a:フリップチップ、18:電極パッド、19:Auボールボンディングバンプ、20:フィレット21:半導体ウエハー、22、23:粘着テープ、24:複合回路基板、25:タイバー、26:サイドレール部、27:バインダー層、28:半導体パッケージ、29:フリ ップチップ実装用固定治具、30:凹部、31:装着部、32:枠部、33:封止樹脂部、34:リードフレーム回路基板、35、36:ハーフ・エッチング溝[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to direct bonding and the like.Flip chipUse for mounting formFlip chipThe present invention relates to a mounting binder and a method for manufacturing a semiconductor device using the same. In detail, while making the electrode bumps such as the ball bonding bumps mechanically contact the connection terminal pads of the conductive circuit board,Flip chipThe gap between the board and the conductor circuit board and maintain the electrical connectionFlip chipThe present invention relates to a mounting binder and a method for manufacturing a semiconductor device using the same.
[0002]
[Prior art]
In recent years, electrode bumps have been formed on electrode pads of semiconductor chips for the purpose of responding to miniaturization, high speed, high frequency, etc. of semiconductor devices.Flip chipIs mounted face down on the conductive circuit boardFlip chipImplementation has been put to practical use. For example, as disclosed in Japanese Patent Application Laid-Open No. 5-175280, the connection between the connection terminal pads of the conductive circuit board and the electrode bumps formed on the semiconductor chip is performed by using an adhesive thermosetting resin that covers the conductive circuit board. It is formed so as to penetrate the thin film member, and the electrode bumps of the semiconductor chip hold the electrically conductive circuit connected to the connection terminal pads of the conductive circuit board by the curing force of the adhesive thermosetting thin film member. . This is based on CSPs (Small Outline Nonlead) such as mobile communication devices and OA devices, LGA (Land Grid Array) types such as QFN (Quad Flat Nonlead) and BGA (Ball Grid Array) type CSPs (Chip Scale). It has been rapidly adopted and found in the mounting of resin-based conductive circuit boards. And recentlyFlip chipFor mounting the conductive circuit board, a mechanical mounting method is employed in which the gap is filled with a binder (underfill resin) of an insulating resin to form an electrical conduction circuit between the semiconductor chip and the conductive circuit board.
[0003]
This method has a ball bonding bumpFlip chipNot only mounting but also electroplating bumps and resin bumpsFlip chipIt is also used for mounting a semiconductor device provided with terminal bumps and mechanical mounting.
Flip chipThe binder used in the mounting of, for example, the main component is an epoxy resin, including a filler of particles of about 2 μm, the glass transition temperature Tg is 130 ℃, the thermal expansion coefficient is less than the glass transition temperature Tg 25ppm / ℃, Epoxy thermosetting adhesives having a cured product characteristic of 110 ppm / ° C. at a glass transition temperature Tg or higher and a viscosity of about 4500 cps in a liquid state are often used.
[0004]
[Problems to be solved by the invention]
However, using the above conventional binderFlip chipIn the implementation,Flip chipStress occurs at the bonding interface between the substrate and the binder and the conductive circuit board, and PCT (Pressure Cracker Test: temperature 110 ° C., humidity 85%, 500 hours), TCT (Temperature Cycle Test: change from temperature 125 ° C. to −55 ° C.) In reliability tests such as adhesion and electrical connectivity by 1000 cycles), there was a problem that 100% failure occurred in PCT and 50% failure in TCT.
In particular, in TCT of a semiconductor device formed by fine electrode connection, that is, direct connection between electrodes, warpage deformation due to a difference in thermal expansion coefficient is repeated, and peeling or the like is generated at each bonding interface, and electrical Cause poor connection. Therefore, in order to maintain the adhesiveness of each interface and obtain electrical connection reliability, it has been necessary to reduce the stress at the bonding interface and improve the bonding strength.
[0005]
Also, using a conventional binderFlip chipThe implementation had the following problems:
1) In the conventional binder, the viscosity in a liquid state is as high as about 4500 cps, so that the fluidity of the binder is poor.Flip chipThere was a problem of adhesiveness that a bulge was formed in a lump at the peripheral portion of the sample, and a fillet in the shape of Mt. Fuji was not formed.
2) Furthermore,Flip chipAt a predetermined pressure to remove the binder.Flip chipWhen filling between a conductive circuit board such as a lead frame and the like, if the viscosity is high, air bubbles remain on the back side of the electrode bumps in the direction in which the binder flows, and peeling and cracks occur in these voids However, there is a problem that electrical connection failure is likely to occur.
3) In addition, the conventionalFlip chipDirectly on the circuit boardFlip chipIn this method, the process of bonding the semiconductor chip to the circuit board and making the electrical connection is performed, and then the process of sealing the connection part is divided into multiple processes, resulting in poor workability in the mounting process and reduced productivity. However, there is a problem that the manufacturing cost increases.
4) Also, in the mounting process, the adhesive flows due to heating (duration at 220 ° C .: 60 seconds) and pressure (20 gf / bump) at the time of connection, thereby maintaining the mechanical contact between the electrode bump and the connection terminal pad. However, there is a problem that the hardening time to reach the required strength is long and it takes time to mount.
[0006]
The present invention has been made in view of such circumstances, and a fine electrode connection between a connection terminal pad of a conductive circuit board such as a lead frame circuit board and a resin circuit board and an electrode bump formed on a semiconductor chip, that is, between electrodes. It is possible to obtain high-quality semiconductor devices with high long-term reliability by maintaining the mechanical contact that forms an electrical conduction circuit, adapting to the direct connection ofFlip chipAn object of the present invention is to provide a mounting binder and a method for manufacturing a semiconductor device using the same.
[0007]
[Means for Solving the Problems]
According to the present invention, which meets the above objects.Flip chipMounting binder has electrode bumps on multiple electrode pads of semiconductor chipFlip chipIs mounted face down on each connection terminal pad corresponding to the electrode bump of the conductive circuit board,Flip chipAnd between the conductive circuit board and the connection terminal pads of the conductive circuit board and while maintaining the mechanical connection forming an electrical conduction circuit between the electrode bumps,Flip chipAnd joining between the board and the conductor circuit boardFlip chipThe mounting binder has an epoxy resin as a main component, a filler, a curing agent, and a reactive diluent, and has a glass transition point temperature of 150 ° C. to 170 ° C. and a thermal expansion coefficient of the glass transition point. An epoxy thermosetting adhesive having a cured product characteristic of 33 to 45 ppm / ° C. when the temperature is lower than the temperature and 110 to 120 ppm / ° C. when the temperature is equal to or higher than the glass transition temperature, and further having a viscosity of 900 to 1100 cps. It is.
[0008]
Thereby, the conductive circuit board and the binder having the cured product characteristicsFlip chipIn the case of mounting with the fine electrode connection betweenFlip chipIn the reliability tests of PCT and TCT, defects that have occurred in the past can be reduced because the stress can be reduced and the adhesiveness at each interface between the binder and the conductive circuit board and the binder can be improved and the electrical connection can be maintained. Can be prevented.
In addition, since the binder is liquid and has a low viscosity property of a viscosity of 900 to 1100 cps, the fluidity is better than that of the related art, and no bubbles remain on the back side of the bump in the flowing direction. Are easily formed, the adhesion is improved, and the occurrence of electrical connection failure caused by peeling or cracking due to bubbles can be prevented.
[0009]
Further, since the binder has both an electrical connection and an underfill function (a function having fluidity capable of filling a gap between the semiconductor chip and the conductive circuit board),Flip chipAdhesion to the conductor circuit board and microelectrode connection can be performed simultaneously in a simple process of only heat compression bonding, as in the prior art,Flip chipIt is not necessary to perform the electrical connection between the conductive circuit board and the electrical connection between the conductive circuit boards and the sealing of the void portion (filling of the underfill resin) in a plurality of steps, so that the mounting process can be greatly rationalized.
Furthermore, in the mounting process, the adhesive is melted by heating (220 ° C., connection time: 10 seconds) and pressure (20 gf / bump) at the time of connection, and the mechanical contact between the electrode bump and the connection terminal pad is maintained. As the curing time to reach the strength is shortened compared to the conventional (220 ° C, connection time: 60 seconds),Flip chipThe time required for mounting the semiconductor device can be reduced, and the productivity of the semiconductor device can be improved.
In addition, since the glass transition temperature of the cured product characteristics of the binder is high, high shape stability can be ensured.
[0010]
According to the present inventionFlip chipIn the mounting binder, the epoxy-based thermosetting adhesive may be a solventless epoxy-based thermosetting adhesive.
In this case, since the epoxy-based thermosetting adhesive is a solventless type and does not contain a volatile component, there is no generation of air bubbles (voids) at the time of heat curing, and a high quality solid cured product having no air bubbles can be formed. it can.
Further, according to the present invention,Flip chipIn the mounting binder, the filler may be one selected from a thermally conductive inorganic material such as silica, alumina, silicon carbide, boron nitride, and aluminum nitride.
In this case, since the thermal conductivity of the binder is improved by the filler of the thermally conductive inorganic material contained in the binder, the thermal stress generated in the binder upon cooling after heating and pressing for thermal curing is small, and defects such as cracks are caused. Is less likely to occur.
Further, since the thermal conductivity of the solid cured product of the binder is improved, a function of diffusing the heat generated by the semiconductor chip can be provided.
[0011]
According to the present inventionFlip chipIn the mounting binder, the conductive circuit board may be a lead frame circuit board in which a single lead frame formed by applying a pressing or etching process to a conductive thin strip material is arranged in a strip shape or a matrix shape. .
in this case,Flip chipSince the mounting binder is configured to be applicable to a lead frame circuit board formed by performing a pressing process or an etching process as the conductive circuit board, the manufacturing cost of the conductive circuit board is reduced, and the production of the semiconductor device is reduced. The properties are significantly improved.
[0012]
According to the present invention, which meets the above objects.Flip chipA method of manufacturing a semiconductor device using a mounting binder is as follows: when the glass transition temperature is 150 to 170 ° C. and the coefficient of thermal expansion is less than the glass transition temperature, it is 33 to 45 ppm / ° C .; When the binder has a cured product characteristic of 110 to 120 ppm / ° C. and has a viscosity of 900 to 1100 cps, a required amount of binder is applied to form a binder layer on the upper surface of the conductive circuit board. A plurality of electrode bumps corresponding to the connection terminal pads of the respective conductor leads and finally connected theretoFlip chipIs placed face down on the binder layer, and then heated,Flip chipIs pressed at a predetermined pressure, the binder layer is spread out, and the connection terminal pads and the electrode bumps are brought into contact with each other to cure and hold in a state where an electrical conduction circuit is formed,Flip chipAfter forming a semiconductor package in which the semiconductor package is bonded and sealed via a binder layer to the semiconductor circuit board, a process of separating the semiconductor package from a tie bar supporting the semiconductor package is performed. It is configured to obtain an exposed semiconductor device.
This allowsFlip chipWhen heating and pressurizing the conductive circuit board, the fluidity of the binder having the above characteristics increases, and the conductive circuit board andFlip chipAre sealed with resin without bubbles or gaps, so that a completely resin-sealed semiconductor package is formed.
Further, since both the electrical connection and the underfill function are provided, the electrical connection and the sealing of the gap can be performed by one heat treatment, and the mounting process can be rationalized.
[0013]
Further, according to the present invention,Flip chipIn the method for manufacturing a semiconductor device using a mounting binder, the conductive circuit board is formed by pressing or etching a conductive thin strip material, has a dummy pad in a central portion, and is spaced apart around the dummy pad. A composite circuit board in which a plurality of single lead frames each having a conductor circuit pattern composed of a plurality of conductor leads are provided with an adhesive tape on the back side of a lead frame circuit board in which strips or a matrix are arranged. Is also good.
In this case, since the lead frame circuit board having the dummy pad in the center is used as the conductive circuit board, the strength of the conductive circuit board can be improved, the flatness can be maintained, and the cost of the conductive circuit board can be reduced. In addition, since the single lead frames are arranged in a strip shape or a matrix shape on the lead frame circuit board, the productivity can be remarkably improved.
Further, since the dummy pad is exposed from the lower surface of the binder layer formed by filling the binder between the conductor lead and the dummy pad, the dummy pad can function as a heat diffusion substrate that diffuses heat generated by the semiconductor chip. it can.
Further, since the adhesive tape is provided on the back surface of the lead frame circuit board, the binder does not leak to the back surface of the lead frame circuit board, and the area of the external connection terminal land can be secured.
[0014]
According to the present inventionFlip chipIn the method for manufacturing a semiconductor device using the mounting binder, the dummy pad may be located in the binder application region.
In this case, since the binder is applied to the dummy pad, the binder can be heated and pressed to function as a pressing base when mounting the semiconductor chip.
Moreover, with the lead frame circuit boardFlip chipIs completely resin-sealed, andFlip chipThus, a semiconductor package of stable quality without bubbles or voids is formed.
According to the present inventionFlip chipIn the method of manufacturing a semiconductor device using a mounting binder, the separation of the semiconductor package on the composite circuit board is performed by performing a full dicing process that leaves a part of the adhesive tape around the semiconductor package, and the semiconductor package is placed on the adhesive tape. May be separated while being individually adhered.
In this case, since the semiconductor package is adhered in a state of being individually divided on the adhesive tape, handling such as transportation of the separated semiconductor package becomes easy, and the semiconductor device is formed when mounting on the external wiring board. Alternatively, it may be formed separately from the adhesive tape.
[0015]
According to the present inventionFlip chipIn a method of manufacturing a semiconductor device using a mounting binder, a gold wire may be used as a material of an electrode bump, the electrode bump may be formed by a ball bonding method, and a connection terminal pad may be plated with gold.
In this case, a ball bonding bump is formed by a ball bonding method using a gold wire, and the connection terminal pads of the lead frame are plated with gold.Flip chipWhen the binder is heated and pressurized, the bumps formed by the gold wires are easily plastically deformed and adapted to the gold plating of the connection terminal pads, and the contact area is averaged to form an extremely good electrical conduction circuit Is done.
[0016]
BEST MODE FOR CARRYING OUT THE INVENTION
Next, embodiments of the present invention will be described with reference to the accompanying drawings to provide an understanding of the present invention.
Here, FIG. 1 relates to an embodiment of the present invention.Flip chip2A and 2B are side cross-sectional views each showing a state in the middle of a bump forming step of the semiconductor device using a mounting binder, and FIGS. 3A and 3B are side cross-sectional views and plan views, respectively, showing a state in the middle of a conductor circuit board forming step of the semiconductor device, and FIG. FIGS. 5A and 5B are side sectional views showing a binder application state in a binder layer forming step, and FIGS.Flip chip6A and 6B are side cross-sectional views showing states in the middle of a mounting process, and FIGS. 6A and 6B are side cross-sectional views showing states after dicing in a semiconductor package forming step of the semiconductor device. FIGS. 7A and 7B are side sectional views showing the state of peeling of the adhesive tape in the peeling step, and FIGS. 7A and 7B are used in the method for manufacturing the same semiconductor device.Flip chipFIGS. 8A and 8B are a plan view and a side sectional view, respectively, showing a modification of the lead frame circuit board of the semiconductor device, and FIG. 9 is a semiconductor device of the same. FIG. 10 is a plan view showing another modification of the lead frame circuit board, and FIG. 10 is a perspective view showing a main part of the modification.
[0017]
According to one embodiment of the present inventionFlip chipThe mounting binder has an epoxy resin as a main component, a filler, a curing agent, and a reactive diluent, and has a glass transition point temperature of 150 ° C. to 170 ° C. and a thermal expansion coefficient of the glass transition point. When the temperature is lower than the temperature, the cured product has a property of 33 to 45 ppm / ° C., and when the temperature is equal to or higher than the glass transition temperature, the cured product has a property of 110 to 120 ppm / ° C., and the viscosity is 900 to 1100 cps.
As shown in FIG. 1, according to an embodiment of the present invention,Flip
[0018]
Further, the plurality of
Although the lead
[0019]
Here, according to an embodiment of the present invention,Flip chipA method for manufacturing the
(1) First, as shown in FIG. 2A, an
Here, the Au bump can be formed by using a plating method or a vapor deposition method in addition to the wire bonding method.
[0020]
(2) If necessary, a flattening process (a flattening process step) may be added to the cut portion of the vertex of the
(3) As shown by a two-dot chain line G in FIG.Flip chipFull dicing is performed for each section of 17a, and individualFlip chip17a (Flip chipForming step).
[0021]
(4) On the other hand, as shown in FIGS. 3A and 3B, for example, a conductive thin plate material of about 0.05 to 0.25 mm is pressed or etched to form a
(5) After gold plating is applied to the surface of each
The plurality of conductor leads 14 are connected to each other by a
[0022]
(6) Also, a binder for forming the sealing
The binder contains an epoxy resin as a main component, a filler, a curing agent, and a reactive diluent. When the glass transition temperature is 150 ° C. to 170 ° C. and the coefficient of thermal expansion is less than the glass transition temperature, 33 to 45 ppm / ° C, having a cured product characteristic of 110 to 120 ppm / ° C when the temperature is equal to or higher than the glass transition temperature, and further having a viscosity of 900 to 1100 cps as a filler in a liquid solventless thermosetting epoxy resin having a characteristic of 900 to 1100 cps. It is a paste-type epoxy-based thermosetting adhesive formed by mixing a thermally conductive inorganic material.
The heat conductive inorganic material is selected from a kind of heat conductive inorganic materials such as silica, alumina, silicon carbide, boron nitride, and aluminum nitride.
[0023]
(7) As shown in FIG. 4, a binder is applied in advance by a dispenser using a region including the
(8) Here, a plurality of separated and adhered to the adhesive tape 22Flip chip17a is peeled off from the
At this time, the
[0024]
This allowsFlip chipThe Au
At this time, the
As a result, the binder heat curesFlip chipA sealing
Also, due to the shrinkage force accompanying the curing of the binder,Flip chip17a is attracted to the
[0025]
(9) As shown by a two-dot chain line J in FIG. 6A, a dicing cutter as an example of a cutting device is used to cut the conductor leads 14 including the tie bars 25 around the semiconductor package 28 (see FIG. 5A). A part is cut to a depth such that at least a part of the
(10) Thereafter, as shown in FIG. 6 (B), the
[0026]
In this manner, the sealing
In addition,Flip chipFor ten
[0027]
As described above, the present invention relates to one embodiment.Flip chipAlthough a method of manufacturing a semiconductor device using a mounting binder has been described, the present invention is not limited to the configuration described in any of the above-described embodiments. Other embodiments and modifications that can be considered within the scope are also included.
For example, as shown in FIGS. 7A and 7B, a binder layer forming step,Flip chipMounting processFlip chipUsing the mounting
here,Flip chipAs an example, the mounting
This allowsFlip chipThe
[0028]
Also, in the method of manufacturing the
As a result, the parallelism of the lead
[0029]
Further, in the method of manufacturing a semiconductor device according to the above-described embodiment, a strip-shaped lead
At this time, as shown in FIG. 10, a groove-shaped half-etched
In this case, the binder applied to the binder application areaFlip chipBy heating and pressurizing 17a, the fluidity of the binder is increased, the binder is filled in the half-etched
[0030]
【The invention's effect】
Claims 1 to 4Flip chipIn the mounting binder, the binder is mainly composed of an epoxy resin, and is configured to include a filler, a curing agent, and a reactive diluent. The glass transition temperature is 150 ° C to 170 ° C, and the thermal expansion coefficient is An epoxy thermosetting adhesive having a cured product characteristic of 33 to 45 ppm / ° C. when the temperature is lower than the glass transition temperature and 110 to 120 ppm / ° C. when the temperature is higher than the glass transition temperature, and having a viscosity of 900 to 1100 cps. Therefore, apply a binder on the conductive circuit boardFlip chipEven when heated and pressed, the fluidity is better than conventional binders,Flip chipNo longer forms a bulge around it and hardens,Flip chipAround the area, forming a fillet in the shape of Mt.Flip chipAnd the conductor circuit board can be improved in adhesion.
[0031]
Furthermore, compared to a conventional binder, no air bubbles remain on the back side of the bump in the direction in which the binder flows, so that peeling and cracking can be prevented.
Further, since the glass transition point of the cured product characteristics of the binder is high, high shape stability can be ensured.
As a result, it is possible to cope with reliability tests such as PCT, TCT, etc., and to form a structure of a semiconductor device having high reliability over a long period without any failure in any of the reliability tests. ofFlip chipA mounting binder can be provided.
[0032]
In particular, claim 2Flip chipIn the mounting binder, the epoxy-based thermosetting adhesive uses a non-solvent type epoxy-based thermosetting adhesive, so that a solid cured product that hardly generates voids due to heat curing is obtained, and peeling and cracking may occur. The occurrence is eliminated and the electrical connection is further improved.
Further, according to claim 3Flip chipIn the mounting binder, the filler is a kind selected from a thermally conductive inorganic material including silica, alumina, silicon carbide, boron nitride, and aluminum nitride. Thermal stress sometimes generated in the binder is small, and defects such as warpage and cracks are not generated, and the heat diffusion function can be improved.
Further, according to claim 4Flip chipIn the mounting binder,Flip chipThe mounting binder is configured so that it can be applied to a lead frame circuit board formed by applying a pressing process or an etching process as a conductor circuit board, so that the manufacturing cost of the conductor circuit board is reduced and a plurality ofFlip chipCan be mounted on one lead frame circuit board, and the productivity of the semiconductor device is significantly improved.
[0033]
Claims 5 to 9Flip chipIn a method of manufacturing a semiconductor device using a mounting binder, a predetermined amount of a binder having required characteristics is applied in advance to a top surface of a central portion of a conductive circuit board to form a binder layer, and a conductive layer is formed on an electrode pad of a semiconductor chip. Equipped with electrode bumps that are finally connected to the connection pads of each conductor lead on the circuit boardFlip chipAfter positioning and placingFlip chipIs heated and pressurized to seal the resin,Flip chipForms a semiconductor package adhered to the conductive circuit board, and performs dicing around the semiconductor package to separate the semiconductor packages individually to form a semiconductor device. It is possible to form a high-quality semiconductor device which is sealed with resin and has no bubbles and no gaps, has high long-term reliability, and serves as an underfill.
[0034]
In particular, claim 6Flip chipIn a method of manufacturing a semiconductor device using a mounting binder, a conductive circuit board is formed by pressing or etching a conductive thin strip material, has a dummy pad in a central portion, and is spaced apart around the dummy pad. A composite circuit board in which a plurality of single lead frames each having a conductor circuit pattern composed of a plurality of conductor leads are arranged in a strip shape or a matrix shape, and an adhesive tape is attached to a back surface side of the lead frame circuit board. Therefore, the strength of the conductor circuit board is improved, and the flatness can be maintained.Flip chipIn addition to meeting the mounting requirements, it is possible to reduce the cost of the conductive circuit board, thereby significantly improving the productivity and reducing the manufacturing cost of the semiconductor device.
Furthermore, since the lead frame circuit board is a composite circuit board having an adhesive tape on its back surface, the binder does not leak out to the back surface of the lead frame circuit board, and the lead frame circuit board isFlip chipIs completely resin-sealed, andFlip chipA semiconductor package of stable quality, in which no air bubbles or gaps are generated between them, can be formed.
[0035]
Claim 7Flip chipIn a method of manufacturing a semiconductor device using a mounting binder, since the dummy pad is located in the binder application area,Flip chip, And functions as a base when heating and pressing, so that the diffusion time of the binder is reduced. As a result, the stress between the conductive circuit pattern and the binder portion is averaged, so that the semiconductor device does not warp and the electrical connection is strengthened.
Claim 8Flip chipIn the method of manufacturing a semiconductor device using a mounting binder, the semiconductor package is adhered on the adhesive tape, so that the separated semiconductor package can be easily transported and the production process can be automated very easily.
Claim 9Flip chipIn a method of manufacturing a semiconductor device using a mounting binder, a gold wire is used as a material for an electrode bump, and the electrode bump is formed using a ball bonding method, and a gold plating is applied to a connection terminal pad. Therefore, the contact area between the electrode bumps and the connection terminal pads is averaged, and an extremely good electrical conduction circuit can be formed.
[Brief description of the drawings]
FIG. 1 relates to an embodiment of the present invention.Flip chipIt is a sectional side view of a semiconductor device using a mounting binder.
FIGS. 2A and 2B are a side sectional view showing a state in the middle of a bump forming step of the semiconductor device, and an enlarged view of a main part showing a state in the middle of a planarization process of the semiconductor device, respectively. .
3A and 3B are a side sectional view and a plan view, respectively, showing a state in the middle of a conductor circuit board forming step of the semiconductor device.
FIG. 4 is a side sectional view showing a binder application state in a binder layer forming step of the semiconductor device.
FIGS. 5A and 5B are views of the same semiconductor device, respectively.Flip chipIt is the side sectional view and the enlarged view which show the state in the middle of the mounting process.
FIGS. 6A and 6B are side sectional views showing a state after dicing in a semiconductor package forming step of the semiconductor device, and side sectional views showing a state of peeling of an adhesive tape in a peeling step of the semiconductor device. FIG.
FIGS. 7A and 7B are a plan view and a side sectional view, respectively, of a fixture for mounting a semiconductor chip used in the method of manufacturing the semiconductor device.
FIGS. 8A and 8B are a plan view and a side sectional view, respectively, showing a modification of the lead frame circuit board of the semiconductor device.
FIG. 9 is a plan view showing another modification of the lead frame circuit board of the semiconductor device.
FIG. 10 is a perspective view showing a main part of the modification.
[Explanation of symbols]
10: semiconductor device, 12: lead frame circuit board, 12a: conductor circuit pattern, 13: dummy pad, 13a: support lead, 14: conductor lead, 15: internal connection terminal pad, 15a: external connection terminal land, 16: sealed Stop resin layer, 17: semiconductor chip, 17a:Flip chip, 18: electrode pad, 19: Au ball bonding bump, 20: fillet 21: semiconductor wafer, 22, 23: adhesive tape, 24: composite circuit board, 25: tie bar, 26: side rail portion, 27: binder layer, 28 : Semiconductor package, 29:free TipFixing jig for mounting, 30: concave portion, 31: mounting portion, 32: frame portion, 33: sealing resin portion, 34: lead frame circuit board, 35, 36: half-etched groove
Claims (9)
エポキシ系樹脂を主剤とし、フィラー、硬化剤、反応性希釈剤を含む構成とされており、しかもガラス転移点温度が150℃〜170℃で、且つ熱膨張係数が前記ガラス転移点温度未満のとき33〜45ppm/℃、前記ガラス転移点温度以上のとき110〜120ppm/℃の硬化物特性を有し、更には、その粘度が900〜1100cpsの特性を有するエポキシ系熱硬化性接着剤であることを特徴とするフリップチップ実装用バインダー。When mounting a flip chip provided with electrode bumps on a plurality of electrode pads of a semiconductor chip face-down to respective connection terminal pads corresponding to the electrode bumps on a conductive circuit board, the flip chip and the conductive circuit And a mechanical connection for forming an electrical conduction circuit between the connection terminal pads of the conductive circuit board and the electrode bumps, and between the flip chip and the conductive circuit board. In the flip chip mounting binder that fills and joins
When an epoxy resin is used as a main component, a filler, a curing agent, and a reactive diluent are included, and the glass transition temperature is 150 ° C to 170 ° C, and the coefficient of thermal expansion is lower than the glass transition temperature. An epoxy-based thermosetting adhesive having a cured product characteristic of 110 to 120 ppm / ° C at 33 to 45 ppm / ° C and above the glass transition point temperature, and further having a viscosity of 900 to 1100 cps. A binder for flip chip mounting.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000153571A JP3561209B2 (en) | 2000-05-24 | 2000-05-24 | Flip chip mounting binder and method of manufacturing semiconductor device using the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000153571A JP3561209B2 (en) | 2000-05-24 | 2000-05-24 | Flip chip mounting binder and method of manufacturing semiconductor device using the same |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001332663A JP2001332663A (en) | 2001-11-30 |
JP3561209B2 true JP3561209B2 (en) | 2004-09-02 |
Family
ID=18658799
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000153571A Expired - Fee Related JP3561209B2 (en) | 2000-05-24 | 2000-05-24 | Flip chip mounting binder and method of manufacturing semiconductor device using the same |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3561209B2 (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101548821B1 (en) | 2013-01-25 | 2015-08-31 | 삼성전기주식회사 | Image sensor module and method for manufacturing the same |
US9287317B2 (en) | 2013-01-25 | 2016-03-15 | Samsung Electro-Mechanics Co., Ltd. | Image sensor module and method of manufacturing the same |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040060123A (en) | 2002-12-30 | 2004-07-06 | 동부전자 주식회사 | Method for packaging semiconductor device |
JP4875844B2 (en) * | 2004-11-25 | 2012-02-15 | ローム株式会社 | Manufacturing method of semiconductor device |
JPWO2006100909A1 (en) * | 2005-03-23 | 2008-09-04 | 松下電器産業株式会社 | Semiconductor device and manufacturing method thereof |
TW200846250A (en) * | 2007-05-18 | 2008-12-01 | Pyroswift Folding Co Ltd | Manufacture method of tag-typed integrated soft circuit board and a structure thereof |
JP5728641B2 (en) * | 2009-12-22 | 2015-06-03 | パナソニックIpマネジメント株式会社 | Semiconductor device |
US11324131B2 (en) * | 2017-09-29 | 2022-05-03 | Aisin Corporation | Circuit board, designing method of circuit board, and semiconductor device |
CN115599027B (en) * | 2022-12-16 | 2023-03-14 | 西北工业大学 | Low-dimensional aircraft chip microsystem, preparation and control method |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2921717B2 (en) * | 1991-05-21 | 1999-07-19 | 沖電気工業株式会社 | Semiconductor device and manufacturing method thereof |
JPH05129473A (en) * | 1991-11-06 | 1993-05-25 | Sony Corp | Resin-sealed surface-mounting semiconductor device |
JPH05315475A (en) * | 1992-05-13 | 1993-11-26 | Oki Electric Ind Co Ltd | Resin sealed semiconductor device and manufacturing method thereof |
JPH1154662A (en) * | 1997-08-01 | 1999-02-26 | Nec Corp | Flip-chip resin-sealed structure and resin-sealing method |
JP3092587B2 (en) * | 1998-04-22 | 2000-09-25 | 日本電気株式会社 | Method for manufacturing semiconductor device |
JP2000007891A (en) * | 1998-04-22 | 2000-01-11 | Asahi Chiba Kk | New liquid epoxy resin composition, its cured product and semiconductor sealing device |
JP3853979B2 (en) * | 1998-06-16 | 2006-12-06 | 日東電工株式会社 | Manufacturing method of semiconductor devices |
JP2997255B1 (en) * | 1998-10-21 | 2000-01-11 | 松下電子工業株式会社 | Resin-sealed semiconductor device and method of manufacturing the same |
-
2000
- 2000-05-24 JP JP2000153571A patent/JP3561209B2/en not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101548821B1 (en) | 2013-01-25 | 2015-08-31 | 삼성전기주식회사 | Image sensor module and method for manufacturing the same |
US9287317B2 (en) | 2013-01-25 | 2016-03-15 | Samsung Electro-Mechanics Co., Ltd. | Image sensor module and method of manufacturing the same |
Also Published As
Publication number | Publication date |
---|---|
JP2001332663A (en) | 2001-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW501208B (en) | Semiconductor device and manufacturing method of the same | |
JP3839323B2 (en) | Manufacturing method of semiconductor device | |
JP3679786B2 (en) | Manufacturing method of semiconductor device | |
US7160755B2 (en) | Method of forming a substrateless semiconductor package | |
EP1445995B1 (en) | Method of mounting an electronic component on a circuit board and system for carrying out the method | |
US7074645B2 (en) | Fabrication method of semiconductor package with heat sink | |
JP3297254B2 (en) | Semiconductor package and manufacturing method thereof | |
KR100443484B1 (en) | Semiconductor device and method for fabricating the same | |
US7598121B2 (en) | Method of manufacturing a semiconductor device | |
JPH06216303A (en) | Lead frame and its manufacture, and manufacture of semiconductor integrated circuit using it | |
JPH11219984A (en) | Semiconductor device package, its manufacture and circuit board therefor | |
JPH11340249A (en) | Resin sealing semiconductor device and its manufacture | |
JP2003332521A (en) | Semiconductor device and manufacturing method therefor | |
JP2017045993A (en) | Method for manufacturing electronic component device and electronic component device | |
JP2002033411A (en) | Semiconductor device with heat spreader and its manufacturing method | |
JP3561209B2 (en) | Flip chip mounting binder and method of manufacturing semiconductor device using the same | |
JP4283588B2 (en) | Semiconductor device | |
JP2007214602A (en) | Manufacturing method of semiconductor device | |
JPH09162229A (en) | Semiconductor unit and method of packaging semiconductor chip | |
JPH10125734A (en) | Semiconductor unit and manufacturing method thereof | |
JPH10154726A (en) | Semiconductor device and its manufacture | |
JP2002009111A (en) | Method for mounting semiconductor flip chip | |
JP2004186629A (en) | Semiconductor device and its manufacturing method | |
TWI234213B (en) | Chip package structure and process for fabricating the same | |
JP3976311B2 (en) | Lead frame manufacturing method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040128 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20040511 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20040527 |
|
R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090604 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090604 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100604 Year of fee payment: 6 |
|
LAPS | Cancellation because of no payment of annual fees |