JP3544950B2 - Variable gain amplifier circuit - Google Patents
Variable gain amplifier circuit Download PDFInfo
- Publication number
- JP3544950B2 JP3544950B2 JP2001075097A JP2001075097A JP3544950B2 JP 3544950 B2 JP3544950 B2 JP 3544950B2 JP 2001075097 A JP2001075097 A JP 2001075097A JP 2001075097 A JP2001075097 A JP 2001075097A JP 3544950 B2 JP3544950 B2 JP 3544950B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- collector
- differential circuit
- transistors
- emitter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000008878 coupling Effects 0.000 description 18
- 238000010168 coupling process Methods 0.000 description 18
- 238000005859 coupling reaction Methods 0.000 description 18
- 238000010586 diagram Methods 0.000 description 18
- 239000008188 pellet Substances 0.000 description 16
- 230000014509 gene expression Effects 0.000 description 11
- 230000000694 effects Effects 0.000 description 8
- 230000005540 biological transmission Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Landscapes
- Control Of Amplification And Gain Control (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、可変利得増幅回路に関し、さらに言えば、広い利得可変幅を有するとともに、低周波の入力信号に対して直流結合が可能な(つまり容量結合が不要な)可変利得増幅回路に関する。
【0002】
【従来の技術】
W−CDMA(Code-Division Multiple Access)などの移動体通信方式では、移動局と基地局との間の距離に応じて電力制御を行なうため、当該方式で使用される携帯端末には80dB以上にわたる高精度の送信電力制御特性が必要とされる。また、近年、この種の携帯端末には、長い通話可能時間や良好な通話品質だけでなく、小型で軽量であることも、商品価値を左右する重要な要素となっている。このため、この種の携帯端末では、従来、利得可変幅や消費電流、ノイズ、歪みを各々最適化した複数段の可変利得増幅回路を縦続接続することにより、これらの要求を満たしている。その例を図14に示す。
【0003】
図14の例では、第1段の可変利得増幅回路(Valuable Gain Amplifier, VGA)201の次に、レベルシフタ回路203と、容量素子からなる結合回路204とを介して、第2段の可変利得増幅回路202が接続されている。一対の入力端子INとINXの間に入力電圧VINが差動入力され、第1段の可変利得増幅回路201はそれを増幅して出力電圧VOUT’として出力する。レベルシフタ回路203は、こうして出力された出力電圧VOUT’の直流電位を調整する。結合回路204は、その出力電圧VOUT’の直流分をカットして電圧VIN’を生成する。こうして生成された電圧VIN’は、バイアス回路205によって生成された所定のバイアス電圧と共に、第2段の可変利得増幅回路202に入力される。第2段の可変利得増幅回路202は、電圧VIN’を増幅して出力電圧VOUTを一対の出力端子OUTとOUTXの間に生成する。
【0004】
上述した要求を満たす従来の可変利得増幅回路の例としては、特開平11−136051号公報、特開平11−055054号公報、特開平11−239034号公報に記載されているものが挙げられる。以下、これら従来の回路について説明する。
【0005】
(従来例1)
図7は、特開平11−136051号公報に記載された可変利得増幅回路を示す。
【0006】
図7に示すように、この従来の可変利得増幅回路は、エミッタ結合された二個のnpn型バイポーラ・トランジスタ51、52と定電流源49を含む入力差動回路A1と、四個のnpn型バイポーラ・トランジスタ53、54、55、56を含む利得制御差動回路A2と、六個の負荷抵抗器71、72、73、74、75、76とを備えている。この可変利得増幅回路は、電源端子47と接地端子48との間に接続されており、一対の利得制御端子41、42間に入力される利得制御電圧Vdに従って、一対の入力端子43、44間に入力される入力電圧VINを差動増幅し、一対の出力端子45、46間に出力電圧VOUTを出力する。
【0007】
入力差動回路A1では、トランジスタ51と52の結合エミッタが定電流源49の一端に接続されており、それらのベースが入力端子43と44にそれぞれ接続されている。定電流源49の他端は接地端子48に接続されている。
【0008】
利得制御差動回路A2では、トランジスタ53と55の結合エミッタが、入力差動回路A1のトランジスタ51のコレクタに接続され、トランジスタ54と56の結合エミッタが、入力差動回路A1のトランジスタ52のコレクタに接続されている。トランジスタ53と54のベースは、利得制御端子41に共通接続され、トランジスタ55と56のベースは、利得制御端子42に共通接続されている。トランジスタ53と55のコレクタは、負荷抵抗器71と73を介して電源端子47にそれぞれ接続されている。トランジスタ54と56のコレクタは、負荷抵抗器72と74を介して電源端子47にそれぞれ接続されている。換言すれば、負荷抵抗器71と73は、トランジスタ53と55のコレクタと電源端子47との間に各々接続され、負荷抵抗器72と74は、トランジスタ54と56のコレクタと電源端子47との間に各々接続されている。さらに、トランジスタ53と55のコレクタの間には、負荷抵抗器75が接続され、トランジスタ54と56のコレクタの間には、負荷抵抗器76が接続されている。
【0009】
一方の出力端子45は、トランジスタ53のコレクタに接続され、他方の出力端子46は、トランジスタ54のコレクタに接続されている。
【0010】
以上の構成を持つ図7の従来の可変利得増幅回路は、次のように動作する。
【0011】
すなわち、一対の入力端子43と44の間に差動入力される入力電圧VINは、入力差動回路A1においてトランジスタ51と52によって二個の差動電流に変換される。そして、一方の差動電流は、利得制御差動回路A2のトランジスタ53と55の結合エミッタに入力される。他方の差動電流は、利得制御差動回路A2のトランジスタ54と56の結合エミッタに入力される。こうして利得制御差動回路A2に入力された二個の差動電流は、一対の利得制御端子41と42の間に入力される利得制御電圧Vdに従って、トランジスタ53と55のコレクタとトランジスタ54と56のコレクタにそれぞれ分配される。
【0012】
ここで、利得制御差動回路A2のトランジスタ53、54、55、56のコレクタ電流の交流成分を各々、iCQ3、iCQ4、iCQ5、iCQ6とし、トランジスタ51、52のコレクタ電流の交流成分を各々i0、−i0とすると、iCQ3、iCQ4、iCQ5、iCQ6は次の数式(1a)、(1b)で表される。
【0013】
【数1】
【0014】
ここで、トランジスタ53と55のコレクタ電流の交流成分iCQ3とiCQ5によって生成される二つの出力電圧における負荷抵抗器71、73、75の抵抗値の寄与分RL3、RL5を求めるために、全交流成分ioに対するiCQ3とiCQ5の比を以下の数式(2a)と(2b)のように設定する。
【0015】
【数2】
【0016】
負荷抵抗器71、73、75の抵抗値を各々R1、R3、R2とすると、iCQ3によって生成される出力電圧に対する負荷抵抗器71、73、75の寄与分RL3と、iCQ5によって生成される出力電圧に対する負荷抵抗器71、73、75の寄与分RL5は、それぞれ次の数式(3a)、(3b)のように表される。
【0017】
【数3】
【0018】
数式(3a)と(3b)でそれぞれ表されるRL3とRL5の和が、入力差動回路A1に対する等価的な負荷抵抗値と考えることができる。そこで、この等価的な負荷抵抗値をRLeqとすれば、RLeqは数式(3a)、(3b)より次の数式(4)のようになる。
【0019】
【数4】
【0020】
ここで、入力差動回路A1の伝達コンダクタンスをGmとすれば、入力差動回路A1の利得Gは、次の数式(5)で表される。
【0021】
【数5】
【0022】
また、数式(5)より、図7の従来の可変利得増幅回路の最大利得Gmaxと最小利得Gminは、各々、次の数式(6a)、(6b)のように表される。
【0023】
【数6】
【0024】
したがって、図7の従来の可変利得増幅回路の利得可変幅ΔGは、数式(6a)、(6b)を用いて次の数式(7)で与えられる。
【0025】
【数7】
【0026】
数式(7)より、図7の従来の可変利得増幅回路の利得可変幅ΔGは、負荷抵抗器73、74、75、76の抵抗値R2、R3の比のみで決定されることが分かる。
【0027】
出力端子46における出力直流電位VOUT(DC)は、上記数式(5)を用いて次の数式(8)で与えられる。
【0028】
【数8】
【0029】
よって、最大利得時および最小利得時の出力直流電位VOUT(DC)は、上記数式(8)を用いて、各々次の数式(9a)、(9b)のように表される。
【0030】
【数9】
【0031】
上記数式(9a)、(9b)より、図7の従来の可変利得増幅回路では、利得可変幅ΔGを大きくすると、つまり数式(7)における抵抗値の比[1+(R2/R3)]を大きくすると、出力端子46の直流電位VOUT(DC)の変動が大きくなることが分かる。
【0032】
図8に、図7に示した従来の可変利得増幅回路の利得制御電圧−利得制御特性および利得制御電圧−出力直流電位特性の一例を示す。利得Gの変化を実線で、出力直流電位VOUT(DC)の変化を破線で示してある。
【0033】
図8の例では、負荷抵抗器71と72、73と74、75と76の抵抗値R1、R2、R3を各々230Ω、23Ω、2300Ωとし、トランジスタ51、52のエミッタ電流I0を各々1mAとしている。この場合、利得可変幅ΔGは約40dB、最大利得Gmaxは約12dBである。また、出力端子46の直流電位VOUT(DC)の変動は、約207mVとかなり大きな値となっている。
【0034】
(従来例2)
図9は、特開平11−055054号公報に記載された従来の可変利得増幅回路を示す。
【0035】
図9に示す可変利得増幅回路は、図7に示した従来の可変利得増幅回路と同じ構成の入力差動回路A1と、六個のnpn型バイポーラ・トランジスタ63、64、65、66、67、68を含む利得制御差動回路A2と、四個の負荷抵抗器81、82、83、84とを備えている。この可変利得増幅回路は、図7に示した従来の可変利得増幅回路と同様に、電源端子47と接地端子48との間に接続されており、一対の利得制御端子41、42間に入力される利得制御電圧Vdに従って、一対の入力端子43、44間に入力される入力電圧VINを差動増幅し、一対の出力端子45、46間に出力電圧VOUTを出力する。
【0036】
図9の入力差動回路A1の構成と動作は、図7のそれと同じであるから、それらに関する説明は省略する。
【0037】
図9の利得制御差動回路A2では、トランジスタ63と65と67の結合エミッタが、入力差動回路A1のトランジスタ51のコレクタに接続され、トランジスタ64と66と68の結合エミッタが、入力差動回路A1のトランジスタ52のコレクタに接続されている。トランジスタ63と64のベースは、利得制御端子41に共通接続され、トランジスタ65と66と67と68のベースは、利得制御端子42に共通接続されている。トランジスタ63のコレクタは、直列接続された負荷抵抗器81と83を介して電源端子47に接続され、トランジスタ65のコレクタは、負荷抵抗器83を介して電源端子47に接続されている。トランジスタ64のコレクタは、直列接続された負荷抵抗器82と84を介して電源端子47に接続され、トランジスタ66のコレクタは、負荷抵抗器84を介して電源端子47に接続されている。トランジスタ67と68のコレクタは、負荷抵抗器を介さずに直接、電源端子47に接続されている。換言すれば、負荷抵抗器81は、トランジスタ63のコレクタとトランジスタ65のコレクタの間に接続され、負荷抵抗器83は、トランジスタ65のコレクタと電源端子47の間に接続されている。負荷抵抗器82は、トランジスタ64のコレクタとトランジスタ66のコレクタの間に接続され、負荷抵抗器84は、トランジスタ66のコレクタと電源端子47の間に接続されている。
【0038】
一方の出力端子45は、トランジスタ63のコレクタに接続され、他方の出力端子46は、トランジスタ64のコレクタに接続されている。
【0039】
トランジスタ63と64のエミッタ面積は互いに同一であり、トランジスタ65と66のエミッタ面積も互いに同一であり、トランジスタ67と68のエミッタ面積も互いに同一である。トランジスタ63と64のエミッタ面積とトランジスタ65、66のエミッタ面積とトランジスタ67、68のエミッタ面積との比は任意であり、ここではl:m:nに設定されているとする(l、m、nは正の定数)。
【0040】
負荷抵抗器81と82の抵抗値は互いに同一(R1)であり、負荷抵抗器83、84の抵抗値も互いに同一(R2)である。R1とR2との比は任意である。
【0041】
図9の従来の可変利得増幅回路は、次のように動作する。
【0042】
利得制御差動回路A2のトランジスタ63、64、65、66、67、68のコレクタ電流の交流成分を各々iCQ3、iCQ4、iCQ5、iCQ6、iCQ7、iCQ8とし、入力差動回路A1のトランジスタ51、52のコレクタ電流の交流成分を各々iO、−iOとすると、iCQ3、iCQ4、iCQ5、iCQ6、iCQ7、iCQ8は次の数式(10a)、(10b)、(10c)で与えられる。
【0043】
【数10】
【0044】
また、トランジスタ63と65のコレクタ電流の交流成分iCQ3とiCQ5による出力電圧における負荷抵抗器81と83の抵抗値の寄与分RL3とRL5は、次のようにして求められる。
【0045】
すなわち、まず、全交流成分ioに対するiCQ3とiCQ5の比を、次の数式(11a)、(11b)のように設定する。
【0046】
【数11】
【0047】
すると、トランジスタ67と68のコレクタ電流の交流成分iCQ7とiCQ8は出力に寄与しないため無視できるから、負荷抵抗器81、83の抵抗値の寄与分RL3、RL5は次の数式(12a)、(12b)のように表される。
【0048】
【数12】
【0049】
入力差動回路A1に対する等価的な負荷抵抗値RLeqは、負荷抵抗器81、83の抵抗値の寄与分RL3とRL5の和で与えられるから、数式(12a)、(12b)を用いると、次の数式(13)のようになる。
【0050】
【数13】
【0051】
入力差動回路A1の伝達コンダクタンスをGmとおくと、図9の従来の可変利得増幅回路の利得Gは、数式(13)を用いて次の数式(14)で与えられる。
【0052】
【数14】
【0053】
また、図9の従来の可変利得増幅回路の最大利得Gmaxと最小利得Gminは、各々、次の数式(15a)、(15b)のようになる。
【0054】
【数15】
【0055】
よって、数式(15a)、(15b)を用いて、その利得可変幅ΔGは次の数式(16)で与えられる。
【0056】
【数16】
【0057】
数式(16)より、図9の従来の可変利得増幅回路では、利得可変幅ΔGは、抵抗値の比[1+(R2/R1)]と利得制御差動回路A2のトランジスタのエミッタ面積比[l+(n/m)]との積で決まることが分かる。
【0058】
また、出力端子45、46の直流電位VOUT(DC)は、次の数式(17)で与えられる。
【0059】
【数17】
【0060】
よって、最大利得時および最小利得時の出力直流電位は、数式(17)を用いて、次の数式(18a)、(18b)のように表される。
【0061】
【数18】
【0062】
数式(18a)、(18b)より、数式(16)で与えられる利得可変幅ΔGを大きくすると、つまりエミッタ面積比[1+(n/m)]を大きくすると、出力端子の直流電位VOUT(DC)の変動が大きくなることが分かる。
【0063】
図10に、図9に示した従来の可変利得増幅回路の利得制御電圧−利得制御特性および利得制御電圧−出力直流電位特性の一例を示す。利得Gの変化を実線、出力端子の直流電位VOUT(DC)の変化を破線で示している。
【0064】
この例では、負荷抵抗器81と82、83と84の抵抗値R1、R2を各々200Ω、20Ωとし、トランジスタ63、65、67のエミッタ面積比を1:1:8とし、トランジスタ64、66、68のエミッタ面積比を同じく1:1:8とし、トランジスタ51、52のエミッタ電流I0を各々1mAとしている。この場合、利得可変幅ΔGは約40dBであり、最大利得Gmaxは約12.5dBである。出力直流電位VOUT(DC)の変動は、約217mVと大きな値になっている。
【0065】
(従来例3)
図11は、特開平11−239034号公報に記載された従来の可変利得増幅回路を示す。
【0066】
図11に示す可変利得増幅回路は、図7に示した従来の可変利得増幅回路と同じ構成の入力差動回路A1と、六個のnpn型バイポーラ・トランジスタ93、94、95、96、97、98を含む利得制御差動回路A2と、二個の負荷抵抗器101、102とを備えている。この可変利得増幅回路は、図7に示した従来の可変利得増幅回路と同様に、電源端子47と接地端子48との間に接続されており、一対の利得制御端子41、42間に入力される利得制御電圧Vdに従って、一対の入力端子43、44間に入力される入力電圧VINを差動増幅し、一対の出力端子45、46間に出力電圧VOUTを出力する。
【0067】
利得制御差動回路A2では、トランジスタ93と95と97のエミッタが、入力差動回路A1のトランジスタ51のコレクタに共通接続され、トランジスタ94と96と98のエミッタが、入力差動回路A1のトランジスタ52のコレクタに共通接続されている。トランジスタ93と94のベースは、利得制御端子41に共通接続され、トランジスタ95と96と97と98のベースは、利得制御端子42に共通接続されている。トランジスタ93のコレクタは、負荷抵抗器101を介して電源端子47に接続され、トランジスタ95のコレクタも、負荷抵抗器101を介して電源端子47に接続されている。トランジスタ97のコレクタは、負荷抵抗器102を介して電源端子47に接続されている。トランジスタ94のコレクタは、負荷抵抗器102を介して電源端子47に接続され、トランジスタ96のコレクタも、負荷抵抗器102を介して電源端子47に接続されている。トランジスタ98のコレクタは、負荷抵抗器101を介して電源端子47に接続されている。換言すれば、負荷抵抗器101は、トランジスタ93、95、98の結合コレクタと電源端子47の間に接続され、負荷抵抗器102は、トランジスタ94、96、97の結合コレクタと電源端子47の間に接続されている。
【0068】
一方の出力端子45は、トランジスタ93、95、98の結合コレクタに接続され、他方の出力端子46は、トランジスタ94、96,97の結合コレクタに接続されている。
【0069】
トランジスタ93と94のエミッタ面積は同一であり、トランジスタ95と96のエミッタ面積も同一であり、トランジスタ97と98のエミッタ面積も同一である。トランジスタ95と96のエミッタ面積は、トランジスタ97と98のエミッタ面積よりも大きい。トランジスタ93と94のエミッタ面積とトランジスタ95、96のエミッタ面積とトランジスタ97、98のエミッタ面積との比は任意であり、ここではl:m:nに設定されているとする(l、m、nは正の定数)。
【0070】
負荷抵抗器101と102の抵抗値は、互いに同一(R1)である。
【0071】
図11の従来の可変利得増幅回路は、次のように動作する。
【0072】
利得制御差動回路A2のトランジスタ93、94、95、96、97、98のコレクタ電流の交流成分を各々iCQ3、iCQ4、iCQ5、iCQ6、iCQ7、iCQ8とし、入力差動回路A1のトランジスタ51、52のコレクタ電流の交流成分を各々iO、−iOとすると、iCQ3、iCQ4、iCQ5、iCQ6、iCQ7、iCQ8は次の数式(19a)、(19b)、(19c)で与えられる。
【0073】
【数19】
【0074】
ここで、負荷抵抗器101に流れる電流の交流成分iCOは、数式(19a)、(19b)、(19c)を用いて、次の数式(20)で与えられる。
【0075】
【数20】
【0076】
よって、数式(20)より、入力差動回路A1に対する等価的な負荷抵抗値RLeqは、次の数式(21)で与えられる。
【0077】
【数21】
【0078】
入力差動回路A1の伝達コンダクタンスをGmとすると、図11の可変利得増幅回路の利得Gは、数式(21)を用いて次の数式(22)で与えられる。
【0079】
【数22】
【0080】
また、数式(22)より、この可変利得増幅回路の最大利得Gmaxと最小利得Gminは、各々、次の数式(23a)、(23b)で与えられる。
【0081】
【数23】
【0082】
よって、利得可変幅ΔGは、数式(23a)、(23b)を用いて、次の数式(24)で与えられる。
【0083】
【数24】
【0084】
数式(24)より、図11の従来の可変利得増幅回路では、利得可変幅ΔGは、利得制御差動回路A2のトランジスタのエミッタ面積比[(m+n)/(m−n)]で決まることが分かる。
【0085】
また、トランジスタ93、95、98のコレクタ電流の直流成分ICQ3、ICQ5、ICQ8は、次の数式(25a)、(25b)、(25c)で与えられる。
【0086】
【数25】
【0087】
したがって、出力端子の直流電位VOUT(DC)は、数式(25a)、(25b)、(25c)を用いて次の数式(26)で与えられる。
【0088】
【数26】
【0089】
数式(26)より、図11の従来の可変利得増幅回路では、出力端子の直流電位VOUT(DC)は、利得Gを変化させても変動しないことが分かる。
【0090】
図12に、図11の従来の可変利得増幅回路の利得制御電圧−利得制御特性および利得制御電圧−出力直流電位特性の一例を示す。利得Gの変化を実線、出力直流電位VOUT(DC)の変化を破線で示している。
【0091】
この例では、負荷抵抗器101、102の抵抗値R1を220Ωとし、トランジスタ93、95、97のエミッタ面積比を45:45:44、トランジスタ94、96、98のエミッタ面積比を同じく45:45:44とし、トランジスタ51、52のエミッタ電流I0を各々1mAとしている。この場合、利得可変幅ΔGは約39dB、最大利得Gmaxは約12.5dBである。出力直流電位VOUT(DC)の変動は見られない。
【0092】
なお、本発明に関連する他の従来技術として、次のものがある。すなわち、特開平8−51326号公報には、利得制御の際に出力直流電位の変動しない、バイポーラ・トランジスタを利用した利得制御回路が開示されている。また、特開平3−153113号公報には、利得を調整しても出力信号の直流変動がない、バイポーラ・トランジスタを利用した可変利得増幅器が開示されている。
【0093】
【発明が解決しようとする課題】
しかしながら、上記従来の可変利得増幅回路にはそれぞれ、次のような問題がある。
【0094】
すなわち、図7の可変利得増幅回路には、上記の数式(7)で与えられる利得可変幅ΔGを大きな値に設定しようとすると、ペレットサイズ(半導体チップのサイズ)が大きくなってしまう、という問題がある。これは、利得可変幅ΔGを大きくするには、数式(7)より明らかなように、抵抗値の比[1+(R2/R3)]の値を大きくしなければならないからである。
【0095】
例えば、100:1という大きな負荷抵抗器を通常の集積回路(IC)プロセスで実現しようとすれば、負荷抵抗器の面積(チップエリア)が非常に大きくなる。その結果、負荷抵抗器の面積に応じてペレットサイズが大きくなる。
【0096】
さらに、数式(9a)、(9b)から分かるように、利得制御信号Vdによって利得Gを最大にした場合と最小にした場合とでは、出力直流電位VOUT(DC)が大きく異なる。このため、例えば、図13に示すように、結合回路204を介さずに、レベルシフタ回路203のみを用いて縦続接続された2段の可変利得増幅回路201と202として、図7の可変利得増幅回路を使用すると、第2段の可変利得増幅回路202において入力差動回路A1のトランジスタ51、52が飽和状態で動作する恐れが生じる。
【0097】
そこで、この場合には、図14に示したように、容量素子を含む結合回路204を介して段間を結合すると共に、第2段の入力差動回路A1用に改めてバイアス回路205が必要となる。つまり、それらの結合回路204とバイアス回路205が占有する面積の分だけペレットサイズが大きくなるのである。
【0098】
図9の従来の可変利得増幅回路についても、図7の従来の可変利得増幅回路と同様に、結合回路204とバイアス回路205の面積だけペレットサイズが大きくなる、という問題がある。
【0099】
すなわち、図9の従来の可変利得増幅回路では、数式(16)から分かるように、利得可変幅ΔGが抵抗値の比[l+(R2/R3)]と利得制御差動回路A2のトランジスタのエミッタ面積比[l+(n/m)]との積で決まる。このため、大きな利得可変幅ΔGは、抵抗値比[l+(R2/R3)]だけでなく、エミッタ面積比[l+(n/m)]を大きくすることによっても実現できる。よって、図7の回路に比べて、ペレットサイズの増加は抑制できる。
【0100】
しかし、数式(18a)、(18b)より明らかなように、エミッタ面積比[l+(n/m)]を大きくすると、それに応じて出力直流電位VOUT(DC)の変動が大きくなってしまう。このため、図9の回路においても、図7の可変利得増幅回路の持つ出力直流電位VOUT(DC)の変動に関する問題を解消することはできない。
【0101】
これに対し、図11の従来の可変利得増幅回路では、図7と図9の従来の可変利得増幅回路とは異なり、出力直流電位VOUT(DC)の変動がないため、図13のように段間を直流結合できる。よって、結合回路204とバイアス回路205は不要となる。その反面、大きな利得可変幅ΔGを得るには、数式(24)より明らかなように、トランジスタのエミッタ面積比[(m+n)/(m−n)]を大きくする必要がある。
【0102】
しかし、例えば45:44というような、エミッタ面積がわずかに異なる2つの小トランジスタで、所望のエミッタ面積比[(m+n)/(m−n)]を実現することは難しい。そこで、実際には、最小エミッタ面積のトランジスタを複数個並べるか、または、僅かにエミッタ面積の異なる二つの大きいトランジスタを用いて実現することになる。
【0103】
よって、図11の従来の可変利得増幅回路においても、図7の可変利得増幅回路の持つペレットサイズに関する問題を解消することはできない。
【0104】
大きな利得可変幅ΔGを有する可変利得増幅回路は、入力周波数の低い中間周波数(IF)増幅段において必要性が高いため、この場合には上記問題の解決はより重要なものになる。
【0105】
本発明は、かかる事情に鑑みてなされたものであり、その目的とするところは、ペレットサイズを増大することなく大きな利得可変幅が得られ、しかも出力端子における直流電位の変動も抑制できる可変利得増幅回路を提供することにある。
【0106】
本発明の他の目的は、利得可変幅が負荷抵抗器の抵抗値の比とトランジスタのエミッタ面積の比との積で決定され、しかも出力端子における直流電位の変動が少ない可変利得増幅回路を提供することにある。
【0107】
本発明のさらに他の目的は、大きな利得可変幅に設定しながら、直流結合して複数段に縦続接続できる可変利得増幅回路を提供することにある。
【0108】
本発明のさらに他の目的は、複数段に縦続接続する場合にペレットサイズの増加を抑制できる可変利得増幅回路を提供することにある。
【0109】
【課題を解決するための手段】
(1) 上記目的を達成するために、本発明の可変利得増幅回路は、
(a) 一対の入力端子と、
(b) 一対の利得制御端子と、
(c) エミッタ結合された第1トランジスタと第2トランジスタを有し、且つ、定電流により駆動されて、前記一対の入力端子間に印加される入力電圧に応じて、前記第1トランジスタのコレクタと前記第2トランジスタのコレクタにそれぞれ第1出力電流と第2出力電流を生成する第1差動回路と、
(d) エミッタ結合された第3トランジスタ、第5トランジスタ、第7トランジスタおよび第9トランジスタを有すると共に、前記第1差動回路の前記第1出力電流で駆動される第2差動回路と、
(e) エミッタ結合された第4トランジスタ、第6トランジスタ、第8トランジスタおよび第10トランジスタを有すると共に、前記第1差動回路の前記第2出力電流で駆動される第3差動回路と、
(f) 前記第2差動回路の前記第3トランジスタのコレクタに接続された、互いに直列接続された第1負荷抵抗器および第3負荷抵抗器と、
(g) 前記第3差動回路の前記第4トランジスタのコレクタに接続された、互いに直列接続された第2負荷抵抗器および第4負荷抵抗器とを備えており、
前記第2差動回路の前記第5トランジスタのコレクタは、前記第1負荷抵抗器と前記第3負荷抵抗器の接続点に接続され、
前記第2差動回路の前記第7トランジスタのコレクタは、前記第3トランジスタのコレクタに接続され、
前記第2差動回路の前記第9トランジスタのコレクタは、前記第3差動回路の前記第4トランジスタのコレクタに接続され、
前記第3差動回路の前記第6トランジスタのコレクタは、前記第2負荷抵抗器と前記第4負荷抵抗器の接続点に接続され、
前記第3差動回路の前記第8トランジスタのコレクタは、前記第4トランジスタのコレクタに接続され、
前記第3差動回路の前記第10トランジスタのコレクタは、前記第2差動回路の前記第3トランジスタのコレクタに接続され、
前記一対の利得制御端子間に印加される利得制御電圧は、前記第2差動回路の前記第3トランジスタおよび前記第3差動回路の前記第4トランジスタの結合されたベースと、前記第2差動回路の前記第5トランジスタ、前記第7トランジスタ、前記第9トランジスタおよび前記第3差動回路の前記第6トランジスタ、前記第8トランジスタおよび前記第10トランジスタの結合されたベースとの間に印加され、
前記第2差動回路の前記第3トランジスタのコレクタと、前記第3差動回路の前記第4トランジスタのコレクタは、一対の出力端子を形成していて、出力電圧は前記一対の出力端子から取り出されるようにしている。
しかも、前記第2差動回路は第11トランジスタをさらに含むと共に、前記第3差動回路は第12トランジスタをさらに含んでおり、前記第11トランジスタのエミッタ、ベース、コレクタは、前記第3、第5、第7および第9のトランジスタの結合エミッタと、前記第3トランジスタのベースと、前記第5トランジスタのコレクタにそれぞれ接続され、前記第12トランジスタのエミッタ、ベース、コレクタは、前記第4、第6、第8および第10のトランジスタの結合エミッタと、前記第4トランジスタのベースと、前記第6トランジスタのコレクタにそれぞれ接続されている。
【0110】
(2) 本発明の可変利得増幅回路では、エミッタ結合された第1および第2のトランジスタを有し、且つ、定電流により駆動されて、一対の入力端子間に印加される入力電圧に応じて、それら第1および第2のトランジスタのコレクタにそれぞれ第1出力電流と第2出力電流を生成する第1差動回路を有している。そして、それら第1および第2の出力電流により、エミッタ結合された第3、第5、第7および第9のトランジスタを有する第2差動回路と、エミッタ結合された第4、第6、第8および第10のトランジスタを有する第3差動回路をそれぞれ駆動する。
【0111】
さらに、第2差動回路の第3、第5、第7および第9のトランジスタのベースと、第3差動回路の第4、第6、第8および第10のトランジスタのベースは、上記のように接続されていて、一対の利得制御端子間に印加される利得制御電圧は、それらベースの間に印加される。第2差動回路と第3差動回路は、こうして印加された利得制御電圧に応じてそれぞれ出力電流を生成し、それら出力電流が上記のように接続された第1負荷抵抗器および第3負荷抵抗器と第2負荷抵抗器および第4負荷抵抗器によって電圧にそれぞれ変換されて、一対の出力端子から出力電圧として取り出される。
【0112】
その結果、当該可変利得増幅回路の利得(入力電圧に対する出力電圧の比)の利得可変幅(利得の最小値に対する最大値の比)は、第1〜第4の負荷抵抗器の抵抗値の比と、第2および第3の差動回路を構成する第3〜第10のトランジスタのエミッタ面積の比との積で表される。しかも、利得可変幅を大きくしても、一対の出力端子における直流電位の変動は小さい、あるいはまったく生じない。
【0113】
よって、ペレットサイズを増大することなく大きな利得可変幅が得られ、しかも出力端子における直流電位の変動も抑制できる。また、このために、大きな利得可変幅に設定しながら、直流結合して複数段に縦続接続することが可能となる。よって、当該可変利得増幅回路を複数段に縦続接続した場合にも、ペレットサイズの増加を抑制できる。
【0114】
本発明の可変利得増幅回路は、さらに、前記第2差動回路が第11トランジスタをさらに含むと共に、前記第3差動回路が第12トランジスタをさらに含んでおり、前記第11トランジスタのエミッタ、ベース、コレクタは、前記第3、第5、第7および第9のトランジスタの結合エミッタと、前記第3トランジスタのベースと、前記第5トランジスタのコレクタにそれぞれ接続され、前記第12トランジスタのエミッタ、ベース、コレクタは、前記第4、第6、第8および第10のトランジスタの結合エミッタと、前記第4トランジスタのベースと、前記第6トランジスタのコレクタにそれぞれ接続されている。このため、前記一対の出力端子における直流電位の変動をゼロに設定することができる。
【0115】
(3) 本発明の可変利得増幅回路の好ましい例では、前記第1差動回路の前記第1トランジスタと前記第2トランジスタのエミッタが、前記第1差動回路を駆動する前記定電流を生成する共通の定電流源に共通に接続される。この場合、前記第1トランジスタと前記第2トランジスタがそれぞれ第1エミッタ帰還抵抗器と第2エミッタ帰還抵抗器を有するのが好ましい。
【0116】
本発明の可変利得増幅回路の他の好ましい例では、前記第1差動回路の前記第1トランジスタと前記第2トランジスタのエミッタが、前記第1差動回路を駆動する前記定電流を生成する第1定電流源と第2定電流源にそれぞれ接続される。この場合、前記第1トランジスタのエミッタと前記第2トランジスタのエミッタの間に、共通のエミッタ帰還抵抗器が接続されるのが好ましい。
【0117】
本発明の可変利得増幅回路のさらに他の好ましい例では、前記第3トランジスタと前記第4トランジスタのエミッタ面積は同一とされ、前記第5トランジスタと前記第6トランジスタのエミッタ面積は同一とされ、前記第7トランジスタと前記第8トランジスタと前記第9トランジスタと前記第10トランジスタのエミッタ面積は同一とされる。また、前記第3トランジスタのエミッタ面積と、前記第5トランジスタエミッタ面積と、前記第7トランジスタのエミッタ面積は、l:m:nに設定される(l、m、nはそれぞれ任意の正の定数)。
【0118】
本発明の可変利得増幅回路のさらに他の好ましい例では、前記第3トランジスタと前記第4トランジスタのエミッタ面積は同一とされ、前記第5トランジスタと前記第6トランジスタのエミッタ面積は同一とされ、前記第7トランジスタと前記第8トランジスタと前記第9トランジスタと前記第10トランジスタのエミッタ面積は同一とされ、前記第11トランジスタと前記第12トランジスタのエミッタ面積は同一とされる。また、前記第3トランジスタのエミッタ面積と、前記第11トランジスタのエミッタ面積と、前記第5トランジスタのエミッタ面積と、前記第7トランジスタのエミッタ面積と、前記第9トランジスタのエミッタ面積は、l1:l2:m:n:nに設定される(l1、l2、m、nはそれぞれ任意の正の定数)。
【0119】
本発明の可変利得増幅回路のさらに他の好ましい例では、前記第1負荷抵抗器と前記第2負荷抵抗器の抵抗値は同一とされ、前記第3負荷抵抗器と前記第4負荷抵抗器の抵抗値は同一とされ、前記第1負荷抵抗器の抵抗値と前記第3負荷抵抗器の抵抗値とは、所定の比に設定される。
【0120】
【発明の実施の形態】
次に、本発明の実施の形態について添付図面を参照して詳細に説明する。
【0121】
(第1実施形態)
図1は、本発明の第1実施形態の可変利得増幅回路を示す回路図である。
【0122】
図1に示すように、本発明の第1実施形態の可変利得増幅回路は、入力差動回路A1と、利得制御差動回路A2と、四個の負荷抵抗器31、32、33、34とを備えている。負荷抵抗器31と32の抵抗値は共にR2であり、負荷抵抗器33と34の抵抗値は共にR1である。
【0123】
この可変利得増幅回路は、電源端子(電圧値:VCC)7と接地端子(電位:0)8との間に接続されており、一対の利得制御端子1、2の間に印加される利得制御電圧Vdによって設定される利得で、一対の入力端子3、4の間に入力される入力電圧VINを差動増幅し、一対の出力端子5、6間に出力電圧VOUTを生成する。
【0124】
入力差動回路A1は、エミッタ結合された二つのnpn型バイポーラ・トランジスタ11、12からなる差動対と、この差動対を駆動する定電流源9(電流値:2I0)とを含んでいる。トランジスタ11、12のベースは、一対の入力端子3、4にそれぞれ接続されており、入力端子3、4の間に差動入力される入力電圧VINはトランジスタ11、12のベース間に印加される。トランジスタ11、12のエミッタ面積は同一である。トランジスタ11と12の結合エミッタは、定電流源9の一端に接続されている。定電流源9の他端は、接地端子8に接続されている。
【0125】
トランジスタ11、12からなる差動対と定電流源9は、「第1差動回路」を構成し、入力電圧VINに応じて第1および第2の差動出力電流をトランジスタ11、12のコレクタにそれぞれ生成する。
【0126】
利得制御差動回路A2では、八個のnpn型バイポーラ・トランジスタ13、14、15、16、17、18、19、20を有している。
【0127】
四個のnpn型バイポーラ・トランジスタ13、15、17、19のエミッタは、互いに結合されており、それらの結合エミッタはさらに入力差動回路A1のトランジスタ11のコレクタに接続されている。これらトランジスタ13、15、17、19は、「第2差動回路」を構成しており、第1差動回路の第1差動出力電流で駆動される。
【0128】
同様に、四個のトランジスタ14、16、18、20のエミッタは、互いに結合されており、それらの結合エミッタはさらに入力差動回路A1のトランジスタ12のコレクタに接続されている。これらトランジスタ14、16、18、20は、「第3差動回路」を構成しており、第1差動回路の第2差動出力電流で駆動される。
【0129】
「第2差動回路」と「第3差動回路」は協動して利得制御差動回路A2として機能するものであり、一対の利得制御端子1、2の間に印加される利得制御電圧Vdに応じて差動出力電流をそれぞれ生成する。これらの差動出力電流は、負荷抵抗器31、32、33、34によって電圧に変換され、一対の出力端子5、6間に生成される出力電圧VOUTとなる。
【0130】
第2差動回路と第3差動回路において、トランジスタ13、14のベースは、利得制御端子1に共通接続され、トランジスタ15、16、17、18、19、20のベースは、利得制御端子2に共通接続されている。その結果、利得制御端子1、2の間に印加される利得制御電圧Vdは、トランジスタ13、14の結合ベースと、トランジスタ15、16、17、18、19、20の結合ベースの間に差動入力される。
【0131】
また、トランジスタ13のコレクタは、直列接続された二つの負荷抵抗器31と33を介して電源端子7に接続され、トランジスタ15のコレクタは、負荷抵抗器33を介して電源端子7に接続されている。トランジスタ17のコレクタは、トランジスタ13のコレクタに接続されている。トランジスタ19のコレクタは、トランジスタ14のコレクタに接続されている。換言すれば、負荷抵抗器31は、トランジスタ13のコレクタとトランジスタ15のコレクタの間に接続され、負荷抵抗器33は、トランジスタ15のコレクタと電源端子7の間に接続されている。
【0132】
同様に、トランジスタ14のコレクタは、直列接続された二つの負荷抵抗器32と34を介して電源端子7に接続され、トランジスタ16のコレクタは、負荷抵抗器34を介して電源端子7に接続されている。トランジスタ18のコレクタは、トランジスタ14のコレクタに接続されている。トランジスタ20のコレクタは、トランジスタ13のコレクタに接続されている。換言すれば、負荷抵抗器32は、トランジスタ14のコレクタとトランジスタ16のコレクタの間に接続され、負荷抵抗器34は、トランジスタ16のコレクタと電源端子7の間に接続されている。
【0133】
一方の出力端子5は、トランジスタ13のコレクタに接続され、他方の出力端子6は、トランジスタ14のコレクタに接続されている。
【0134】
トランジスタ13と14のエミッタ面積は同一であり、トランジスタ15と16のエミッタ面積も同一であり、トランジスタ17と18と19と20のエミッタ面積も同一である。トランジスタ13のエミッタ面積とトランジスタ15のエミッタ面積とトランジスタ17のエミッタ面積との比は任意であるが、ここではl:m:nに設定されているとする(l、m、nは正の定数)。
【0135】
負荷抵抗器31と32の抵抗値は同一(R2)であり、負荷抵抗器33、34の抵抗値も同一(R1)である。R1とR2との比は任意である。
【0136】
次に、以上の構成を持つ第1実施形態の可変利得増幅回路の動作について説明する。
【0137】
一対の入力端子3、4の間に差動入力される入力電圧VINは、エミッタ結合されたトランジスタ11、12からなる差動対によって第1および第2の差動出力電流に変換される。これら第1および第2の差動出力電流は、トランジスタ11、12のコレクタにそれぞれ生成される。
【0138】
トランジスタ11のコレクタに生成された第1差動出力電流は、エミッタ結合されたトランジスタ13、15、17、19からなる第2差動回路に入力される。また、トランジスタ12のコレクタに生成された第2差動出力電流は、エミッタ結合されたトランジスタ14、16、18、20からなる第3差動回路に入力される。
【0139】
こうして、第2および第3の差動回路にそれぞれ入力された第1および第2の差動出力電流は、一対の利得制御端子1、2の間に印加される利得制御電圧Vdにしたがって、八つのトランジスタ13、14、15、16、17、18、19、20に分配される。こうして分配された電流のうち、トランジスタ13のコレクタに流れる電流は、直列接続された負荷抵抗器31と33によって電圧に変換され、トランジスタ14のコレクタに流れる電流は、直列接続された負荷抵抗器32と34によって電圧に変換される。また、トランジスタ15のコレクタに流れる電流は、負荷抵抗器33によって電圧に変換され、トランジスタ16のコレクタに流れる電流は、負荷抵抗器34によって電圧に変換される。
【0140】
第2差動回路において、トランジスタ13のコレクタに流れる電流によって生成された電圧と、トランジスタ15のコレクタに流れる電流によって生成された電圧は、負荷抵抗器31で互いに合成される。また、第3差動回路において、トランジスタ14のコレクタに流れる電流によって生成された電圧と、トランジスタ16のコレクタに流れる電流によって生成された電圧は、負荷抵抗器32で互いに合成される。そして、これら二つの合成電圧が出力電圧VOUTとなって、出力端子5、6間から差動出力される。
【0141】
以下において、上記第1実施形態の可変利得増幅回路の動作をさらに詳細に説明する。
【0142】
利得制御差動回路A2のトランジスタ13、14、15、16、17、18、19、20のコレクタ電流の交流成分を各々iCQ3、iCQ4、iCQ5、iCQ6、iCQ7、iCQ8、iCQ9、iCQ10とし、入力差動回路A1のトランジスタ11、12のコレクタ電流の交流成分を各々iO、−iOとする。すると、iCQ3、iCQ4、iCQ5、iCQ6、iCQ7、iCQ8、iCQ9、iCQ10は次の数式(27a)、(27b)、(27c)、(27d)で与えられる。
【0143】
【数27】
【0144】
次に、第2および第3の差動回路の四つのトランジスタ13、17、20、15のコレクタ電流の交流成分iCQ3、iCQ7、iCQ10、iCQ5による第2差動回路の出力電流に対して、負荷抵抗器31、33の抵抗値の寄与分RL3、RL5は、次のようにして求められる。
【0145】
すなわち、全交流成分ioに対するiCQ3、iCQ7、iCQ10、iCQ5の比は、上記の数式(27a)、(27b)、(27c)、(27d)より、次の数式(28a)、(28b)、(28c)、(28d)で与えられる。
【0146】
【数28】
【0147】
すると、第2差動回路における負荷抵抗器31、33の抵抗値の寄与分RL3、RL5は、それぞれ次の数式(29a)、(29b)のようになる。
【0148】
【数29】
【0149】
よって、入力差動回路A1に対する等価的な負荷抵抗値RLeqは、次の数式(30)のようになる。
【0150】
【数30】
【0151】
回路の対称性より、第3差動回路における負荷抵抗器32、34の抵抗値の寄与分は、第2差動回路におけるものと同じである。
【0152】
入力差動回路A1の伝達コンダクタンスをGmとおくと、第1実施形態の可変増幅回路の利得Gは、次の数式(31)で与えられる。
【0153】
【数31】
【0154】
数式(31)より、第1実施形態の可変利得増幅回路の最大利得Gmaxと最小利得Gminは、各々、次の数式(32a)、(32b)のようになる。
【0155】
【数32】
【0156】
よって、これら数式(32a)、(32b)より、第1実施形態の可変利得増幅回路の利得可変幅ΔGは、次の数式(33)のようになる。
【0157】
【数33】
【0158】
数式(33)より明らかなように、利得可変幅ΔGは、負荷抵抗器31、32、33、34の抵抗値の比(R2/R1)と、利得制御差動回路A2のトランジスタ13、14、15、16、17、18、19、20のエミッタ面積の比[l+(2n/m)]との積で表される。
【0159】
次に、出力端子5、6の直流電位VOUT(DC)を以下のようにして求める。
【0160】
トランジスタ13、15、17、20のコレクタ電流の直流成分をICQ3、ICQ5、ICQ7、ICQ10とすれば、これらは次の数式(34a)、(34b)、(34c)、(34d)のように表される。
【0161】
【数34】
【0162】
よって、出力端子5の直流電位VOUT(DC)は、次の数式(35)のようになる。
【0163】
【数35】
【0164】
第3差動回路における出力端子6の直流電位VOUT(DC)も、上記数式(35)で与えられる。
【0165】
上記数式(35)より、最大利得時および最小利得時の出力端子5、6の直流電位VOUT(DCmax)、VOUT(DCmin)は、各々、次の数式(36a)、(36b)のようになる。
【0166】
【数36】
【0167】
数式(36a)、(36b)より明らかなように、利得可変幅ΔGを大きくするために、エミッタ面積比[1+(2n/m)]を大きくすると、出力端子5、6の直流電位VOUT(DC)の変動は小さくなる。
【0168】
以上説明したところから明らかなように、本発明の第1実施形態の可変利得増幅回路では、利得可変幅ΔGは、負荷抵抗器31、32、33、34の抵抗値の比[1+(R2/R1)]と、利得制御差動回路A2のトランジスタ13、14、15、16、17、18、19、20のエミッタ面積の比[l+(2n/m)]との積で表される。しかも、利得可変幅ΔGを大きくしても、一対の出力端子5、6における直流電位VOUT(DC)の変動は低く抑えられる。
【0169】
よって、ペレットサイズを増大することなく大きな利得可変幅ΔGが得られ、しかも出力端子5、6における直流電位VOUT(DC)の変動も抑制できる。
【0170】
また、同じ理由により、大きな利得可変幅ΔGに設定しながら、図13に示したように、複数の当該可変利得増幅回路を直流結合して縦続接続することが可能となる。よって、段間の結合回路を省略でき且つバイアス回路を各段に設ける必要がないから、複数段に縦続接続した場合にもペレットサイズの増加を抑制できる。
【0171】
図2に、本発明の第1実施形態1の可変利得増幅回路の利得制御電圧−利得制御特性および利得制御電圧−出力直流電位特性の一例を示す。利得Gを実線、出力直流電位VOUT(DC)を点線で示してある。
【0172】
この例では、負荷抵抗器31、33の抵抗値R2、R1を各々200Ω、20Ωとし、トランジスタ13、15、17、19のエミッタ面積比を1:1:4:4、トランジスタ14、16、18、20のエミッタ面積比を同じく1:1:4:4とし、トランジスタ11、12のエミッタ電流I0を各々1mAとしている。この例では、利得可変幅ΔGは約40dB、最大利得Gmaxは12.5dBであるが、その場合でも、出力端子の直流電位VOUT(DC)の変動は約22mVに抑えられていることが分かる。
【0173】
(第2実施形態)
図3は、本発明の第2実施形態の可変利得増幅回路を示す回路図である。
【0174】
図3に示すように、本発明の第2実施形態の可変利得増幅回路は、図1に示す第1実施形態の可変利得増幅回路の八個のnpn型バイポーラ・トランジスタ13、14、15、16、17、18、19、20に代えて、十個のnpn型バイポーラ・トランジスタ21、22、23、24、25、26、27、28、29、30を用いて利得制御回路A2を構成したものである。
【0175】
第2実施形態のトランジスタ21と22は、第1実施形態のトランジスタ13と14にそれぞれ対応する。第2実施形態のトランジスタ25と26は、第1実施形態のトランジスタ15と16それぞれ対応する。第2実施形態のトランジスタ27と28は、第1実施形態のトランジスタ17と18にそれぞれ対応する。第2実施形態のトランジスタ29と30は、第1実施形態のトランジスタ19と20にそれぞれ対応する。したがって、第2実施形態の可変利得増幅回路は、第1実施形態の可変利得増幅回路の構成に、トランジスタ23と24を追加したものに相当する。
【0176】
入力差動回路A1の構成は、第1実施形態のそれと同じである。負荷抵抗器31、32、33、34も第1実施形態の場合と同じ接続である。
【0177】
この第2実施形態の可変利得増幅回路は、第1実施形態の場合と同様に、電源端子(電圧値:VCC)7と接地端子(電位:0)8との間に接続されており、一対の利得制御端子1、2の間に印加される利得制御電圧Vdに従って、一対の入力端子3、4の間に入力される入力電圧VINを差動増幅し、一対の出力端子5、6間に出力電圧VOUTを生成する。
【0178】
入力差動回路A1の構成と動作は、第1実施形態の場合と同じであるから、それらについての説明は省略する。
【0179】
利得制御差動回路A2では、トランジスタ21、23、25、27、29のエミッタが結合されており、それらの結合エミッタはさらに入力差動回路A1のトランジスタ11のコレクタに接続されている。トランジスタ21、23、25、27、29は、「第2差動回路」を構成しており、第1差動回路の第1差動出力電流で駆動される。
【0180】
同様に、トランジスタ22、24、26、28、30のエミッタが結合されており、それらの結合エミッタはさらに入力差動回路A1のトランジスタ12のコレクタに接続されている。トランジスタ22、24、26、28、30は、「第3差動回路」を構成しており、第1差動回路の第2差動出力電流で駆動される。
【0181】
「第2差動回路」と「第3差動回路」は協動して利得制御差動回路A2として機能するものであり、一対の利得制御端子1、2の間に印加される利得制御電圧Vdに応じて差動出力電流をそれぞれ生成する。これらの差動出力電流は、負荷抵抗器31、32、33、34によって電圧に変換されて、一対の出力端子5、6に生成される出力電圧VOUTとなる。
【0182】
第2差動回路と第3差動回路において、トランジスタ21、22、23、24のベースは、利得制御端子1に共通接続され、トランジスタ25、26、27、28、29、30のベースは、利得制御端子2に共通接続されている。その結果、利得制御端子1、2の間に印加される利得制御電圧Vdは、トランジスタ21、22、23、24の結合ベースと、トランジスタ25、26、27、28、29、30の結合ベースの間に差動入力される。
【0183】
また、トランジスタ21のコレクタは、直列接続された負荷抵抗器31と33を介して電源端子7に接続され、トランジスタ23、25のコレクタは負荷抵抗器33を介して電源端子7に共通接続されている。トランジスタ27のコレクタは、トランジスタ21のコレクタに接続されている。トランジスタ29のコレクタは、トランジスタ22のコレクタに接続されている。換言すれば、負荷抵抗器31は、トランジスタ21のコレクタと、トランジスタ23、25の結合コレクタの間に接続され、負荷抵抗器33は、トランジスタ23、25の結合コレクタと電源端子7の間に接続されている。
【0184】
同様に、トランジスタ22のコレクタは、直列接続された負荷抵抗器32と34を介して電源端子7に接続され、トランジスタ24、26のコレクタは、負荷抵抗器34を介して電源端子7に共通接続されている。トランジスタ28のコレクタは、トランジスタ22のコレクタに接続されている。トランジスタ30のコレクタは、トランジスタ21のコレクタに接続されている。換言すれば、負荷抵抗器32は、トランジスタ22のコレクタとトランジスタ24、26の結合コレクタの間に接続され、負荷抵抗器34は、トランジスタ24、26の結合コレクタと電源端子7の間に接続されている。
【0185】
一方の出力端子5は、トランジスタ21のコレクタに接続され、他方の出力端子6は、トランジスタ22のコレクタに接続されている。
【0186】
トランジスタ21と22のエミッタ面積は同一であり、トランジスタ23と24のエミッタ面積も同一であり、トランジスタ25と26のエミッタ面積も同一であり、トランジスタ27と28と29と30のエミッタ面積も同一である。また、トランジスタ21のエミッタ面積とトランジスタ23のエミッタ面積との比は、トランジスタ27のエミッタ面積およびトランジスタ29のエミッタ面積の和と、トランジスタ25のエミッタ面積との比に等しい。
【0187】
ここでは、トランジスタ21のエミッタ面積と、トランジスタ23のエミッタ面積と、トランジスタ25のエミッタ面積と、トランジスタ27のエミッタ面積と、トランジスタ29のエミッタ面積の比を、l1:l2:m:n:nに設定されているとする(l1、l2、m、nは正の定数)。
【0188】
負荷抵抗器31と32の抵抗値は同一(R2)であり、負荷抵抗器33、34の抵抗値も同一(R1)である。R1とR2との比は任意である。
【0189】
次に、以上の構成を持つ第2実施形態の可変利得増幅回路の動作について説明する。
【0190】
一対の入力端子3、4の間に差動入力される入力電圧VINは、エミッタ結合されたトランジスタ11、12からなる差動対によって第1および第2の差動出力電流に変換される。これら第1および第2の差動出力電流は、トランジスタ11、12のコレクタにそれぞれ生成される。この点は、第1実施形態の場合と同じである。
【0191】
トランジスタ11のコレクタに生成された第1差動出力電流は、五つのエミッタ結合されたトランジスタ21、23、25、27、29からなる第2差動回路に入力される。また、トランジスタ12のコレクタに生成された第2差動出力電流は、五つのエミッタ結合されたトランジスタ22、24、26、28、30からなる第3差動回路に入力される。
【0192】
こうして、第2および第3の差動回路にそれぞれ入力された第1および第2の差動出力電流は、一対の利得制御端子1、2の間に印加される利得制御電圧Vdにしたがって、十個のトランジスタ21、22、23、24、25、26、27、28、29、30に分配される。こうして分配された電流のうち、トランジスタ21のコレクタに流れる電流は、直列接続された負荷抵抗器31と33によって電圧に変換され、トランジスタ22のコレクタに流れる電流は、直列接続された負荷抵抗器32と34によって電圧に変換される。また、トランジスタ23と25のコレクタに流れる電流の和は、負荷抵抗器33によって電圧に変換され、トランジスタ24と26のコレクタに流れる電流の和は、負荷抵抗器34によって電圧に変換される。
【0193】
第2差動回路において、トランジスタ21のコレクタに流れる電流によって生成された電圧と、トランジスタ23と25のコレクタに流れる電流の和によって生成された電圧は、負荷抵抗器31で互いに合成される。また、第3差動回路において、トランジスタ22のコレクタに流れる電流によって生成された電圧と、トランジスタ24と26のコレクタに流れる電流の和によって生成された電圧は、負荷抵抗器32で互いに合成される。そして、これら二つの合成電圧が出力電圧VOUTとなって、出力端子5、6間から差動出力される。
【0194】
以下において、上記第2実施形態の可変利得増幅回路の動作をさらに詳細に説明する。
【0195】
利得制御差動回路A2の各トランジスタ21、22、23、24、25、26、27、28、29、30のコレクタ電流の交流成分をiCQ11、iCQ12、iCQ13、iCQ14、iCQ15、iCQ16、iCQ17、iCQ18、iCQ19、iCQ20は、入力差動回路A1の第1及び第2のトランジスタ11、12のコレクタ電流の交流成分iO、−iOを用いて、次の数式(37a)、(37b)、(37c)、(37d)、(37e)のように表される。
【0196】
【数37】
【0197】
次に、第2および第3の差動回路の五つのトランジスタ21、27、30、23、25のコレクタ電流の交流成分iCQ11、iCQ17、iCQ20とiCQ13、iCQ15による第2差動回路の出力電流において、負荷抵抗器31、33の抵抗値の寄与分RL11、RL15は、次のようにして求められる。
【0198】
すなわち、全交流成分ioに対するiCQ11、iCQ17、iCQ20とiCQ13、iCQ15の比は、上記の数式(37a)、(37b)、(37c)、(37d)、(37e)より、次の数式(38a)、(38b)、(38c)、(38d)、(38e)で与えられる。
【0199】
【数38】
【0200】
すると、第2差動回路における負荷抵抗器31、33の抵抗値の寄与分RL11、RL15は、次の数式(39a)、(39b)で与えられる。
【0201】
【数39】
【0202】
よって、数式(39a)、(39b)、入力差動回路A1に対する等価的な負荷抵抗値RLeqは、次の数式(40)のようになる。
【0203】
【数40】
【0204】
入力差動回路A1の伝達コンダクタンスをGmとおくと、第2実施形態の可変利得増幅回路の利得Gは、次の数式(41)で与えられる。
【0205】
【数41】
【0206】
数式(41)より、第2実施形態の可変利得増幅回路の最大利得Gmaxと最小利得Gminは、各々、次の数式(42a)、(42b)のようになる。
【0207】
【数42】
【0208】
よって、これら数式(42a)、(42b)より、第2実施形態の可変利得増幅回路の利得可変幅ΔGは、次の数式(43)のようになる。
【0209】
【数43】
【0210】
この第2実施形態では、以下の数式(44)が成立している。
【0211】
【数44】
【0212】
よって、数式(44)を用いて、上記の数式(43)は次の数式(45)のように書き換えられる。
【0213】
【数45】
【0214】
数式(45)より明らかなように、利得可変幅ΔGは、負荷抵抗器31、32、33、34の抵抗値の比[1+(R2/R1)]と、利得制御差動回路A2のトランジスタ21、22、23、24、25、26、27、28、29、30のエミッタ面積の比(2n/m)との積で表される。
【0215】
次に、出力端子5、6の直流電位VOUT(DC)を求める。
【0216】
トランジスタ21、23、25、27、30のコレクタ電流の直流成分をICQ11、ICQ13、ICQ15、ICQ17、ICQ20とすれば、これらは次の数式(46a)、(46b)、(46c)、(46d)、(46e)のように表される。
【0217】
【数46】
【0218】
よって、出力端子5の直流電位VOUT(DC)は、次の数式(47)のようになる。
【0219】
【数47】
【0220】
ここで、利得Gの場合と同様に、上記数式(44)が成立するので、上記数式(47)は次の数式(48)のように書き換えられる。
【0221】
【数48】
【0222】
第3差動回路は、第2差動回路と同じ構成であるから、出力端子6の直流電位VOUT(DC)も上記数式(48)で与えられる。
【0223】
上記数式(48)より明らかなように、出力端子5、6の直流電位VOUT(DC)は、利得Gを変化させても変動しない。
【0224】
以上説明したところから明らかなように、本発明の第2実施形態の可変利得増幅回路では、利得可変幅ΔGは、負荷抵抗器31、32、33、34の抵抗値の比[1+(R2/R1)]と、利得制御差動回路A2のトランジスタ21、22、23、24、25、26、27、28、29、30のエミッタ面積の比(2n/m)との積で表される。しかも、利得可変幅ΔGを大きくしても、一対の出力端子5、6における直流電位VOUT(DC)の変動はゼロである。
【0225】
よって、ペレットサイズを増大することなく大きな利得可変幅ΔGが得られ、しかも出力端子5、6における直流電位VOUT(DC)の変動も生じない。
【0226】
また、同じ理由により、大きな利得可変幅ΔGに設定しながら、図13に示したように、複数の当該可変利得増幅回路を直流結合して縦続接続することが可能となる。よって、段間の結合回路を省略でき且つバイアス回路を各段に設ける必要がないから、複数段に縦続接続した場合にもペレットサイズの増加を抑制できる。
【0227】
図4に、本発明の第2実施形態の可変利得増幅回路の利得制御電圧−利得制御特性および利得制御電圧−出力直流電位特性の一例を示す。利得Gを実線、出力直流電位VOUT(DC)を点線で示してある。
【0228】
この例では、負荷抵抗器31、33の抵抗値R2、R1を各々200Ω、20Ωとし、トランジスタ21、23、25、27、30のエミッタ面積比を8:1:1:4:4、トランジスタ22、24、26、28、29のエミッタ面積比を同じく8:1:1:4:4とし、さらに、トランジスタ11、12のエミッタ電流I0を各々1mAとしている。この場合、利得可変幅ΔGは39dB、最大利得Gmaxは11.6dBであるが、出力直流電位VOUT(DC)の変動はゼロである。
【0229】
(第3実施形態)
図5は、本発明の第3実施形態の可変利得増幅回路を示す回路図である。
【0230】
図5に示すように、本発明の第3実施形態の可変利得増幅回路は、図1に示す第1実施形態の可変利得増幅回路において、入力増幅回路A1のトランジスタ11と12のエミッタにそれぞれエミッタ帰還抵抗器35、36を接続したものである。エミッタ帰還抵抗器35は、トランジスタ11のエミッタと定電流源9の間に接続され、エミッタ帰還抵抗器36は、トランジスタ12のエミッタと定電流源9の間に接続されている。それ以外の構成は、第1実施形態の可変利得増幅回路と同じであり、その動作も同じである。
【0231】
しかし、第3実施形態の可変利得増幅回路では、エミッタ帰還抵抗器35、36が挿入されたことにより、トランジスタ11、12のエミッタ電流を各々Ioとし、エミッタ帰還抵抗器35、36の抵抗値を共にREとすれば、入力差動回路の線形動作範囲が(2IO×RE)だけ広がる。このため、第1実施形態における効果に加えて、入力端子3、4からの入力信号VINの振幅が大きい場合でも歪み特性が劣化しない、という効果がある。
【0232】
(第4実施形態)
図6は、本発明の第4実施形態の可変利得増幅回路を示す回路図である。
【0233】
図6に示すように、本発明の第4実施形態の可変利得増幅回路は、図1に示す第1実施形態の可変利得増幅回路において、入力増幅回路A1のトランジスタ11と12のエミッタ間に共通のエミッタ帰還抵抗器37を接続し、さらに、定電流源9に代えて、トランジスタ11と12のエミッタに定電流源9aと9b(いずれも電流値:I0)をそれぞれ接続したものである。定電流源9aは、トランジスタ11のエミッタと接地端子8の間に接続され、定電流源9bは、トランジスタ12のエミッタと接地端子8の間に接続されている。それ以外の構成は、第1実施形態の可変利得増幅回路と同じであり、その動作も同じである。
【0234】
第4実施形態の可変利得増幅回路では、定電流源9に代えて、トランジスタ11と12をそれぞれ駆動する定電流源9aと9bが設けられているため、トランジスタ11、12のエミッタ電流を各々Ioとし、エミッタ帰還抵抗器37の抵抗値を2REとすれば、入力差動回路の線形動作範囲が(2IO×RE)だけ広がる。このため、第1実施形態における効果に加えて、入力端子3、4からの入力信号VINの振幅が大きい場合でも歪み特性が劣化しない、という効果がある。
【0235】
さらに、エミッタ帰還抵抗器37において直流電位降下が生じないため、第1および第3の実施形態の可変利得増幅回路よりも低い電源電圧VCCで動作が可能となる、という効果もある。
【0236】
(第5実施形態)
本発明の第3実施形態の可変利得増幅回路では、図1に示す第1実施形態の可変利得増幅回路において、入力増幅回路A1のトランジスタ11と12のエミッタにそれぞれエミッタ帰還抵抗器35、36を接続している。しかし、エミッタ帰還抵抗器35、36は、図3に示す第2実施形態の可変利得増幅回路にも適用できる。
【0237】
こうして得た第3実施形態の可変利得増幅回路(図示省略)においても、第2実施形態の可変利得増幅回路と同じ効果が得られる。
【0238】
(第6実施形態)
本発明の第4実施形態の可変利得増幅回路では、図1に示す第1実施形態の可変利得増幅回路において、入力増幅回路A1のトランジスタ11と12のエミッタ間に共通のエミッタ帰還抵抗器37を接続し、さらに、定電流源9に代えて、トランジスタ11と12のエミッタに定電流源9aと9b(いずれも電流値:I0)をそれぞれ接続している。しかし、エミッタ帰還抵抗器37と定電流源9aと9bは、図3に示す第2実施形態の可変利得増幅回路にも適用できる。
【0239】
こうして得た第4実施形態の可変利得増幅回路(図示省略)においても、第2実施形態の可変利得増幅回路と同じ効果が得られる。
【0240】
(変形例)
以上、本発明の好適な実施形態について説明したが、本発明の可変利得増幅回路は上記第1〜第6の実施形態のみに限定されるものではなく、これら実施形態の構成に種々の修正や変更を施した可変利得増幅回路も本発明の範囲に含まれる。
【0241】
例えば、上記第1〜第6の実施形態ではnpn型バイポーラ・トランジスタを用いているが、pnp型バイポーラ・トランジスタを用いてもよいことは言うまでもない。また、負荷抵抗器の抵抗値の比やエミッタ面積の比についても、上記第1〜第6の実施形態で述べたものに限定されるものではなく、本発明の作用効果が得られるものであれば、任意に変更できる。
【0242】
【発明の効果】
以上説明したように、本発明の可変利得増幅回路は、利得可変幅が負荷抵抗器の抵抗値の比とトランジスタのエミッタ面積の比との積で決定され、しかも出力端子における直流電位の変動が少ない。したがって、ペレットサイズを増大することなく大きな利得可変幅が得られ、しかも出力端子における直流電位の変動も抑制できる。この直流電位の変動は、ゼロに設定することも可能である。
【0243】
さらに、大きな利得可変幅に設定しながら、直流結合して複数段に縦続接続することができる。よって、複数段に縦続接続した場合にもペレットサイズの増加を抑制できる。
【図面の簡単な説明】
【図1】本発明の第1実施形態の可変利得増幅回路の構成を示す回路図である。
【図2】本発明の第1実施形態の可変利得増幅回路において、利得の変化と出力端子の直流電位の変化を示す特性図である。
【図3】本発明の第2実施形態の可変利得増幅回路の構成を示す回路図である。
【図4】本発明の第2実施形態において、利得の変化と出力端子の直流電位の変化を示す特性図である。
【図5】本発明の第3実施形態の可変利得増幅回路の構成を示す回路図である。
【図6】本発明の第4実施形態の可変利得増幅回路の構成を示す回路図である。
【図7】従来の可変利得増幅回路の第1例の構成を示す回路図である。
【図8】図7の従来の可変利得増幅回路において、利得の変化と出力端子の直流電位の変化を示す特性図である。
【図9】従来の可変利得増幅回路の第2例の構成を示す回路図である。
【図10】図9の従来の可変利得増幅回路において、利得の変化と出力端子の直流電位の変化を示す特性図である。
【図11】従来の可変利得増幅回路の第3例の構成を示す回路図である。
【図12】図11の従来の可変利得増幅回路において、利得の変化と出力端子の直流電位の変化を示す特性図である。
【図13】複数の利得可変増幅回路を直流結合で縦続接続する場合の構成を示す回路図である。
【図14】複数の利得可変増幅回路を結合回路を介して縦続接続する場合の構成を示す回路図である。
【符号の説明】
1、2 利得制御端子
3、4 入力端子
5、6出力端子
7 電源端子
8 接地端子
9、9a、9b 定電流源
11、12、13、14、15、16、17、18、19、20、21、22、23、24、25、26、27、28、29、30 バイポーラ・トランジスタ
31、32、33、34 負荷抵抗器
35、36、37、 エミッタ帰還抵抗器[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a variable gain amplifier circuit, and more particularly, to a variable gain amplifier circuit having a wide variable gain range and capable of DC coupling to a low-frequency input signal (that is, not requiring capacitive coupling).
[0002]
[Prior art]
In mobile communication systems such as W-CDMA (Code-Division Multiple Access), power control is performed according to the distance between a mobile station and a base station. Highly accurate transmission power control characteristics are required. In addition, in recent years, not only long call duration and good call quality, but also small size and light weight have become important factors in determining the commercial value of this kind of portable terminal. For this reason, this type of portable terminal conventionally satisfies these requirements by cascade-connecting a plurality of stages of variable gain amplifier circuits each of which optimizes a variable gain width, current consumption, noise, and distortion. An example is shown in FIG.
[0003]
In the example of FIG. 14, after the first-stage variable gain amplifier (Valuable Gain Amplifier, VGA) 201, the second-stage variable gain amplifier is connected via a
[0004]
Examples of conventional variable gain amplifier circuits satisfying the above requirements include those described in JP-A-11-136051, JP-A-11-055054, and JP-A-11-239034. Hereinafter, these conventional circuits will be described.
[0005]
(Conventional example 1)
FIG. 7 shows a variable gain amplifier circuit described in Japanese Patent Application Laid-Open No. 11-136051.
[0006]
As shown in FIG. 7, the conventional variable gain amplifying circuit includes an input differential circuit A1 including two npn-type
[0007]
In the input differential circuit A1, the coupled emitters of the
[0008]
In the gain control differential circuit A2, the coupled emitters of the
[0009]
One
[0010]
The conventional variable gain amplifying circuit of FIG. 7 having the above configuration operates as follows.
[0011]
That is, the input voltage V differentially input between the pair of
[0012]
Here, the AC components of the collector currents of the
[0013]
(Equation 1)
[0014]
Here, the AC component i of the collector current of the
[0015]
(Equation 2)
[0016]
Each of the resistance values of the
[0017]
(Equation 3)
[0018]
R represented by equations (3a) and (3b)L3And RL5Can be considered as an equivalent load resistance value for the input differential circuit A1. Therefore, this equivalent load resistance value is represented by RLeqThen RLeqIs given by the following equation (4) from equations (3a) and (3b).
[0019]
(Equation 4)
[0020]
Here, the transfer conductance of the input differential circuit A1 is GmThen, the gain G of the input differential circuit A1 is expressed by the following equation (5).
[0021]
(Equation 5)
[0022]
From equation (5), the maximum gain G of the conventional variable gain amplifier circuit of FIG.maxAnd the minimum gain GminAre represented by the following equations (6a) and (6b), respectively.
[0023]
(Equation 6)
[0024]
Therefore, the gain variable width ΔG of the conventional variable gain amplifier circuit of FIG. 7 is given by the following equation (7) using equations (6a) and (6b).
[0025]
(Equation 7)
[0026]
From the equation (7), the variable gain width ΔG of the conventional variable gain amplifying circuit of FIG. 7 is equal to the resistance value R of the
[0027]
Output DC potential V at
[0028]
(Equation 8)
[0029]
Therefore, the output DC potential V at the time of the maximum gain and the minimum gainOUT (DC)Is expressed as the following equations (9a) and (9b) using the above equation (8).
[0030]
(Equation 9)
[0031]
From the above equations (9a) and (9b), in the conventional variable gain amplifier circuit of FIG. 7, when the gain variable width ΔG is increased, that is, the resistance value ratio [1+ (R) in equation (7) is obtained.Two/ RThree)], The DC potential V of the
[0032]
FIG. 8 shows an example of a gain control voltage-gain control characteristic and a gain control voltage-output DC potential characteristic of the conventional variable gain amplifier circuit shown in FIG. The change in the gain G is indicated by a solid line, and the output DC potential VOUT (DC)Are indicated by broken lines.
[0033]
In the example of FIG. 8, the resistance values R of the
[0034]
(Conventional example 2)
FIG. 9 shows a conventional variable gain amplifier circuit described in Japanese Patent Application Laid-Open No. H11-055054.
[0035]
The variable gain amplifying circuit shown in FIG. 9 includes an input differential circuit A1 having the same configuration as the conventional variable gain amplifying circuit shown in FIG. 7, and six npn-type
[0036]
Since the configuration and operation of the input differential circuit A1 in FIG. 9 are the same as those in FIG. 7, the description thereof will be omitted.
[0037]
In the gain control differential circuit A2 of FIG. 9, the coupled emitters of the
[0038]
One
[0039]
[0040]
The resistance values of the
[0041]
The conventional variable gain amplifier circuit of FIG. 9 operates as follows.
[0042]
The AC components of the collector currents of the
[0043]
(Equation 10)
[0044]
Also, the AC component i of the collector current of the
[0045]
That is, first, all the AC components ioI forCQ3And iCQ5Are set as in the following equations (11a) and (11b).
[0046]
(Equation 11)
[0047]
Then, the AC component i of the collector current of the
[0048]
(Equation 12)
[0049]
Equivalent load resistance value R for input differential circuit A1LeqIs the contribution R of the resistance values of the
[0050]
(Equation 13)
[0051]
The transfer conductance of the input differential circuit A1 is GmIn other words, the gain G of the conventional variable gain amplifier circuit of FIG. 9 is given by the following equation (14) using the equation (13).
[0052]
[Equation 14]
[0053]
Further, the maximum gain G of the conventional variable gain amplifier circuit of FIG.maxAnd the minimum gain GminAre as shown in the following equations (15a) and (15b), respectively.
[0054]
(Equation 15)
[0055]
Therefore, using the equations (15a) and (15b), the gain variable width ΔG is given by the following equation (16).
[0056]
(Equation 16)
[0057]
From the equation (16), in the conventional variable gain amplifier circuit of FIG. 9, the gain variable width ΔG is determined by the resistance value ratio [1+ (RTwo/ R1)] And the emitter area ratio [l + (n / m)] of the transistors of the gain control differential circuit A2.
[0058]
Also, the DC potential V of the
[0059]
[Equation 17]
[0060]
Therefore, the output DC potential at the time of the maximum gain and the minimum gain is expressed by the following equations (18a) and (18b) using the equation (17).
[0061]
(Equation 18)
[0062]
From Expressions (18a) and (18b), if the gain variable width ΔG given by Expression (16) is increased, that is, if the emitter area ratio [1+ (n / m)] is increased, the DC potential V of the output terminal is increased.OUT (DC)It can be seen that the variation of
[0063]
FIG. 10 shows an example of a gain control voltage-gain control characteristic and a gain control voltage-output DC potential characteristic of the conventional variable gain amplifier circuit shown in FIG. The change in the gain G is shown by a solid line, and the DC potential V of the output terminal is shown.OUT (DC)Are indicated by broken lines.
[0064]
In this example, the resistance values R of the
[0065]
(Conventional example 3)
FIG. 11 shows a conventional variable gain amplifier circuit described in Japanese Patent Application Laid-Open No. 11-239034.
[0066]
The variable gain amplifier circuit shown in FIG. 11 includes an input differential circuit A1 having the same configuration as that of the conventional variable gain amplifier circuit shown in FIG. 7, and six npn-type
[0067]
In the gain control differential circuit A2, the emitters of the
[0068]
One
[0069]
[0070]
The resistance values of the
[0071]
The conventional variable gain amplifier circuit of FIG. 11 operates as follows.
[0072]
The AC components of the collector currents of the
[0073]
[Equation 19]
[0074]
Here, the AC component i of the current flowing through the
[0075]
(Equation 20)
[0076]
Therefore, from the equation (20), the equivalent load resistance value R for the input differential circuit A1 is obtained.LeqIs given by the following equation (21).
[0077]
(Equation 21)
[0078]
The transfer conductance of the input differential circuit A1 is GmThen, the gain G of the variable gain amplifier circuit of FIG. 11 is given by the following equation (22) using the equation (21).
[0079]
(Equation 22)
[0080]
From equation (22), the maximum gain G of the variable gain amplifier circuit is obtained.maxAnd the minimum gain GminAre given by the following equations (23a) and (23b), respectively.
[0081]
(Equation 23)
[0082]
Therefore, the gain variable width ΔG is given by the following equation (24) using equations (23a) and (23b).
[0083]
[Equation 24]
[0084]
From equation (24), in the conventional variable gain amplifier circuit of FIG. 11, the gain variable width ΔG is determined by the emitter area ratio [(m + n) / (mn)] of the transistor of the gain control differential circuit A2. I understand.
[0085]
Also, the DC component I of the collector current of the
[0086]
(Equation 25)
[0087]
Therefore, the DC potential V of the output terminalOUT (DC)Is given by the following Expression (26) using Expressions (25a), (25b), and (25c).
[0088]
(Equation 26)
[0089]
From equation (26), in the conventional variable gain amplifier circuit of FIG.OUT (DC)Does not change even when the gain G is changed.
[0090]
FIG. 12 shows an example of a gain control voltage-gain control characteristic and a gain control voltage-output DC potential characteristic of the conventional variable gain amplifier circuit of FIG. The change in the gain G is shown by a solid line, and the output DC potential VOUT (DC)Are indicated by broken lines.
[0091]
In this example, the resistance values R of the
[0092]
The following is another related art related to the present invention. That is, Japanese Patent Application Laid-Open No. 8-51326 discloses a gain control circuit using a bipolar transistor, in which the output DC potential does not fluctuate during gain control. Further, Japanese Patent Application Laid-Open No. 3-153113 discloses a variable gain amplifier using a bipolar transistor which does not cause a direct current fluctuation of an output signal even when the gain is adjusted.
[0093]
[Problems to be solved by the invention]
However, each of the above-mentioned conventional variable gain amplifier circuits has the following problems.
[0094]
That is, in the variable gain amplifier circuit of FIG. 7, if the gain variable width ΔG given by the above equation (7) is set to a large value, the pellet size (size of the semiconductor chip) becomes large. There is. In order to increase the gain variable width ΔG, as is apparent from the equation (7), the resistance value ratio [1+ (RTwo/ RThree)] Must be increased.
[0095]
For example, if a large load resistor of 100: 1 is to be realized by a normal integrated circuit (IC) process, the area (chip area) of the load resistor becomes very large. As a result, the pellet size increases according to the area of the load resistor.
[0096]
Furthermore, as can be seen from equations (9a) and (9b), the gain control signal VdThe output DC potential V differs between the case where the gain G is maximized and the case where the gain G is minimized.OUT (DC)Are very different. For this reason, for example, as shown in FIG. 13, two stages of cascade-connected variable
[0097]
Thus, in this case, as shown in FIG. 14, the stages are coupled via a
[0098]
The conventional variable gain amplifying circuit of FIG. 9 also has a problem that the pellet size is increased by the area of the
[0099]
That is, in the conventional variable gain amplifying circuit of FIG. 9, the gain variable width ΔG is equal to the resistance value ratio [l + (RTwo/ RThree)] And the emitter area ratio [l + (n / m)] of the transistors of the gain control differential circuit A2. For this reason, the large gain variable width ΔG is equal to the resistance value ratio [l + (RTwo/ RThree)], But also by increasing the emitter area ratio [l + (n / m)]. Therefore, an increase in pellet size can be suppressed as compared with the circuit of FIG.
[0100]
However, as is clear from equations (18a) and (18b), when the emitter area ratio [l + (n / m)] is increased, the output DC potential V is correspondingly increased.OUT (DC)Fluctuation becomes large. Therefore, also in the circuit of FIG. 9, the output DC potential V of the variable gain amplifying circuit of FIG.OUT (DC)It cannot solve the problem about the fluctuation of
[0101]
On the other hand, in the conventional variable gain amplifying circuit shown in FIG. 11, unlike the conventional variable gain amplifying circuits shown in FIGS.OUT (DC), There can be no DC fluctuation between the stages as shown in FIG. Therefore, the
[0102]
However, it is difficult to achieve a desired emitter area ratio [(m + n) / (mn)] with two small transistors having slightly different emitter areas, for example, 45:44. Therefore, in practice, a plurality of transistors having the minimum emitter area are arranged, or two large transistors having slightly different emitter areas are used.
[0103]
Therefore, even in the conventional variable gain amplifier circuit of FIG. 11, the problem regarding the pellet size of the variable gain amplifier circuit of FIG. 7 cannot be solved.
[0104]
Since a variable gain amplifier circuit having a large gain variable width ΔG is required in an intermediate frequency (IF) amplifier stage having a low input frequency, the solution of the above problem becomes more important in this case.
[0105]
The present invention has been made in view of the above circumstances, and an object of the present invention is to provide a variable gain capable of obtaining a large gain variable width without increasing the pellet size and suppressing the fluctuation of the DC potential at the output terminal. An amplifier circuit is provided.
[0106]
Another object of the present invention is to provide a variable gain amplifier circuit in which the gain variable width is determined by the product of the ratio of the resistance value of the load resistor and the ratio of the emitter area of the transistor, and the DC potential at the output terminal is small. Is to do.
[0107]
Still another object of the present invention is to provide a variable gain amplifier circuit that can be cascaded and connected in a plurality of stages by DC coupling while setting a large gain variable width.
[0108]
Still another object of the present invention is to provide a variable gain amplifier circuit capable of suppressing an increase in pellet size when cascade-connected in a plurality of stages.
[0109]
[Means for Solving the Problems]
(1) In order to achieve the above object, a variable gain amplifier circuit of the present invention
(A) a pair of input terminals;
(B) a pair of gain control terminals;
(C) having a first transistor and a second transistor which are emitter-coupled, and driven by a constant current, according to an input voltage applied between the pair of input terminals, and a collector of the first transistor; A first differential circuit for generating a first output current and a second output current at the collector of the second transistor, respectively;
(D) a second differential circuit having an emitter-coupled third transistor, a fifth transistor, a seventh transistor, and a ninth transistor, and driven by the first output current of the first differential circuit;
(E) a third differential circuit having emitter-coupled fourth, sixth, eighth, and tenth transistors and driven by the second output current of the first differential circuit;
(F) a first load resistor and a third load resistor connected in series to each other and connected to a collector of the third transistor of the second differential circuit;
(G) a second load resistor and a fourth load resistor connected in series to each other and connected to a collector of the fourth transistor of the third differential circuit;
A collector of the fifth transistor of the second differential circuit is connected to a connection point between the first load resistor and the third load resistor;
A collector of the seventh transistor of the second differential circuit is connected to a collector of the third transistor;
A collector of the ninth transistor of the second differential circuit is connected to a collector of the fourth transistor of the third differential circuit;
A collector of the sixth transistor of the third differential circuit is connected to a connection point between the second load resistor and the fourth load resistor,
The collector of the eighth transistor of the third differential circuit is connected to the collector of the fourth transistor,
A collector of the tenth transistor of the third differential circuit is connected to a collector of the third transistor of the second differential circuit;
The gain control voltage applied between the pair of gain control terminals is equal to the gain control voltage of the second differential circuit.SaidThe third transistor and the third differential circuitSaidA coupled base of a fourth transistor and the second differential circuit;SaidFifth transistor,SaidThe seventh transistor,SaidThe ninth transistor and the third differential circuitSaidThe sixth transistor,SaidThe eighth transistor andSaidApplied between the coupled base of the tenth transistor;
The collector of the third transistor of the second differential circuit and the collector of the fourth transistor of the third differential circuit form a pair of output terminals, and the output voltage is taken from the pair of output terminals. I am trying to be.
In addition, the second differential circuit further includes an eleventh transistor, and the third differential circuit further includes a twelfth transistor. The emitter, base, and collector of the eleventh transistor are the third, the third and the fourth transistors. Fifth, seventh and ninth transistors are connected to the combined emitter, the base of the third transistor, and the collector of the fifth transistor, respectively, and the emitter, base, and collector of the twelfth transistor are connected to the fourth, The sixth transistor is connected to the coupled emitters of the eighth and tenth transistors, the base of the fourth transistor, and the collector of the sixth transistor, respectively.
[0110]
(2) The variable gain amplifying circuit of the present invention has the first and second transistors which are emitter-coupled, and is driven by a constant current according to an input voltage applied between a pair of input terminals. And a first differential circuit for generating a first output current and a second output current at the collectors of the first and second transistors, respectively. Then, the first and second output currents cause the second differential circuit having the third, fifth, seventh, and ninth transistors to be emitter-coupled, and the fourth, sixth, and sixth emitter-coupled transistors. A third differential circuit having eighth and tenth transistors is driven, respectively.
[0111]
Further, the bases of the third, fifth, seventh and ninth transistors of the second differential circuit and the bases of the fourth, sixth, eighth and tenth transistors of the third differential circuit are as described above. And a gain control voltage applied between the pair of gain control terminals is applied between the bases. The second differential circuit and the third differential circuit generate output currents in accordance with the gain control voltages thus applied, and the output currents are connected to the first load resistor and the third load connected as described above. The voltage is converted into a voltage by the resistor, the second load resistor, and the fourth load resistor, and is taken out as an output voltage from a pair of output terminals.
[0112]
As a result, the gain variable width (the ratio of the maximum value to the minimum value of the gain) of the gain (the ratio of the output voltage to the input voltage) of the variable gain amplifier circuit is the ratio of the resistance values of the first to fourth load resistors. And the ratio of the emitter area ratio of the third to tenth transistors constituting the second and third differential circuits. Moreover, even if the gain variable width is increased, the fluctuation of the DC potential at the pair of output terminals is small or does not occur at all.
[0113]
Therefore, a large gain variable width can be obtained without increasing the pellet size, and fluctuation of the DC potential at the output terminal can be suppressed. For this reason, it is possible to cascade connect a plurality of stages by DC coupling while setting a large gain variable width. Therefore, even when the variable gain amplifier circuits are cascaded in a plurality of stages, an increase in the pellet size can be suppressed.
[0114]
The variable gain amplifier circuit of the present invention further comprises:The second differential circuit11th transistorAnd the third differential circuit12th transistorFurtherIncludes,An emitter, a base, and a collector of the eleventh transistor are connected to coupled emitters of the third, fifth, seventh, and ninth transistors, a base of the third transistor, and a collector of the fifth transistor, respectively; The emitter, base, and collector of the twelfth transistor are connected to the coupled emitters of the fourth, sixth, eighth, and tenth transistors, the base of the fourth transistor, and the collector of the sixth transistor, respectively.Have been. Therefore, the fluctuation of the DC potential at the pair of output terminals can be set to zero.
[0115]
(3) In a preferred example of the variable gain amplifier circuit of the present invention,The emitters of the first transistor and the second transistor of the first differential circuit are commonly connected to a common constant current source that generates the constant current for driving the first differential circuit. In this case, it is preferable that the first transistor and the second transistor have a first emitter feedback resistor and a second emitter feedback resistor, respectively.
[0116]
In another preferred example of the variable gain amplifier circuit according to the present invention, the emitter of the first transistor and the emitter of the second transistor of the first differential circuit generates the constant current for driving the first differential circuit. They are connected to the first constant current source and the second constant current source, respectively. In this case, it is preferable that a common emitter feedback resistor is connected between the emitter of the first transistor and the emitter of the second transistor.
[0117]
In still another preferred example of the variable gain amplifier circuit according to the present invention, the third transistor and the fourth transistor have the same emitter area, and the fifth transistor and the sixth transistor have the same emitter area. The seventh transistor, the eighth transistor, the ninth transistor, and the tenth transistor have the same emitter area. The emitter area of the third transistor, the emitter area of the fifth transistor, and the emitter area of the seventh transistor are set to l: m: n (where l, m, and n are arbitrary positive constants, respectively). ).
[0118]
In still another preferred example of the variable gain amplifier circuit according to the present invention, the third transistor and the fourth transistor have the same emitter area, and the fifth transistor and the sixth transistor have the same emitter area. The emitter areas of the seventh transistor, the eighth transistor, the ninth transistor, and the tenth transistor are the same, and the emitter areas of the eleventh transistor and the twelfth transistor are the same. The emitter area of the third transistor, the emitter area of the eleventh transistor, the emitter area of the fifth transistor, the emitter area of the seventh transistor, and the emitter area of the ninth transistor are l1: LTwo: M: n: n is set (l1, LTwo, M, and n are any positive constants).
[0119]
In still another preferred example of the variable gain amplifier circuit according to the present invention, the first load resistor and the second load resistor have the same resistance value, and the third load resistor and the fourth load resistor have the same resistance value. The resistance values are the same, and the resistance value of the first load resistor and the resistance value of the third load resistor are set to a predetermined ratio.
[0120]
BEST MODE FOR CARRYING OUT THE INVENTION
Next, embodiments of the present invention will be described in detail with reference to the accompanying drawings.
[0121]
(1st Embodiment)
FIG. 1 is a circuit diagram showing a variable gain amplifier circuit according to the first embodiment of the present invention.
[0122]
As shown in FIG. 1, the variable gain amplifier circuit according to the first embodiment of the present invention includes an input differential circuit A1, a gain control differential circuit A2, four
[0123]
This variable gain amplifier circuit has a power supply terminal (voltage value: VCC) 7 and a ground terminal (potential: 0) 8, and a gain control voltage V applied between a pair of
[0124]
The input differential circuit A1 includes a differential pair composed of two npn-type
[0125]
The differential pair including the
[0126]
The gain control differential circuit A2 has eight npn-type
[0127]
The emitters of the four npn-type
[0128]
Similarly, the emitters of the four
[0129]
The "second differential circuit" and the "third differential circuit" cooperate to function as a gain control differential circuit A2, and a gain control voltage applied between a pair of
[0130]
In the second differential circuit and the third differential circuit, the bases of the
[0131]
The collector of the
[0132]
Similarly, the collector of the
[0133]
One
[0134]
The
[0135]
The resistance values of the
[0136]
Next, the operation of the variable gain amplifier circuit according to the first embodiment having the above configuration will be described.
[0137]
Input voltage V differentially input between a pair of
[0138]
The first differential output current generated at the collector of the
[0139]
Thus, the first and second differential output currents input to the second and third differential circuits, respectively, correspond to the gain control voltage V applied between the pair of
[0140]
In the second differential circuit, the voltage generated by the current flowing through the collector of the
[0141]
Hereinafter, the operation of the variable gain amplifier circuit of the first embodiment will be described in more detail.
[0142]
The AC components of the collector currents of the
[0143]
[Equation 27]
[0144]
Next, the AC component i of the collector current of the four
[0145]
That is, i for all AC components ioCQ3, ICQ7, ICQ10, ICQ5Is given by the following equations (28a), (28b), (28c) and (28d) from the above equations (27a), (27b), (27c) and (27d).
[0146]
[Equation 28]
[0147]
Then, the contribution R of the resistance values of the
[0148]
(Equation 29)
[0149]
Therefore, the equivalent load resistance value R for the input differential circuit A1LeqIs as shown in the following equation (30).
[0150]
[Equation 30]
[0151]
Due to the symmetry of the circuit, the contribution of the resistance values of the
[0152]
The transfer conductance of the input differential circuit A1 is GmIn other words, the gain G of the variable amplifier circuit according to the first embodiment is given by the following equation (31).
[0153]
[Equation 31]
[0154]
From equation (31), the maximum gain G of the variable gain amplifier circuit of the first embodiment is obtained.maxAnd the minimum gain GminAre given by the following equations (32a) and (32b), respectively.
[0155]
(Equation 32)
[0156]
Therefore, from the equations (32a) and (32b), the gain variable width ΔG of the variable gain amplifier circuit according to the first embodiment is expressed by the following equation (33).
[0157]
[Equation 33]
[0158]
As is clear from Expression (33), the gain variable width ΔG is equal to the ratio (R) of the resistance values of the
[0159]
Next, the DC potential V of the
[0160]
The DC component of the collector current of the
[0161]
[Equation 34]
[0162]
Therefore, the DC potential V of the
[0163]
(Equation 35)
[0164]
DC potential V of
[0165]
From the above equation (35), the DC potential V of the
[0166]
[Equation 36]
[0167]
As is clear from equations (36a) and (36b), when the emitter area ratio [1+ (2n / m)] is increased in order to increase the gain variable width ΔG, the DC potential V of the
[0168]
As is apparent from the above description, in the variable gain amplifier circuit according to the first embodiment of the present invention, the gain variable width ΔG is determined by the ratio [1+ (R) of the resistance values of the
[0169]
Therefore, a large gain variable width ΔG can be obtained without increasing the pellet size, and the DC potential V at the
[0170]
Further, for the same reason, it is possible to cascade-connect a plurality of the variable gain amplifier circuits by DC coupling as shown in FIG. 13 while setting the large gain variable width ΔG. Therefore, the coupling circuit between the stages can be omitted, and the bias circuit does not need to be provided in each stage. Therefore, even when the cascade connection is performed in a plurality of stages, the increase in the pellet size can be suppressed.
[0171]
FIG. 2 shows an example of a gain control voltage-gain control characteristic and a gain control voltage-output DC potential characteristic of the variable gain amplifier circuit according to the first embodiment of the present invention. Gain G is a solid line, output DC potential VOUT (DC)Is indicated by a dotted line.
[0172]
In this example, the resistance values R of the
[0173]
(2nd Embodiment)
FIG. 3 is a circuit diagram showing a variable gain amplifier circuit according to a second embodiment of the present invention.
[0174]
As shown in FIG. 3, the variable gain amplifying circuit according to the second embodiment of the present invention comprises eight npn-type
[0175]
The
[0176]
The configuration of the input differential circuit A1 is the same as that of the first embodiment. The load resistors 31, 32, 33, and 34 have the same connection as in the first embodiment.
[0177]
The variable gain amplifier circuit of the second embodiment has a power supply terminal (voltage value: VCC) 7 and a ground terminal (potential: 0) 8, and a gain control voltage V applied between a pair of
[0178]
The configuration and operation of the input differential circuit A1 are the same as in the first embodiment, and a description thereof will be omitted.
[0179]
In the gain control differential circuit A2, the emitters of the
[0180]
Similarly, the emitters of
[0181]
The "second differential circuit" and the "third differential circuit" cooperate to function as a gain control differential circuit A2, and a gain control voltage applied between a pair of
[0182]
In the second differential circuit and the third differential circuit, the bases of the
[0183]
The collector of the transistor 21 is connected to the
[0184]
Similarly, the collector of the
[0185]
One
[0186]
[0187]
Here, the ratio of the emitter area of the transistor 21, the emitter area of the
[0188]
The resistance values of the
[0189]
Next, the operation of the variable gain amplifier circuit according to the second embodiment having the above configuration will be described.
[0190]
Input voltage V differentially input between a pair of
[0191]
The first differential output current generated at the collector of the
[0192]
Thus, the first and second differential output currents input to the second and third differential circuits, respectively, correspond to the gain control voltage V applied between the pair of
[0193]
In the second differential circuit, the voltage generated by the current flowing through the collector of the transistor 21 and the voltage generated by the sum of the current flowing through the collectors of the
[0194]
Hereinafter, the operation of the variable gain amplifier circuit according to the second embodiment will be described in more detail.
[0195]
The AC component of the collector current of each of the
[0196]
(37)
[0197]
Next, the AC component i of the collector current of the five
[0198]
That is, i for all AC components ioCQ11, ICQ17, ICQ20And iCQ13, ICQ15From the above equations (37a), (37b), (37c), (37d), and (37e), the ratio of the following equations (38a), (38b), (38c), (38d), (38e) Given by
[0199]
[Equation 38]
[0200]
Then, the contribution R of the resistance values of the
[0201]
[Equation 39]
[0202]
Therefore, equations (39a) and (39b), the equivalent load resistance value R for the input differential circuit A1LeqIs as shown in the following equation (40).
[0203]
(Equation 40)
[0204]
The transfer conductance of the input differential circuit A1 is GmIn other words, the gain G of the variable gain amplifier circuit according to the second embodiment is given by the following equation (41).
[0205]
(Equation 41)
[0206]
From the equation (41), the maximum gain G of the variable gain amplifier circuit according to the second embodiment is obtained.maxAnd the minimum gain GminAre as shown in the following equations (42a) and (42b).
[0207]
(Equation 42)
[0208]
Therefore, from the equations (42a) and (42b), the gain variable width ΔG of the variable gain amplifier circuit according to the second embodiment is expressed by the following equation (43).
[0209]
[Equation 43]
[0210]
In the second embodiment, the following equation (44) holds.
[0211]
[Equation 44]
[0212]
Therefore, using the expression (44), the above expression (43) can be rewritten as the following expression (45).
[0213]
[Equation 45]
[0214]
As is clear from equation (45), the variable gain width ΔG is determined by the ratio [1+ (R) of the resistance values of the
[0215]
Next, the DC potential V of the
[0216]
The DC component of the collector current of the
[0217]
[Equation 46]
[0218]
Therefore, the DC potential V of the
[0219]
[Equation 47]
[0220]
Here, as in the case of the gain G, the above equation (44) holds, so the above equation (47) can be rewritten as the following equation (48).
[0221]
[Equation 48]
[0222]
Since the third differential circuit has the same configuration as the second differential circuit, the DC potential VOUT (DC)Is also given by the above equation (48).
[0223]
As is clear from the above equation (48), the DC potential V of the
[0224]
As is apparent from the above description, in the variable gain amplifier circuit according to the second embodiment of the present invention, the gain variable width ΔG is determined by the ratio [1+ (R) of the resistance values of the
[0225]
Therefore, a large gain variable width ΔG can be obtained without increasing the pellet size, and the DC potential V at the
[0226]
Further, for the same reason, it is possible to cascade-connect a plurality of the variable gain amplifier circuits by DC coupling as shown in FIG. 13 while setting the large gain variable width ΔG. Therefore, the coupling circuit between the stages can be omitted, and the bias circuit does not need to be provided in each stage. Therefore, even when the cascade connection is performed in a plurality of stages, the increase in the pellet size can be suppressed.
[0227]
FIG. 4 shows an example of a gain control voltage-gain control characteristic and a gain control voltage-output DC potential characteristic of the variable gain amplifier circuit according to the second embodiment of the present invention. Gain G is a solid line, output DC potential VOUT (DC)Is indicated by a dotted line.
[0228]
In this example, the resistance values R of the
[0229]
(Third embodiment)
FIG. 5 is a circuit diagram showing a variable gain amplifier circuit according to the third embodiment of the present invention.
[0230]
As shown in FIG. 5, the variable gain amplifier circuit according to the third embodiment of the present invention is different from the variable gain amplifier circuit according to the first embodiment shown in FIG. The feedback resistors 35 and 36 are connected. The
[0231]
However, in the variable gain amplifier circuit of the third embodiment, the emitter currents of the
[0232]
(Fourth embodiment)
FIG. 6 is a circuit diagram showing a variable gain amplifier circuit according to a fourth embodiment of the present invention.
[0233]
As shown in FIG. 6, the variable gain amplifier circuit according to the fourth embodiment of the present invention is different from the variable gain amplifier circuit according to the first embodiment shown in FIG. 1 in that the variable gain amplifier circuit is shared between the emitters of the
[0234]
In the variable gain amplifying circuit according to the fourth embodiment, constant
[0235]
Further, since no DC potential drop occurs in the
[0236]
(Fifth embodiment)
In the variable gain amplifier circuit according to the third embodiment of the present invention, in the variable gain amplifier circuit according to the first embodiment shown in FIG. 1,
[0237]
The variable gain amplifying circuit (not shown) of the third embodiment thus obtained also has the same effect as the variable gain amplifying circuit of the second embodiment.
[0238]
(Sixth embodiment)
In the variable gain amplifier circuit according to the fourth embodiment of the present invention, a common
[0239]
The variable gain amplifying circuit (not shown) of the fourth embodiment thus obtained also has the same effect as the variable gain amplifying circuit of the second embodiment.
[0240]
(Modification)
As described above, the preferred embodiments of the present invention have been described. However, the variable gain amplifier circuit of the present invention is not limited to only the above-described first to sixth embodiments. A modified variable gain amplifier circuit is also included in the scope of the present invention.
[0241]
For example, although the npn-type bipolar transistor is used in the first to sixth embodiments, it goes without saying that a pnp-type bipolar transistor may be used. Also, the ratio of the resistance value of the load resistor and the ratio of the emitter area are not limited to those described in the above-described first to sixth embodiments. It can be changed arbitrarily.
[0242]
【The invention's effect】
As described above, in the variable gain amplifier circuit of the present invention, the variable gain width is determined by the product of the ratio of the resistance value of the load resistor and the ratio of the emitter area of the transistor, and the fluctuation of the DC potential at the output terminal is reduced. Few. Therefore, a large gain variable width can be obtained without increasing the pellet size, and fluctuation of the DC potential at the output terminal can be suppressed.This change in DC potential can be set to zero.
[0243]
Furthermore, it is possible to cascade connect a plurality of stages by DC coupling while setting a large gain variable width. Therefore, even when the cascade connection is performed in a plurality of stages, the increase in the pellet size can be suppressed.
[Brief description of the drawings]
FIG. 1 is a circuit diagram showing a configuration of a variable gain amplifier circuit according to a first embodiment of the present invention.
FIG. 2 is a characteristic diagram showing a change in a gain and a change in a DC potential of an output terminal in the variable gain amplifier circuit according to the first embodiment of the present invention.
FIG. 3 is a circuit diagram illustrating a configuration of a variable gain amplifier circuit according to a second embodiment of the present invention.
FIG. 4 is a characteristic diagram showing a change in a gain and a change in a DC potential of an output terminal in a second embodiment of the present invention.
FIG. 5 is a circuit diagram illustrating a configuration of a variable gain amplifier circuit according to a third embodiment of the present invention.
FIG. 6 is a circuit diagram illustrating a configuration of a variable gain amplifier circuit according to a fourth embodiment of the present invention.
FIG. 7 is a circuit diagram showing a configuration of a first example of a conventional variable gain amplifier circuit.
8 is a characteristic diagram showing a change in gain and a change in DC potential at an output terminal in the conventional variable gain amplifier circuit of FIG. 7;
FIG. 9 is a circuit diagram showing a configuration of a second example of a conventional variable gain amplifier circuit.
FIG. 10 is a characteristic diagram showing a change in gain and a change in DC potential at an output terminal in the conventional variable gain amplifier circuit of FIG. 9;
FIG. 11 is a circuit diagram showing a configuration of a third example of a conventional variable gain amplifier circuit.
12 is a characteristic diagram showing a change in gain and a change in DC potential at an output terminal in the conventional variable gain amplifier circuit of FIG. 11;
FIG. 13 is a circuit diagram showing a configuration in a case where a plurality of variable gain amplifier circuits are cascaded by DC coupling.
FIG. 14 is a circuit diagram showing a configuration in a case where a plurality of variable gain amplifier circuits are cascaded via a coupling circuit.
[Explanation of symbols]
1, 2 gain control terminals
3, 4 input terminals
5, 6 output terminals
7 Power supply terminal
8 Ground terminal
9, 9a, 9b Constant current source
11, 12, 13, 14, 15, 16, 17, 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30 Bipolar transistors
31, 32, 33, 34 Load resistors
35, 36, 37, Emitter feedback resistor
Claims (7)
(b) 一対の利得制御端子と、
(c) エミッタ結合された第1トランジスタと第2トランジスタを有し、且つ、定電流により駆動されて、前記一対の入力端子間に印加される入力電圧に応じて、前記第1トランジスタのコレクタと前記第2トランジスタのコレクタにそれぞれ第1出力電流と第2出力電流を生成する第1差動回路と、
(d) エミッタ結合された第3トランジスタ、第5トランジスタ、第7トランジスタおよび第9トランジスタを有すると共に、前記第1差動回路の前記第1出力電流で駆動される第2差動回路と、
(e) エミッタ結合された第4トランジスタ、第6トランジスタ、第8トランジスタおよび第10トランジスタを有すると共に、前記第1差動回路の前記第2出力電流で駆動される第3差動回路と、
(f) 前記第2差動回路の前記第3トランジスタのコレクタに接続された、互いに直列接続された第1負荷抵抗器および第3負荷抵抗器と、
(g) 前記第3差動回路の前記第4トランジスタのコレクタに接続された、互いに直列接続された第2負荷抵抗器および第4負荷抵抗器とを備えており、
前記第2差動回路の前記第5トランジスタのコレクタは、前記第1負荷抵抗器と前記第3負荷抵抗器の接続点に接続され、
前記第2差動回路の前記第7トランジスタのコレクタは、前記第3トランジスタのコレクタに接続され、
前記第2差動回路の前記第9トランジスタのコレクタは、前記第3差動回路の前記第4トランジスタのコレクタに接続され、
前記第3差動回路の前記第6トランジスタのコレクタは、前記第2負荷抵抗器と前記第4負荷抵抗器の接続点に接続され、
前記第3差動回路の前記第8トランジスタのコレクタは、前記第4トランジスタのコレクタに接続され、
前記第3差動回路の前記第10トランジスタのコレクタは、前記第2差動回路の前記第3トランジスタのコレクタに接続され、
前記一対の利得制御端子間に印加される利得制御電圧は、前記第2差動回路の前記第3トランジスタおよび前記第3差動回路の前記第4トランジスタの結合されたベースと、前記第2差動回路の前記第5トランジスタ、前記第7トランジスタ、前記第9トランジスタおよび前記第3差動回路の前記第6トランジスタ、前記第8トランジスタおよび前記第10トランジスタの結合されたベースとの間に印加され、
前記第2差動回路の前記第3トランジスタのコレクタと、前記第3差動回路の前記第4トランジスタのコレクタは、一対の出力端子を形成していて、出力電圧は前記一対の出力端子から取り出され、
前記第2差動回路は第11トランジスタをさらに含むと共に、前記第3差動回路は第12トランジスタをさらに含んでおり、
前記第11トランジスタのエミッタ、ベース、コレクタは、前記第3、第5、第7および第9のトランジスタの結合エミッタと、前記第3トランジスタのベースと、前記第5トランジスタのコレクタにそれぞれ接続され、
前記第12トランジスタのエミッタ、ベース、コレクタは、前記第4、第6、第8および第10のトランジスタの結合エミッタと、前記第4トランジスタのベースと、前記第6トランジスタのコレクタにそれぞれ接続されている可変利得増幅回路。(A) a pair of input terminals;
(B) a pair of gain control terminals;
(C) having a first transistor and a second transistor which are emitter-coupled, and driven by a constant current, according to an input voltage applied between the pair of input terminals, and a collector of the first transistor; A first differential circuit for generating a first output current and a second output current at the collector of the second transistor, respectively;
(D) a second differential circuit having an emitter-coupled third transistor, a fifth transistor, a seventh transistor, and a ninth transistor, and driven by the first output current of the first differential circuit;
(E) a third differential circuit having emitter-coupled fourth, sixth, eighth, and tenth transistors and driven by the second output current of the first differential circuit;
(F) a first load resistor and a third load resistor connected in series to each other and connected to a collector of the third transistor of the second differential circuit;
(G) a second load resistor and a fourth load resistor connected in series to each other and connected to a collector of the fourth transistor of the third differential circuit;
A collector of the fifth transistor of the second differential circuit is connected to a connection point between the first load resistor and the third load resistor;
A collector of the seventh transistor of the second differential circuit is connected to a collector of the third transistor;
A collector of the ninth transistor of the second differential circuit is connected to a collector of the fourth transistor of the third differential circuit;
A collector of the sixth transistor of the third differential circuit is connected to a connection point between the second load resistor and the fourth load resistor,
The collector of the eighth transistor of the third differential circuit is connected to the collector of the fourth transistor,
A collector of the tenth transistor of the third differential circuit is connected to a collector of the third transistor of the second differential circuit;
Gain control voltage applied between the pair of gain control terminals, a base coupled to the fourth transistor of the third transistor and the third differential circuit of said second differential circuit, the second difference the fifth transistor of the dynamic circuit, the seventh transistor, said ninth transistor and said sixth transistor of the third differential circuit, is applied between the coupled base of the eighth transistor and the tenth transistor ,
The collector of the third transistor of the second differential circuit and the collector of the fourth transistor of the third differential circuit form a pair of output terminals, and the output voltage is taken from the pair of output terminals. And
The second differential circuit further includes an eleventh transistor, and the third differential circuit further includes a twelfth transistor,
An emitter, a base, and a collector of the eleventh transistor are connected to coupled emitters of the third, fifth, seventh, and ninth transistors, a base of the third transistor, and a collector of the fifth transistor, respectively;
The emitter, base, and collector of the twelfth transistor are connected to the coupled emitters of the fourth, sixth, eighth, and tenth transistors, the base of the fourth transistor, and the collector of the sixth transistor, respectively. variable gain amplifier circuit are.
前記第3トランジスタのエミッタ面積と、前記第5トランジスタエミッタ面積と、前記第7トランジスタのエミッタ面積は、l:m:nに設定されている(l、m、nはそれぞれ任意の正の定数)請求項1〜4のいずれか1に記載の可変利得増幅回路。 The third transistor and the fourth transistor have the same emitter area, the fifth transistor and the sixth transistor have the same emitter area, and the seventh transistor, the eighth transistor, the ninth transistor, and the second transistor have the same emitter area. The emitter area of the tenth transistor is the same,
The emitter area of the third transistor, the emitter area of the fifth transistor, and the emitter area of the seventh transistor are set to l: m: n (where l, m, and n are any positive constants). The variable gain amplifier circuit according to claim 1 .
前記第3トランジスタのエミッタ面積と、前記第11トランジスタのエミッタ面積と、前記第5トランジスタのエミッタ面積と、前記第7トランジスタのエミッタ面積と、前記第9トランジスタのエミッタ面積は、l 1 :l 2 :m:n:nに設定されている(l 1 、l 2 、m、nはそれぞれ任意の正の定数)請求項1〜4のいずれか1に記載の可変利得増幅回路。 The third transistor and the fourth transistor have the same emitter area, the fifth transistor and the sixth transistor have the same emitter area, and the seventh transistor, the eighth transistor, the ninth transistor, and the second transistor have the same emitter area. The tenth transistor has the same emitter area, the eleventh transistor and the twelfth transistor have the same emitter area,
The emitter area of the third transistor, the emitter area of the eleventh transistor, the emitter area of the fifth transistor, the emitter area of the seventh transistor, and the emitter area of the ninth transistor are l 1 : l 2 The variable gain amplifying circuit according to claim 1 , wherein : m: n: n (where l 1 , l 2 , m, and n are any positive constants) .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001075097A JP3544950B2 (en) | 2001-03-15 | 2001-03-15 | Variable gain amplifier circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001075097A JP3544950B2 (en) | 2001-03-15 | 2001-03-15 | Variable gain amplifier circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2002280850A JP2002280850A (en) | 2002-09-27 |
JP3544950B2 true JP3544950B2 (en) | 2004-07-21 |
Family
ID=18932230
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001075097A Expired - Fee Related JP3544950B2 (en) | 2001-03-15 | 2001-03-15 | Variable gain amplifier circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3544950B2 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1830138B (en) * | 2003-07-07 | 2012-06-06 | 美国模拟器件公司 | Variable attenuation system having continuous input steering |
JP2015192268A (en) * | 2014-03-28 | 2015-11-02 | 日本電信電話株式会社 | variable gain transimpedance amplifier |
-
2001
- 2001-03-15 JP JP2001075097A patent/JP3544950B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2002280850A (en) | 2002-09-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5418494A (en) | Variable gain amplifier for low supply voltage systems | |
JP3158759B2 (en) | Differential amplifier with enhanced common-mode stability | |
US6049251A (en) | Wide-dynamic-range variable-gain amplifier | |
US5907262A (en) | Folded-cascode amplifier stage | |
KR100342456B1 (en) | variable gain amplifier circuit | |
JP3088262B2 (en) | Low distortion differential amplifier circuit | |
US5041797A (en) | Micro-power gain lattice | |
US6710654B2 (en) | Bipolar class AB folded cascode operational amplifier for high-speed applications | |
US6545502B1 (en) | High frequency MOS fixed and variable gain amplifiers | |
TW409457B (en) | Two-stage differential microwave amplifier with bias current sharing and automatic gain control | |
JPS6212692B2 (en) | ||
JP3544954B2 (en) | Differential amplifier circuit, mixer circuit and variable gain amplifier circuit | |
US20050007198A1 (en) | Power amplifier module | |
KR100416168B1 (en) | Power amplifier | |
JP3544950B2 (en) | Variable gain amplifier circuit | |
US7202746B1 (en) | Multiple-stage operational amplifier and methods and systems utilizing the same | |
JP2619858B2 (en) | Function approximation function generator | |
US7538614B1 (en) | Differential amplifier with independent output common mode adjustment | |
US6667658B2 (en) | Compact variable gain amplifier | |
JPH0529845A (en) | Current mirror circuit | |
US7274256B2 (en) | Input amplifier stage in the AB class having a controlled bias current | |
US7019590B1 (en) | Self-stabilizing differential load circuit with well controlled impedance | |
JP3093687B2 (en) | Variable gain amplifier circuit | |
JP2000295052A (en) | Amplifier circuit | |
JPH10247831A (en) | Amplifier circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040202 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20040316 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20040406 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080416 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090416 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100416 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110416 Year of fee payment: 7 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110416 Year of fee payment: 7 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120416 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120416 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130416 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140416 Year of fee payment: 10 |
|
LAPS | Cancellation because of no payment of annual fees |