JP3127866B2 - Method for manufacturing semiconductor device - Google Patents
Method for manufacturing semiconductor deviceInfo
- Publication number
- JP3127866B2 JP3127866B2 JP09325158A JP32515897A JP3127866B2 JP 3127866 B2 JP3127866 B2 JP 3127866B2 JP 09325158 A JP09325158 A JP 09325158A JP 32515897 A JP32515897 A JP 32515897A JP 3127866 B2 JP3127866 B2 JP 3127866B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- forming
- silicon
- depositing
- vapor deposition
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 19
- 238000004519 manufacturing process Methods 0.000 title claims description 17
- 239000004065 semiconductor Substances 0.000 title claims description 7
- 238000000151 deposition Methods 0.000 claims description 25
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 17
- 229910052710 silicon Inorganic materials 0.000 claims description 17
- 239000010703 silicon Substances 0.000 claims description 17
- 238000009792 diffusion process Methods 0.000 claims description 16
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 15
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 15
- 238000004518 low pressure chemical vapour deposition Methods 0.000 claims description 14
- 238000005229 chemical vapour deposition Methods 0.000 claims description 13
- 239000011229 interlayer Substances 0.000 claims description 13
- 239000010410 layer Substances 0.000 claims description 12
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 11
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 11
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 11
- 230000003647 oxidation Effects 0.000 claims description 10
- 238000007254 oxidation reaction Methods 0.000 claims description 10
- 230000001590 oxidative effect Effects 0.000 claims description 8
- 238000002955 isolation Methods 0.000 claims description 7
- 238000003860 storage Methods 0.000 claims description 7
- 229920002120 photoresistant polymer Polymers 0.000 claims description 6
- 239000000758 substrate Substances 0.000 claims description 6
- 238000001312 dry etching Methods 0.000 claims description 4
- 238000010276 construction Methods 0.000 claims 2
- 230000008021 deposition Effects 0.000 claims 1
- 239000010408 film Substances 0.000 description 68
- 239000003990 capacitor Substances 0.000 description 7
- 238000010438 heat treatment Methods 0.000 description 4
- 150000004767 nitrides Chemical class 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 241000212978 Amorpha <angiosperm> Species 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- SBEQWOXEGHQIMW-UHFFFAOYSA-N silicon Chemical compound [Si].[Si] SBEQWOXEGHQIMW-UHFFFAOYSA-N 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Landscapes
- Formation Of Insulating Films (AREA)
- Semiconductor Memories (AREA)
Description
【0001】[0001]
【発明の属する技術分野】本発明は、半導体素子の製造
方法の技術に関し、特にキャパシタを有する半導体素子
の容量絶縁膜の製造技術に関する。The present invention relates to the manufacture of semiconductor devices.
The present invention relates to a technique of a method , and particularly to a technique of manufacturing a capacitive insulating film of a semiconductor device having a capacitor .
【0002】[0002]
【従来の技術】従来、容量絶縁膜としては、酸化シリコ
ン膜/窒化シリコン膜構造を用いている。これは、窒化
膜表面に酸化膜を形成することで、リーク電流を抑える
ことができるためである。このことは、参考文献として
「半導体研究P.17」などに記載されている。2. Description of the Related Art Conventionally, a silicon oxide film / silicon nitride film structure has been used as a capacitive insulating film. This is because the leakage current can be suppressed by forming an oxide film on the surface of the nitride film. This is described as a reference in “ Semiconductor Research P.17 ”.
【0003】このDRAMの容量素子の製造工程の断面
図である図6〜図9を参照して、容量素子の製造方法に
ついて説明する。A method of manufacturing a capacitive element will be described with reference to FIGS.
【0004】はじめに、P型シリコン基板201上の表
面の素子分離領域にフィールド酸化膜202を形成し、
ゲート酸化膜203を形成する。ゲート線を兼ねるゲー
ト電極204を形成した後、イオン注入等によりソース
・ドレイン領域となるN型拡散層205及びN型拡散層
206を形成する。[0004] First, a field oxide film 202 is formed in a device isolation region on the surface of a P-type silicon substrate 201.
A gate oxide film 203 is formed. After forming the gate electrode 204 also serving as a gate line, an N-type diffusion layer 205 and an N-type diffusion layer 206 serving as source / drain regions are formed by ion implantation or the like.
【0005】次に、CVD(化学気相成長)法により酸
化シリコン系の絶縁膜からなる層間絶縁膜207を堆積
した後、ビット線208を形成する。さらに、層間絶縁
膜207を堆積した後、コンタクトホールを開口する。Next, after depositing an interlayer insulating film 207 made of a silicon oxide based insulating film by a CVD (chemical vapor deposition) method, a bit line 208 is formed. Further, after depositing the interlayer insulating film 207, a contact hole is opened.
【0006】次に、LPCVD(減圧化学気相成長)法
によりシリコン膜を堆積した後、フォトレジスト膜(図
示せず)をマスクとしてドライエッチングして、ストレ
ージ・ノード電極209を形成する(図6)。次に、図
7に示すよう、膜厚6〜7nm程度の窒化シリコン膜2
10をLPCVD法により堆積する。Next, after depositing a silicon film by LPCVD (Low Pressure Chemical Vapor Deposition), dry etching is performed using a photoresist film (not shown) as a mask to form a storage node electrode 209 (FIG. 6). ). Next, as shown in FIG. 7, a silicon nitride film 2 having a thickness of about 6 to 7 nm is formed.
10 is deposited by the LPCVD method.
【0007】次に、図8に示すように、拡散炉を用い
て、窒化シリコン膜表面を酸化し、酸化シリコン膜21
1を形成する。この時の酸化条件は、800〜900℃
において15〜60分であり、形成される酸化シリコン
膜211の膜厚は、1〜1.5nmである。さらに、図
9のように、セル・プレート電極212を形成し、容量
素子の形成が終了する。Next, as shown in FIG. 8, the surface of the silicon nitride film is oxidized using a diffusion furnace,
Form one. The oxidation conditions at this time are 800-900 ° C.
And the thickness of the formed silicon oxide film 211 is 1 to 1.5 nm. Further, as shown in FIG. 9, the cell plate electrode 212 is formed, and the formation of the capacitor is completed.
【0008】[0008]
【発明が解決しようとする課題】従来どおり窒化膜の酸
化を行う場合、高温(800〜900℃以上)で長時間
(15〜60分)の熱処理が必要であるため、拡散層中
の不純物の再分布が起こり、素子分離特性が悪化し、歩
留まりが悪くなるという問題が生じる。When oxidizing a nitride film as in the past, it is necessary to perform a heat treatment at a high temperature (800 to 900 ° C. or higher) for a long time (15 to 60 minutes). There is a problem that redistribution occurs, element isolation characteristics deteriorate, and yield decreases.
【0009】よって、本発明は、拡散層中の不純物の拡
散を抑制し、なおかつ、酸化シリコン膜/窒化シリコン
膜構造を有する容量絶縁膜を形成することを目的とす
る。[0009] Accordingly, the present invention is to suppress the diffusion of impurities in the diffusion layer, yet, Ru <br/> to the purpose of forming a capacitor insulating film having a silicon oxide film / silicon nitride film structure.
【0010】[0010]
【課題を解決するための手段】この発明の請求項1に記
載の発明の要旨は、P型シリコン基板(101)上の 表
面の素子分離領域にフィールド酸化膜(102)を形成
し、ゲート酸化膜(103)を形成するとともに、ゲー
ト線を兼ねるゲート電極(104)を形成した後、イオ
ン注入等によりソース・ドレイン領域となるN型拡散層
(105,106)を形成する工程と、化学気相成長法
により酸化シリコン系の絶縁膜からなる層間絶縁膜(1
07)を堆積した後、ビット線(108)を形成し、さ
らに、前記層間絶縁膜(107)を堆積した後、コンタ
クトホールを開口する工程と、減圧化学気相成長法によ
りシリコン膜を堆積した後、フォトレジスト膜をマスク
としてドライエッチングしてストレージ・ノード電極
(109)を形成する工程と、膜厚6乃至7nm程度の
窒化シリコン膜(110)を減圧化学気相成長法により
堆積する工程と、温度500乃至550℃において、減
圧化学気相成長法により膜厚1乃至1.5nm程度のア
モルファスシリコン膜(111)を堆積する工程と、前
記アモルファスシリコン膜(111)を、800乃至1
000℃の酸化性雰囲気において20乃至40秒間急速
熱酸化を行って酸化シリコン膜(112)を形成する工
程と、セル・プレート電極(113)を形成する工程を
実行して容量素子を形成することを特徴とする半導体素
子の製造方法に存する。 また、この発明の請求項2に記
載の発明の要旨は、P型シリコン基板(101)上の表
面の素子分離領域にフィールド酸化膜(102)を形成
し、ゲート酸化膜(103)を形成するとともに、ゲー
ト線を兼ねるゲート電極(104)を形成した後、イオ
ン注入等によりソース・ドレイン領域となるN型拡散層
(105,106)を形成する工程と、化学気相成長法
により酸化シリコン系の絶縁膜からなる層間絶縁膜(1
07)を堆積した後、ビット線(108)を形成し、さ
らに、前記層間絶縁膜(107)を堆積した後、コンタ
クトホールを開口する工程と、減圧化学気相成長法によ
りシリコン膜を堆積した後、フォトレジスト膜をマスク
としてドライエッチングしてストレージ・ノード電極
(109)を形成する工程と、膜厚6乃至7nm程度の
窒化シリコン膜(110)を減圧化学気相成長法により
堆積する工程と、温度500乃至550℃において、減
圧化学気相成長法により膜厚1乃至1.5nm程度のア
モルファスシリコン膜(111)を堆積する工程と、前
記アモルファスシリコン膜(111)を、700乃至8
00℃程度の温度で10乃至15分程度酸化性雰囲気に
おいて酸化を行って酸化シリコン 膜(112)を形成す
る工程と、セル・プレート電極(113)を形成する工
程を実行して容量素子を形成することを特徴とする半導
体素子の製造方法に存する。 According to a first aspect of the present invention, there is provided:
The gist of the invention described in the table on the P-type silicon substrate (101) is as follows.
Field oxide film (102) is formed in the element isolation region on the surface
Then, a gate oxide film (103) is formed and
After forming the gate electrode (104) also serving as the
N-type diffusion layer that becomes source / drain region by implantation
Forming (105, 106) and chemical vapor deposition
The interlayer insulating film (1) made of silicon oxide based insulating film
07), a bit line (108) is formed,
After depositing the interlayer insulating film (107),
A hole in the hole, and a low pressure chemical vapor deposition method.
After the silicon film is deposited, the photoresist film is masked.
As dry-etched storage node electrode
Forming (109) and forming a film having a thickness of about 6 to 7 nm.
Silicon nitride film (110) is formed by low pressure chemical vapor deposition.
Depositing and reducing at temperatures between 500 and 550 ° C.
Pressure is about 1 to 1.5 nm by CVD.
Depositing a morphus silicon film (111);
The amorphous silicon film (111) is
Rapid in oxidizing atmosphere at 000 ° C for 20 to 40 seconds
Step of forming silicon oxide film (112) by performing thermal oxidation
And the step of forming the cell plate electrode (113)
Semiconductor element characterized by forming a capacitive element by performing
It lies in the method of manufacturing the child. Also, as described in claim 2 of the present invention.
The gist of the invention described in the table on the P-type silicon substrate (101) is as follows.
Field oxide film (102) is formed in the element isolation region on the surface
Then, a gate oxide film (103) is formed and
After forming the gate electrode (104) also serving as the
N-type diffusion layer that becomes source / drain region by implantation
Forming (105, 106) and chemical vapor deposition
The interlayer insulating film (1) made of silicon oxide based insulating film
07), a bit line (108) is formed,
After depositing the interlayer insulating film (107),
A hole in the hole, and a low pressure chemical vapor deposition method.
After the silicon film is deposited, the photoresist film is masked.
As dry-etched storage node electrode
Forming (109) and forming a film having a thickness of about 6 to 7 nm.
Silicon nitride film (110) is formed by low pressure chemical vapor deposition.
Depositing and reducing at temperatures between 500 and 550 ° C.
Pressure is about 1 to 1.5 nm by CVD.
Depositing a morphus silicon film (111);
The amorphous silicon film (111) is changed from 700 to 8
Oxidizing atmosphere at about 00 ° C for about 10 to 15 minutes
Oxidation to form a silicon oxide film (112).
And forming a cell / plate electrode (113)
Forming a capacitive element by performing a process
The present invention relates to a method for manufacturing a body element.
【0011】本発明の容量絶縁膜は、キャパシタ下部電
極上に窒化シリコン膜を堆積した後、アモルファスシリ
コンを1〜1.5nm程度堆積したあと、アモルファス
シリコンの酸化を行うことで形成される。アモルファス
シリコンの酸化は、それに必要な熱処理の短時間化又は
低温化が可能となり、拡散層の拡がりが抑制される。[0011] capacitor insulating film of the present invention are formed by depositing a silicon nitride film on the capacitor lower electrode, after depositing about 1~1.5nm amorphous silicon, amorphous
It is formed by oxidizing silicon . amorphous
Oxidation of silicon makes it possible to shorten the time required for heat treatment or to lower the temperature, thereby suppressing the diffusion of the diffusion layer.
【0012】[0012]
【発明の実施の形態】以下、本発明の好適な実施の形態
について、図1〜図5の製造工程図を参照して説明す
る。DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A preferred embodiment of the present invention will be described below with reference to FIGS.
【0013】はじめに、P型シリコン基板101上の表
面の素子分離領域にフィールド酸化膜102を形成し、
ゲート酸化膜103を形成する。ゲート線を兼ねるゲー
ト電極104を形成した後、イオン注入等によりソース
・ドレイン領域となるN型拡散層105,106形成す
る。First, a field oxide film 102 is formed in a device isolation region on a surface of a P-type silicon substrate 101,
A gate oxide film 103 is formed. After forming the gate electrode 104 also serving as a gate line, N-type diffusion layers 105 and 106 serving as source / drain regions are formed by ion implantation or the like.
【0014】次に、CVD(化学気相成長)法により酸
化シリコン系の絶縁膜からなる層間絶縁膜107を堆積
した後、ビット線108を形成する。さらに、層間絶縁
膜107を堆積した後、コンタクトホールを開口する。Next, after depositing an interlayer insulating film 107 made of a silicon oxide based insulating film by a CVD (chemical vapor deposition) method, a bit line 108 is formed. Further, after depositing the interlayer insulating film 107 , a contact hole is opened.
【0015】次に、LPCVD(減圧化学気相成長)法
によりシリコン膜を堆積した後、フォトレジスト膜(図
示せず)をマスクとしてドライエッチングして、ストレ
ージ・ノード電極109を形成する(図1)。Next, after depositing a silicon film by LPCVD ( Low Pressure Chemical Vapor Deposition), dry etching is performed using a photoresist film (not shown) as a mask to form a storage node electrode 109 (FIG. 1). ).
【0016】次に、図2に示すように、膜厚6〜7nm
程度の窒化シリコン膜110をLPCVD法により堆積
する。ここまでは、図6〜図9に示す従来方法と同じで
ある。Next, as shown in FIG.
A silicon nitride film 110 is deposited by the LPCVD method. Up to this point, it is the same as the conventional method shown in FIGS.
【0017】次に、図3に示すように、温度500〜5
50℃において、LPCVD法により膜厚1〜1.5n
m程度のアモルファスシリコン膜111を堆積する。こ
のとき、アモルファスシリコン膜を用いるのは、薄膜
(1〜1.5nm)を堆積する上で制御性という点でポ
リシリコンより優れているためである。Next, as shown in FIG.
At 50 ° C., the film thickness is 1 to 1.5 n by the LPCVD method.
An amorphous silicon film 111 of about m is deposited. At this time, the amorphous silicon film is used because it is superior to polysilicon in terms of controllability in depositing a thin film (1 to 1.5 nm).
【0018】次に、図4に示すように、そのアモルファ
スシリコン膜111を、800〜1000℃の酸化性雰
囲気において20〜40秒間、急速熱酸化を行い、酸化
シリコン膜112を形成する。Next, as shown in FIG. 4, the amorpha
The silicon oxide film 112 is formed by performing rapid thermal oxidation of the silicon silicon film 111 in an oxidizing atmosphere at 800 to 1000 ° C. for 20 to 40 seconds.
【0019】さらに、図5に示すように、セル・プレー
ト電極113を形成し、容量素子の形成が終了する。Further, as shown in FIG. 5, a cell plate electrode 113 is formed, and the formation of the capacitor is completed.
【0020】なお、以上の説明では、酸化を急速酸化法
により行ったが、拡散炉を用いて酸化を行うことも可能
である。この場合、アモルファスシリコンを堆積した
後、700〜800℃程度の温度で10〜15分、酸化
性雰囲気において酸化を行う。In the above description, the oxidation is performed by the rapid oxidation method. However, the oxidation can be performed by using a diffusion furnace. In this case, after depositing amorphous silicon , oxidation is performed in an oxidizing atmosphere at a temperature of about 700 to 800 ° C. for 10 to 15 minutes.
【0021】[0021]
【発明の効果】酸化膜/窒化膜構造を有する容量絶縁膜
を形成する際、従来は、800〜900℃で15〜60
分と高温で長時間の熱処理を要するため、拡散層中の不
純物の再分布が起こってしまうが、本発明ではアモルフ
ァスシリコン等を用いることにより、熱処理の短時間化
または低温化が可能であり、拡散層の拡がりを最小限に
抑えることが可能となり、それによって歩留まり向上の
効果が得られる。According to the present invention, when forming a capacitor insulating film having an oxide film / nitride film structure, conventionally, a temperature of 800 to 900.degree.
It takes a long-time heat treatment in minutes and a high temperature, but will happening redistribution of impurities in the diffusion layer, Amorufu in the present invention
The use of low-temperature silicon or the like makes it possible to shorten the heat treatment time or to lower the temperature, and it is possible to minimize the spread of the diffusion layer, thereby improving the yield.
【図1】本発明の実施の形態に係る製造工程の断面模式
図である。FIG. 1 is a schematic cross-sectional view of a manufacturing process according to an embodiment of the present invention.
【図2】本発明の実施の形態に係る製造工程の断面模式
図である。FIG. 2 is a schematic cross-sectional view of a manufacturing process according to the embodiment of the present invention.
【図3】本発明の実施の形態に係る製造工程の断面模式
図である。FIG. 3 is a schematic sectional view of a manufacturing process according to the embodiment of the present invention.
【図4】本発明の実施の形態に係る製造工程の断面模式
図である。FIG. 4 is a schematic cross-sectional view of a manufacturing process according to the embodiment of the present invention.
【図5】本発明の実施の形態に係る製造工程の断面模式
図である。FIG. 5 is a schematic sectional view of a manufacturing process according to the embodiment of the present invention.
【図6】従来の容量素子の製造工程の断面模式図であ
る。FIG. 6 is a schematic cross-sectional view of a manufacturing process of a conventional capacitive element.
【図7】従来の容量素子の製造工程の断面模式図であ
る。FIG. 7 is a schematic cross-sectional view of a manufacturing process of a conventional capacitive element.
【図8】従来の容量素子の製造工程の断面模式図であ
る。FIG. 8 is a schematic cross-sectional view of a manufacturing process of a conventional capacitive element.
【図9】従来の容量素子の製造工程の断面模式図であ
る。FIG. 9 is a schematic cross-sectional view of a manufacturing process of a conventional capacitive element.
101,201 P型シリコン基板 102,202 フィールド酸化膜 103,203 ゲート酸化膜 104,204 ゲート電極 105,106,205,206 N型拡散層 107,207 層間絶縁膜 108,208 ビット線 109,209 ストレージ・ノード電極 110,210 窒化シリコン膜 111 アモルファスシリコン膜 112,211 酸化シリコン膜 113,212 セル・プレート電極101, 201 P-type silicon substrate 102, 202 Field oxide film 103, 203 Gate oxide film 104, 204 Gate electrode 105, 106, 205, 206 N-type diffusion layer 107, 207 Interlayer insulating film 108, 208 Bit line 109, 209 Storage -Node electrode 110, 210 Silicon nitride film 111 Amorphous silicon film 112, 211 Silicon oxide film 113, 212 Cell plate electrode
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H01L 27/108 H01L 21/31 H01L 21/318 H01L 21/8242 ──────────────────────────────────────────────────続 き Continued on the front page (58) Fields surveyed (Int. Cl. 7 , DB name) H01L 27/108 H01L 21/31 H01L 21/318 H01L 21/8242
Claims (2)
素子分離領域にフィールド酸化膜(102)を形成し、
ゲート酸化膜(103)を形成するとともに、ゲート線
を兼ねるゲート電極(104)を形成した後、イオン注
入等によりソース・ドレイン領域となるN型拡散層(1
05,106)を形成する工程と、 化学気相成長法により酸化シリコン系の絶縁膜からなる
層間絶縁膜(107)を堆積した後、ビット線(10
8)を形成し、さらに、前記層間絶縁膜(107)を堆
積した後、コンタクトホールを開口する工程と、 減圧化学気相成長法によりシリコン膜を堆積した後、フ
ォトレジスト膜をマスクとしてドライエッチングしてス
トレージ・ノード電極(109)を形成する工程と、 膜厚6乃至7nm程度の窒化シリコン膜(110)を減
圧化学気相成長法により堆積する工程と、 温度500乃至550℃において、減圧化学気相成長法
により膜厚1乃至1.5nm程度のアモルファスシリコ
ン膜(111)を堆積する工程と、 前記アモルファスシリコン膜(111)を、800乃至
1000℃の酸化性雰囲気において20乃至40秒間急
速熱酸化を行って酸化シリコン膜(112)を形成する
工程と、 セル・プレート電極(113)を形成する工程を実行し
て容量素子を形成する ことを特徴とする半導体素子の製
造方法。 1. The method according to claim 1 , wherein the surface of the P-type silicon substrate (101) is
Forming a field oxide film (102) in the element isolation region;
A gate oxide film (103) is formed and a gate line is formed.
After forming the gate electrode (104) also serving as
N-type diffusion layer (1
05, 106) and a silicon oxide-based insulating film formed by chemical vapor deposition.
After depositing the interlayer insulating film (107), the bit line (10
8) is formed, and the interlayer insulating film (107) is deposited.
Opening a contact hole , depositing a silicon film by low pressure chemical vapor deposition,
Dry etching using photoresist film as a mask
Forming the storage node electrode (109 ) and reducing the silicon nitride film (110) to a thickness of about 6 to 7 nm;
Depositing by a chemical vapor deposition method, and a low pressure chemical vapor deposition method at a temperature of 500 to 550 ° C.
Amorphous silicon with a thickness of about 1 to 1.5 nm
Depositing an amorphous silicon film (111);
Suddenly for 20 to 40 seconds in an oxidizing atmosphere at 1000 ° C.
Performing rapid thermal oxidation to form a silicon oxide film (112)
And a step of forming a cell / plate electrode (113).
Manufacturing a semiconductor element characterized by forming a capacitive element by
Construction method.
素子分離領域にフィールド酸化膜(102)を形成し、Forming a field oxide film (102) in the element isolation region;
ゲート酸化膜(103)を形成するとともに、ゲート線A gate oxide film (103) is formed and a gate line is formed.
を兼ねるゲート電極(104)を形成した後、イオン注After forming the gate electrode (104) also serving as
入等によりソース・ドレイン領域となるN型拡散層(1N-type diffusion layer (1
05,106)を形成する工程と、05, 106); 化学気相成長法により酸化シリコン系の絶縁膜からなるConsisting of silicon oxide based insulating film by chemical vapor deposition
層間絶縁膜(107)を堆積した後、ビット線(10After depositing the interlayer insulating film (107), the bit line (10
8)を形成し、さらに、前記層間絶縁膜(107)を堆8) is formed, and the interlayer insulating film (107) is deposited.
積した後、コンタクトホールを開口する工程と、After stacking, a step of opening a contact hole, 減圧化学気相成長法によりシリコン膜を堆積した後、フAfter depositing a silicon film by low pressure chemical vapor deposition,
ォトレジスト膜をマスクとしてドライエッチングしてスDry etching using photoresist film as a mask
トレージ・ノード電極(109)を形成する工程と、Forming a storage node electrode (109); 膜厚6乃至7nm程度の窒化シリコン膜(110)を減The silicon nitride film (110) having a thickness of about 6 to 7 nm is reduced.
圧化学気相成長法により堆積する工程と、Depositing by chemical vapor deposition, 温度500乃至550℃において、減圧化学気相成長法At a temperature of 500 to 550 ° C., reduced pressure chemical vapor deposition
により膜厚1乃至1.5nm程度のアモルファスシリコAmorphous silicon with a thickness of about 1 to 1.5 nm
ン膜(111)を堆積する工程と、Depositing a deposition film (111); 前記アモルファスシリコン膜(111)を、700乃至The amorphous silicon film (111) is
800℃程度の温度で10乃至15分程度酸化性雰囲気Oxidizing atmosphere at about 800 ° C for about 10 to 15 minutes
において酸化を行って酸化シリコン膜(112)を形成Is performed to form a silicon oxide film (112)
する工程と、The process of セル・プレート電極(113)を形成する工程を実行しPerforming a step of forming a cell plate electrode (113);
て容量素子を形成することを特徴とする半導体素子の製Manufacturing a semiconductor element characterized by forming a capacitive element by
造方法。Construction method.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP09325158A JP3127866B2 (en) | 1997-11-12 | 1997-11-12 | Method for manufacturing semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP09325158A JP3127866B2 (en) | 1997-11-12 | 1997-11-12 | Method for manufacturing semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH11145425A JPH11145425A (en) | 1999-05-28 |
JP3127866B2 true JP3127866B2 (en) | 2001-01-29 |
Family
ID=18173677
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP09325158A Expired - Fee Related JP3127866B2 (en) | 1997-11-12 | 1997-11-12 | Method for manufacturing semiconductor device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3127866B2 (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3324579B2 (en) | 1999-09-10 | 2002-09-17 | 日本電気株式会社 | Method for manufacturing semiconductor memory device |
US6451662B1 (en) | 2001-10-04 | 2002-09-17 | International Business Machines Corporation | Method of forming low-leakage on-chip capacitor |
JP4563113B2 (en) * | 2004-08-26 | 2010-10-13 | 株式会社日立国際電気 | Silicon oxide film forming method, semiconductor device manufacturing method, and substrate processing apparatus |
-
1997
- 1997-11-12 JP JP09325158A patent/JP3127866B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH11145425A (en) | 1999-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2839076B2 (en) | Semiconductor device and manufacturing method thereof | |
JPH04144278A (en) | Semiconductor storage device and manufacture thereof | |
JPS6410107B2 (en) | ||
JPH1197629A (en) | Semiconductor device and manufacture thereof | |
TW410418B (en) | Semiconductor device and manufacturing method therefor | |
JPS607389B2 (en) | Manufacturing method of semiconductor device | |
JP2000022139A (en) | Semiconductor device and its manufacture | |
JP2002124649A (en) | Semiconductor integrated circuit device and method of manufacturing the same | |
JP2633584B2 (en) | Semiconductor device and manufacturing method thereof | |
JP3127866B2 (en) | Method for manufacturing semiconductor device | |
JPH1022467A (en) | Semiconductor device and manufacturing method thereof | |
JPH11289087A (en) | Semiconductor device and its manufacture | |
JPS6315749B2 (en) | ||
JP2880039B2 (en) | Method for manufacturing semiconductor device | |
JP2827962B2 (en) | Method for manufacturing semiconductor device | |
US20040147102A1 (en) | Production method for a semiconductor component | |
JPH02129956A (en) | Manufacture of semiconductor memory device | |
JPH0278270A (en) | Semiconductor memory device and manufacture thereof | |
JP3285618B2 (en) | Method for manufacturing semiconductor memory device | |
JP2739593B2 (en) | Semiconductor device manufacturing method | |
JPH03102875A (en) | Semiconductor device and manufacture thereof | |
JPH08162523A (en) | Semiconductor device and manufacturing method thereof | |
JP3196373B2 (en) | Method for manufacturing semiconductor device | |
JP3317736B2 (en) | Semiconductor device and manufacturing method thereof | |
JPH08264482A (en) | Method for manufacturing semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |