JP3115255B2 - 絶対位相化回路 - Google Patents
絶対位相化回路Info
- Publication number
- JP3115255B2 JP3115255B2 JP09171185A JP17118597A JP3115255B2 JP 3115255 B2 JP3115255 B2 JP 3115255B2 JP 09171185 A JP09171185 A JP 09171185A JP 17118597 A JP17118597 A JP 17118597A JP 3115255 B2 JP3115255 B2 JP 3115255B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- phase
- baseband
- demodulated
- phase rotation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000010363 phase shift Effects 0.000 title claims description 18
- 238000006243 chemical reaction Methods 0.000 claims description 37
- 238000010586 diagram Methods 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 5
- 238000013139 quantization Methods 0.000 description 3
- 101100524639 Toxoplasma gondii ROM3 gene Proteins 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000014509 gene expression Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/18—Phase-modulated carrier systems, i.e. using phase-shift keying
- H04L27/22—Demodulator circuits; Receiver circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
ーイング変調信号を受信して復調した復調信号の位相回
転を補償して送信側における変調信号の位相に一致させ
る絶対位相化回路に関する。
おける従来の絶対位相化回路は図4に示す。従来の絶対
位相化回路では、例えば8相位相シフトキーイング変調
された受信波を所定の周波数に周波数変換した中間周波
信号を入力して復調回路1において、例えば量子化ビッ
ト数8ビットのベースバンド復調信号I(8)、Q
(8)(本明細書において、I(8)、Q(8)等
の()内の数字はビット数を示し、以下、混乱を招かな
いときはビット数を省略して単にI、Qとも記す)に復
調される。このベースバンド復調信号I(8)、Q
(8)を受けてフレーム同期回路2にて既知のビットス
トリームであるフレーム同期信号を捕捉し、フレーム同
期パルスを出力すると、同時にその捕捉したフレーム同
期信号の信号点配置を、送信側にて配置された元の信号
点配置と比較することにより現在の受信位相を求め、位
相回転信号RT(3)=〃XYZ〃を出力する。この場
合、位相回転信号RT(3)を3ビットとしたのは変調
方式が8相位相シフトキーイング変調のためである。
の場合を想定すると、受信位相はそれぞれ45度ずれた
8通り存在する。求められた位相回転信号RT(3)は
送信側信号点配置と現在の受信信号点配置の位相差を示
すものであり、RT(3)をアドレス信号としてリマッ
パを構成するROM31に入力し、位相差分だけベース
バンド復調信号I(8)、Q(8)を逆に位相回転させ
ることによって、絶対位相化されたベースバンド復調信
号I´(8)、Q´(8)(以下ビット数を省略してI
´、Q´とも記す)を生成する。
をリマッピングと呼び、リマッパはリマッピングをさせ
る位相回転回路のことを意味している。
説明する。図5(a)は変調方式に8相位相シフトキー
イング変調を用いた場合の信号点配置を示す。8相位相
シフトキーイング変調方式は3ビットのディジタル信号
(abc)を1シンボルで伝送でき、その組み合わせは
(000)、(001)、…、(111)の8通りであ
る。これらシンボルは図5(a)のI軸−Q軸のベクト
ル平面上における信号点配置0〜7のいずれかにに変換
される。
のシンボル長を16と仮定し、フレーム同期信号のパタ
ーンを図5(a)の信号点配置〃0〃と〃4〃に同確率
にて出現するように変換された固定パターンと仮定し、
それを受信機のフレーム同期回路2で捕捉するとする。
このフレーム同期信号を捕捉し、その信号点配置を送信
側の信号点配置と比較すると、受信機の復調回路1にて
再生された搬送波の位相状態によっては送信側と同じ図
5(a)に示した信号点配置〃0〃、〃4〃からなるフ
レーム同期信号を捕捉する場合と、図5(b)に示すよ
うに信号点配置〃1〃、〃5〃、または信号点配置〃2
〃、〃6〃、または信号点配置〃3〃、〃7〃、さらに
前記受信側の信号点配置がすべて反転した場合の8通り
あり、どの位相にて捕捉するかはわからない。
点配置を観測することによって、どの位相にて捕捉し
た、つまりどの位相にてベースバンド復調信号I、Qが
復調されたかが推定できる。推定した受信位相差をもと
にリマッパであるROM31は、次のようにしてベース
バンド復調信号I´、Q´を出力する。
〃4〃からなるフレーム同期信号を受信側において捕捉
したとする。この場合、受信側の信号点配置が送信側の
信号点配置と同じであるため、リマッピングする必要は
ない。したがってフレーム同期回路からは位相回転信号
RT(3)=〃000〃が出力され、ROM31からI
´=I、Q´=Qの出力が送出される。
〃と〃5〃からなるフレーム同期信号を捕捉したとす
る。この場合は、図5(a)の信号点配置〃0〃と〃4
〃で送信されたものが45度反時計方向に位相回転され
た状態、すなわち受信位相回転角θ=45度で受信した
状態である。したがってこれを送信側の信号点配置と同
じ位相に絶対位相化するためには受信信号を時計方向に
45度位相回転させる必要がある。つまり図5(b)の
〃1〃で受信した信号を〃0〃に、また図5(b)の〃
5〃で受信した信号を〃4〃に位相回転させればよい。
1にて行われ、位相回転角を示すパラメータが図4にお
ける位相回転信号RT(3)であるということになる。
ここで、位相回転信号RT(3)の値を下記の(1)式
のように定義する。
る。
ベースバンド復調信号I、Qを−45度(=−θ=φ)
位相回転させることによって絶対位相化される。(1)
式にしたがってフレーム同期回路からはRT(3)=〃
001〃が出力され、リマッパを構成するROM31は
これを受けて、入力されたベースバンド復調信号I、Q
を次の(2)式および(3)式にしたがい角度φだけ位
相回転させる。
80度、…、315度の場合も同様にフレーム同期回路
からRT(3)=〃010〃、〃011〃、〃100
〃、…、〃111〃が出力され、リマッパを構成するR
OM31にて(1)式、(2)式、(3)式による位相
変換を行い絶対位相化されたベースバンド復調信号I
´、Q´が得られる。
た従来の絶対位相化回路によるときはリマッパを構成す
るROMの記憶容量は大きいものとなるという問題点が
あった。ROMが必要とする記憶容量はベースバンド復
調信号I、Qの量子化ビット数に依存するが、ベースバ
ンド復調信号I、Qの量子化ビット数が8ビットの場
合、19(=3+8+8)アドレスを必要とし、リマッ
パを構成するROMの記憶容量は219×16(ビット)
という大きなものになってしまう。
段が簡単ですむ絶対位相化回路を提供することを目的と
する。
化回路は、nを3以上の整数としたとき2のn乗相位相
シフトキーイング変調信号を受けて復調する復調回路に
よって復調されたベースバンド復調信号IおよびQの信
号点配置を送信側にて配置された元の信号点配置と比較
することにより前記元の信号点配置に対する受信位相の
位相回転角を検知して位相回転角に基づく位相回転信号
を出力するフレーム同期回路と、前記復調回路によって
復調されたベースバンド復調信号IおよびQを{(2π
/前記2のn乗)+(π・m/2)}ラジアン(mは0
以上の正の正数)だけ位相回転させる位相回転手段と、
前記復調回路によって復調されたベースバンド復調信号
IおよびQと位相回転手段から出力された位相回転ベー
スバンド復調信号IおよびQとを受けて、前記位相回転
信号に基づいて選択的にベースバンド復調信号の符号反
転およびベースバンド復調信号の交換を行って送信側の
信号点配置に一致させたベースバンド復調信号を送出す
る論理変換手段と、を備えたことを特徴とする。
送信側の信号点配置に対する受信位相の位相回転角が検
知されて位相回転角に基づく位相回転信号がフレーム同
期回路から出力され、復調回路によって復調されたベー
スバンド復調信号IおよびQが{(2π/前記2のn
乗)+(π・m/2)}ラジアン(mは0以上の正の正
数)だけ位相回転手段によって位相回転させられ、復調
回路によって復調されたベースバンド復調信号Iおよび
Qと位相回転手段から出力された位相回転ベースバンド
復調信号IおよびQとを受けて、位相回転信号に基づい
て選択的にベースバンド復調信号の符号反転およびベー
スバンド復調信号の交換が論理変換手段によって行われ
て送信側の信号点配置に一致させたベースバンド復調信
号が送出される。したがって、位相回転手段は復調回路
によって復調されたベースバンド復調信号IおよびQを
{(2π/前記2のn乗)+(π・m/2)}ラジアン
だけ位相回転させれば足りるため、簡単な構成ですむ。
実施の一形態によって説明する。図1は本発明の実施の
一形態にかかる絶対位相化回路の構成を示すブロック図
であり、8相位相シフトキーイング変調された受信波を
受信した場合を例示している。
回路は、8相位相シフトキーイング変調された受信波を
所定の周波数に周波数変換した中間周波信号を復調回路
1において、量子化ビット数8ビットのベースバンド復
調信号I(8)、Q(8)に復調される。このベースバ
ンド復調信号I(8)、Q(8)を受けてフレーム同期
回路2にて既知のビットストリームであるフレーム同期
信号を捕捉し、フレーム同期パルスを出力すると、同時
にその捕捉したフレーム同期信号の信号点配置を、送信
側にて配置された元の信号点配置と比較することにより
現在の受信位相を求め、位相回転信号RT(3)=〃X
YZ〃を出力する。
ド復調信号I(8)、Q(8)はリマッパを構成するR
OM3に供給してリマッピングし、ROM3においてリ
マッピングされたベースバンド復調信号をi(8)、q
(8)とする。ここで、ROM3は位相回転手段に対応
している。
いて復調されたベースバンド復調信号I(8)、Q
(8)およびROM3においてリマッピングされたベー
スバンド復調信号をi(8)、q(8)は論理変換回路
4に供給して位相回転させて絶対位相化されたベースバ
ンド復調信号i´(8)、q´(8)を出力する。
て説明する。ROM3はROM31に入力された位相回
転信号RT(3)は入力されず、復調回路1において復
調されたベースバンド復調信号I(8)およびQ(8)
を受けて、θ=45度の場合に対する位相回転のみを行
う。
(3)式に代入し、下記の(4)式および(5)式を求
め、演算すると下記の(6)式および(7)式が得られ
る。
ベースバンド信号信号I(8)およびQ(8)は時計方
向に45度位相回転させたベースバンド復調信号にリマ
ッピングされることになる。
いて復調されたベースバンド復調信号I(8)、Q
(8)およびROM3においてリマッピングされたベー
スバンド復調信号をi(8)、q(8)が入力された論
理変換回路4における論理変換について説明する。図2
(a)、(b)は論理変換回路4の作用を示す真理値表
であり、図2(a)はn=偶数、すなわちn=0、2、
4、6のときに対するものであり、図2(b)はn=奇
数、すなわちn=1、3、5、7のときに対するもので
ある。
数のとき、絶対位相化されたベースバンド復調信号 I´
(8)、Q´(8)は入力されるベースバンド復調信号
I(8)、Q(8)を位相回転信号RT(3)に基づき
図2(a)にしたがって論理変換することで得られる。
〃の場合は絶対位相で受信しているのでベースバンド復
調信号 I´(8)=ベースバンド復調信号 I(8)、ベ
ースバンド復調信号Q´(8)=ベースバンド復調信号
Q(8)である。次に位相回転信号RT(3)=〃01
0〃の場合は、位相回転角θ=90度である。従来は
(2)式、(3)式により、下記の(8)式および
(9)式のように変換していた。
されたベースバンド復調信号I(8)を符号反転し、符
号反転したベースバンド復調信号I(8)とベースバン
ド復調信号Q(8)を交換することで簡単に得られる。
T(3)=〃110〃の場合についても同様に図2
(a)にしたがって変換することで得られる。
数のとき、絶対位相化されたベースバンド復調信号 I
´(8)、Q´(8)は入力されるベースバンド復調信
号i(8)、q(8)を位相回転信号RT(3)に基づ
き図2(b)にしたがって論理変換することで得られ
る。
〃の場合は位相回転角θ=45度であり、ベースバンド
復調信号 I´(8)=ベースバンド復調信号 i
(8)、ベースバンド復調信号Q´(8)=ベースバン
ド復調信号q(8)であって、ROM3から出力された
ベースバンド復調信号i(8)、ベースバンド復調信号
q(8)をそのままベースバンド復調信号 I´(8)、
ベースバンド復調信号 Q´(8)信号として出力すれ
ばよい。
の場合は、位相回転角θ=135度である。位相回転角
θ=45度に対する位相回転されたベースバンド復調信
号i(8)、ベースバンド復調信号q(8)をさらに位
相回転角θ=90度の位相回転を行うのと等しい。した
がって、次の(10)式および(11)式に示すごとく
である。
ベースバンド復調信号i(8)を符号反転し、符号反転
したベースバンド復調信号i(8)とベースバンド復調
信号q(8)を交換することで簡単に得られる。位相回
転信号RT(3)=〃101〃、RT(3)=〃111
〃の場合についても同様に図2(b)にしたがって変換
することで得られる。
回路では、リマッパを構成するROM3によってθ=4
5度の場合に対する位相回転を行う場合を例示したが、
θ=135度、θ=225度、θ=315度の位相回転
を行わせてもよく、この場合は、論理変換回路4におけ
る論理変換は、θ=135度、θ=225度、θ=31
5度の位相回転に対して、それぞれ図3(a)、
(b)、(c)に示す真理値表に基づく変換をすればよ
い。
回路では、リマッパを構成するROM3の記憶容量はR
OM31の記憶容量の1/8ですむことになる。また、
上記した本発明の実施の一形態にかかる絶対位相化回路
では、リマッパを構成するROM3においてテーブル変
換によりリマッパを行う場合を例示したが、ROM3に
代わって(6)式および(7)式の結果を得る加算器お
よび乗算器を使用してもよい。この場合の乗算器は固定
値(1/√2)を乗算するだけでよいため、その回路規
模は小さくてすむことになる。
対位相化回路によれば、位相回転手段にリマッパとして
ROMを用いたときはその記憶容量はベースバンド復調
信号ベースバンド復調信号I、Qの量子化ビット数に関
係なく1/8に削減できて、絶対位相化回路をIC化す
る場合チップ面積を有効に使用することができるという
効果が得られる。さらに、ROMに代わって演算器によ
る場合も回路規模は少なくてすみ、絶対位相化回路をI
C化する場合チップ面積を有効に使用することができる
という効果が得られる。
の構成を示すブロック図である。
における論理変換回路の真理値表を示す図である。
における論理変換回路の真理値表を示す図である。
である。
置図である。
Claims (1)
- 【請求項1】nを3以上の整数としたとき2のn乗相位
相シフトキーイング変調信号を受けて復調する復調回路
によって復調されたベースバンド復調信号IおよびQの
信号点配置を送信側にて配置された元の信号点配置と比
較することにより前記元の信号点配置に対する受信位相
の位相回転角を検知して位相回転角に基づく位相回転信
号を出力するフレーム同期回路と、 前記復調回路によって復調されたベースバンド復調信号
IおよびQを{(2π/前記2のn乗)+(π・m/
2)}ラジアン(mは0以上の正の正数)だけ位相回転
させる位相回転手段と、 前記復調回路によって復調されたベースバンド復調信号
IおよびQと位相回転手段から出力された位相回転ベー
スバンド復調信号IおよびQとを受けて、前記位相回転
信号に基づいて選択的にベースバンド復調信号の符号反
転およびベースバンド復調信号の交換を行って送信側の
信号点配置に一致させたベースバンド復調信号を送出す
る論理変換手段と、 を備えたことを特徴とする絶対位相化回路。
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP09171185A JP3115255B2 (ja) | 1997-06-13 | 1997-06-13 | 絶対位相化回路 |
CN98806082A CN1117456C (zh) | 1997-06-13 | 1998-06-15 | 绝对定相电路 |
CA002291021A CA2291021C (en) | 1997-06-13 | 1998-06-15 | Absolute phasing circuit |
DE69835953T DE69835953T2 (de) | 1997-06-13 | 1998-06-15 | Schaltung zur absoluten Phasensynchronisation |
US09/445,213 US6246281B1 (en) | 1997-06-13 | 1998-06-15 | Absolute phasing circuit |
EP98924615A EP0987862B1 (en) | 1997-06-13 | 1998-06-15 | Absolute phase synchronizing circuit |
DE0987862T DE987862T1 (de) | 1997-06-13 | 1998-06-15 | Schaltung zur absoluten phasierung |
PCT/JP1998/002618 WO1998057471A1 (fr) | 1997-06-13 | 1998-06-15 | Circuit de synchronisation absolue |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP09171185A JP3115255B2 (ja) | 1997-06-13 | 1997-06-13 | 絶対位相化回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH114267A JPH114267A (ja) | 1999-01-06 |
JP3115255B2 true JP3115255B2 (ja) | 2000-12-04 |
Family
ID=15918588
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP09171185A Expired - Lifetime JP3115255B2 (ja) | 1997-06-13 | 1997-06-13 | 絶対位相化回路 |
Country Status (7)
Country | Link |
---|---|
US (1) | US6246281B1 (ja) |
EP (1) | EP0987862B1 (ja) |
JP (1) | JP3115255B2 (ja) |
CN (1) | CN1117456C (ja) |
CA (1) | CA2291021C (ja) |
DE (2) | DE69835953T2 (ja) |
WO (1) | WO1998057471A1 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6690745B1 (en) * | 1997-07-24 | 2004-02-10 | Kabushiki Kaisha Kenwood | Circuit for detecting the phase of received signal |
DE1041787T1 (de) | 1997-12-17 | 2001-04-05 | Kabushiki Kaisha Kenwood, Tokio/Tokyo | Einrichtung zur erzeugung der absoluten phase eines von einem empfänger empfangenen signals |
WO1999034568A1 (en) * | 1997-12-29 | 1999-07-08 | Kabushiki Kaisha Kenwood | Circuit for capturing frame sync signal in receiver |
EP2018750B1 (en) * | 2006-05-19 | 2016-03-09 | LG Electronics Inc. | A method of utilizing and manipulating wireless resources for efficient and effective wireless communication |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58178653A (ja) | 1982-04-13 | 1983-10-19 | Nec Corp | 多相psk通信方式 |
JPS62216557A (ja) | 1986-03-18 | 1987-09-24 | Nec Corp | 位相▲あい▼▲まい▼度除去回路 |
US5025455A (en) * | 1989-11-30 | 1991-06-18 | The United States Of America As Represented By The Administer, National Aeronautics And Space Administration | Phase ambiguity resolution for offset QPSK modulation systems |
JPH04334238A (ja) | 1991-05-10 | 1992-11-20 | Nec Corp | 誤り訂正復号回路 |
US5287067A (en) * | 1991-10-07 | 1994-02-15 | Nippon Telegraph And Telephone Corporation | Method and apparatus for demodulation with adaptive phase control in quasi-coherent detection |
JPH06120995A (ja) | 1992-03-19 | 1994-04-28 | Fujitsu Ltd | ディジタル無線用受信機のフレーム同期回路 |
JPH06112985A (ja) | 1992-09-25 | 1994-04-22 | Kenwood Corp | 角度算出用romテーブル |
JPH06205055A (ja) * | 1992-12-28 | 1994-07-22 | Nippon Telegr & Teleph Corp <Ntt> | ディジタル処理型直交変調器 |
JP2513116B2 (ja) | 1993-03-19 | 1996-07-03 | 日本電気株式会社 | 位相曖昧度除去回路 |
JPH07297870A (ja) * | 1994-04-26 | 1995-11-10 | Matsushita Electric Ind Co Ltd | Tdmaデータ受信装置 |
JPH1056486A (ja) | 1996-08-09 | 1998-02-24 | Fujitsu Ltd | 復調装置 |
-
1997
- 1997-06-13 JP JP09171185A patent/JP3115255B2/ja not_active Expired - Lifetime
-
1998
- 1998-06-15 CA CA002291021A patent/CA2291021C/en not_active Expired - Fee Related
- 1998-06-15 CN CN98806082A patent/CN1117456C/zh not_active Expired - Fee Related
- 1998-06-15 WO PCT/JP1998/002618 patent/WO1998057471A1/ja active IP Right Grant
- 1998-06-15 US US09/445,213 patent/US6246281B1/en not_active Expired - Lifetime
- 1998-06-15 DE DE69835953T patent/DE69835953T2/de not_active Expired - Lifetime
- 1998-06-15 DE DE0987862T patent/DE987862T1/de active Pending
- 1998-06-15 EP EP98924615A patent/EP0987862B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0987862A4 (en) | 2005-08-03 |
US6246281B1 (en) | 2001-06-12 |
EP0987862A1 (en) | 2000-03-22 |
EP0987862B1 (en) | 2006-09-20 |
CA2291021C (en) | 2008-04-01 |
JPH114267A (ja) | 1999-01-06 |
DE69835953T2 (de) | 2007-09-13 |
DE987862T1 (de) | 2000-08-31 |
WO1998057471A1 (fr) | 1998-12-17 |
CN1117456C (zh) | 2003-08-06 |
DE69835953D1 (de) | 2006-11-02 |
CN1260091A (zh) | 2000-07-12 |
CA2291021A1 (en) | 1998-12-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20030193365A1 (en) | QPSK and 16 QAM self-generating synchronous direct downconversion demodulator | |
JPH08181727A (ja) | 位相変調暗号化伝送装置及びその送信装置、受信装置 | |
US6625239B1 (en) | Circuit for capturing frame sync signal in receiver | |
JP3432156B2 (ja) | 変調された単側波帯信号を生成する方法および装置 | |
US20020111148A1 (en) | Communications system and corresponding receiver unit | |
JP3115255B2 (ja) | 絶対位相化回路 | |
US6011816A (en) | Direct demodulation method and apparatus | |
JPH0621992A (ja) | 復調器 | |
US6697440B1 (en) | Demodulator of receiver | |
CA2296382C (en) | Received signal phase detecting circuit | |
JP3115263B2 (ja) | 受信信号位相検出回路 | |
US6678342B1 (en) | Absolute-phasing synchronization capturing circuit | |
JP3168912B2 (ja) | 時間ダイバーシチ受信装置 | |
US6661851B1 (en) | Bi-directional vector rotator | |
US7145969B1 (en) | Method and apparatus for complementary code keying | |
AU731683B2 (en) | Diversity apparatus with improved ability of reproducing carrier wave in synchronous detection | |
JP3115259B2 (ja) | 絶対位相化同期捕捉回路 | |
JP3088346B2 (ja) | 絶対位相化同期捕捉回路 | |
JP3115258B2 (ja) | 絶対位相化同期捕捉回路 | |
JPH11215200A (ja) | 8pskデマッパ | |
JPH06303270A (ja) | デジタル多分解能送信システム | |
JP3088892B2 (ja) | データ受信装置 | |
JP3115262B2 (ja) | 受信信号位相検出回路 | |
EP0982905A1 (en) | Universal PSK modulation apparatus and method | |
JP3115261B2 (ja) | 信号点配置分散値算出回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20070929 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080929 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080929 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090929 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100929 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110929 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120929 Year of fee payment: 12 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120929 Year of fee payment: 12 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120929 Year of fee payment: 12 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120929 Year of fee payment: 12 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120929 Year of fee payment: 12 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120929 Year of fee payment: 12 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130929 Year of fee payment: 13 |
|
EXPY | Cancellation because of completion of term |