JP2538722B2 - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法Info
- Publication number
- JP2538722B2 JP2538722B2 JP3149013A JP14901391A JP2538722B2 JP 2538722 B2 JP2538722 B2 JP 2538722B2 JP 3149013 A JP3149013 A JP 3149013A JP 14901391 A JP14901391 A JP 14901391A JP 2538722 B2 JP2538722 B2 JP 2538722B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- bpsg
- sio
- concentration
- temperature
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000004065 semiconductor Substances 0.000 title claims description 28
- 238000004519 manufacturing process Methods 0.000 title claims description 21
- 238000000034 method Methods 0.000 title abstract description 33
- 239000005380 borophosphosilicate glass Substances 0.000 claims abstract description 67
- 239000000758 substrate Substances 0.000 claims abstract description 37
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 claims abstract description 27
- 229910052698 phosphorus Inorganic materials 0.000 claims abstract description 27
- 239000011574 phosphorus Substances 0.000 claims abstract description 27
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 claims abstract description 25
- 229910052796 boron Inorganic materials 0.000 claims abstract description 25
- 238000000151 deposition Methods 0.000 claims abstract description 20
- 238000010438 heat treatment Methods 0.000 claims abstract description 9
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 42
- 238000005243 fluidization Methods 0.000 claims description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 abstract 4
- 229910052681 coesite Inorganic materials 0.000 abstract 2
- 229910052906 cristobalite Inorganic materials 0.000 abstract 2
- 239000000377 silicon dioxide Substances 0.000 abstract 2
- 235000012239 silicon dioxide Nutrition 0.000 abstract 2
- 229910052682 stishovite Inorganic materials 0.000 abstract 2
- 229910052905 tridymite Inorganic materials 0.000 abstract 2
- 238000002844 melting Methods 0.000 abstract 1
- 230000008018 melting Effects 0.000 abstract 1
- 239000007789 gas Substances 0.000 description 17
- 238000010586 diagram Methods 0.000 description 16
- 239000012535 impurity Substances 0.000 description 15
- 235000012431 wafers Nutrition 0.000 description 10
- 239000012298 atmosphere Substances 0.000 description 9
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 8
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 7
- 230000008021 deposition Effects 0.000 description 5
- CBENFWSGALASAD-UHFFFAOYSA-N Ozone Chemical compound [O-][O+]=O CBENFWSGALASAD-UHFFFAOYSA-N 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 3
- 230000002542 deteriorative effect Effects 0.000 description 3
- 238000010521 absorption reaction Methods 0.000 description 2
- 238000001505 atmospheric-pressure chemical vapour deposition Methods 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- KGBXLFKZBHKPEV-UHFFFAOYSA-N boric acid Chemical compound OB(O)O KGBXLFKZBHKPEV-UHFFFAOYSA-N 0.000 description 1
- 239000004327 boric acid Substances 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000004031 devitrification Methods 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000000155 melt Substances 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 239000012299 nitrogen atmosphere Substances 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 238000001556 precipitation Methods 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 230000007261 regionalization Effects 0.000 description 1
- WRECIMRULFAWHA-UHFFFAOYSA-N trimethyl borate Chemical compound COB(OC)OC WRECIMRULFAWHA-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02299—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
- H01L21/02304—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment formation of intermediate layers, e.g. buffer layers, layers to improve adhesion, lattice match or diffusion barriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
- H01L21/02362—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment formation of intermediate layers, e.g. capping layers or diffusion barriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/314—Inorganic layers
- H01L21/316—Inorganic layers composed of oxides or glassy oxides or oxide based glass
- H01L21/31604—Deposition from a gas or vapour
- H01L21/31625—Deposition of boron or phosphorus doped silicon oxide, e.g. BSG, PSG, BPSG
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76819—Smoothing of the dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02126—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
- H01L21/02129—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC the material being boron or phosphorus doped silicon oxides, e.g. BPSG, BSG or PSG
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02164—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Formation Of Insulating Films (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Weting (AREA)
Description
特に半導体装置の製造工程における凹凸のある基板表面
の平坦化に用いられる膜の形成方法に関するものであ
る。
伴い、高微細パターン形成および多層配線構造が要求さ
れ、基板表面の凹凸はますます深くなる傾向にある。し
かし、基板表面の凹凸が激しくなるとともに、高精度の
微細パターンの形成が困難になり、また配線の断線等も
生じやすいので、デバイスの信頼性の低下や半導体装置
の良品歩留りの低下を招いている。そこで、基板表面を
平坦化する技術が必要とされている。
化できる平坦化膜として、SiO2膜にリンを添加したPS
G膜が用いられていた。このPSG膜は、添加するリン
の添加量を増やすことにより平坦化温度が低下する性質
をもっているが、リンの添加量を増やすと膜が吸湿して
膜質が劣化し、実用に耐えなくなる。膜質の低下を示さ
ないリン濃度のPSG膜では、軟化点はせいぜい100
0℃程度である。
ン及びリンを共に添加したBPSG膜が平坦化膜として
開発された。例えばSiO2膜中にボロン及びリンをそれぞ
れ3〜4mol %添加することにより、850℃程度の平
坦化温度が得られており、低温化プロセスとして現在の
VLSIの平坦化技術の主流となっている。
PSG膜を平坦化する工程を示す図である。
O2膜23が形成され、該SiO2膜23上にはパターン形成
されたポリSi膜24が形成され、基板表面は凹凸形状と
なっている。
D(Chemical Vapor Deposition)法によりBPSG膜2
5を形成する。次に、窒素(N2) 雰囲気中で850℃,
1時間程度の熱処理(リフロー処理)を施すと、BPS
G膜25が軟化して融解・流動し、基板表面は平坦化さ
れる。また、熱処理されたBPSG膜は膜質が緻密化さ
れ、吸湿性のない良質な膜となる。
と、その上に形成される配線や膜のパターンの微細化が
可能となり、配線の断線や短絡の少ない信頼性の高い半
導体デバイスを作製することができる。
微細化が進むにつれて、半導体プロセスの低温化、従っ
てまた平坦化温度(リフロー温度)の一層の低温化が必
要とされ、最近では平坦化温度を800℃以下にするこ
とが求められている。
G膜の場合と同様に、膜中のB(B2O3)及びP(P2O5)
の濃度を高めれば、そのの軟化温度を低下させることが
できる。
ける、BPSG膜中に含まれる不純物総量(P2O5+B
2O3)とリフロー角度αとの関係を示す実験データ(パ
ラメータはボロン濃度)であり、図のように不純物総量
(P2O5+B2O3)が増加するにつれてリフロー角度αが小
さくなる傾向、すなわち平坦化される傾向を示してい
る。なお、図8(a)はリフロー角度の定義を説明する
図である。
吸湿性が高まり、膜成長後の表面は、 析出(B2O3又はホウ酸等) 吸湿(H3PO4 の生成) 表面の曇り(失透) などの現象が生じやすくなり、次の工程の障害となって
しまう。すなわち不安定なプロセスの原因となり、デバ
イスの信頼性の面にも問題点が多い。
り、リン濃度/ボロン濃度とBPSG膜の膜質安定性と
の関係を示している。横軸はボロン濃度(モル%),縦
軸はリン濃度(モル%)であり、特性曲線は膜質が安定
か否かの境界を示している。すなわち、曲線を境界とし
て右上方向にいけば膜質の不安定さが増し、逆に左下方
向にいけば膜質がより安定化する。特性曲線はBPSG
膜の堆積後、一週間以内に該BPSG膜の膜質が劣化す
るか否かで判定した。このように一般にリン濃度/ボロ
ン濃度が高くなるにつれ、膜質が劣化する。
基板温度をパラメータにしたものであり、図10はBP
SG膜を堆積するときのオゾン濃度をパラメータにした
ものである。
度αとの関係を示す実験データ(パラメータはボロン濃
度,リン濃度)であり、図のようにリフロー温度が高く
なるにつれて、すなわち平坦化される傾向を示している
(F.S.Becker, D.Pawlik, H.Schafer and G.Standigl
J.Vac. Technol. B4(3), 1986 P732 〜744)。
ボロン濃度を増加させると膜質が低下してデバイスへの
影響が出てしまい、リン濃度/ボロン濃度を減少させる
と高温のリフローを余儀なくされるというジレンマがあ
った。
のリフロー温度は、現在、850℃が限界とされてい
る。本発明はかかる従来の問題に鑑みて創作されたもの
であり、膜質を劣化させることなく、更に低温処理で膜
の平坦化を可能とする半導体装置の製造方法の提供を目
的とする。
凸のある基板表面上にBPSG又はPSGからなる第1
の膜を堆積する工程と、SiO2からなる第2の膜、又
は前記第1の膜に含まれるリン濃度又はボロン濃度より
も低い濃度のBPSG又はPSGからなる第2の膜を前
記第1の膜の上に堆積する工程と、前記第1の膜の流動
化温度よりも高く、前記第2の膜の流動化温度よりも低
い温度で加熱処理を施し、前記第1の膜中のリン又はボ
ロンを前記第2の膜の全膜厚にわたって拡散させてこれ
らの膜を融合させ、流動させて平坦化する工程とを有す
ることを特徴とする半導体装置の製造方法によって達成
される。
膜を堆積する工程と、該SiO2膜上にBPSG又はP
SGからなる第1の膜を堆積する工程と、SiO2から
なる第2の膜、又は前記第1の膜に含まれるリン濃度又
はボロン濃度よりも低い濃度のBPSG又はPSGから
なる第2の膜を前記第1の膜の上に堆積する工程と、前
記第1の膜の流動化温度よりも高く、前記第2の膜の流
動化温度よりも低い温度で加熱処理を施し、前記第1の
膜中のリン又はボロンを前記第2の膜の全膜厚にわたっ
て拡散させてこれらの膜を融合させ、流動させて平坦化
する工程とを有することを特徴とする半導体装置の製造
方法によって達成される。
明する。図1(a)はリフロー処理前の基板I上の膜の
堆積状態を示す図である。すなわち、基板Iの上には膜
厚8,000 ÅのBPSG膜IIが形成されており、該膜II中
には平坦化温度800℃を示すボロン濃度およびリン濃
度(ボロン濃度;4モル%、リン濃度;4モル%)が含
まれている。またBPSG膜IIの上にはBPSG膜IIの
保護膜として膜厚300ÅのSiO2膜III が形成されてい
る。図において、横軸は膜厚を示し、縦軸はBPSG膜
II中の不純物濃度を示している。
IIを大気に曝されない状態を保持しながら該BPSG膜
II上に形成されることが重要である。そのために、例え
ば、BPSG膜IIの形成後、基板Iを外に出さないで同
じ炉でSiO2膜III を連続的に成長してもよいし、ロード
ロック等によって大気に曝さないようにするのであれ
ば、異なる炉で成長してもよい。
I により被覆されているので、大気中の水分を吸湿する
ことによって膜質が劣化するのが防止される。なお、B
PSG膜IIがSiO2膜III によって被覆された後は、BP
SG膜IIが直接大気に触れて吸湿することはないので、
次のリフロー処理のためウエハ移動中に、ウエハが大気
中に曝されることがあっても問題ない。
0℃,30分間の熱処理(リフロー処理)後の基板I上
の膜の状態を示す図である。このように熱処理を施す
と、図1(b)に示すように、BPSG膜II中のB2
O3やP2O5等がSiO2膜III中に取り込まれ、
SiO2膜IIIの全膜厚にわたってBPSG膜II中
のB2O3やP2O5の濃度とほぼ同じ濃度になる。そ
して、これらの膜が融合し、ガラス化して新しいBPS
G膜VIが形成され、さらに該BPSG膜VIが流動化
して平坦化する。
ってBPSGの膜質は緻密化されて吸湿性が少なくな
り、析出,失透のない安定したBPSG膜の形成が可能
となる。
て被覆されたBPSG膜VIのリフロー温度はSiO2膜III
によって被覆されていないBPSG膜VIのリフロー温度
とほぼ同じ温度でリフローするので、膜質を劣化させる
ことなく、低温で平坦化が可能となる。
する。図6は本発明の実施例に係る半導体装置の製造方
法に用いられる半導体製造装置の概略構成図である。
FC)、12a〜12hはバルブであり、13は酸素
(O2)をオゾン(O3 ) に変えるオゾン発生器、14は
40〜65℃の温度に設定されるTEOS溶液、15は
ほぼ50〜60℃に設定されるTMPO(Tri-metyl ph
osphate)溶液、16はほぼ5〜50℃に設定されるTE
B(Tri-metyl borate) 溶液である。
9はガス流出用ヘッド、20a,20bは成膜の対象と
なるウエハ、21はガス排出口である。図7は図6の半
導体装置の製造装置を用いてBPSG膜を堆積したとき
の、TMBの流量/TMOPの流量とBPSG膜中に含
まれる不純物濃度との関係を示す実験結果である。図に
おいて、横軸はTMBの流量(SLM;リットル/
分)、縦軸はTMOPの流量(SLM;リットル/分)
を示し、それぞれの曲線(実線がB2O3,破線がP2O5)の
端に示す数値は、膜中の濃度を示している。
法を説明する工程図である。
た図7のBPSG膜の堆積条件を参照しながら、本発明
の実施例に係る半導体装置の製造方法について説明す
る。まず、図2(a)に示すように、Si基板1上に形成
されたSiO2膜2の上に1μmの膜厚のポリSi膜3を形成
し、該ポリSi膜をパターニングする。
a,19b)を、図6に示すチャンバ17内に収納し、
バルブ12a〜12hを開けてTEOSガス、TMOP
ガス、TMBガスおよびO3 ガスを流し、図7の堆積条
件を参考にしながら流量計11a〜11dを調節する。
こうして、TEOSーTMOP−TMB−O3 系のCV
D法により、基板温度400℃で、ボロン濃度4mol
%,リン濃度4mol %のBPSG膜4をポリSi膜3上に
8,000 Å堆積する(図2(b))。
めたまま、不純物ガス(TEOSガス、TMOPガス)
の供給を止め、基板温度400℃で、500ÅのSiO2膜
5をBPSG膜4上に堆積する。このSiO2膜5はBPS
G膜4を湿気から保護するキャッピング膜として機能す
る。
し、別の高温処理炉(不図示)に移動する。このときウ
エハは大気に触れてもよい。次いで、N2 雰囲気で80
0℃,30分のリフロー処理を行う。これにより、図3
(d)に示すように、BPSG膜4中のP2O5およびB2O3
等がSiO2膜5中にも移動して取り込まれてガラス化し、
全体として均一化されたBPSG膜6となってリフロー
し、基板表面が平坦化する。
と、次工程以後に形成される配線パターンや膜パターン
の微細化が可能となり、より半導体装置の高集積化を図
ることができる。
PSG膜6の膜質が緻密化されるので、この後の工程に
おいて、大気に曝されても該BPSG膜6が吸湿して膜
質が劣化することはない。
G膜単独でリフローする温度とほぼ同じであり、SiO2膜
5の存在にほとんど影響されない。すなわち、BPSG
膜単独の場合と同様に低温でリフローすることができる
ので、低温プロセスを実現することができる。
5中のP2O5やB2O3がSiO2膜5中にも移動して取り込まれ
て全体として新しいBPSG膜6が形成されるととも
に、該SiO2膜5の膜厚がBPSG膜4の膜厚に比べて薄
いため、この新しいBPSG膜6中のP2O5およびB2O3の
濃度は、元のBPSG膜5中のP2O5やB2O3の濃度とほぼ
同じ値であるから、リフロー温度も元のBPSG膜5の
場合とほぼ同じになったと考えられる。
不純物分布の分析により確認された。また、実験により
500ÅのSiO2膜5のありとなしで、リフロー後の膜の
形状(平坦性)にほとんど差がないことが判明した。
例の製造方法によれば、不純物濃度の高いBPSG膜を
用いても膜質の劣化を招くことなく、また低温でリフロ
ーさせて基板表面を平坦化することができるので、半導
体プロセスの低温化および半導体装置の微細化に大きく
寄与することができる。
法を説明する工程図である。
上に形成されたSiO2膜2の上に1μmの膜厚のポリSi膜
3を形成し、該ポリSi膜をパターニングする。次に、図
4(b)に示すように、ポリSi膜3上に常圧CVD法に
より自己平坦化性のあるSiO2膜を2,000 Å形成する。こ
こで、自己平坦化性の膜とは、成膜中に自らフロー形状
を示す傾向を有する膜のことをいい、例えばTEOS/
O3 常圧CVD法によって形成することができる。この
方法によれば膜形成温度400℃前後の成膜温度で高温
リフロー処理した膜と同様な膜形状が得られる。
エハ19a,19b)を、図6に示すチャンバ17内に
収納し、バルブ12a〜12hを開けてTEOSガス、
TMOPガス、TMBガスおよびO3 ガスを流し、図7
の堆積条件を参考にしながら流量計11a〜11dを調
節する。こうして、TEOSーTMOP−TMB−O 3
系のCVD法により、基板温度400℃で、ボロン濃度
6mol %,リン濃度5mol %のBPSG膜8をポリSi膜
3上に7,000 Å堆積する(図4(c))。
めたまま、不純物ガス(TEOSガス、TMOPガス)
の供給を止め、基板温度400℃で、2,00ÅのSiO2膜9
をBPSG膜4上に堆積する(図5(d))。
し、別の高温処理炉(不図示)に移動する。次いで、N
2 雰囲気で780℃,30分のリフロー処理を行う。こ
れにより、図5(e)に示すように、BPSG膜8中の
リンおよびボロンがSiO2膜9やSiO2膜7中に拡散してB
PSG膜10となってリフローし、基板表面が平坦化す
る。
SG膜6の膜質が緻密化されるので、この後の工程にお
いて、大気に曝されても該BPSG膜6が吸湿して膜質
が劣化することはない。
例の製造方法によれば、自己平坦化性のSiO2膜7によっ
て基板表面の凹凸を予め小さくしているので、本発明の
第1の実施例で示した効果の他に、更に平坦性をより向
上させることができる。
G膜を用いて説明したが、BPSG膜の代わりにPSG
膜を用いても本発明を適用することができることは勿論
である。
(キャッピング膜)としてSiO2膜を用いたが、SiO2膜の
代わりに吸湿性が少ない低濃度のBPSG膜やPSG膜
を用いてもよいことは明らかである。
とにより、実施例で説明したリフロー温度よりも更に低
い温度、例えば750℃以下の低温でリフローさせるこ
とも可能である。
によれば、凹凸のある基板上に不純物濃度の高いBPS
G膜やPSG膜を堆積した後、これらの膜が大気に曝さ
れないようにSiO2膜や不純物濃度の低い低濃度のBPS
G膜やPSG膜によって被覆/保護している。このた
め、リフロー処理前に不純物濃度の高いBPSG膜やP
SG膜が大気の水分を吸って膜質が劣化するのを防止す
ることができるとともに、また不純物濃度の高いBPS
G膜やPSG膜のリフロー温度とほぼ同じ温度の低温で
これらの膜をリフローさせて基板表面を平坦化すること
ができるので、半導体プロセスの低温化および半導体装
置の微細化に大きく寄与することができる。
方法の説明図(その1)である。
方法の説明図(その2)である。
方法の説明図(その1)である。
方法の説明図(その2)である。
図である。
物濃度との関係を示す図である。
関係を示す図である。
性との関係を示す図(その1)である。
定性との関係を示す図(その2)である。
す図である。
Claims (3)
- 【請求項1】凹凸のある基板表面上にBPSG又はPS
Gからなる第1の膜を堆積する工程と、 SiO2からなる第2の膜、又は前記第1の膜に含まれ
るリン濃度又はボロン濃度よりも低い濃度のBPSG又
はPSGからなる第2の膜を前記第1の膜の上に堆積す
る工程と、 前記第1の膜の流動化温度よりも高く、前記第2の膜の
流動化温度よりも低い温度で加熱処理を施し、前記第1
の膜中のリン又はボロンを前記第2の膜の全膜厚にわた
って拡散させてこれらの膜を融合させ、流動させて平坦
化する工程とを有することを特徴とする半導体装置の製
造方法。 - 【請求項2】凹凸のある基板表面上にSiO2膜を堆積
する工程と、 該SiO2膜上にBPSG又はPSGからなる第1の膜
を堆積する工程と、 前記第1の膜の上にSiO2からなる第2の膜を堆積す
るか、又は前記第1の膜に含まれるリン濃度又はボロン
濃度よりも低い濃度のBPSG又はPSGからなる第2
の膜を堆積する工程と前記第1の膜の流動化温度よりも
高く、前記第2の膜の流動化温度よりも低い温度で熱処
理を施し、前記第1の膜中のリン又はボロンを前記第2
の膜の全膜厚にわたって拡散させてこれらの膜を融合さ
せ、流動させて平坦化する工程とを有することを特徴と
する半導体装置の製造方法。 - 【請求項3】請求項2の凹凸のある基板表面上に堆積す
るSiO2膜は自己平坦化性を有するものであることを
特徴とする半導体装置の製造方法。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3149013A JP2538722B2 (ja) | 1991-06-20 | 1991-06-20 | 半導体装置の製造方法 |
DE69230197T DE69230197T2 (de) | 1991-06-20 | 1992-06-16 | Verfahren zum Planarisieren einer Halbleitersubstratsoberfläche |
AT92110128T ATE186155T1 (de) | 1991-06-20 | 1992-06-16 | Verfahren zum planarisieren einer halbleitersubstratsoberfläche |
EP92110128A EP0519393B1 (en) | 1991-06-20 | 1992-06-16 | Method for planarizing a semiconductor substrate surface |
US07/901,329 US5286681A (en) | 1991-06-20 | 1992-06-19 | Method for manufacturing semiconductor device having a self-planarizing film |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3149013A JP2538722B2 (ja) | 1991-06-20 | 1991-06-20 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0669192A JPH0669192A (ja) | 1994-03-11 |
JP2538722B2 true JP2538722B2 (ja) | 1996-10-02 |
Family
ID=15465768
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3149013A Expired - Lifetime JP2538722B2 (ja) | 1991-06-20 | 1991-06-20 | 半導体装置の製造方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5286681A (ja) |
EP (1) | EP0519393B1 (ja) |
JP (1) | JP2538722B2 (ja) |
AT (1) | ATE186155T1 (ja) |
DE (1) | DE69230197T2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10886398B2 (en) | 2018-06-12 | 2021-01-05 | Fuji Electric Co., Ltd. | Silicon carbide semiconductor device and method of manufacturing silicon carbide semiconductor device |
Families Citing this family (48)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5576247A (en) * | 1992-07-31 | 1996-11-19 | Matsushita Electric Industrial Co., Ltd. | Thin layer forming method wherein hydrophobic molecular layers preventing a BPSG layer from absorbing moisture |
JP2809018B2 (ja) * | 1992-11-26 | 1998-10-08 | 日本電気株式会社 | 半導体装置およびその製造方法 |
US5448111A (en) * | 1993-09-20 | 1995-09-05 | Fujitsu Limited | Semiconductor device and method for fabricating the same |
KR970006262B1 (ko) * | 1994-02-04 | 1997-04-25 | 금성일렉트론 주식회사 | 도우핑된 디스포저블층(disposable layer)을 이용한 모스트랜지스터의 제조방법 |
US6489255B1 (en) * | 1995-06-05 | 2002-12-03 | International Business Machines Corporation | Low temperature/low dopant oxide glass film |
KR0172039B1 (ko) * | 1995-06-30 | 1999-03-30 | 김주용 | 보론 포스포러스 실리케이트 글래스막 형성방법 |
KR100200297B1 (ko) * | 1995-06-30 | 1999-06-15 | 김영환 | 반도체 소자의 콘택홀 형성방법 |
US6040020A (en) * | 1995-08-07 | 2000-03-21 | Micron Technology, Inc. | Method of forming a film having enhanced reflow characteristics at low thermal budget |
JP3979687B2 (ja) | 1995-10-26 | 2007-09-19 | アプライド マテリアルズ インコーポレイテッド | ハロゲンをドープした酸化珪素膜の膜安定性を改良する方法 |
US6169026B1 (en) | 1995-11-20 | 2001-01-02 | Hyundai Electronics Industries Co., Ltd. | Method for planarization of semiconductor device including pumping out dopants from planarization layer separately from flowing said layer |
KR100262400B1 (ko) * | 1995-11-20 | 2000-09-01 | 김영환 | 반도체 소자의 평탄화방법 |
KR100214073B1 (ko) * | 1995-12-16 | 1999-08-02 | 김영환 | 비피에스지막 형성방법 |
US5770469A (en) * | 1995-12-29 | 1998-06-23 | Lam Research Corporation | Method for forming semiconductor structure using modulation doped silicate glasses |
US6489213B1 (en) * | 1996-01-05 | 2002-12-03 | Integrated Device Technology, Inc. | Method for manufacturing semiconductor device containing a silicon-rich layer |
KR100255659B1 (ko) * | 1996-03-30 | 2000-05-01 | 윤종용 | 반도체 장치의 sog층 처리 방법 |
KR100211540B1 (ko) * | 1996-05-22 | 1999-08-02 | 김영환 | 반도체소자의 층간절연막 형성방법 |
US5710079A (en) * | 1996-05-24 | 1998-01-20 | Lsi Logic Corporation | Method and apparatus for forming dielectric films |
JPH09331033A (ja) * | 1996-06-05 | 1997-12-22 | Taiwan Moseki Denshi Kofun Yugenkoshi | 半導体コンデンサーの製造方法及びその構造 |
KR100203134B1 (ko) * | 1996-06-27 | 1999-06-15 | 김영환 | 반도체 소자의 층간절연막 평탄화방법 |
KR100230984B1 (ko) * | 1996-07-24 | 1999-11-15 | 김광호 | 반도체장치의 비피에스지에 포함된 불순물 측정시 이용되는 계측설비 설정값 보정용 기준 샘플 제조 방법 |
US5990513A (en) * | 1996-10-08 | 1999-11-23 | Ramtron International Corporation | Yield enhancement technique for integrated circuit processing to reduce effects of undesired dielectric moisture retention and subsequent hydrogen out-diffusion |
JP2937140B2 (ja) | 1996-10-09 | 1999-08-23 | 日本電気株式会社 | 半導体装置の製造方法 |
GB2322734A (en) * | 1997-02-27 | 1998-09-02 | Nec Corp | Semiconductor device and a method of manufacturing the same |
US6492282B1 (en) * | 1997-04-30 | 2002-12-10 | Siemens Aktiengesellschaft | Integrated circuits and manufacturing methods |
JPH1126449A (ja) * | 1997-06-30 | 1999-01-29 | Sony Corp | 絶縁膜の成膜方法 |
US6096654A (en) * | 1997-09-30 | 2000-08-01 | Siemens Aktiengesellschaft | Gapfill of semiconductor structure using doped silicate glasses |
US5976900A (en) * | 1997-12-08 | 1999-11-02 | Cypress Semiconductor Corp. | Method of reducing impurity contamination in semiconductor process chambers |
US6057250A (en) * | 1998-01-27 | 2000-05-02 | International Business Machines Corporation | Low temperature reflow dielectric-fluorinated BPSG |
JP3208376B2 (ja) | 1998-05-20 | 2001-09-10 | 株式会社半導体プロセス研究所 | 成膜方法及び半導体装置の製造方法 |
US6159870A (en) * | 1998-12-11 | 2000-12-12 | International Business Machines Corporation | Borophosphosilicate glass incorporated with fluorine for low thermal budget gap fill |
US6165905A (en) * | 1999-01-20 | 2000-12-26 | Philips Electronics, North America Corp. | Methods for making reliable via structures having hydrophobic inner wall surfaces |
US6261975B1 (en) | 1999-03-04 | 2001-07-17 | Applied Materials, Inc. | Method for depositing and planarizing fluorinated BPSG films |
US6242299B1 (en) | 1999-04-01 | 2001-06-05 | Ramtron International Corporation | Barrier layer to protect a ferroelectric capacitor after contact has been made to the capacitor electrode |
US6303496B1 (en) | 1999-04-27 | 2001-10-16 | Cypress Semiconductor Corporation | Methods of filling constrained spaces with insulating materials and/or of forming contact holes and/or contacts in an integrated circuit |
US6511923B1 (en) * | 2000-05-19 | 2003-01-28 | Applied Materials, Inc. | Deposition of stable dielectric films |
US6730619B2 (en) * | 2000-06-15 | 2004-05-04 | Samsung Electronics Co., Ltd. | Method of manufacturing insulating layer and semiconductor device including insulating layer |
JP2002076342A (ja) | 2000-09-05 | 2002-03-15 | Fuji Electric Co Ltd | トレンチゲート型半導体装置 |
KR100506054B1 (ko) * | 2000-12-28 | 2005-08-05 | 주식회사 하이닉스반도체 | 반도체 소자의 제조 방법 |
US7351503B2 (en) * | 2001-01-22 | 2008-04-01 | Photronics, Inc. | Fused silica pellicle in intimate contact with the surface of a photomask |
KR20030067379A (ko) * | 2002-02-08 | 2003-08-14 | 주식회사 하이닉스반도체 | 반도체 소자의 층간 절연막 평탄화 방법 |
KR100478481B1 (ko) * | 2002-08-19 | 2005-03-28 | 동부아남반도체 주식회사 | 반도체 소자의 평탄화 방법 |
KR100561301B1 (ko) * | 2004-11-04 | 2006-03-15 | 동부아남반도체 주식회사 | 반도체 제조 방법 |
WO2006132672A2 (en) * | 2005-06-02 | 2006-12-14 | Dow Corning Corporation | A method of nanopatterning, a cured resist film use therein, and an article including the resist film |
US8723654B2 (en) | 2010-07-09 | 2014-05-13 | Cypress Semiconductor Corporation | Interrupt generation and acknowledgment for RFID |
US9846664B2 (en) | 2010-07-09 | 2017-12-19 | Cypress Semiconductor Corporation | RFID interface and interrupt |
US9092582B2 (en) | 2010-07-09 | 2015-07-28 | Cypress Semiconductor Corporation | Low power, low pin count interface for an RFID transponder |
JP6245723B2 (ja) * | 2012-04-27 | 2017-12-13 | 富士電機株式会社 | 炭化珪素半導体装置の製造方法 |
CN110148555B (zh) * | 2019-06-05 | 2021-07-09 | 扬州扬杰电子科技股份有限公司 | 一种用于势垒前的氢氟酸雾清洗工艺 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5436183A (en) * | 1977-08-26 | 1979-03-16 | Nec Corp | Semiconductor device and its manufacture |
JPS56108235A (en) * | 1980-01-31 | 1981-08-27 | Nec Corp | Semiconductor device |
JPS577939A (en) * | 1980-06-18 | 1982-01-16 | Toshiba Corp | Manufacture of semiconductor device |
JPS58137233A (ja) * | 1982-02-09 | 1983-08-15 | Mitsubishi Electric Corp | 半導体装置 |
US4985373A (en) * | 1982-04-23 | 1991-01-15 | At&T Bell Laboratories | Multiple insulating layer for two-level interconnected metallization in semiconductor integrated circuit structures |
US4474831A (en) * | 1982-08-27 | 1984-10-02 | Varian Associates, Inc. | Method for reflow of phosphosilicate glass |
JPS6053050A (ja) * | 1983-09-02 | 1985-03-26 | Oki Electric Ind Co Ltd | 半導体装置の製造方法 |
US4743564A (en) * | 1984-12-28 | 1988-05-10 | Kabushiki Kaisha Toshiba | Method for manufacturing a complementary MOS type semiconductor device |
JPH0669039B2 (ja) * | 1985-04-12 | 1994-08-31 | 株式会社リコー | 半導体装置の製造方法 |
JPS61237448A (ja) * | 1985-04-12 | 1986-10-22 | Ricoh Co Ltd | 半導体装置の製造方法 |
US4966865A (en) * | 1987-02-05 | 1990-10-30 | Texas Instruments Incorporated | Method for planarization of a semiconductor device prior to metallization |
JPH01114052A (ja) * | 1987-10-28 | 1989-05-02 | Hitachi Ltd | 半導体装置の製造方法 |
IT1227245B (it) * | 1988-09-29 | 1991-03-27 | Sgs Thomson Microelectronics | Strato dielettrico di prima interconnessione per dispositivi elettronici a semiconduttore |
JPH02229430A (ja) * | 1989-03-02 | 1990-09-12 | Rohm Co Ltd | 半導体装置の製造方法 |
US4939105A (en) * | 1989-08-03 | 1990-07-03 | Micron Technology, Inc. | Planarizing contact etch |
US5166101A (en) * | 1989-09-28 | 1992-11-24 | Applied Materials, Inc. | Method for forming a boron phosphorus silicate glass composite layer on a semiconductor wafer |
EP0421203B1 (en) * | 1989-09-28 | 1996-01-03 | Applied Materials, Inc. | An integrated circuit structure with a boron phosphorus silicate glass composite layer on semiconductor wafer and improved method for forming same |
US5132774A (en) * | 1990-02-05 | 1992-07-21 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor device including interlayer insulating film |
US5094984A (en) * | 1990-10-12 | 1992-03-10 | Hewlett-Packard Company | Suppression of water vapor absorption in glass encapsulation |
-
1991
- 1991-06-20 JP JP3149013A patent/JP2538722B2/ja not_active Expired - Lifetime
-
1992
- 1992-06-16 EP EP92110128A patent/EP0519393B1/en not_active Expired - Lifetime
- 1992-06-16 AT AT92110128T patent/ATE186155T1/de not_active IP Right Cessation
- 1992-06-16 DE DE69230197T patent/DE69230197T2/de not_active Expired - Fee Related
- 1992-06-19 US US07/901,329 patent/US5286681A/en not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10886398B2 (en) | 2018-06-12 | 2021-01-05 | Fuji Electric Co., Ltd. | Silicon carbide semiconductor device and method of manufacturing silicon carbide semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
DE69230197T2 (de) | 2000-05-25 |
ATE186155T1 (de) | 1999-11-15 |
EP0519393B1 (en) | 1999-10-27 |
EP0519393A2 (en) | 1992-12-23 |
JPH0669192A (ja) | 1994-03-11 |
US5286681A (en) | 1994-02-15 |
DE69230197D1 (de) | 1999-12-02 |
EP0519393A3 (en) | 1993-02-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2538722B2 (ja) | 半導体装置の製造方法 | |
US6232228B1 (en) | Method of manufacturing semiconductor devices, etching composition for manufacturing semiconductor devices, and semiconductor devices made using the method | |
US7947603B2 (en) | Chemical-mechanical polishing method | |
EP0562625B1 (en) | A semiconductor device and process | |
US5880039A (en) | Method for forming interlayer insulating film of a semiconductor device | |
JPH1074703A (ja) | 改善されたステップカバレージを有する、アモルファスシリコン及びポリシリコンフィルム膜を形成するための方法及び装置 | |
KR100214073B1 (ko) | 비피에스지막 형성방법 | |
JPH09116009A (ja) | 接続孔の形成方法 | |
US4490737A (en) | Smooth glass insulating film over interconnects on an integrated circuit | |
EP0060783B1 (en) | Process of forming a thin glass film on a semiconductor substrate | |
JP3368513B2 (ja) | 半導体装置の製造方法 | |
JPH05160125A (ja) | 半導体装置の製造方法 | |
JP2820201B2 (ja) | 半導体装置の製造方法 | |
JPH10189578A (ja) | 半導体装置の製造方法 | |
JPH11135490A (ja) | エッチング液及びそのエッチング液を用いた半導体装置の製造方法 | |
JP3270245B2 (ja) | 半導体装置とその製造方法 | |
JPS63308350A (ja) | 絶縁層の形成方法 | |
KR0148291B1 (ko) | 반도체 장치의 제조 방법 | |
JPH07115092A (ja) | 絶縁膜を有する半導体装置の製造方法 | |
JP3339150B2 (ja) | 半導体装置の製造方法 | |
JPH05275424A (ja) | 半導体装置の製造方法 | |
KR100212014B1 (ko) | 반도체 소자의 비피에스지막 형성방법 | |
JPH0685118A (ja) | 半導体装置およびその製造方法 | |
JPH11150183A (ja) | 半導体装置およびその製造方法 | |
JPH09153490A (ja) | 半導体装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 19960604 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080708 Year of fee payment: 12 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313115 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090708 Year of fee payment: 13 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090708 Year of fee payment: 13 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090708 Year of fee payment: 13 |
|
R370 | Written measure of declining of transfer procedure |
Free format text: JAPANESE INTERMEDIATE CODE: R370 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090708 Year of fee payment: 13 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090708 Year of fee payment: 13 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090708 Year of fee payment: 13 |
|
R370 | Written measure of declining of transfer procedure |
Free format text: JAPANESE INTERMEDIATE CODE: R370 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090708 Year of fee payment: 13 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090708 Year of fee payment: 13 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090708 Year of fee payment: 13 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090708 Year of fee payment: 13 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090708 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100708 Year of fee payment: 14 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110708 Year of fee payment: 15 |
|
EXPY | Cancellation because of completion of term |