JP2018147959A - 検査システム、ならびに検査システムの故障解析・予知方法 - Google Patents
検査システム、ならびに検査システムの故障解析・予知方法 Download PDFInfo
- Publication number
- JP2018147959A JP2018147959A JP2017039458A JP2017039458A JP2018147959A JP 2018147959 A JP2018147959 A JP 2018147959A JP 2017039458 A JP2017039458 A JP 2017039458A JP 2017039458 A JP2017039458 A JP 2017039458A JP 2018147959 A JP2018147959 A JP 2018147959A
- Authority
- JP
- Japan
- Prior art keywords
- failure
- inspection
- tester
- location
- inspection system
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000007689 inspection Methods 0.000 title claims abstract description 87
- 238000004458 analytical method Methods 0.000 title claims abstract description 41
- 238000000034 method Methods 0.000 title claims abstract description 27
- 239000000523 sample Substances 0.000 claims abstract description 58
- 239000000758 substrate Substances 0.000 claims abstract description 24
- 238000012545 processing Methods 0.000 claims description 15
- 238000003745 diagnosis Methods 0.000 claims description 11
- 238000005259 measurement Methods 0.000 claims description 10
- 238000009826 distribution Methods 0.000 claims description 9
- 230000005540 biological transmission Effects 0.000 claims description 5
- 230000008859 change Effects 0.000 claims description 3
- 208000024891 symptom Diseases 0.000 abstract description 3
- 235000012431 wafers Nutrition 0.000 description 60
- 238000003860 storage Methods 0.000 description 14
- 238000012360 testing method Methods 0.000 description 9
- 238000012546 transfer Methods 0.000 description 7
- 238000007726 management method Methods 0.000 description 5
- 230000008569 process Effects 0.000 description 5
- 230000032258 transport Effects 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 4
- 238000000556 factor analysis Methods 0.000 description 3
- 230000007246 mechanism Effects 0.000 description 3
- 230000005856 abnormality Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 238000013473 artificial intelligence Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 239000000428 dust Substances 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000004092 self-diagnosis Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/31718—Logistic aspects, e.g. binning, selection, sorting of devices under test, tester/handler interaction networks, Test management software, e.g. software for test statistics or test evaluation, yield analysis
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R35/00—Testing or calibrating of apparatus covered by the other groups of this subclass
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2886—Features relating to contacting the IC under test, e.g. probe heads; chucks
- G01R31/2891—Features relating to contacting the IC under test, e.g. probe heads; chucks related to sensing or controlling of force, position, temperature
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
- G01R1/073—Multiple probes
- G01R1/07307—Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/26—Testing of individual semiconductor devices
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B23/00—Testing or monitoring of control systems or parts thereof
- G05B23/02—Electric testing or monitoring
- G05B23/0205—Electric testing or monitoring by means of a monitoring system capable of detecting and responding to faults
- G05B23/0259—Electric testing or monitoring by means of a monitoring system capable of detecting and responding to faults characterized by the response to fault detection
- G05B23/0283—Predictive maintenance, e.g. involving the monitoring of a system and, based on the monitoring results, taking decisions on the maintenance schedule of the monitored system; Estimating remaining useful life [RUL]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67242—Apparatus for monitoring, sorting or marking
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67242—Apparatus for monitoring, sorting or marking
- H01L21/67288—Monitoring of warpage, curvature, damage, defects or the like
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/10—Measuring as part of the manufacturing process
- H01L22/14—Measuring as part of the manufacturing process for electrical parameters, e.g. resistance, deep-levels, CV, diffusions by electrical means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/20—Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/282—Testing of electronic circuits specially adapted for particular applications not provided for elsewhere
- G01R31/2831—Testing of materials or semi-finished products, e.g. semiconductor wafers or substrates
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Power Engineering (AREA)
- General Engineering & Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Automation & Control Theory (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Tests Of Electronic Circuits (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
- Theoretical Computer Science (AREA)
- Health & Medical Sciences (AREA)
- Environmental & Geological Engineering (AREA)
- Life Sciences & Earth Sciences (AREA)
- Biophysics (AREA)
- Computational Linguistics (AREA)
- Data Mining & Analysis (AREA)
- Evolutionary Computation (AREA)
- General Health & Medical Sciences (AREA)
- Molecular Biology (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- Biomedical Technology (AREA)
- Artificial Intelligence (AREA)
- Toxicology (AREA)
Abstract
【課題】テスタおよびプローバにまたがる要因の故障またはその前段階の兆候が生じた場合でもその箇所を迅速に把握することまたは予知することができる技術を提供する。
【解決手段】検査装置100は、複数のデバイスが形成された基板Wを保持するステージ26と、基板をステージ26に搬送する搬送部22と、複数のプローブ25aを基板W上の複数のデバイスの電極に接触させるプローブカード25とを有するプローバ200と、プローブカード25を介して基板W上の複数のデバイスに電気的信号を与え、デバイスの電気特性を検査するテスタ300と、検査の際に故障が発生したとき、または故障の前段階の兆候が発生したときに、その故障に関連するプローバ200とテスタ300の履歴情報を解析して故障の箇所を把握または予知する故障解析・予知処理部400とを有する。
【選択図】図1
【解決手段】検査装置100は、複数のデバイスが形成された基板Wを保持するステージ26と、基板をステージ26に搬送する搬送部22と、複数のプローブ25aを基板W上の複数のデバイスの電極に接触させるプローブカード25とを有するプローバ200と、プローブカード25を介して基板W上の複数のデバイスに電気的信号を与え、デバイスの電気特性を検査するテスタ300と、検査の際に故障が発生したとき、または故障の前段階の兆候が発生したときに、その故障に関連するプローバ200とテスタ300の履歴情報を解析して故障の箇所を把握または予知する故障解析・予知処理部400とを有する。
【選択図】図1
Description
本発明は、被検査体の検査を行う検査システム、および検査システムの故障解析・予知方法に関する。
半導体デバイスの製造プロセスにおいては、半導体ウエハ(以下単にウエハと記す)における全てのプロセスが終了した段階で、ウエハに形成されている複数のデバイス(ICチップ)の電気的検査が行われる。このような電気的検査を行う検査システムは、一般的に、ウエハステージとウエハ搬送系を有するとともに、ウエハに形成されたデバイスに接触するプローブを有するプローブカードが装着されるプローバと、デバイスに電気的信号を与え、デバイスの種々の電気特性を検査するためのテスタとを有している。
このような検査システムにおいて、故障が発生したとき、その故障要因を迅速に特定して対処することが求められている。また、故障を事前に予知して故障を回避することも求められている。
特許文献1には、プローバのコントローラに自己診断実行機能を持たせて、プローバにおける故障要因を特定する技術が記載されている。
ところで、テスタとプローバはそれぞれ別のメーカにより製造され、顧客納入後にこれらを一体化することが多く、診断機能を持たせる場合にも、テスタとプローバに別個に診断機能を設けることになる。
しかし、テスタおよびプローバのそれぞれの診断機能を用いて故障解析を行う場合、テスタ起因でプローバの診断がFAIL(NG)の場合や、その逆の場合があり、そのような場合にはテスタおよびプローバが診断機能を有していても、故障箇所を把握することが困難である。また、故障予知を行おうとしても、同様に、テスタ起因でプローバの診断がFAIL(NG)の場合およびその逆の場合には十分な予知が行えない。
したがって、本発明は、テスタおよびプローバにまたがる要因の故障またはその前段階の兆候が生じた場合でもその箇所を迅速に把握することまたは予知することができる技術を提供することを課題とする。
上記課題を解決するため、本発明の第1の観点は、複数のデバイスが形成された基板を保持するステージと、基板を前記ステージに搬送する搬送部と、複数のプローブを基板上の複数のデバイスの電極に接触させるプローブカードとを有するプローバと、前記プローブカードを介して前記基板上の複数のデバイスに電気的信号を与え、前記デバイスの電気特性を検査するテスタと、検査の際に故障が発生したとき、または前記故障の前段階の兆候が発生したときに、その故障に関連する前記プローバと前記テスタの履歴情報を解析して故障の箇所を特定もしくは推定または予知する故障解析・予知処理部とを有することを特徴とする検査システムを提供する。
本発明の第2の観点は、複数のデバイスが形成された基板を保持するステージと、基板を前記ステージに搬送する搬送部と、複数のプローブを基板上の複数のデバイスの電極に接触させるプローブカードとを有するプローバと、前記プローブカードを介して前記基板上の複数のデバイスに電気的信号を与え、前記デバイスの電気特性を検査するテスタとを有する検査システムにおいて、故障の箇所を特定もしくは推定または予知する故障解析・予知方法であって、
検査の際に故障が発生したとき、または前記故障の前段階の兆候が発生したときに、その故障に関連する前記プローバと前記テスタの履歴情報を解析して故障の箇所を特定もしくは推定または予知することを特徴とする検査システムにおける故障解析・予知方法を提供する。
検査の際に故障が発生したとき、または前記故障の前段階の兆候が発生したときに、その故障に関連する前記プローバと前記テスタの履歴情報を解析して故障の箇所を特定もしくは推定または予知することを特徴とする検査システムにおける故障解析・予知方法を提供する。
上記第1の観点および第2の観点において、前記履歴情報と知見者の知見に基づいて故障の箇所を把握または予知することが好ましい。前記故障の要因が複数想定される場合、前記知見者の知見に基づいて、前記故障の要因を特定し、それにより故障の箇所を特定もしくは推定または予知することができる。
前記テスタは、マザーボードと、前記マザーボードに装着された複数の検査回路ボードとを有し、前記プローバに装着されたプローブカードと前記マザーボードとの間に、これらを接続するコンタクト部材が配置され、前記検査回路ボード、前記マザーボード、前記コンタクト部材、前記プローブカードのいずれかに生じた故障の箇所を特定もしくは推定または予知するようにすることができる。
基板上のデバイスの検査において、接触不良または前記テスタから被検査体までの伝送経路の抵抗大となる故障が生じたとき、それに関するプローバ側の要因およびテスタ側の要因を含む複数の要因を把握し、それらの中で正常であることが分かっている要因、または所定の診断を行った結果正常な結果が得られたことにより正常であることがわかる要因を除外し、残った要因から故障箇所を特定もしくは推定または予知することができる。
検査の際にPASSになった検査項目について出力結果を複数段階にレベル分けし、複数の測定結果によるレベルの変化から故障の兆候を把握し、故障を予知することができる。この場合に、基板上の複数のデバイスを表示するマップにおいて、検査の際にPASSになった項目について出力結果を複数段階にレベル分けし、PASSと判断されたデバイスのレベルの分布図から故障箇所を予知することができる。また、前記マップの前記レベルの分布図と、前記プローバの被検査体のステージの高さの分布を関連付けることにより故障箇所を予知することができる。
本発明によれば、故障が発生した場合に、プローバおよびテスタの両方の履歴情報に基づいて異常の要因を特定するので、迅速に故障箇所の特定もしくは推定を行うことができる。また、故障の前段階の兆候が発生した場合に、故障する前に故障箇所を予知することができるので、事前に対象部品の交換や修理が可能となる。このため、検査システムの稼働率を向上させることができる。
以下、添付図面を参照して本発明の実施の形態について詳細に説明する。
<検査システム>
図1は、本発明の一実施形態に係る検査システムの概略構成を模式的に示す図である。検査システムは、ウエハにおける全てのプロセスが終了した段階で、ウエハに形成されている複数のデバイス(ICチップ;DUT(Device Under Test)
ともいう)の電気的検査を行うものである。
<検査システム>
図1は、本発明の一実施形態に係る検査システムの概略構成を模式的に示す図である。検査システムは、ウエハにおける全てのプロセスが終了した段階で、ウエハに形成されている複数のデバイス(ICチップ;DUT(Device Under Test)
ともいう)の電気的検査を行うものである。
図1に示すように、検査システム100は、ウエハ上のデバイスに対してプローブカードのプローブを接触させるプローバ200と、デバイスに電気信号を与えて電気的な検査を行うテスタ300と、故障解析・予知処理部400、上位制御部500とを有している。
プローバ200は、本体部21と、搬送部22と、プローバ制御部27とを有している。
本体部21は、筐体23と、筐体23の天面を構成し、中央に円形の孔24aが形成されたヘッドプレート24と、ヘッドプレート24の孔24aに対応する位置に取り付けられ、複数のプローブ(接触子)25aを有するプローブカード25と、プローブカード25の下方位置でウエハWを載置し、吸着するステージ(ウエハチャックトップ)26とを有する。ステージ26は、X−Yテーブル機構、Z方向移動機構およびθ方向移動機構(いずれも図示せず)によりX、Y、Z、θ方向に移動可能となっており、ウエハWを所定の検査位置へ位置決めするようになっている。そして、ウエハWを上昇させることにより、プローブカード25のプローブ25aが複数のデバイスの電極に接触するようになっている。
搬送部22は搬送装置(図示せず)を有するとともに、ウエハキャリアおよびプローブカードストッカ(いずれも図示せず)が装着されており、搬送装置により、ウエハキャリアからウエハWをステージ26上に搬送するとともに、プローブカードストッカからプローブカード25をヘッドプレート24の下方に搬送する。
プローバ制御部27は、プローバ200の各構成部を制御する、CPUを有する主制御部と、キーボードやマウス、リモコン等の入力部と、プリンター等の出力部と、ディスプレイ等の表示部と、制御に必要な情報を記憶する記憶部とを有している。主制御部は、検査に際して、記憶部に処理レシピが記憶された記憶媒体をセットすることにより、記憶媒体から呼び出された処理レシピに基づいてプローバ200に所定の処理動作を実行させる。
テスタ300は、筐体31と、筐体31内の底部に水平に設けられたマザーボード32と、マザーボード32のスロットに立設状態で装着された複数の検査回路ボード33と、マザーボード32とプローブカード25とを接続するためのコンタクトブロック34と、テスタ制御部35とを有している。
マザーボード32は、コンタクトブロック34を介してプローブカード25に接続される。コンタクトブロック34は、マザーボード32との間の接続およびプローブカード25との間の接続を、それぞれ複数のコンタクトピン34aおよび34bを介して行う。コンタクトピン34aおよび34bはポゴピンで構成されている。検査回路ボード33は、種々のテスト項目に応じてウエハWのデバイスに電気的信号を与えるものである。
テスタ制御部35は、テスタ300の各構成部を制御する、CPUを有する主制御部と、キーボードやマウス、リモコン等の入力部と、プリンター等の出力部と、ディスプレイ等の表示部と、制御に必要な情報を記憶する記憶部とを有している。主制御部は、検査に際して、記憶部にテスト項目等が記憶された記憶媒体をセットすることにより、記憶媒体から呼び出されたテスト項目に基づいてテスタ300に所定の動作を実行させる。
プローバ制御部27およびテスタ制御部35は、何等かの故障が発生した場合に、その原因の解明や対処を目的として、システムの動作履歴や操作者の操作履歴、診断履歴等の履歴情報(ログデータ)を取得する履歴情報取得部を有し、取得した履歴情報は履歴情報記憶・管理部40に記憶されるようになっている。
故障解析・予知処理部400は、人口知能(AI)を有しており、故障(FAIL)または故障の兆候が発生したときに、プローバ200またはテスタ300からの情報で要因解析を行い、それで故障箇所がわからない場合に、履歴情報記憶・管理部40から、その故障に関連するテスタおよびプローバの履歴情報を取得し、その情報とサービス・開発者等の知見者の知見に基づいて故障の箇所を把握(特定または推定)または予知する。
図2に示すように、故障解析・予知処理部400は、履歴情報記憶・管理部40から、プローバ情報として、ステージ座標情報、コンタクト加重情報、プローブ位置・傾き情報、ステージ温度を取得することができ、テスタ情報として、ピンリーク情報、ピン接触抵抗、ピン電源電圧・電流情報を取得することができる。
上位制御部500は、CPUを有する主制御部と、キーボードやマウス、リモコン等の入力部と、プリンター等の出力部と、ディスプレイ等の表示部と、制御に必要な情報を記憶する記憶部とを有している。上位制御部500は、プローバ制御部27およびテスタ制御部35の上位の制御部であり、プローバ制御部27およびテスタ制御部35に対する情報の授受を行うとともに、故障情報を故障解析・予知処理部400に送り、故障解析・予知処理部400から故障(またはその兆候)の要因に関する情報を受け取り、その情報を表示部に表示する。
<検査方法>
このように構成された検査システム100においては、プローバ200の搬送部22によりプローブカード25を装着し、次いで搬送部22によりキャリア内のウエハWをステージ26上に搬送し、ウエハWをステージ26上に真空吸着した状態で、ウエハWに対してテスタ300により、電気的検査を行う。このとき、プローブカード25はコンタクトブロック34を介してマザーボード32に電気的に接続されている。
このように構成された検査システム100においては、プローバ200の搬送部22によりプローブカード25を装着し、次いで搬送部22によりキャリア内のウエハWをステージ26上に搬送し、ウエハWをステージ26上に真空吸着した状態で、ウエハWに対してテスタ300により、電気的検査を行う。このとき、プローブカード25はコンタクトブロック34を介してマザーボード32に電気的に接続されている。
検査に際しては、ステージ26を上昇させてプローブカード25のプローブ25aをウエハWの各デバイス(DUT)に接触させる。そして、図3に示すように、検査回路ボード33からの電気信号が、マザーボード32、コンタクトブロック34、プローブカード25を経てウエハWの各デバイスに至り、さらにデバイスからプローブカード25、コンタクトブロック34、マザーボード32を経て検査回路ボード33に戻る。これにより各デバイスの電気的特性が検査される。
具体的には、テスタ300からウエハ上のデバイスに対して、電圧、電流、ロジック波形等を出力し、デバイスから電圧、電流、ロジック波形を測定し、デバイスのPASSおよびNGを判断する。
テスタ300の検査回路ボード33からウエハまでは図3のような構成となっているため、テスタ測定精度、コンタクト部の位置、ウエハWとプローブ25aの接触、ステージ26(ウエハチャックトップ)の位置等の複数の要因が含まれてウエハW上のデバイスの測定に至っている。
そのため、上記の構成上のどこかに不具合があった場合、ウエハの測定不良(故障)が発生するが、従来は、その要因がどこにあるのかが容易に特定できないことがあった。その理由の一つとして、従来、テスタの情報とプローバの情報を別個に管理していたため、テスタおよびプローバの一方が他方の要因で不良(故障)を起こした場合は、その要因を特定できないことが挙げられる。また、故障を予知して事前に対応することが求められるが、このような場合は、故障の予知も困難である。
そこで、本実施形態では、検査のときに不良(FAIL)となった際、すなわち何らかの故障が生じた場合に、またはFAILではないが故障の前段階の兆候が生じた場合、故障解析・予知処理部400のプログラムが起動されるようにし、このような問題に対処する。なお、故障の前段階の兆候とは、後述するように、PASSのレベルを何段階かに分け、PASSであっても近い将来に故障となると判断される場合をいい、故障予知に資するものである。
<故障解析・予知プログラム>
このときの故障解析・予知プログラムのフローチャートを図4に示す。
まず、故障または故障の前段階の兆候が発生したことが通知される(ステップ1)。なお、ここで「故障」とは、測定が「FAIL」になったことをいい、装置構成部の本来の故障のみならず、装置は故障していないがゴミ等により「FAIL」になったことも含む。
このときの故障解析・予知プログラムのフローチャートを図4に示す。
まず、故障または故障の前段階の兆候が発生したことが通知される(ステップ1)。なお、ここで「故障」とは、測定が「FAIL」になったことをいい、装置構成部の本来の故障のみならず、装置は故障していないがゴミ等により「FAIL」になったことも含む。
次に、テスタ内またはプローバ内の情報を取得しその情報で要因解析を行う(ステップ2)。要因の特定ができたか否かを判断し(ステップ3)、要因が特定できた場合は終了する。
要因の特定ができない場合は、履歴情報記憶・管理部40のテスタまたはプローバの過去の履歴を検索する(ステップ4)。次に、その故障(もしくは兆候)の情報またはその故障(もしくは兆候)に近い情報があるか否かを判断する(ステップ5)。近い情報がない場合、他方の情報(最初に解析したのがプローバの場合はテスタの情報であり、最初に解析したのがテスタの情報の場合はプローバの情報)で、過去の履歴の中でその故障(もしくは兆候)の情報または故障(もしくは兆候)に近い情報を解析する(ステップ6)。次に、故障(もしくは兆候)箇所と解析位置とが関連するかを判断し(ステップ7)、関連する場合は、故障箇所を特定もしくは推定または故障箇所を予知し(ステップ8)、履歴として登録する(ステップ9)。そして、その結果は、例えば表示部に表示される。故障を予知した場合には、実際に故障は生じていない段階で対処することができる。
一方、上記ステップ5で近い情報がある場合、故障箇所を特定もしくは推定または故障箇所を予知し(ステップ8)、履歴として登録する(ステップ9)。また、ステップ7で、故障(もしくは兆候)箇所と解析位置とが関連しない場合は、別の情報を検索して、ステップ6の過去の履歴の解析を行う。
<実際の例>
次に、実際の例について説明する。
例えば、図5に示すように、プローブカード25の設置が正常でない場合、ウエハ検査において、接触不良(オープン)、または、テスタからウエハまでの伝送経路の抵抗大により、検査結果不良が発生する。
次に、実際の例について説明する。
例えば、図5に示すように、プローブカード25の設置が正常でない場合、ウエハ検査において、接触不良(オープン)、または、テスタからウエハまでの伝送経路の抵抗大により、検査結果不良が発生する。
接触不良または伝送経路の抵抗大のときの発生要因としては、以下の(1)〜(5)の複数の要因が考えられる。
(1)コンタクトブロック34のテスタ側のコンタクト
(2)コンタクトブロック34のプローブカード側のコンタクト
(3)プローブ25aとウエハWのコンタクト
(4)ステージ26(チャックトップ)の水平不良→ステージの高さ情報から判断
(5)テスタ出力および測定不良等→テスタ診断結果から判断
(1)コンタクトブロック34のテスタ側のコンタクト
(2)コンタクトブロック34のプローブカード側のコンタクト
(3)プローブ25aとウエハWのコンタクト
(4)ステージ26(チャックトップ)の水平不良→ステージの高さ情報から判断
(5)テスタ出力および測定不良等→テスタ診断結果から判断
既にこの時点で、テスタ診断結果およびステージ26の高さの情報で、これらが正常であることがわかっていれば、コンタクトブロック34およびプローブカード周辺での不良(故障)が推測される。
さらに、図6に示すように、診断用プローブカード250で診断を行った結果、正常な結果が得られていれば、上記(1)および(2)が正常であることがわかり、要因は(3)のプローブカードによる接触不良と推測(特定)することができ、故障箇所を把握することができる。また、後述するようにPASSのレベルを複数レベルに設定しておけば、これらにより故障箇所の予知を行うことができる。
このように、テスタ300およびプローバ200からの情報と、サービス・開発者等の装置知見者による要因解析プロセスに関する知見に基づいて、故障箇所の把握・予知が可能となる。
<故障予知>
次に、故障予知について説明する。
テスタ300によるウエハW上のデバイス(DUT)の検査においては、デバイスごとに検査結果が得られ、OK(PASS)であっても、全く問題のないレベルからFAILに近いレベルまで存在する。
次に、故障予知について説明する。
テスタ300によるウエハW上のデバイス(DUT)の検査においては、デバイスごとに検査結果が得られ、OK(PASS)であっても、全く問題のないレベルからFAILに近いレベルまで存在する。
複数の検査項目に対して、OK(PASS)内のレベルを例えば図7に示すように、6段階に設定する。図7のレベル0は、故障の可能性がほとんどないレベルであり、レベル1〜5とレベルが高くなるに従ってFAILに近づいて行く。
例えばある検査項目(機能)について、複数日または複数回の測定結果を使用する。複数の測定結果が全てレベル0であれば、この検査項目(機能)は高い水準で正常であり、現時点では故障の可能性は低いと判断できる。しかし、時間経過に従って、測定結果がレベル1、2、3と上昇していけば、将来的に故障(FAIL)に至る可能性が高く、その時間間隔が所定の値になったときに、故障の前段階の兆候ありとする。これにより、故障時期を予測することができる。その結果、事前に当該部品の交換、修理が可能となる。また、同じように、別項目もレベル分けを行い、上述のように比較、参照することで、故障の要因箇所の特定も可能となる。
例えば、ユーザーが検査システムを用いてウエハの検査を行った際、歩留まりが以前と比較して悪くなったとする。例えば最終的に図3の構造において接触抵抗が大の箇所があるとされる場合、従来はその箇所の特定が困難であり、故障予知ができなかった。その理由は、従来、各診断項目についてウエハの全てのデバイスの検査を行っているものの、その結果はPASSとFAILでしかなく、段階的な評価ができなかったからである。
これに対し、上述のようにPASSのレベルを複数段階に分けることにより、故障の前段階の兆候を把握することができ、かつ複数項目を合わせてその箇所も特定できるので、それに基づいて、故障解析・予知処理部400により、特定部分(例えば、プローブカード、検査回路ボード)の故障の予知を行うことができる。
<ウエハマップを用いた解析結果表示>
このようにPASSのレベルを複数段階に分ける手法をウエハマップに用い、ウエハマップを表示して解析結果を確認することができる。故障解析は基本的にデバイス(DUT)単位で行うため、複数のDUTがPASSではあるがレベルが高く故障の前段階と判断された場合、これがどの影響で発生しているかをウエハ上の複数のDUTを表示したウエハマップで確認することができる。ウエハマップの表示は、直近の結果のみの表示と、過去の結果を重ね合せた表示の選択が可能である。
このようにPASSのレベルを複数段階に分ける手法をウエハマップに用い、ウエハマップを表示して解析結果を確認することができる。故障解析は基本的にデバイス(DUT)単位で行うため、複数のDUTがPASSではあるがレベルが高く故障の前段階と判断された場合、これがどの影響で発生しているかをウエハ上の複数のDUTを表示したウエハマップで確認することができる。ウエハマップの表示は、直近の結果のみの表示と、過去の結果を重ね合せた表示の選択が可能である。
レベル表示可能なウエハマップを用いて複数のDUTがFAIL、またはPASSではあるがレベルが高く故障の前段階と判断された場合の故障解析・予知の例を図8〜図10に示す。これらの図において、色が濃いほど図7のレベルが高いことを示す。
図8は、ウエハマップに線状に色が濃い(レベルが高い)部分が生じる場合である。複数の検査回路ボード33は、それぞれ、ウエハ上の複数のDUTのうち異なる線状領域に対応しているため、このように線状に色が濃い場合は、検査回路ボード33の一枚が故障しているか、故障の前段階であることが要因であると考えられる。
図9は、ウエハマップの一部にスポット的に色が濃い(レベルが高い)部分が生じる場合である。これは、コンタクトピンの先端に異物が挟まり、その影響で周りのコンタクトピンの接触が悪くなったことが要因と考えられる。
図10は、ウエハマップの右側に全体的に色が濃い(レベルが高い)部分が生じる場合である。これは、ウエハカードまたはプローブの接触が均一になっていないことが要因と考えられる。例えば、図5のような状態である。
<ステージ(ウエハチャックトップ)の高さ>
ステージの高さは、ステージの4点において、4点の高さ平均に対するバラツキを例えば図7の6段階(レベル0〜5)およびFAILで判定し表示する。その例を図11に示す。図11においても、色が濃いほど図7のレベルが高いことを示す。例えば、図12のような状態である。ステージの高さにバラツキがあった場合、視覚的に確認することができる。上記図10の結果も合わせれば、ステージ26の高さバラツキに起因して、コンタクトブロックからテスタまでの間に影響を与えることも考えられる。
ステージの高さは、ステージの4点において、4点の高さ平均に対するバラツキを例えば図7の6段階(レベル0〜5)およびFAILで判定し表示する。その例を図11に示す。図11においても、色が濃いほど図7のレベルが高いことを示す。例えば、図12のような状態である。ステージの高さにバラツキがあった場合、視覚的に確認することができる。上記図10の結果も合わせれば、ステージ26の高さバラツキに起因して、コンタクトブロックからテスタまでの間に影響を与えることも考えられる。
以上のように、本実施形態によれば、故障が発生した場合に、プローバおよびテスタの両方の履歴情報に基づいて異常の要因を特定するので、迅速に故障箇所の特定もしくは推定を行うことができる。また、故障の前段階の兆候が発生した場合に、故障する前に故障箇所を予知することができるので、事前に対象部品の交換や修理が可能となる。このため、検査システムの稼働率を向上させることができる。
<他の適用>
なお、本発明は上記実施形態に限定されることなく、本発明の思想の範囲内において種々変形可能である。例えば、上記実施形態において、図4のフローチャートは例示に過ぎず、プローバおよびテスタの両方の情報から故障解析および故障予知ができればこれに限定されない。また、検査システムの構成も上記実施形態に限定されず、また、検査システムが複数のプローバおよび複数のテスタを含んでいてもよい。さらに、基板として半導体ウエハを用いた例を示したが、基板は半導体ウエハに限るものではない。
なお、本発明は上記実施形態に限定されることなく、本発明の思想の範囲内において種々変形可能である。例えば、上記実施形態において、図4のフローチャートは例示に過ぎず、プローバおよびテスタの両方の情報から故障解析および故障予知ができればこれに限定されない。また、検査システムの構成も上記実施形態に限定されず、また、検査システムが複数のプローバおよび複数のテスタを含んでいてもよい。さらに、基板として半導体ウエハを用いた例を示したが、基板は半導体ウエハに限るものではない。
21;本体部
22;搬送部
23;筐体
24;ヘッドプレート
25;プローブカード
25a;プローブ
26;ステージ(ウエハチャックトップ)
27;プローバ制御部
31;筐体
32;マザーボード
33;検査回路ボード
34;コンタクトブロック
35;テスタ制御部
40;履歴情報記憶・管理部
100;検査システム
200;プローバ
300;テスタ
400;故障解析・予知処理部
500;上位制御部
22;搬送部
23;筐体
24;ヘッドプレート
25;プローブカード
25a;プローブ
26;ステージ(ウエハチャックトップ)
27;プローバ制御部
31;筐体
32;マザーボード
33;検査回路ボード
34;コンタクトブロック
35;テスタ制御部
40;履歴情報記憶・管理部
100;検査システム
200;プローバ
300;テスタ
400;故障解析・予知処理部
500;上位制御部
Claims (16)
- 複数のデバイスが形成された基板を保持するステージと、基板を前記ステージに搬送する搬送部と、複数のプローブを基板上の複数のデバイスの電極に接触させるプローブカードとを有するプローバと、
前記プローブカードを介して前記基板上の複数のデバイスに電気的信号を与え、前記デバイスの電気特性を検査するテスタと、
検査の際に故障が発生したとき、または前記故障の前段階の兆候が発生したときに、その故障に関連する前記プローバと前記テスタの履歴情報を解析して故障の箇所を特定もしくは推定または予知する故障解析・予知処理部と
を有することを特徴とする検査システム。 - 前記故障解析・予知処理部は、前記履歴情報と知見者の知見に基づいて故障の箇所を特定もしくは推定または予知することを特徴とする請求項1に記載の検査システム。
- 前記故障の要因が複数想定される場合、前記知見者の知見に基づいて、前記故障の要因を特定し、それにより故障の箇所を特定もしくは推定または予知することを特徴とする請求項2に記載の検査システム。
- 前記テスタは、マザーボードと、前記マザーボードに装着された複数の検査回路ボードとを有し、前記プローバに装着されたプローブカードと前記マザーボードとの間に、これらを接続するコンタクト部材が配置され、前記検査回路ボード、前記マザーボード、前記コンタクト部材、前記プローブカードのいずれかに生じた故障の箇所を特定または推定または予知することを特徴とする請求項1から請求項3のいずれか1項に記載の検査システム。
- 基板上のデバイスの検査において、接触不良または前記テスタから被検査体までの伝送経路の抵抗が大となる故障が生じたとき、
それに関するプローバ側の要因およびテスタ側の要因を含む複数の要因を把握し、それらの中で正常であることが分かっている要因、または所定の診断を行った結果正常な結果が得られたことにより正常であることがわかる要因を除外し、残った要因から故障箇所を特定もしくは推定または予知することを特徴とする請求項4に記載の検査システム。 - 検査の際にPASSになった検査項目について出力結果を複数段階にレベル分けし、複数の測定結果によるレベルの変化から故障の兆候を把握し、故障を予知することを特徴とする請求項1から請求項5のいずれか1項に記載の検査システム。
- 基板上の複数のデバイスを表示するマップにおいて、検査の際にPASSになった項目について出力結果を複数段階にレベル分けし、PASSと判断されたデバイスのレベルの分布図から故障箇所を予知することを特徴とする請求項6に記載の検査システム。
- 前記マップの前記レベルの分布図と、前記プローバの被検査体のステージの高さの分布を関連付けることにより故障箇所を予知することを特徴とする請求項7に記載の検査システム。
- 複数のデバイスが形成された基板を保持するステージと、基板を前記ステージに搬送する搬送部と、複数のプローブを基板上の複数のデバイスの電極に接触させるプローブカードとを有するプローバと、前記プローブカードを介して前記基板上の複数のデバイスに電気的信号を与え、前記デバイスの電気特性を検査するテスタとを有する検査システムにおいて、故障の箇所を把握または予知する故障解析・予知方法であって、
検査の際に故障が発生したとき、または前記故障の前段階の兆候が発生したときに、その故障に関連する前記プローバと前記テスタの履歴情報を解析して故障の箇所を特定もしくは推定または予知することを特徴とする検査システムにおける故障解析・予知方法。 - 前記履歴情報と知見者の知見に基づいて故障の箇所を特定もしくは推定または予知することを特徴とする請求項9に記載の検査システムにおける故障解析・予知方法。
- 前記故障の要因が複数想定される場合、前記知見者の知見に基づいて、前記故障の要因を特定し、それにより故障の箇所を特定もしくは推定または予知することを特徴とする請求項10に記載の検査システムにおける故障解析・予知方法。
- 前記テスタは、マザーボードと、前記マザーボードに装着された複数の検査回路ボードとを有し、前記プローバに装着されたプローブカードと前記マザーボードとの間に、これらを接続するコンタクト部材が配置され、前記検査回路ボード、前記マザーボード、前記コンタクト部材、前記プローブカードのいずれかに生じた故障の箇所を特定もしくは推定または予知することを特徴とする請求項9から請求項11のいずれか1項に記載の検査システムにおける故障解析・予知方法。
- 基板上のデバイスの検査において、接触不良または前記テスタから被検査体までの伝送経路の抵抗が大となる故障が生じたとき、
それに関するプローバ側の要因およびテスタ側の要因を含む複数の要因を把握し、それらの中で正常であることが分かっている要因、または所定の診断を行った結果正常な結果が得られたことにより正常であることがわかる要因を除外し、残った要因から故障箇所を特定もしくは推定または予知することを特徴とする請求項12に記載の検査システムにおける故障解析・予知方法。 - 検査の際にPASSになった検査項目について出力結果を複数段階にレベル分けし、複数の測定結果によるレベルの変化から故障の兆候を把握し、故障を予知することを特徴とする請求項9から請求項13のいずれか1項に記載の検査システムにおける故障解析・予知方法。
- 基板上の複数のデバイスを表示するマップにおいて、検査の際にPASSになった項目について出力結果を複数段階にレベル分けし、PASSと判断されたデバイスのレベルの分布図から故障箇所を予知することを特徴とする請求項14に記載の検査システムにおける故障解析・予知方法。
- 前記マップの前記レベルの分布図と、前記プローバの被検査体のステージの高さの分布を関連付けることにより故障箇所を予知することを特徴とする請求項15に記載の検査システムにおける故障解析・予知方法。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017039458A JP2018147959A (ja) | 2017-03-02 | 2017-03-02 | 検査システム、ならびに検査システムの故障解析・予知方法 |
PCT/JP2018/002934 WO2018159190A1 (ja) | 2017-03-02 | 2018-01-30 | 検査システム、および検査システムの故障解析・予知方法 |
KR1020197028803A KR102239051B1 (ko) | 2017-03-02 | 2018-01-30 | 검사 시스템, 및 검사 시스템의 고장 해석 및 예지 방법 |
CN201880015384.0A CN110383443B (zh) | 2017-03-02 | 2018-01-30 | 检查系统以及检查系统的故障分析和预知方法 |
US16/490,486 US11187747B2 (en) | 2017-03-02 | 2018-01-30 | Inspection system and malfunction analysis/prediction method for inspection system |
TW107106482A TWI757437B (zh) | 2017-03-02 | 2018-02-27 | 檢查系統、以及檢查系統之故障解析及預測方法 |
JP2021127497A JP7105977B2 (ja) | 2017-03-02 | 2021-08-03 | 検査システム、ならびに検査システムの故障解析・予知方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017039458A JP2018147959A (ja) | 2017-03-02 | 2017-03-02 | 検査システム、ならびに検査システムの故障解析・予知方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021127497A Division JP7105977B2 (ja) | 2017-03-02 | 2021-08-03 | 検査システム、ならびに検査システムの故障解析・予知方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2018147959A true JP2018147959A (ja) | 2018-09-20 |
Family
ID=63371328
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017039458A Pending JP2018147959A (ja) | 2017-03-02 | 2017-03-02 | 検査システム、ならびに検査システムの故障解析・予知方法 |
JP2021127497A Active JP7105977B2 (ja) | 2017-03-02 | 2021-08-03 | 検査システム、ならびに検査システムの故障解析・予知方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021127497A Active JP7105977B2 (ja) | 2017-03-02 | 2021-08-03 | 検査システム、ならびに検査システムの故障解析・予知方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US11187747B2 (ja) |
JP (2) | JP2018147959A (ja) |
KR (1) | KR102239051B1 (ja) |
CN (1) | CN110383443B (ja) |
TW (1) | TWI757437B (ja) |
WO (1) | WO2018159190A1 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111025126A (zh) * | 2019-12-04 | 2020-04-17 | 郑州众智科技股份有限公司 | 控制器电路板裸板自动测试设备 |
WO2020121826A1 (ja) * | 2018-12-11 | 2020-06-18 | 東京エレクトロン株式会社 | 解析装置及び画像生成方法 |
CN112752977A (zh) * | 2018-10-12 | 2021-05-04 | 爱德万测试株式会社 | 解析装置、解析方法及解析程序 |
CN112752979A (zh) * | 2018-10-12 | 2021-05-04 | 爱德万测试株式会社 | 解析装置、解析方法及解析程序 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109444713A (zh) * | 2018-11-13 | 2019-03-08 | 无锡中微腾芯电子有限公司 | 一种晶圆测试接触故障诊断方法 |
JP7153142B2 (ja) * | 2019-09-06 | 2022-10-13 | 株式会社日立ハイテク | レシピ情報提示システム、レシピエラー推定システム |
CN113030535A (zh) * | 2019-12-09 | 2021-06-25 | 华邦电子股份有限公司 | 短路探针卡、晶片测试系统及该系统的故障原因检测方法 |
CN113779857B (zh) * | 2020-06-09 | 2025-07-11 | 戴尔产品有限公司 | 用于被测老化装置的智能故障诊断中心的方法和系统 |
TWI789811B (zh) * | 2021-07-02 | 2023-01-11 | 台灣福雷電子股份有限公司 | 量測系統及量測方法 |
JP7539624B2 (ja) | 2022-01-17 | 2024-08-26 | 株式会社東京精密 | ウェハテストシステム及びプローバ |
US11886180B2 (en) * | 2022-03-02 | 2024-01-30 | Claritrics Inc. | Method and system for facilitating predictive maintainance of testing machine |
KR20240108319A (ko) | 2022-12-31 | 2024-07-09 | 주식회사 에이엘티 | 딥러닝을 이용한 이미지 센서용 웨이퍼 테스트 시스템 |
KR20240108320A (ko) | 2022-12-31 | 2024-07-09 | 주식회사 에이엘티 | 딥러닝을 이용한 이미지 센서용 웨이퍼 테스트 방법 |
US12153085B2 (en) * | 2023-03-11 | 2024-11-26 | Hsu Kai Yang | Massively independent testers system |
CN118011065B (zh) * | 2024-01-25 | 2025-07-11 | 苏州海泰斯半导体检测设备有限公司 | 基于机器学习的探针故障检测系统 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1078464A (ja) * | 1996-09-03 | 1998-03-24 | Fujitsu Ltd | 電子機器の故障予測方法及び装置 |
JP2000243794A (ja) * | 1999-02-24 | 2000-09-08 | Toshiba Corp | 半導体ウエハの解析方法 |
JP2003258044A (ja) * | 2002-02-27 | 2003-09-12 | Seiko Epson Corp | プローブカード、プローブ装置、プローブ試験方法及びプローブ針 |
JP2007108117A (ja) * | 2005-10-17 | 2007-04-26 | Sharp Corp | 不良原因工程特定システムおよび方法、並びにその方法を実行するためのプログラムを記録したコンピュータ読み取り可能な記録媒体 |
JP2007108078A (ja) * | 2005-10-14 | 2007-04-26 | Fujitsu Ten Ltd | 不良検査装置および不良検査方法 |
JP2007115945A (ja) * | 2005-10-21 | 2007-05-10 | Renesas Technology Corp | 半導体装置の製造方法 |
JP2009063477A (ja) * | 2007-09-07 | 2009-03-26 | Yokogawa Electric Corp | 故障検出装置 |
JP2009216596A (ja) * | 2008-03-11 | 2009-09-24 | Yokogawa Electric Corp | 故障検出装置 |
JP2015162574A (ja) * | 2014-02-27 | 2015-09-07 | 信越半導体株式会社 | 半導体ウェーハの製造方法及び工程異常の検出方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5564183A (en) * | 1992-09-30 | 1996-10-15 | Matsushita Electric Industrial Co., Ltd. | Producing system of printed circuit board and method therefor |
JPH0755885A (ja) * | 1993-06-30 | 1995-03-03 | Hitachi Ltd | 電気回路基板の電気特性検査装置 |
JPH08335610A (ja) * | 1995-06-08 | 1996-12-17 | Advantest Corp | 半導体デバイス解析装置 |
US8581610B2 (en) * | 2004-04-21 | 2013-11-12 | Charles A Miller | Method of designing an application specific probe card test system |
JP2007235031A (ja) | 2006-03-03 | 2007-09-13 | Advantest Corp | 半導体試験装置 |
JP2008103601A (ja) * | 2006-10-20 | 2008-05-01 | Renesas Technology Corp | 半導体装置の製造方法 |
JP4997069B2 (ja) * | 2007-10-30 | 2012-08-08 | 株式会社東芝 | 不良検出方法及び不良検出装置 |
JP2010192699A (ja) * | 2009-02-18 | 2010-09-02 | Yokogawa Electric Corp | 試験結果表示装置 |
KR101023178B1 (ko) * | 2009-09-02 | 2011-03-18 | 가부시키가이샤 어드밴티스트 | 시험 장치, 시험 방법 및 프로그램 |
JP6815251B2 (ja) * | 2017-03-30 | 2021-01-20 | 東京エレクトロン株式会社 | 検査システム、ウエハマップ表示器、ウエハマップ表示方法、およびコンピュータプログラム |
JP6974088B2 (ja) * | 2017-09-15 | 2021-12-01 | 東京エレクトロン株式会社 | プラズマ処理装置及びプラズマ処理方法 |
JP7078838B2 (ja) * | 2017-12-01 | 2022-06-01 | 東京エレクトロン株式会社 | プローバ |
JP7138463B2 (ja) * | 2018-03-30 | 2022-09-16 | 株式会社日本マイクロニクス | プローバ |
JP7195060B2 (ja) * | 2018-05-17 | 2022-12-23 | 東京エレクトロン株式会社 | 基板処理方法及び基板処理装置 |
JP7285739B2 (ja) * | 2019-08-28 | 2023-06-02 | 東京エレクトロン株式会社 | プローバおよびプローブカードのクリーニング方法 |
-
2017
- 2017-03-02 JP JP2017039458A patent/JP2018147959A/ja active Pending
-
2018
- 2018-01-30 KR KR1020197028803A patent/KR102239051B1/ko active Active
- 2018-01-30 US US16/490,486 patent/US11187747B2/en active Active
- 2018-01-30 CN CN201880015384.0A patent/CN110383443B/zh active Active
- 2018-01-30 WO PCT/JP2018/002934 patent/WO2018159190A1/ja active Application Filing
- 2018-02-27 TW TW107106482A patent/TWI757437B/zh active
-
2021
- 2021-08-03 JP JP2021127497A patent/JP7105977B2/ja active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1078464A (ja) * | 1996-09-03 | 1998-03-24 | Fujitsu Ltd | 電子機器の故障予測方法及び装置 |
JP2000243794A (ja) * | 1999-02-24 | 2000-09-08 | Toshiba Corp | 半導体ウエハの解析方法 |
JP2003258044A (ja) * | 2002-02-27 | 2003-09-12 | Seiko Epson Corp | プローブカード、プローブ装置、プローブ試験方法及びプローブ針 |
JP2007108078A (ja) * | 2005-10-14 | 2007-04-26 | Fujitsu Ten Ltd | 不良検査装置および不良検査方法 |
JP2007108117A (ja) * | 2005-10-17 | 2007-04-26 | Sharp Corp | 不良原因工程特定システムおよび方法、並びにその方法を実行するためのプログラムを記録したコンピュータ読み取り可能な記録媒体 |
JP2007115945A (ja) * | 2005-10-21 | 2007-05-10 | Renesas Technology Corp | 半導体装置の製造方法 |
JP2009063477A (ja) * | 2007-09-07 | 2009-03-26 | Yokogawa Electric Corp | 故障検出装置 |
JP2009216596A (ja) * | 2008-03-11 | 2009-09-24 | Yokogawa Electric Corp | 故障検出装置 |
JP2015162574A (ja) * | 2014-02-27 | 2015-09-07 | 信越半導体株式会社 | 半導体ウェーハの製造方法及び工程異常の検出方法 |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112752977A (zh) * | 2018-10-12 | 2021-05-04 | 爱德万测试株式会社 | 解析装置、解析方法及解析程序 |
CN112752979A (zh) * | 2018-10-12 | 2021-05-04 | 爱德万测试株式会社 | 解析装置、解析方法及解析程序 |
JP2022028084A (ja) * | 2018-10-12 | 2022-02-15 | 株式会社アドバンテスト | 解析装置、解析方法および解析プログラム |
JP7181753B2 (ja) | 2018-10-12 | 2022-12-01 | 株式会社アドバンテスト | 解析装置、解析方法および解析プログラム |
CN112752977B (zh) * | 2018-10-12 | 2024-05-03 | 爱德万测试株式会社 | 解析装置、解析方法及解析程序 |
US12146896B2 (en) | 2018-10-12 | 2024-11-19 | Advantest Corporation | Analysis apparatus, analysis method, and recording medium having recorded thereon analysis program |
WO2020121826A1 (ja) * | 2018-12-11 | 2020-06-18 | 東京エレクトロン株式会社 | 解析装置及び画像生成方法 |
JP2020096038A (ja) * | 2018-12-11 | 2020-06-18 | 東京エレクトロン株式会社 | 解析装置及び画像生成方法 |
CN111025126A (zh) * | 2019-12-04 | 2020-04-17 | 郑州众智科技股份有限公司 | 控制器电路板裸板自动测试设备 |
Also Published As
Publication number | Publication date |
---|---|
JP2021184486A (ja) | 2021-12-02 |
TWI757437B (zh) | 2022-03-11 |
JP7105977B2 (ja) | 2022-07-25 |
CN110383443B (zh) | 2023-06-13 |
US11187747B2 (en) | 2021-11-30 |
WO2018159190A1 (ja) | 2018-09-07 |
KR102239051B1 (ko) | 2021-04-09 |
KR20190117775A (ko) | 2019-10-16 |
CN110383443A (zh) | 2019-10-25 |
TW201839406A (zh) | 2018-11-01 |
US20200011927A1 (en) | 2020-01-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7105977B2 (ja) | 検査システム、ならびに検査システムの故障解析・予知方法 | |
KR102305872B1 (ko) | 검사 시스템, 웨이퍼 맵 표시기, 웨이퍼 맵 표시 방법, 및 기록 매체에 저장된 컴퓨터 프로그램 | |
US8275568B2 (en) | Semiconductor test system with self-inspection of electrical channel | |
KR101798440B1 (ko) | 반도체 장치의 검사 장치 및 반도체 장치의 검사 방법 | |
JP6314392B2 (ja) | 測定装置および測定方法 | |
JP2018170418A5 (ja) | ||
TW201901167A (zh) | 元件之檢查方法 | |
US7268571B1 (en) | Method for validating and monitoring automatic test equipment contactor | |
TW201350885A (zh) | 凱爾文感測探針校準 | |
KR101157878B1 (ko) | 검사용 치구의 유지보수방법 및 기판검사장치 | |
US7617427B2 (en) | Method and apparatus for detecting defects in integrated circuit die from stimulation of statistical outlier signatures | |
JP2002107417A (ja) | 半導体集積回路の試験装置及びその管理方法 | |
JP6618826B2 (ja) | 回路基板検査装置 | |
KR20240126869A (ko) | 예측 장치, 검사 시스템, 예측 방법 및 예측 프로그램 | |
JP2011215007A (ja) | 試験装置及び試験方法 | |
KR100780849B1 (ko) | 샷 단위의 웨이퍼 검사 방법 | |
Titu-Marius | Environmental Stress Screening and Burn-in. | |
US20210372944A1 (en) | Analysis apparatus and image creation method | |
JP2002156404A (ja) | 半導体測定方法及び半導体測定装置 | |
JP4062424B2 (ja) | メモリテストシステム及びメモリテスト方法 | |
JP2005300351A (ja) | 半導体試験装置および半導体試験方法 | |
Titu-Marius | Environmental Stress Screening (ESS) and Burn-in | |
JP2006234392A (ja) | 半導体検査装置及び半導体検査装置の不具合特定方法 | |
JP2018040762A (ja) | 検査装置、検査システム、検査方法、及び検査プログラム | |
JP2001108728A (ja) | 半導体製品の検査装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20191021 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20201110 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20201225 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20210525 |