JP2016226108A - ゲート駆動回路 - Google Patents
ゲート駆動回路 Download PDFInfo
- Publication number
- JP2016226108A JP2016226108A JP2015108557A JP2015108557A JP2016226108A JP 2016226108 A JP2016226108 A JP 2016226108A JP 2015108557 A JP2015108557 A JP 2015108557A JP 2015108557 A JP2015108557 A JP 2015108557A JP 2016226108 A JP2016226108 A JP 2016226108A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- switching element
- terminal
- current
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 59
- 230000008054 signal transmission Effects 0.000 claims abstract description 10
- 230000000295 complement effect Effects 0.000 claims abstract description 7
- 230000007257 malfunction Effects 0.000 claims description 12
- 230000006641 stabilisation Effects 0.000 abstract description 4
- 238000011105 stabilization Methods 0.000 abstract description 4
- 230000033228 biological regulation Effects 0.000 abstract 3
- 238000010586 diagram Methods 0.000 description 23
- 229910002601 GaN Inorganic materials 0.000 description 10
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 10
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 6
- 230000015556 catabolic process Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 238000009499 grossing Methods 0.000 description 4
- 230000000087 stabilizing effect Effects 0.000 description 4
- 239000008186 active pharmaceutical agent Substances 0.000 description 3
- 230000005669 field effect Effects 0.000 description 3
- 230000007423 decrease Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 230000002265 prevention Effects 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 230000005685 electric field effect Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Landscapes
- Power Conversion In General (AREA)
Abstract
【解決手段】相補型ハイサイド・ローサイドのスイッチング回路22,23の接続ノードN21とノーマリオフ型のスイッチング素子Q11のゲートとの間に介装された駆動信号伝達回路10が、電圧調整回路部11と逆バイアス制御・定電流回路部12の並列接続で構成されている。電圧調整回路部11は、ターンオン時にスイッチング素子のゲート電圧を低減し、ターンオフ時にゲートに逆バイアス電圧を印加するためのコンデンサC11を含む。逆バイアス制御・定電流回路部12は、ターンオフ時の電圧調整回路部の逆バイアス電圧の大きさを制御し、オン動作時にゲートに一定の駆動電流を供給する。
【選択図】図1
Description
図5は特許文献1(特開2010−51165号公報)に開示されたゲート駆動回路の回路構成図、図6はそのゲート駆動回路の動作において想定される波形図である。ハイサイドのNPNトランジスタ102とローサイドのPNPトランジスタ103は直列接続されて、スイッチング制御回路101の制御信号によってオン/オフが交互に行われる相補型に構成されている。これら両トランジスタ102,103の接続ノードとゲート駆動型のスイッチング素子100のゲート端子Gとを結ぶ駆動信号線路に、抵抗素子104とコンデンサ105からなる抵抗コンデンサ並列回路が挿入されている。スイッチング素子100はオンゲート電圧の低電圧化に有利なGaN(窒化ガリウム)で構成されたノーマリオフ型のスイッチング素子である。スイッチング素子100のスイッチング時にコンデンサ105を介して、スイッチング素子100のゲート入力容量(Ciss)106に対して充放電が行われる。抵抗素子104はスイッチング素子100のオン状態でゲートへ流入する電流に伝導度変調効果を与える。すなわち、スイッチング素子100のオン抵抗を小さくして、導通時の損失を少なくする。
図7は同じく特許文献1に開示された別のゲート駆動回路の回路構成図、図8はそのゲート駆動回路の動作において想定される波形図である。このゲート駆動回路は、図5において抵抗コンデンサ並列回路の抵抗素子104を定電流ダイオード(CRD)117に置き換えたものに相当する。スイッチング素子(GITトランジスタ)110のゲート・ソース間にはゲート電圧制限用のツェナーダイオード120が接続されている。ハイサイドのゲート駆動スイッチ115がオンし、同時にローサイドのゲート駆動スイッチ116がオフすると、駆動電圧がスイッチング素子110のゲートに印加される。その際に駆動電圧はコンデンサ119を介して印加されるので、スイッチング素子110のターンオン動作は高速に行われる。また、スイッチング素子110の定常オン状態ではスイッチング素子110に対するゲート駆動電流が定電流ダイオード117を介して流れるので、スイッチング素子110の定電流駆動が適切に行われる。
図5、図7のゲート駆動回路にあっては、スイッチング素子のオフ時におけるゲート電圧は0[V]になるだけであって、ゲート端子を逆バイアスすることはできない。ターンオフ動作の高速化のために、スイッチング素子をターンオフ時に逆バイアスするようにしたゲート駆動回路が図9に示す第3の従来例である。図9は特許文献2(特開平8−149796号公報)に記載されたゲート駆動回路の構成を示す回路構成図である。
ノーマリオフ型のスイッチング素子を主スイッチとしてオン/オフ制御するゲート駆動回路であって、
直列接続されて交互にオン/オフする相補型のハイサイドおよびローサイドの一対のスイッチング回路の接続ノードと前記ノーマリオフ型のスイッチング素子の駆動制御端子との間に駆動信号伝達回路が介装され、
前記駆動信号伝達回路は、
前記スイッチング素子のターンオン時にその駆動制御端子電圧を低減するとともにターンオフ時に前記駆動制御端子に逆バイアス電圧を印加するためのコンデンサを含む電圧調整回路部と、
前記電圧調整回路部に並列に接続され、前記ターンオフ時における前記電圧調整回路部の逆バイアス電圧の大きさを制御するとともに、前記スイッチング素子のオン動作時に前記スイッチング素子の駆動制御端子に対して所定の駆動電流を供給する逆バイアス制御・定電流回路部とを有している。
図1は本発明の第1の実施例におけるゲート駆動回路A1の構成を示す回路構成図である。図1において、A1はゲート駆動回路、T1p,T1nは直流入力端子、T2p,T2nは直流出力端子、10は駆動信号伝達回路、11は電圧調整回路部、12は逆バイアス制御・定電流回路部、Q11は主スイッチとしてのノーマリオフ型のスイッチング素子、C11は電圧低減・逆バイアス電圧印加用のコンデンサ、R11は過電流防止用の抵抗素子、ZD11は定電圧素子(ツェナーダイオード)、CRD11は定電流素子(定電流ダイオード)、R21は誤動作防止用の抵抗素子、20は駆動信号発生回路、21は駆動制御回路、C21は平滑用コンデンサ、22はハイサイドのスイッチング回路、23はローサイドのスイッチング回路、Q22はPチャネルMOS型の電界効果トランジスタ、Q23はNチャンネルMOS型の電界効果トランジスタである。
駆動制御回路21による制御信号を"H"レベルから"L"レベルに切り替えると、ハイサイドのPチャネル型MOS‐FETからなるスイッチング素子Q22が導通し、同時に、ローサイドのNチャネル型MOS‐FETからなるスイッチング素子Q23が非導通となる。そして、オン状態となったスイッチング素子Q22を介して駆動信号発生回路20からの駆動信号が駆動信号伝達回路10に印加されると、初期には電圧低減・逆バイアス電圧印加用のコンデンサC11と過電流防止用の抵抗素子R11の直列回路を介してノーマリオフ型のスイッチング素子Q11の駆動制御端子(ゲート)に対して急速にゲート駆動電圧が印加され、ノーマリオフ型のスイッチング素子Q11がターンオンする。
VG =C11・VDD/(C11+Ciss)=VDD/(1+Ciss/C11)<VDD
となる。ここで、電圧低減・逆バイアス電圧印加用のコンデンサC11がない場合のゲート電圧VG は駆動電圧VDDであるから、コンデンサC11を有する本実施例の場合のゲート電圧VG は駆動電圧VDDよりも小さくなる。一例であるが、駆動電圧VDD=12〜15[V]に対して、従来例ではゲート電圧VG (ゲート・ソース間電圧VGS)は6[V]であるのに対して、本実施例では3.5[V]となっている。すなわち、電圧低減・逆バイアス電圧印加用のコンデンサC11はノーマリオフ型のスイッチング素子Q11のゲート・ソース間に過大な電圧が印加されるのを回避する機能を有している。最終的にスイッチング素子Q11のオン状態でのゲート・ソース間電圧VGSは3.5[V](一例)となる。また、コンデンサC11の両端電圧は(VDD−VGS)となる。
駆動制御回路21による制御信号を"L"レベルから"H"レベルに切り替えると(タイミングt1)、ローサイドのスイッチング素子Q23が導通し、同時に、ハイサイドのスイッチング素子Q22が非導通となる。そして、電圧低減・逆バイアス電圧印加用のコンデンサC11に蓄積されていた電荷がオン状態となったローサイドのスイッチング素子Q23を介して放電され、ノーマリオフ型のスイッチング素子Q11のゲート・ソース間に逆バイアス電圧が印加されることになり、スイッチング素子Q11は急速にターンオフする。このスイッチング素子Q11のターンオフの初期において、スイッチング素子Q11のゲート・ソース間にかかる逆バイアス電圧VrsはVDD−VGSとなる。
なお、最終的な逆バイアス電圧Vrの大きさはターンオフ初期の逆バイアス電圧Vrsの大きさより小さい(Vr<Vrs)。
図3は本発明の第2の実施例におけるゲート駆動回路A2の構成を示す回路構成図である。第2の実施例が第1の実施例と相違するのは、逆バイアス制御・定電流回路部12の構成である。本実施例の逆バイアス制御・定電流回路部12は、定電圧素子(ツェナーダイオード)ZD11と定電流制御回路13とから構成とされている。定電流制御回路13は電流制御素子(NPN型のバイポーラトランジスタ)Q12とバイアス用の抵抗素子R12と限流用の抵抗素子R13を含んでいる。定電圧素子(ツェナーダイオード)ZD11はその陽極端子(アノード)がノーマリオフ型のスイッチング素子Q11の駆動制御端子(ゲート)に接続され、その陰極端子(カソード)が定電流制御回路13におけるバイアス用の抵抗素子R12を介して一対のスイッチング回路22,23の接続ノードN21に接続されている。定電流制御回路13における電流制御素子(バイポーラトランジスタ)Q12はその制御端子(ベース)が定電圧素子(ツェナーダイオード)ZD11とバイアス用の抵抗素子R12との接続点に接続され、そのハイサイド端子(コレクタ)が両スイッチング回路22,23の接続ノードN21に接続され、そのローサイド端子(エミッタ)が限流用の抵抗素子R13を介してノーマリオフ型のスイッチング素子Q11の駆動制御端子(ゲート)に接続されている。その他の構成については第1の実施例(図1)の場合と同様である。図3において、第1の実施例の図1で用いたのと同一符号は同一の構成要素を指すものとし、詳しい説明は省略する。
IQ12=(VZD11−Vbe)/R13
で与えられる。すなわち、高価な定電流素子(定電流ダイオード)CRD11を用いなくてもノーマリオフ型のスイッチング素子Q11の駆動制御端子(ゲート)に対して定電流を供給することが可能である。第1の実施例(図1)のゲート駆動回路A1の場合、定電圧素子(ツェナーダイオード)ZD11は定電流素子(定電流ダイオード)CRD11と直列であるため、定電圧素子(ツェナーダイオード)ZD11には定電流素子(定電流ダイオード)CRD11に流れる電流値からの制約を受け、電流容量が大きくなる傾向がある。これに対して、本実施例(図3)のゲート駆動回路A2の場合は、スイッチング素子Q11の駆動制御端子(ゲート)に対して定電流を供給する経路は定電流素子(定電流ダイオード)CRD11を使用していないため、上記のような制約は受けない。よって、定電圧素子(ツェナーダイオード)ZD11についても電流容量の比較的小さい安価なものの採用が可能となる。また、バイポーラトランジスタや抵抗素子も安価に済ますことが可能である。結果として、全体として低コスト化が期待できる。
VR12#min=R12×IQ12/hfe ≪ VR12
となる。ただし、定常動作時のバイアス用の抵抗素子R12の両端電圧をVR12とする。電圧低減・逆バイアス電圧印加用のコンデンサC11の両端電圧VC11は、
VC11=VR12+VZD11>R12×IQ12/hfe+VZD11
となる。限流用の抵抗素子R13の両端電圧VR13=(VZD11−Vbe)は常に一定なので、電流制御素子(バイポーラトランジスタ)Q12に流れる電流IQ12も一定となる。すなわち、ツェナー電圧VZD11と限流用の抵抗素子R13の抵抗値(R13)を調整することで、定電流IQ12を大きな値(一定値)として、スイッチング素子Q11の駆動制御端子(ゲート)に対して大電流のゲート保持電流を供給することができ、しかもその回路構成のゲート駆動回路A2は比較的安価に実現できる。
図4は本発明の第3の実施例におけるゲート駆動回路A3の構成を示す回路構成図である。第3の実施例が第2の実施例と相違するのは、逆バイアス制御・定電流回路部12の構成である。本実施例の逆バイアス制御・定電流回路部12は、定電圧素子(ツェナーダイオード)ZD11と定電流制御回路14とから構成されている。定電流制御回路14は電流制御素子(NPN型のバイポーラトランジスタ)Q12と定電流素子(定電流ダイオード)CRD11と限流用の抵抗素子R13を含んでいる。定電圧素子(ツェナーダイオード)ZD11はその陽極端子(アノード)がノーマリオフ型のスイッチング素子Q11の駆動制御端子(ゲート)に接続され、その陰極端子(カソード)が定電流制御回路14における定電流素子(定電流ダイオード)CRD11を介して一対のスイッチング回路22,23の接続ノードN21に接続されている。定電流素子(定電流ダイオード)CRD11の陰極端子(カソード)は定電圧素子(ツェナーダイオード)ZD11の陰極端子(カソード)に接続され、定電流素子(定電流ダイオード)CRD11の陽極端子(アノード)は両スイッチング回路22,23の接続ノードN21に接続されている。定電流制御回路14における電流制御素子(バイポーラトランジスタ)Q12はその制御端子(ベース)が定電圧素子(ツェナーダイオード)ZD11と定電流素子(定電流ダイオード)CRD11との接続点に接続され、そのハイサイド端子(コレクタ)が両スイッチング回路22,23の接続ノードN21に接続され、そのローサイド端子(エミッタ)が限流用の抵抗素子R13を介してノーマリオフ型のスイッチング素子Q11の駆動制御端子(ゲート)に接続されている。
11 電圧調整回路部
12 逆バイアス制御・定電流回路部
13,14 定電流制御回路
21 駆動制御回路
22 ハイサイドのスイッチング回路
23 ローサイドのスイッチング回路
A1,A2,A3 ゲート駆動回路
C11 電圧低減・逆バイアス電圧印加用のコンデンサ
CRD11 定電流素子(定電流ダイオード)
N21 一対のスイッチング回路の接続ノード
Q11 ノーマリオフ型のスイッチング素子
Q12 電流制御素子(バイポーラトランジスタ)
R11 過電流防止用の抵抗素子
R12 バイアス用の抵抗素子
R13 限流用の抵抗素子
R21 誤動作防止用の抵抗素子
ZD11 定電圧素子(ツェナーダイオード)
Claims (6)
- ノーマリオフ型のスイッチング素子を主スイッチとしてオン/オフ制御するゲート駆動回路であって、
直列接続されて交互にオン/オフする相補型のハイサイドおよびローサイドの一対のスイッチング回路の接続ノードと前記ノーマリオフ型のスイッチング素子の駆動制御端子との間に駆動信号伝達回路が介装され、
前記駆動信号伝達回路は、
前記スイッチング素子のターンオン時にその駆動制御端子電圧を低減するとともにターンオフ時に前記駆動制御端子に逆バイアス電圧を印加するためのコンデンサを含む電圧調整回路部と、
前記電圧調整回路部に並列に接続され、前記ターンオフ時における前記電圧調整回路部の逆バイアス電圧の大きさを制御するとともに、前記スイッチング素子のオン動作時に前記スイッチング素子の駆動制御端子に対して所定の駆動電流を供給する逆バイアス制御・定電流回路部とを有することを特徴とするゲート駆動回路。 - 前記逆バイアス制御・定電流回路部は、定電圧素子と定電流素子とを含み、前記定電圧素子はその陰極端子が前記一対のスイッチング回路の接続ノードに接続され、前記定電流素子はその陰極端子が前記スイッチング素子の駆動制御端子に接続され、前記定電圧素子の陽極端子と前記定電流素子の陽極端子が互いに接続されている請求項1に記載のゲート駆動回路。
- 前記逆バイアス制御・定電流回路部は定電圧素子と定電流制御回路から構成され、前記定電流制御回路は電流制御素子とバイアス用の抵抗素子と限流用の抵抗素子を含み、前記定電圧素子はその陽極端子が前記スイッチング素子の駆動制御端子に接続され、その陰極端子が前記バイアス用の抵抗素子を介して前記一対のスイッチング回路の接続ノードに接続され、前記電流制御素子はその制御端子が前記定電圧素子と前記バイアス用の抵抗素子との接続点に接続され、そのハイサイド端子が前記接続ノードに接続され、そのローサイド端子が前記限流用の抵抗素子を介して前記スイッチング素子の駆動制御端子に接続されている請求項1に記載のゲート駆動回路。
- 前記逆バイアス制御・定電流回路部は定電圧素子と定電流制御回路から構成され、前記定電流制御回路は電流制御素子と定電流素子と限流用の抵抗素子を含み、前記定電圧素子はその陽極端子が前記スイッチング素子の駆動制御端子に接続され、その陰極端子が前記定電流素子を介して前記一対のスイッチング回路の接続ノードに接続され、前記電流制御素子はその制御端子が前記定電圧素子と前記定電流素子との接続点に接続され、そのハイサイド端子が前記接続ノードに接続され、そのローサイド端子が前記限流用の抵抗素子を介して前記スイッチング素子の駆動制御端子に接続されている請求項1に記載のゲート駆動回路。
- 前記電圧調整回路部は、前記電圧低減・逆バイアス電圧印加用のコンデンサの負極端子と前記スイッチング素子の駆動制御端子との間に過電流防止用の抵抗素子が接続されている請求項1に記載のゲート駆動回路。
- 前記スイッチング素子の駆動制御端子とローサイド端子との間に、このスイッチング素子の誤動作防止用の抵抗素子が接続されている請求項1に記載のゲート駆動回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015108557A JP6419649B2 (ja) | 2015-05-28 | 2015-05-28 | ゲート駆動回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015108557A JP6419649B2 (ja) | 2015-05-28 | 2015-05-28 | ゲート駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016226108A true JP2016226108A (ja) | 2016-12-28 |
JP6419649B2 JP6419649B2 (ja) | 2018-11-07 |
Family
ID=57748716
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015108557A Active JP6419649B2 (ja) | 2015-05-28 | 2015-05-28 | ゲート駆動回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6419649B2 (ja) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20180094309A (ko) * | 2017-02-15 | 2018-08-23 | 주식회사 만도 | 파워 트랜지스터 보호 회로 및 보호 회로를 포함하는 eps 시스템 |
JP2019097225A (ja) * | 2017-11-17 | 2019-06-20 | シャープ株式会社 | 電源回路 |
TWI702798B (zh) * | 2019-05-20 | 2020-08-21 | 台達電子工業股份有限公司 | 波形轉換電路以及閘極驅動電路 |
US10826484B2 (en) | 2016-07-06 | 2020-11-03 | Delta Electronics, Inc. | Waveform conversion circuit for gate driver |
JP2020202517A (ja) * | 2019-06-12 | 2020-12-17 | ナブテスコ株式会社 | スイッチング装置、アクチュエータの駆動回路装置、アクチュエータシステム |
WO2021010353A1 (ja) * | 2019-07-17 | 2021-01-21 | パナソニックIpマネジメント株式会社 | ゲート駆動回路および半導体遮断器 |
CN112567612A (zh) * | 2018-10-26 | 2021-03-26 | 欧姆龙株式会社 | 开关元件的驱动电路和开关电路 |
JPWO2020209007A1 (ja) * | 2019-04-09 | 2021-12-09 | 三菱電機株式会社 | 電力用半導体素子の駆動回路 |
TWI752793B (zh) * | 2021-01-12 | 2022-01-11 | 宏汭精測科技股份有限公司 | 部分脈衝電位可調之閘極驅動電路及裝置 |
JP2023016898A (ja) * | 2018-02-28 | 2023-02-02 | パナソニックIpマネジメント株式会社 | スイッチング回路 |
CN116260321A (zh) * | 2023-05-16 | 2023-06-13 | 杭州锐健医疗科技有限公司 | 一种mos管驱动电路、开关电源及消融设备 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5260256U (ja) * | 1975-10-28 | 1977-05-02 | ||
JPS63294215A (ja) * | 1987-05-26 | 1988-11-30 | Totoku Electric Co Ltd | 減電圧検出回路 |
JPH08111972A (ja) * | 1994-10-13 | 1996-04-30 | Fuji Electric Co Ltd | インバータの交流信号入力回路 |
JP2007336694A (ja) * | 2006-06-15 | 2007-12-27 | Mitsubishi Electric Corp | 絶縁ゲート型半導体素子の駆動回路 |
JP2010051165A (ja) * | 2008-07-24 | 2010-03-04 | Panasonic Corp | 半導体装置のゲート駆動回路及びそれを用いた電力変換装置 |
JP2012004254A (ja) * | 2010-06-15 | 2012-01-05 | Panasonic Corp | ダイオード回路 |
-
2015
- 2015-05-28 JP JP2015108557A patent/JP6419649B2/ja active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5260256U (ja) * | 1975-10-28 | 1977-05-02 | ||
JPS63294215A (ja) * | 1987-05-26 | 1988-11-30 | Totoku Electric Co Ltd | 減電圧検出回路 |
JPH08111972A (ja) * | 1994-10-13 | 1996-04-30 | Fuji Electric Co Ltd | インバータの交流信号入力回路 |
JP2007336694A (ja) * | 2006-06-15 | 2007-12-27 | Mitsubishi Electric Corp | 絶縁ゲート型半導体素子の駆動回路 |
JP2010051165A (ja) * | 2008-07-24 | 2010-03-04 | Panasonic Corp | 半導体装置のゲート駆動回路及びそれを用いた電力変換装置 |
JP2012004254A (ja) * | 2010-06-15 | 2012-01-05 | Panasonic Corp | ダイオード回路 |
Cited By (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10826484B2 (en) | 2016-07-06 | 2020-11-03 | Delta Electronics, Inc. | Waveform conversion circuit for gate driver |
US10924105B2 (en) | 2016-07-06 | 2021-02-16 | Delta Electronics, Inc. | Waveform conversion circuit for gate driver |
KR102613129B1 (ko) | 2017-02-15 | 2023-12-13 | 에이치엘만도 주식회사 | 파워 트랜지스터 보호 회로 및 보호 회로를 포함하는 eps 시스템 |
KR20180094309A (ko) * | 2017-02-15 | 2018-08-23 | 주식회사 만도 | 파워 트랜지스터 보호 회로 및 보호 회로를 포함하는 eps 시스템 |
JP2019097225A (ja) * | 2017-11-17 | 2019-06-20 | シャープ株式会社 | 電源回路 |
JP7457951B2 (ja) | 2018-02-28 | 2024-03-29 | パナソニックIpマネジメント株式会社 | スイッチング回路 |
JP2023016898A (ja) * | 2018-02-28 | 2023-02-02 | パナソニックIpマネジメント株式会社 | スイッチング回路 |
CN112567612A (zh) * | 2018-10-26 | 2021-03-26 | 欧姆龙株式会社 | 开关元件的驱动电路和开关电路 |
CN112567612B (zh) * | 2018-10-26 | 2024-02-13 | 欧姆龙株式会社 | 开关元件的驱动电路和开关电路 |
JPWO2020209007A1 (ja) * | 2019-04-09 | 2021-12-09 | 三菱電機株式会社 | 電力用半導体素子の駆動回路 |
JP7278369B2 (ja) | 2019-04-09 | 2023-05-19 | 三菱電機株式会社 | 電力用半導体素子の駆動回路 |
TWI702798B (zh) * | 2019-05-20 | 2020-08-21 | 台達電子工業股份有限公司 | 波形轉換電路以及閘極驅動電路 |
JP2020202517A (ja) * | 2019-06-12 | 2020-12-17 | ナブテスコ株式会社 | スイッチング装置、アクチュエータの駆動回路装置、アクチュエータシステム |
WO2021010353A1 (ja) * | 2019-07-17 | 2021-01-21 | パナソニックIpマネジメント株式会社 | ゲート駆動回路および半導体遮断器 |
JP7611502B2 (ja) | 2019-07-17 | 2025-01-10 | パナソニックIpマネジメント株式会社 | ゲート駆動回路および半導体遮断器 |
TWI752793B (zh) * | 2021-01-12 | 2022-01-11 | 宏汭精測科技股份有限公司 | 部分脈衝電位可調之閘極驅動電路及裝置 |
CN116260321A (zh) * | 2023-05-16 | 2023-06-13 | 杭州锐健医疗科技有限公司 | 一种mos管驱动电路、开关电源及消融设备 |
Also Published As
Publication number | Publication date |
---|---|
JP6419649B2 (ja) | 2018-11-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6419649B2 (ja) | ゲート駆動回路 | |
JP6392347B2 (ja) | スイッチング回路およびこれを備えた電源回路 | |
JP2010051165A (ja) | 半導体装置のゲート駆動回路及びそれを用いた電力変換装置 | |
KR20190093209A (ko) | 게이트 드라이브 회로 및 그 동작 방법 | |
CN103716022B (zh) | 具有电子开关和监控电路的电子电路 | |
US9397636B2 (en) | System and method for driving transistors | |
US8294443B2 (en) | Overshoot/undershoot elimination for a PWM converter which requires voltage slewing | |
JP5733627B2 (ja) | ゲートドライブ回路 | |
US9831856B2 (en) | Electronic drive circuit and method | |
CN105471418A (zh) | 级联晶体管电路 | |
JP2016040967A (ja) | ゲート駆動回路 | |
JP2018088801A (ja) | 構成可能なクランプ回路 | |
CN109217858B (zh) | 晶体管装置的过电压保护 | |
JP2024014878A (ja) | 半導体装置 | |
JP5407618B2 (ja) | ゲート駆動回路及び電力変換回路 | |
KR20140063466A (ko) | 효율 최적화 구동 회로 | |
JP2015128218A (ja) | 半導体装置 | |
KR20020067531A (ko) | 부트스트랩형 이중 게이트 클래스 e 증폭기 회로 | |
US9007103B2 (en) | Switch circuit arrangements and method for powering a driver circuit | |
JP2017118630A (ja) | ゲート駆動回路 | |
CN108476018B (zh) | 缓冲电路及半导体装置 | |
CN113796010B (zh) | 功率半导体的适应性开关速度控制 | |
JP3964912B2 (ja) | 突入電流低減回路 | |
TWI816218B (zh) | 閘極驅動設備及控制方法 | |
JP7301163B2 (ja) | 負荷駆動装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20171109 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180717 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180718 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180831 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20181002 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20181010 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6419649 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |