JP2015500566A - 高保持電圧、混合電圧ドメイン静電気放電クランプ - Google Patents
高保持電圧、混合電圧ドメイン静電気放電クランプ Download PDFInfo
- Publication number
- JP2015500566A JP2015500566A JP2014545285A JP2014545285A JP2015500566A JP 2015500566 A JP2015500566 A JP 2015500566A JP 2014545285 A JP2014545285 A JP 2014545285A JP 2014545285 A JP2014545285 A JP 2014545285A JP 2015500566 A JP2015500566 A JP 2015500566A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- trigger
- scr
- protection circuit
- node
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/711—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using bipolar transistors as protective elements
- H10D89/713—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using bipolar transistors as protective elements including a PNP transistor and a NPN transistor, wherein each of said transistors has its base region coupled to the collector region of the other transistor, e.g. silicon controlled rectifier [SCR] devices
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/045—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
- H02H9/046—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
Description
Claims (24)
- 第1ノードと第2ノードとの間に接続された回路保護用の静電気放電(ESD)保護回路であって、
前記第1ノードに接続された第1電圧ドメインの少なくとも1つのクランプ装置と、
前記少なくとも1つのクランプ装置に直列に接続され且つ前記第2ノードに接続された第2電圧ドメインのスイッチング装置と、
前記少なくとも1つのクランプ装置に接続され且つ前記少なくとも1つのクランプ装置にかかる電圧を制限するように構成された電圧リミッタと
を備えるESD保護回路。 - 前記第2電圧ドメインの電圧レベルは、前記第1電圧ドメインの電圧レベルより高い、請求項1に記載のESD保護回路。
- 前記第2電圧ドメインの信頼性及び漏洩要件に対応する最大電圧レベルは、前記第1電圧ドメインの信頼性及び漏洩要件に対応する電圧レベルより高い、請求項1に記載のESD保護回路。
- 前記少なくとも1つのクランプ装置は、直列接続された複数のクランプ装置を含む、請求項1に記載のESD保護回路。
- 前記少なくとも1つのクランプ装置は、少なくとも1つの金属酸化物半導体(MOS)装置を含む、請求項1に記載のESD保護回路。
- 前記少なくとも1つのMOS装置は、少なくとも1つの低電圧ドメインMOS装置である、請求項5に記載のESD保護回路。
- 前記少なくとも1つのMOS装置の各MOS装置は、ゲート及びソースを備え、前記各MOS装置の前記ゲートは対応の前記ソースに接続される、請求項5に記載のESD保護回路。
- 前記少なくとも1つのMOS装置のMOS装置は、ゲート、ドレイン、及びソースを備え、前記少なくとも1つのクランプ装置は、少なくとも1つの抵抗性電圧分割器を含み、この少なくとも1つの抵抗性電圧分割器は、
第1端子電圧を有する第1端子と、
第2端子電圧を有する第2端子と、
第3端子電圧を有する第3端子と、
を含み、前記第2端子電圧は、前記第3端子電圧と前記第1端子電圧との間の電圧差の分割電圧であり、
前記MOS装置のゲートは、前記少なくとも1つの抵抗性電圧分割器の前記第2端子に接続され、前記MOS装置のドレインは、前記少なくとも1つの抵抗性電圧分割器の前記第1端子に接続され、前記MOS装置のソースは、前記少なくとも1つの抵抗性電圧分割器の前記第3端子に接続される、請求項5に記載のESD保護回路。 - 前記スイッチング装置は、シリコン制御整流器(SCR)である、請求項1に記載のESD保護回路。
- 前記電圧リミッタは、抵抗器である、請求項1に記載のESD保護回路。
- 前記電圧リミッタは、金属酸化物半導体(MOS)装置である、請求項1に記載のESD保護回路。
- 前記スイッチング装置に接続されたトリガー装置を更に備え、
該トリガー装置は、ESD事象中に前記スイッチング装置をスイッチオンするように構成される、請求項1に記載のESD保護回路。 - 前記トリガー装置は、少なくとも1つのダイオードを備える、請求項12に記載のESD保護回路。
- 前記トリガー装置は、更に、
ドレイン、ソース及びゲートを含むMOS装置と、
抵抗性素子と
を備え、前記MOS装置のドレインと前記MOS装置のゲートとの間には少なくとも1つのダイオードが接続され、更に、前記MOS装置のゲートと前記MOS装置のソースとの間には抵抗性素子が接続される、請求項13に記載のESD保護回路。 - 前記SCRは、アノードと、カソードと、第1トリガータップと、第2トリガータップとを含み、
前記SCRのカソードは、前記クランプ装置のアノードに接続され、
前記電圧リミッタは、前記SCRのカソードと前記第1ノードとの間に接続される、請求項9に記載のESD保護回路。 - 前記SCRは、アノードと、カソードと、第1トリガータップと、第2トリガータップとを含み、
前記SCRのカソードは、前記クランプ装置のアノードに接続され、
前記電圧リミッタは、前記SCRの第1トリガータップと前記第1ノードとの間に接続される、請求項9に記載のESD保護回路。 - 前記SCRは、アノードと、カソードと、第1トリガータップと、第2トリガータップとを含み、
前記SCRのアノードは、前記クランプ装置のカソードに接続され、
前記電圧リミッタは、前記SCRのアノードと前記第1ノードとの間に接続される、請求項9に記載のESD保護回路。 - 前記SCRは、アノードと、カソードと、第1トリガータップと、第2トリガータップとを含み、
前記SCRのアノードは、前記クランプ装置のカソードに接続され、
前記電圧リミッタは、前記SCRの第2トリガータップと前記第1ノードとの間に接続される、請求項9に記載のESD保護回路。 - 前記第1ノードと前記SCRの第1トリガータップとの間に接続された第1トリガー装置であって、ESD事象中に前記SCRをターンオンするように構成された第1トリガー装置と、
前記SCRの第2トリガータップと前記第2ノードとの間に接続された第2トリガー装置であって、ESD事象中に前記SCRをターンオンするように構成された第2トリガー装置と
の少なくとも一方を更に備えた、請求項15に記載のESD保護回路。 - 前記第1ノードと前記SCRの第1トリガータップとの間に接続された第1トリガー装置であって、ESD事象中に前記SCRをターンオンするように構成された第1トリガー装置と、
前記SCRの第2トリガータップと前記第2ノードとの間に接続された第2トリガー装置であって、ESD事象中に前記SCRをターンオンするように構成された第2トリガー装置と
の少なくとも一方を更に備える、請求項16に記載のESD保護回路。 - 前記第1ノードと前記SCRの第1トリガータップとの間に接続された第1トリガー装置であって、ESD事象中に前記SCRをターンオンするように構成された第1トリガー装置と、
前記SCRの第2トリガータップと前記第2ノードとの間に接続された第2トリガー装置であって、ESD事象中に前記SCRをターンオンするように構成される第2トリガー装置と、
の少なくとも一方を更に備えた、請求項17に記載のESD保護回路。 - 前記第1ノードと前記SCRの第1トリガータップとの間に接続された第1トリガー装置であって、ESD事象中に前記SCRをターンオンするように構成された第1トリガー装置と、
前記SCRの第2トリガータップと前記第2ノードとの間に接続された第2トリガー装置であって、ESD事象中に前記SCRをターンオンするように構成された第2トリガー装置と
の少なくとも一方を更に備える、請求項18に記載のESD保護回路。 - 第1電圧ドメインが第1の最大電圧定格に関連され、その第1の最大電圧定格は、前記保護回路の動作電圧より低く、前記電圧リミッタは、前記少なくとも1つのクランプ装置の電圧を、前記第1の最大電圧定格より低い電圧へ制限するように構成され、更に、前記スイッチング装置は、前記動作電圧と前記クランプ装置の電圧との間の電圧差を阻止するように構成される、請求項1に記載のESD保護回路。
- 前記少なくとも1つのクランプ装置は、少なくとも1つの金属酸化物半導体(MOS)装置を含み、前記スイッチング装置は、シリコン制御整流器(SCR)を含み、前記電圧リミッタは、抵抗器を含む、請求項23に記載のESD保護回路。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201161568431P | 2011-12-08 | 2011-12-08 | |
US61/568,431 | 2011-12-08 | ||
PCT/EP2012/074767 WO2013083767A1 (en) | 2011-12-08 | 2012-12-07 | A high holding voltage, mixed-voltage domain electrostatic discharge clamp |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2015500566A true JP2015500566A (ja) | 2015-01-05 |
JP2015500566A5 JP2015500566A5 (ja) | 2016-01-28 |
JP6215222B2 JP6215222B2 (ja) | 2017-10-18 |
Family
ID=47458882
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014545285A Active JP6215222B2 (ja) | 2011-12-08 | 2012-12-07 | 高保持電圧、混合電圧ドメイン静電気放電クランプ |
Country Status (5)
Country | Link |
---|---|
US (1) | US9042065B2 (ja) |
EP (1) | EP2789012B1 (ja) |
JP (1) | JP6215222B2 (ja) |
CN (1) | CN103975434B (ja) |
WO (1) | WO2013083767A1 (ja) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8872223B2 (en) | 2012-02-08 | 2014-10-28 | Robert Newton Rountree | Programmable SCR for ESD protection |
US9882375B2 (en) * | 2013-03-15 | 2018-01-30 | Sofics Bvba | High holding voltage clamp |
US9742394B2 (en) * | 2014-06-16 | 2017-08-22 | National Technology & Engineering Solutions Of Sandia, Llc | High-voltage, high-current, solid-state closing switch |
US10026712B2 (en) * | 2014-12-02 | 2018-07-17 | Texas Instruments Incorporated | ESD protection circuit with stacked ESD cells having parallel active shunt |
CN104538392B (zh) * | 2014-12-12 | 2017-09-19 | 深圳市国微电子有限公司 | 一种低触发耐负压的scr器件、工艺方法及应用电路 |
TWI649851B (zh) | 2015-09-21 | 2019-02-01 | 聯華電子股份有限公司 | 靜電放電保護裝置及製造靜電放電保護裝置的方法 |
BE1023510B1 (nl) * | 2015-10-09 | 2017-04-11 | Sofics Bvba | Clipschakeling |
CN108615728B (zh) * | 2016-12-12 | 2021-08-03 | 中国航空工业集团公司西安航空计算技术研究所 | 芯片内高压雷击防护电路 |
US10366974B2 (en) * | 2017-05-15 | 2019-07-30 | Nxp B.V. | Electrostatic discharge (ESD) protection device and method for operating an ESD protection device |
KR20180131702A (ko) | 2017-05-31 | 2018-12-11 | 에스케이하이닉스 주식회사 | Esd 보호 회로를 포함하는 반도체 집적 회로 장치 |
US10446537B2 (en) * | 2017-06-20 | 2019-10-15 | Texas Instruments Incorporated | Electrostatic discharge devices |
KR20190140216A (ko) * | 2018-06-11 | 2019-12-19 | 에스케이하이닉스 주식회사 | Esd 보호 회로를 포함하는 반도체 집적 회로 장치 |
US10581423B1 (en) | 2018-08-17 | 2020-03-03 | Analog Devices Global Unlimited Company | Fault tolerant low leakage switch |
CN110011132A (zh) * | 2019-04-09 | 2019-07-12 | 晶晨半导体(上海)股份有限公司 | 一种端口处理方法 |
CN111668209B (zh) * | 2020-06-10 | 2022-03-15 | 电子科技大学 | 一种低漏电的用于低压esd防护的可控硅整流器 |
CN113675832B (zh) * | 2021-10-22 | 2022-02-08 | 武汉市聚芯微电子有限责任公司 | 静电保护方法、静电保护电路及芯片 |
JP2023074644A (ja) * | 2021-11-18 | 2023-05-30 | セイコーエプソン株式会社 | 回路装置 |
CN114188927B (zh) * | 2021-11-30 | 2023-04-28 | 江南大学 | 一种快速响应抗闩锁的静电浪涌保护集成电路 |
CN114256822B (zh) * | 2021-12-21 | 2024-05-07 | 电子科技大学 | 一种GaN基ESD保护电路 |
EP4207282A1 (en) * | 2021-12-31 | 2023-07-05 | Nexperia B.V. | A semiconductor device and a method of manufacturing a semiconductor device |
CN117895449B (zh) * | 2024-03-15 | 2024-07-02 | 深圳市晶扬电子有限公司 | 一种低钳位电压型双向静电保护电路及双向静电保护器件 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020020880A1 (en) * | 1999-07-31 | 2002-02-21 | Ta-Lee Yu | Esd protection circuit immune to latch-up during circuit operation |
JP2003318265A (ja) * | 2002-04-19 | 2003-11-07 | Toshiba Corp | 半導体装置 |
JP2004531055A (ja) * | 2001-03-16 | 2004-10-07 | サーノフ コーポレイション | ラッチアップ耐性のための高保持電流を有する静電放電保護構造 |
JP2004319696A (ja) * | 2003-04-15 | 2004-11-11 | Toshiba Corp | 半導体装置 |
JP2005101386A (ja) * | 2003-09-26 | 2005-04-14 | Fuji Electric Device Technology Co Ltd | 静電破壊保護回路 |
US20050087761A1 (en) * | 2003-10-24 | 2005-04-28 | Steinhoff Robert M. | Versatile system for electrostatic discharge protection utilizing silicon controlled rectifier |
US20050111150A1 (en) * | 2003-11-25 | 2005-05-26 | King Billion Electronics Co., Ltd. | Electrostatic discharge protection circuit |
US20070069310A1 (en) * | 2005-09-26 | 2007-03-29 | Samsung Electronics Co., Ltd. | Semiconductor controlled rectifiers for electrostatic discharge protection |
JP2008182239A (ja) * | 2007-01-23 | 2008-08-07 | Samsung Electronics Co Ltd | 静電気放電保護装置 |
JP2013531890A (ja) * | 2010-06-09 | 2013-08-08 | アナログ デバイシス, インコーポレイテッド | 集積回路保護のための装置および方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5600525A (en) * | 1994-08-17 | 1997-02-04 | David Sarnoff Research Center Inc | ESD protection circuit for integrated circuit |
US5548135A (en) * | 1995-05-12 | 1996-08-20 | David Sarnoff Research Center, Inc. | Electrostatic discharge protection for an array of macro cells |
US20030076636A1 (en) | 2001-10-23 | 2003-04-24 | Ming-Dou Ker | On-chip ESD protection circuit with a substrate-triggered SCR device |
US8432651B2 (en) * | 2010-06-09 | 2013-04-30 | Analog Devices, Inc. | Apparatus and method for electronic systems reliability |
JP5656658B2 (ja) * | 2011-01-14 | 2015-01-21 | セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー | 半導体装置 |
-
2012
- 2012-12-07 EP EP12808290.6A patent/EP2789012B1/en active Active
- 2012-12-07 US US13/708,356 patent/US9042065B2/en active Active
- 2012-12-07 CN CN201280060063.5A patent/CN103975434B/zh active Active
- 2012-12-07 JP JP2014545285A patent/JP6215222B2/ja active Active
- 2012-12-07 WO PCT/EP2012/074767 patent/WO2013083767A1/en active Search and Examination
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020020880A1 (en) * | 1999-07-31 | 2002-02-21 | Ta-Lee Yu | Esd protection circuit immune to latch-up during circuit operation |
JP2004531055A (ja) * | 2001-03-16 | 2004-10-07 | サーノフ コーポレイション | ラッチアップ耐性のための高保持電流を有する静電放電保護構造 |
JP2003318265A (ja) * | 2002-04-19 | 2003-11-07 | Toshiba Corp | 半導体装置 |
JP2004319696A (ja) * | 2003-04-15 | 2004-11-11 | Toshiba Corp | 半導体装置 |
JP2005101386A (ja) * | 2003-09-26 | 2005-04-14 | Fuji Electric Device Technology Co Ltd | 静電破壊保護回路 |
US20050087761A1 (en) * | 2003-10-24 | 2005-04-28 | Steinhoff Robert M. | Versatile system for electrostatic discharge protection utilizing silicon controlled rectifier |
US20050111150A1 (en) * | 2003-11-25 | 2005-05-26 | King Billion Electronics Co., Ltd. | Electrostatic discharge protection circuit |
US20070069310A1 (en) * | 2005-09-26 | 2007-03-29 | Samsung Electronics Co., Ltd. | Semiconductor controlled rectifiers for electrostatic discharge protection |
JP2008182239A (ja) * | 2007-01-23 | 2008-08-07 | Samsung Electronics Co Ltd | 静電気放電保護装置 |
JP2013531890A (ja) * | 2010-06-09 | 2013-08-08 | アナログ デバイシス, インコーポレイテッド | 集積回路保護のための装置および方法 |
Also Published As
Publication number | Publication date |
---|---|
EP2789012A1 (en) | 2014-10-15 |
WO2013083767A1 (en) | 2013-06-13 |
EP2789012B1 (en) | 2020-02-05 |
CN103975434A (zh) | 2014-08-06 |
CN103975434B (zh) | 2017-03-01 |
US9042065B2 (en) | 2015-05-26 |
US20130163128A1 (en) | 2013-06-27 |
JP6215222B2 (ja) | 2017-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6215222B2 (ja) | 高保持電圧、混合電圧ドメイン静電気放電クランプ | |
CN113272956B (zh) | 用于耐高电压高速接口的具有低漏电流的电过应力保护 | |
US9881914B2 (en) | Electrostatic discharge protection device | |
EP2140491B1 (en) | Stacked esd protection circuit having reduced trigger voltage | |
US6538266B2 (en) | Protection device with a silicon-controlled rectifier | |
US7554839B2 (en) | Symmetric blocking transient voltage suppressor (TVS) using bipolar transistor base snatch | |
US8039899B2 (en) | Electrostatic discharge protection device | |
US6858902B1 (en) | Efficient ESD protection with application for low capacitance I/O pads | |
US8981426B2 (en) | Electrostatic discharge protection device | |
US9627372B2 (en) | Electrostatic discharge protection device | |
US20030214773A1 (en) | Protection circuit section for semiconductor circuit system | |
US10068893B2 (en) | Diode-based ESD concept for DEMOS protection | |
US20090244797A1 (en) | Protection circuit | |
TW200536097A (en) | Electrostatic discharge protection circuit | |
US20030048588A1 (en) | Output buffer and I/O protection circuit for CMOS technology | |
CN102270658B (zh) | 一种低触发电压低寄生电容的可控硅结构 | |
EP2846359B1 (en) | LVTSCR device | |
US6466423B1 (en) | Electrostatic discharge protection device for mixed voltage application | |
KR100750588B1 (ko) | 정전기 방전 보호회로 | |
KR20070000706A (ko) | 반도체 집적회로용 정전기 방전 보호소자 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140729 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151203 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20151203 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20161226 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170104 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170330 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170822 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170920 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6215222 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |