JP2009512075A - 信号およびデータ処理のための効率的な無乗算計算 - Google Patents
信号およびデータ処理のための効率的な無乗算計算 Download PDFInfo
- Publication number
- JP2009512075A JP2009512075A JP2008535732A JP2008535732A JP2009512075A JP 2009512075 A JP2009512075 A JP 2009512075A JP 2008535732 A JP2008535732 A JP 2008535732A JP 2008535732 A JP2008535732 A JP 2008535732A JP 2009512075 A JP2009512075 A JP 2009512075A
- Authority
- JP
- Japan
- Prior art keywords
- sequence
- value
- values
- input
- multiplication
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012545 processing Methods 0.000 title claims abstract description 27
- 238000000034 method Methods 0.000 claims abstract description 53
- 230000009466 transformation Effects 0.000 claims abstract description 17
- 238000001914 filtration Methods 0.000 claims abstract description 6
- 230000008569 process Effects 0.000 claims description 13
- 238000006243 chemical reaction Methods 0.000 claims description 12
- 238000000844 transformation Methods 0.000 abstract description 3
- 238000007792 addition Methods 0.000 description 40
- 230000008859 change Effects 0.000 description 10
- 238000010586 diagram Methods 0.000 description 10
- 239000000654 additive Substances 0.000 description 9
- 230000000996 additive effect Effects 0.000 description 9
- 238000004364 calculation method Methods 0.000 description 9
- 230000006870 function Effects 0.000 description 9
- 238000005070 sampling Methods 0.000 description 9
- 238000013139 quantization Methods 0.000 description 8
- 230000004044 response Effects 0.000 description 6
- 238000004422 calculation algorithm Methods 0.000 description 5
- 230000006835 compression Effects 0.000 description 5
- 238000007906 compression Methods 0.000 description 5
- 238000004891 communication Methods 0.000 description 3
- 238000005094 computer simulation Methods 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 238000012360 testing method Methods 0.000 description 3
- 230000003111 delayed effect Effects 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000000354 decomposition reaction Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 210000000540 fraction c Anatomy 0.000 description 1
- 239000006249 magnetic particle Substances 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000013215 result calculation Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 230000009897 systematic effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/52—Multiplying; Dividing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F17/00—Digital computing or data processing equipment or methods, specially adapted for specific functions
- G06F17/10—Complex mathematical operations
- G06F17/14—Fourier, Walsh or analogous domain transformations, e.g. Laplace, Hilbert, Karhunen-Loeve, transforms
- G06F17/147—Discrete orthonormal transforms, e.g. discrete cosine transform, discrete sine transform, and variations therefrom, e.g. modified discrete cosine transform, integer transforms approximating the discrete cosine transform
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H17/00—Networks using digital techniques
- H03H17/02—Frequency selective networks
- H03H17/0223—Computation saving measures; Accelerating measures
- H03H17/0225—Measures concerning the multipliers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
- H03M7/30—Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
- H03M7/3002—Conversion to or from differential modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/42—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/60—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/60—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
- H04N19/61—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding in combination with predictive coding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/70—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Computational Mathematics (AREA)
- Mathematical Analysis (AREA)
- Pure & Applied Mathematics (AREA)
- Mathematical Optimization (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- General Engineering & Computer Science (AREA)
- Data Mining & Analysis (AREA)
- Computing Systems (AREA)
- Discrete Mathematics (AREA)
- Algebra (AREA)
- Databases & Information Systems (AREA)
- Software Systems (AREA)
- Computer Hardware Design (AREA)
- Complex Calculations (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Image Processing (AREA)
Abstract
Description
本願は、ともに発明の名称が「DCT(離散コサイン変換)/IDCT(逆離散コサイン変換)の効率的な無乗算実行("Efficient Multiplication-Free Implementation of DCT (Discrete Cosine Transform)/IDCT (Inverse Discrete Cosine Transform)")で、本願の譲受人に譲渡された、2005年10月12日付出願の米国特許仮出願第60/726,307号明細書および2005年10月13日付出願の米国特許仮出願第60/726,702号明細書の優先権を主張するものであり、これら出願の内容は参照により本明細書に組み込まれる。
f(x)は1Dの空間ドメイン関数であり、
F(X)は1Dの周波数ドメイン関数である。
f(x,y)は、2Dの空間ドメイン関数であり、
F(X,Y)は、2Dの周波数ドメイン関数である。
・無理数−有理数ではない任意の実数
・代数的数−整数係数を有する多項式の根として表現可能な任意の数
・超越数−有理もしくは代数的ではない任意の実数または複素数
図1の乗算は、無理定数、またはより詳細には、異なった角度(π/8の倍数)のサイン値とコサイン値を表す代数的定数を用いる。これらの乗算は、浮動小数点の乗数を用いて実行され、これはコストと複雑を増大させる可能性がある。あるいは、これらの乗算は、本明細書で開示する計算技法を用いて、所望の精度を達成するために、固定小数点の整数演算を用いて効率的に実行されてもよい。
tは数列の中間値の数を示している。
Claims (49)
- 処理されるデータに対する入力値を受け取るための第1のロジックと、
前記入力値に基づいて中間値の数列を生成し、前記数列内の少なくとも1つの他の中間値に基づいて、前記数列内の少なくとも1つの中間値を生成するための第2のロジックと、
前記数列内の1つの中間値を、前記入力値と定数値との乗算の出力値として提供するための第3のロジックと、
を備える装置。 - 前記第2のロジックは、前記数列内の第1の中間値を除いて、前記数列内の少なくとも1つの先の中間値に基づいて、前記数列内の各中間値を生成する、請求項1に記載の装置。
- 前記第2のロジックは、前記入力値に対して、前記数列内の第1の中間値を設定し、前記数列内の少なくとも1つの先の中間値に基づいて、後続の各中間値を生成し、
前記第3のロジックは、前記数列内の最後の中間値を前記出力値として提供する、請求項1に記載の装置。 - 前記第2のロジックは、前記数列内の第1の中間値を除いて、前記数列内の少なくとも1つの先の中間値に、ビットシフト、加算、またはビットシフトと加算とを実行することによって、前記数列内の各中間値を生成する、請求項1に記載の装置。
- 前記定数値は、整数値で近似される、請求項1に記載の装置。
- 前記定数値は、整数の分子と2の累乗である分母とを有する2進分数定数で近似される、請求項1に記載の装置。
- 前記第3のロジックは、前記入力値と別の定数値との別の乗算のために、前記数列内の別の中間値を別の出力値として提供する、請求項1に記載の装置。
- 前記定数値は、整数値で近似される、請求項7に記載の装置。
- 前記定数値は、整数の分子と2の累乗である分母とを有する2進分数定数で近似される、請求項7に記載の装置。
- 前記数列は、前記出力値を得るための、最小数の中間値を含んでいる、請求項1に記載の装置。
- 前記中間値の数列は、最小数のシフト演算および加法演算により生成される、請求項1に記載の装置。
- 処理されるデータに対する入力値を受け取ることと、
前記入力値に基づいて中間値の数列を生成することであって、前記数列内の少なくとも1つの中間値は、前記数列内の少なくとも1つの他の中間値に基づいて生成されることと、
前記数列内の1つの中間値を、前記入力値と定数値との乗算の出力値として提供することと、
を備える方法。 - 前記中間値の数列を生成することは、
前記入力値に対して、前記数列内の第1の中間値を設定することと、
前記数列内の少なくとも1つの先の中間値に基づいて後続の各中間値を生成することと、
を備える、請求項12に記載の方法。 - 前記中間値の数列を生成することは、
前記数列内の第1の中間値を除いて、前記数列内の少なくとも1つの先の中間値に、ビットシフト、加算、またはビットシフトと加算とを実行することによって、前記数列内の各中間値を生成することを備える、請求項12に記載の方法。 - 前記入力値と別の定数値との別の乗算のために、前記数列内の別の中間値を、別の出力値として提供することをさらに備える、請求項12に記載の方法。
- 処理されるデータに対する入力値を受け取る手段と、
前記入力値に基づいて中間値の数列を生成する手段であって、前記数列内の少なくとも1つの中間値は、前記数列内の少なくとも1つの他の中間値に基づいて生成される、手段と、
前記数列内の1つの中間値を、前記入力値と定数値との乗算の出力値として提供する手段と、
を備える装置。 - 前記中間値の数列を生成する手段は、
前記入力値に対して、前記数列内の第1の中間値を設定する手段と、
前記数列内の少なくとも1つの先の中間値に基づいて、後続の各中間値を生成する手段と、
を備える、請求項16に記載の装置。 - 前記中間値の数列を生成する手段は、
前記数列内の第1の中間値を除いて、前記数列内の少なくとも1つの先の中間値に、ビットシフト、加算、またはビットシフトと加算とを実行することによって、前記数列内の各中間値を生成する手段を備える、請求項16に記載の装置。 - 前記入力値と別の定数値との別の乗算のために、前記数列内の別の中間値を、別の出力値として提供する手段をさらに備える、請求項16に記載の装置。
- 処理されるデータに対する入力値を受け取るための第1のロジックと、
前記入力値に基づいて中間値の数列を生成し、前記数列内の少なくとも1つの他の中間値に基づいて、前記数列内の少なくとも1つの中間値を生成するための第2のロジックと、
前記数列内の1つの中間値を、演算の出力値として提供するための第3のロジックと、
を備える、演算の出力値を得るための装置 - 前記演算は、前記入力値と定数値との乗算である、請求項20に記載の装置。
- 前記第2のロジックは、前記入力値に対して、前記数列内の第1の中間値を設定し、前記数列内の少なくとも1つの先の中間値に基づいて、後続の中間値をそれぞれ生成し、
前記第3のロジックは、前記数列内の最後の中間値を、前記演算の出力値として提供する、請求項20に記載の装置。 - 処理されるデータに対する入力値を受け取ることと、
前記入力値に基づいて中間値の数列を生成することであって、前記数列内の少なくとも1つの中間値は、前記数列内の少なくとも1つの他の中間値に基づいて生成されることと、
前記数列内の1つの中間値を、演算の出力値として提供することと、
を備える、前記演算の出力値を得るための方法。 - 処理されるデータに対する入力値を受け取るための少なくとも1つの命令と、
前記入力値に基づいて中間値の数列を生成するための少なくとも1つの命令であって、前記数列内の少なくとも1つの中間値は、前記数列内の少なくとも1つの他の中間値に基づいて生成される、命令と、
前記数列内の1つの中間値を、演算の出力値として提供するための少なくとも1つの命令と、
を備える、コンピュータ読取可能媒体に記憶される少なくとも1つの命令を含むコンピュータ読取可能媒体。 - 一連の出力データ値を得るために、一連の入力データ値に処理を実行する第1のロジックと、
前記処理のために、入力データ値と定数値との乗算を実行し、前記乗算のために中間値の数列を生成し、前記数列内の少なくとも1つの他の中間値に基づいて前記数列内の少なくとも1つの中間値を生成する第2のロジックと、
1つの中間値を、前記入力データ値と前記定数値との前記乗算の結果として提供する第3のロジックと、
を備える装置。 - 前記第1のロジックは、前記一連の入力データ値を、第1の領域から第2の領域に変換するための処理を実行する、請求項25に記載の装置。
- 前記第1のロジックは、前記一連の入力データ値をフィルタ処理することを実行する、請求項25に記載の装置。
- 前記定数値は整数値で近似される、請求項25に記載の装置。
- 前記定数値は、整数の分子と2の累乗である分母とを有する2進分数定数で近似される、請求項25に記載の装置。
- 一連の出力データ値を得るために、一連の入力データ値に処理を実行することと、
前記処理のために、入力データ値と定数値との乗算を実行することと、
前記乗算のために中間値の数列を生成することであって、前記数列は、前記数列内の少なくとも1つの他の中間値に基づいて生成された少なくとも1つの中間値を有していることと、
前記数列内の1つの中間値を、前記入力データ値と前記定数値との前記乗算の結果として提供することと、
を備える方法。 - 前記処理を実行することは、
前記一連の入力データ値を第1の領域から第2の領域に変換するための処理を実行することを備える、請求項30に記載の方法。 - 前記処理を実行することは、
前記一連の入力データ値のフィルタ処理を実行することを備える、請求項30に記載の方法。 - 一連の出力データ値を得るために、一連の入力データ値に処理を実行する手段と、
前記処理のために、入力データ値と定数値との乗算を実行する手段と、
前記乗算のために中間値の数列を生成する手段であって、前記数列は、前記数列内の少なくとも1つの他の中間値に基づいて生成された少なくとも1つの中間値を有している、手段と、
前記数列内の1つの中間値を、前記入力データ値と前記定数値との前記乗算の結果として提供する手段と、
を備える装置。 - 前記処理を実行する手段は、前記一連の入力データ値を第1の領域から第2の領域に変換する処理を実行する手段を備える、請求項33に記載の装置。
- 前記処理を実行する手段は、前記一連の入力データ値をフィルタ処理することを実行する手段を備える、請求項33に記載の装置。
- 一連の出力値を得るために、一連の入力値に変換を実行する第1のロジックと、
前記変換のために、中間変数と定数値との乗算を実行し、前記乗算のために中間値の数列を生成し、前記数列内の少なくとも1つの他の中間値に基づいて前記数列内の少なくとも1つの値を生成する第2のロジックと、
前記数列内の1つの中間値を、前記中間変数と前記定数値との乗算の結果として、提供する第3のロジックと、
を備える装置。 - 前記第1のロジックは、前記一連の入力値に離散コサイン変換(DCT)を実行して、前記一連の出力値に対する一連の変換係数を得る、請求項36に記載の装置。
- 前記第1のロジックは、前記一連の出力値を得るために、前記一連の入力値に対する一連の変換係数に逆離散コサイン変換(IDCT)を実行する、請求項36に記載の装置。
- 前記定数値は整数値で近似される、請求項36に記載の装置。
- 前記定数値は、整数の分子と2の累乗である分母とを有する2進分数定数で近似される、請求項36に記載の装置。
- 一連の出力値を得るために、一連の入力値に変換を実行することと、
前記変換のために、中間変数と定数値との乗算を実行することと、
前記乗算のために中間値の数列を生成することであって、前記数列は、前記数列内の少なくとも1つの他の中間値に基づいて生成された少なくとも1つの中間値を有することと、
前記数列内の1つの中間値を、前記中間変数と前記定数値との乗算の結果として提供することと、
を備える方法。 - 前記変換を実行することは、前記一連の出力値に対する一連の変換係数を得るために、前記入力値群に離散コサイン変換(DCT)を実行することを備える、請求項41に記載の方法。
- 前記変換を実行することは、前記一連の出力値を得るために、前記一連の入力値に対する変換係数群に逆離散コサイン変換(IDCT)を実行することを備える、請求項41に記載の方法。
- 一連の出力値を得るために、一連の入力値に変換を実行する手段と、
前記変換のために、中間変数と定数値との乗算を実行する手段と、
前記乗算のために中間値の数列を生成する手段であって、前記数列は、前記数列内の少なくとも1つの他の中間値に基づいて生成された少なくとも1つの中間値を有する、手段と、
前記数列内の1つの中間値を、前記中間変数の前記定数値との乗算の結果として提供する手段と、
を備える装置。 - 前記変換を実行する手段は、前記一連の出力値に対する一連の変換係数を得るために、前記一連の入力値に離散コサイン変換(DCT)を実行する手段を備える、請求項44に記載の装置。
- 前記変換を実行する手段は、前記一連の出力値を得るために、前記一連の入力値に対する一連の変換係数に逆離散コサイン変換(IDCT)を実行する手段を備える、請求項44に記載の装置。
- 8つの出力値を得るために、8つの入力値に変換を実行する第1のロジックと、
前記変換のために第1の中間変数に2つの乗算を実行する第2のロジックと、
前記変換のために第2の中間変数に2つの乗算を実行する第3のロジックであって、前記第2および第3のロジックは、前記変換のための、合計6つの乗算のうち4つを実行する、第3のロジックと、
を備える装置。 - 前記第2のロジックは、前記第1の中間変数での前記2つの乗算のために、中間値の第1の数列を生成し、
前記第3のロジックは、前記第2中間変数での前記2つの乗算のために、中間値の第2の数列を生成する、請求項47に記載の装置。 - 前記変換のための第3中間変数についての乗算のために、中間値の第3の数列を生成する第4のロジックと、
前記変換のための第4中間変数についての乗算のために、中間値の第4の数列を生成する第5のロジックと、
をさらに備える、請求項48に記載の装置。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US72630705P | 2005-10-12 | 2005-10-12 | |
US60/726,307 | 2005-10-12 | ||
US72670205P | 2005-10-13 | 2005-10-13 | |
US60/726,702 | 2005-10-13 | ||
PCT/US2006/040165 WO2007047478A2 (en) | 2005-10-12 | 2006-10-12 | Efficient multiplication-free computation for signal and data processing |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009512075A true JP2009512075A (ja) | 2009-03-19 |
JP5113067B2 JP5113067B2 (ja) | 2013-01-09 |
Family
ID=37963125
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008535732A Expired - Fee Related JP5113067B2 (ja) | 2005-10-12 | 2006-10-12 | 信号およびデータ処理のための効率的な無乗算計算 |
Country Status (7)
Country | Link |
---|---|
US (1) | US20070200738A1 (ja) |
EP (1) | EP1997034A2 (ja) |
JP (1) | JP5113067B2 (ja) |
KR (1) | KR100955142B1 (ja) |
MY (1) | MY150120A (ja) |
TW (1) | TWI345398B (ja) |
WO (1) | WO2007047478A2 (ja) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8595281B2 (en) * | 2006-01-11 | 2013-11-26 | Qualcomm Incorporated | Transforms with common factors |
US20070271321A1 (en) * | 2006-01-11 | 2007-11-22 | Qualcomm, Inc. | Transforms with reduce complexity and/or improve precision by means of common factors |
US8849884B2 (en) | 2006-03-29 | 2014-09-30 | Qualcom Incorporate | Transform design with scaled and non-scaled interfaces |
US8819095B2 (en) * | 2007-08-28 | 2014-08-26 | Qualcomm Incorporated | Fast computation of products by dyadic fractions with sign-symmetric rounding errors |
US8248660B2 (en) * | 2007-12-14 | 2012-08-21 | Qualcomm Incorporated | Efficient diffusion dithering using dyadic rationals |
US9110849B2 (en) * | 2009-04-15 | 2015-08-18 | Qualcomm Incorporated | Computing even-sized discrete cosine transforms |
US8762441B2 (en) * | 2009-06-05 | 2014-06-24 | Qualcomm Incorporated | 4X4 transform for media coding |
US9069713B2 (en) * | 2009-06-05 | 2015-06-30 | Qualcomm Incorporated | 4X4 transform for media coding |
US9118898B2 (en) * | 2009-06-24 | 2015-08-25 | Qualcomm Incorporated | 8-point transform for media data coding |
US9081733B2 (en) * | 2009-06-24 | 2015-07-14 | Qualcomm Incorporated | 16-point transform for media data coding |
US8451904B2 (en) | 2009-06-24 | 2013-05-28 | Qualcomm Incorporated | 8-point transform for media data coding |
US9075757B2 (en) * | 2009-06-24 | 2015-07-07 | Qualcomm Incorporated | 16-point transform for media data coding |
KR101067378B1 (ko) * | 2010-04-02 | 2011-09-23 | 전자부품연구원 | 센서 노드를 이용한 인터넷데이터센터 관리 방법 및 시스템 |
US9824066B2 (en) | 2011-01-10 | 2017-11-21 | Qualcomm Incorporated | 32-point transform for media data coding |
US9456383B2 (en) | 2012-08-27 | 2016-09-27 | Qualcomm Incorporated | Device and method for adaptive rate multimedia communications on a wireless network |
US10083007B2 (en) | 2016-09-15 | 2018-09-25 | Altera Corporation | Fast filtering |
US10462486B1 (en) * | 2018-05-07 | 2019-10-29 | Tencent America, Llc | Fast method for implementing discrete sine transform type VII (DST 7) |
US20220100466A1 (en) | 2020-09-18 | 2022-03-31 | Imagination Technologies Limited | Downscaler and Method of Downscaling |
GB2598917A (en) * | 2020-09-18 | 2022-03-23 | Imagination Tech Ltd | Downscaler and method of downscaling |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04141158A (ja) * | 1990-10-02 | 1992-05-14 | Aloka Co Ltd | 超音波画像処理装置 |
JPH05108820A (ja) * | 1991-03-22 | 1993-04-30 | Hughes Aircraft Co | 最小差プロセツサ |
JP2003528668A (ja) * | 2000-03-28 | 2003-09-30 | ゼネラル・エレクトリック・カンパニイ | 2次元超音波イメージングにおけるフラッシュ抑制のための方法及び装置 |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4864529A (en) * | 1986-10-09 | 1989-09-05 | North American Philips Corporation | Fast multiplier architecture |
US5233551A (en) * | 1991-10-21 | 1993-08-03 | Rockwell International Corporation | Radix-12 DFT/FFT building block |
US5285402A (en) * | 1991-11-22 | 1994-02-08 | Intel Corporation | Multiplyless discrete cosine transform |
US5539836A (en) * | 1991-12-20 | 1996-07-23 | Alaris Inc. | Method and apparatus for the realization of two-dimensional discrete cosine transform for an 8*8 image fragment |
TW284869B (ja) * | 1994-05-27 | 1996-09-01 | Hitachi Ltd | |
US5701263A (en) * | 1995-08-28 | 1997-12-23 | Hyundai Electronics America | Inverse discrete cosine transform processor for VLSI implementation |
US5930160A (en) * | 1996-06-22 | 1999-07-27 | Texas Instruments Incorporated | Multiply accumulate unit for processing a signal and method of operation |
US6058215A (en) * | 1997-04-30 | 2000-05-02 | Ricoh Company, Ltd. | Reversible DCT for lossless-lossy compression |
JP3957829B2 (ja) * | 1997-08-29 | 2007-08-15 | 株式会社オフィスノア | 動画像情報の圧縮方法およびそのシステム |
KR100270799B1 (ko) * | 1998-01-30 | 2000-11-01 | 김영환 | 이산코사인변환/역이산코사인변환 프로세서 |
US6189021B1 (en) * | 1998-09-15 | 2001-02-13 | Winbond Electronics Corp. | Method for forming two-dimensional discrete cosine transform and its inverse involving a reduced number of multiplication operations |
US6757326B1 (en) * | 1998-12-28 | 2004-06-29 | Motorola, Inc. | Method and apparatus for implementing wavelet filters in a digital system |
US6473534B1 (en) * | 1999-01-06 | 2002-10-29 | Hewlett-Packard Company | Multiplier-free implementation of DCT used in image and video processing and compression |
US6529634B1 (en) * | 1999-11-08 | 2003-03-04 | Qualcomm, Inc. | Contrast sensitive variance based adaptive block size DCT image compression |
WO2001095142A2 (en) * | 2000-06-09 | 2001-12-13 | Pelton Walter E | Methods for reducing the number of computations in a discrete fourier transform |
US7007054B1 (en) * | 2000-10-23 | 2006-02-28 | International Business Machines Corporation | Faster discrete cosine transforms using scaled terms |
US6766341B1 (en) * | 2000-10-23 | 2004-07-20 | International Business Machines Corporation | Faster transforms using scaled terms |
US7126616B2 (en) * | 2001-06-12 | 2006-10-24 | Silicon Optix Inc. | Method and system for processing a non-linear two dimensional spatial transformation |
US20030074383A1 (en) * | 2001-10-15 | 2003-04-17 | Murphy Charles Douglas | Shared multiplication in signal processing transforms |
US6917955B1 (en) * | 2002-04-25 | 2005-07-12 | Analog Devices, Inc. | FFT processor suited for a DMT engine for multichannel CO ADSL application |
US7792891B2 (en) * | 2002-12-11 | 2010-09-07 | Nvidia Corporation | Forward discrete cosine transform engine |
TWI220716B (en) * | 2003-05-19 | 2004-09-01 | Ind Tech Res Inst | Method and apparatus of constructing a hardware architecture for transfer functions |
US7487193B2 (en) * | 2004-05-14 | 2009-02-03 | Microsoft Corporation | Fast video codec transform implementations |
US7587093B2 (en) * | 2004-07-07 | 2009-09-08 | Mediatek Inc. | Method and apparatus for implementing DCT/IDCT based video/image processing |
US7489826B2 (en) * | 2004-10-07 | 2009-02-10 | Infoprint Solutions Company, Llc | Compensating for errors in performance sensitive transformations |
US7421139B2 (en) * | 2004-10-07 | 2008-09-02 | Infoprint Solutions Company, Llc | Reducing errors in performance sensitive transformations |
US8595281B2 (en) * | 2006-01-11 | 2013-11-26 | Qualcomm Incorporated | Transforms with common factors |
US20070271321A1 (en) * | 2006-01-11 | 2007-11-22 | Qualcomm, Inc. | Transforms with reduce complexity and/or improve precision by means of common factors |
US8849884B2 (en) * | 2006-03-29 | 2014-09-30 | Qualcom Incorporate | Transform design with scaled and non-scaled interfaces |
-
2006
- 2006-10-10 US US11/545,965 patent/US20070200738A1/en not_active Abandoned
- 2006-10-11 MY MYPI20064313A patent/MY150120A/en unknown
- 2006-10-12 JP JP2008535732A patent/JP5113067B2/ja not_active Expired - Fee Related
- 2006-10-12 KR KR1020087011401A patent/KR100955142B1/ko not_active IP Right Cessation
- 2006-10-12 TW TW095137567A patent/TWI345398B/zh not_active IP Right Cessation
- 2006-10-12 WO PCT/US2006/040165 patent/WO2007047478A2/en active Search and Examination
- 2006-10-12 EP EP06836303A patent/EP1997034A2/en not_active Withdrawn
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04141158A (ja) * | 1990-10-02 | 1992-05-14 | Aloka Co Ltd | 超音波画像処理装置 |
JPH05108820A (ja) * | 1991-03-22 | 1993-04-30 | Hughes Aircraft Co | 最小差プロセツサ |
JP2003528668A (ja) * | 2000-03-28 | 2003-09-30 | ゼネラル・エレクトリック・カンパニイ | 2次元超音波イメージングにおけるフラッシュ抑制のための方法及び装置 |
Also Published As
Publication number | Publication date |
---|---|
KR100955142B1 (ko) | 2010-04-28 |
WO2007047478A2 (en) | 2007-04-26 |
KR20080063504A (ko) | 2008-07-04 |
US20070200738A1 (en) | 2007-08-30 |
WO2007047478A3 (en) | 2008-09-25 |
TWI345398B (en) | 2011-07-11 |
EP1997034A2 (en) | 2008-12-03 |
MY150120A (en) | 2013-11-29 |
TW200733646A (en) | 2007-09-01 |
JP5113067B2 (ja) | 2013-01-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5113067B2 (ja) | 信号およびデータ処理のための効率的な無乗算計算 | |
KR101131757B1 (ko) | 스케일링 인터페이스 및 넌-스케일링 인터페이스를 갖는 변환 디자인 | |
JP5086274B2 (ja) | 共通因数を用いる変換 | |
JP4874642B2 (ja) | ロッシーおよびロスレス2dデータ圧縮のための可逆な変換 | |
US20070271321A1 (en) | Transforms with reduce complexity and/or improve precision by means of common factors | |
JP4965711B2 (ja) | 符号対称の丸め誤差を有する2進分数による積の高速計算 | |
Mukherjee et al. | Hardware efficient architecture for 2D DCT and IDCT using Taylor-series expansion of trigonometric functions | |
Martisius et al. | A 2-D DCT hardware codec based on Loeffler algorithm | |
US20050004962A1 (en) | Scalable system for inverse discrete cosine transform and method thereof | |
TWI432029B (zh) | 具有比例化及非比例化介面之變換設計 | |
Islam et al. | Design and implementation of discrete cosine transform chip for digital consumer products | |
CN101361062A (zh) | 用于信号及数据处理的高效无乘法计算 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100824 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101028 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110315 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110428 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110621 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110913 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120403 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120703 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120911 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121011 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151019 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5113067 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |